UA133762U - Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування - Google Patents

Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування Download PDF

Info

Publication number
UA133762U
UA133762U UAU201810396U UAU201810396U UA133762U UA 133762 U UA133762 U UA 133762U UA U201810396 U UAU201810396 U UA U201810396U UA U201810396 U UAU201810396 U UA U201810396U UA 133762 U UA133762 U UA 133762U
Authority
UA
Ukraine
Prior art keywords
input
output
trigger
counter
inputs
Prior art date
Application number
UAU201810396U
Other languages
English (en)
Inventor
Микола Григорович Коробков
Олена Миколаївна Коробкова
Вячеслав Сергійович Харченко
Original Assignee
Національний Аерокосмічний Університет Ім. М.Є. Жуковського "Харківський Авіаційний Інститут"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Національний Аерокосмічний Університет Ім. М.Є. Жуковського "Харківський Авіаційний Інститут" filed Critical Національний Аерокосмічний Університет Ім. М.Є. Жуковського "Харківський Авіаційний Інститут"
Priority to UAU201810396U priority Critical patent/UA133762U/uk
Publication of UA133762U publication Critical patent/UA133762U/uk

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами і затримкою початку формування, який містить два двійкових лічильники, один з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, при цьому, активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет відносно активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет відносно активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби.

Description

Корисна модель належить до імпульсної, обчислювальної і вимірювальної техніки та призначена для формування двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування.
Відомі формувачі, що містять кварцовий задаючий генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Новиков Ю.В. Основь! цифровой техники, М.: "МИР" 2001, Рис. 5.13-5.18).
Недолік відомих пристроїв - складність внутрішньої структури.
Відомі формувачі періодичної багатофазної послідовності імпульсів з перенастроюваними часовими параметрами (патенти України на винахід Мо Ме87081, 89240, 106091, 106395, 10807, 106867, 10888, 106091, 107028).
Недолік пристроїв - складність структури, що обумовлено необхідністю використання двох багаторозрядних двійкових лічильників, дешифраторів.
Найбільш близьким за технічною суттю і результатом, що досягається, є формувач двофазної послідовності імпульсів з перенастроюваною тривалістю (патент України на корисну модель 63193), який містить два двійкових лічильника, один з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому, активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет відносно активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет відносно активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); УК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсної входи У і Кк; інвертор, вхід якого з'єднано з виходом переповнення лічильника; стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора підключено до джерела живлення; перший, другий, третій і четвертий елементи І; перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого
Зо елементів І; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом установки тригера у нульовий стан; перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента
АБО з'єднано з першим входом другого елемента І; вихід другого елемента АБО з'єднано зі входами ./ і К УК-тригера; вихід другого елемента І з'єднано зі входами асинхронної установки у нульовий стан лічильника і дК-тригер; виходи третього і четвертого елементів І утворюють виходи формувача.
Недолік даного пристрою - складність схеми формувача, що обумовлено побудовою стартостопного пристрою на синхронному ЮО-тригері і використанням другого чотирьох розрядного лічильника і, як наслідок, висока споживана потужність, висока вартість.
В основу корисної моделі поставлено задачу спрощення перестроювання формувача на задану тривалість імпульсів, зменшення споживаної потужності та вартості.
Поставлена задача вирішується тим, що в формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами і затримкою початку формування, який містить два двійкових лічильника, один з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому, активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет відносно активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет відносно активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); УК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсної входи ./ і К; інвертор, вхід якого з'єднано з виходом переповнення лічильника; стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора підключено до джерела живлення; перший, другий, третій і четвертий елементи І; перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого елементів І; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом установки тригера у нульовий стан; перший вхід 60 першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; вихід другого елемента АБО з'єднано зі входами У і К уК- тригера; вихід другого елемента І! з'єднано зі входами асинхронної установки у нульовий стан лічильника і УК-тригер; виходи третього і четвертого елементів І утворюють виходи формувача, відповідно до корисної моделі введено: третій елемент АБО; другий УК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсний і прямий входи У об'єднаної по І, інверсний і прямий входи К також об'єднаної по І, перший і другий УК- тригери утворюють дворозрядний віднімальний лічильник (другий) з послідовністю переходів 0- 3-2-1-0, зі входом асинхронної установки у нульовий стан, при цьому вхід подачі імпульсів синхронізації і вхід асинхронної установки у нульовий стан другого ОК-тригера з'єднано з відповідними входами першого УК-тригера, інверсний вихід першого ОК-тригера з'єднано з прямими входами другого УК-тригера; інверсної входи У і К першого УК-тригера, об'єднаної з виходом другого елемента АБО, з'єднано з інверсними входами У і К другого УК-тригера утворюючи вхід дозволу переходу цього лічильника; перший вхід другого елемента АБО з'єднано з виходом інвертора, другий вхід другого елемента АБО з'єднано з виходом третього елемента АБО і входом дозволу синхронного паралельного завантаження першого лічильника;; входи третього елемента АБО з'єднано з виходами другого третього і четвертого розрядів першого лічильника; прямий вихід першого УК-тригера з'єднано з першими входами третього і четвертого елементів І ії з другим входом першого елемента АБО: прямий вихід другого УК- тригера з'єднано з другим входом третього елемента І! і з третім входом першого елемента
АБО: інверсний вихід другого ОК-тригера з'єднано з другим входом четвертого елемента І; тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; вхід асинхронної установки в одиничний стан К5-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента утворює вихід першої фази (Е1), а вихід четвертого елемента І утворює вихід другої фази (Е2) імпульсів; настроювання формувача на формування періодичної двофазної послідовності заданої тривалості імпульсів, паузи між сусідніми фазами і затримкою початку формування відносно стартового імпульсу забезпечують значення сигналів на входах завантаження першого лічильника, що визначаються значенням сигналу з його виходу переповнення; при настроюванні формувача на формування періодичної двофазної послідовності, тривалість
Зо імпульсів і паузи між сусідніми фазами яких дорівнює п'яти періодам тактових імпульсів (що подаються на вхід формувача з виходу зовнішнього кварцового генератора), з затримкою початку формування відносно стартового імпульсу, яка дорівнює шести періодам, перший вхід синхронного паралельного завантаження лічильника з'єднано з виходом переповнення першого лічильника, другий вхід паралельного завантаження з'єднано з виходом інвертора, третій вхід завантаження лічильника з'єднано з рівнем логічної одиниці, четвертий вхід завантаження з'єднано з рівнем логічного нуля.
Суть корисної моделі пояснює креслення, де на фіг. 1 приведена схема формувача.
Формувач містить: реверсивний двійковий лічильник 1, налагоджений на режим віднімання, який має вхід подачі тактових імпульсів С, вхід налагодження на режим підсумовування/віднімання Ш, вхід дозволу синхронного паралельного завантаження / і входи подачі даних Оо-Оз, вхід дозволу режиму лічби Е, вхід асинхронної установки у нульовий стан КЕ; перший (2) і другий (3) УК-тригери (що утворюють дворозрядний віднімальний лічильник (другий) з послідовністю переходів 00-11-10-01-00 зі входом дозволу переходу (інверсної входи
Ж) і входами асинхронної установки у нульовий стан К; К5-тригер 4; перший (5), другий (б), третій (7) і четвертий (8) елементи І; перший (9), другий (10) і третій (11) елементи АБО; інвертор (12); послідовно з'єднані резистор (13) ії конденсатор (14), підключені до джерела живлення ЖЕ.
Загальна точка послідовно сполучених резистора 13 і конденсатора 14 з'єднана з першими входами елементів 5, 6. Другий вхід елемента 5 утворює вхід подачі імпульсів зупинки (Зіор) формування вихідних імпульсів. Вихід елемента 5 з'єднано зі входом (К) установки у нульовий стан К5-тригера. Другий вхід елемента 6 з'єднано з виходом елемента 9. Вихід елемента 6 з'єднано зі входами асинхронної установки у нульовий стан першого (1) і другого (тригери 2, 3) лічильників. Інверсної входи УК-тригерів, яки утворюють вхід дозволу переходу другого лічильника, з'єднано з виходом елемента 10, перший вхід якого з'єднано з виходом елемента 11 і входом дозволу синхронного паралельного завантаження (Г) лічильника 1. Другий вхід елемента 10 з'єднано з виходом інвертора (12), вхід якого з'єднано з виходом переповнювання лічильника 1. Виходи другого (Сх), третього (Сг) і четвертого (Оз) розрядів лічильника 1 з'єднано зі входами елемента 11. Прямі входи . і К тригера З з'єднано з інверсним виходом .К-тригера 2.
Прямий вихід тригера 2 з'єднано з першими входами елементів 7, 8, з другим входом елемента бо 9. Прямий вихід тригера З з'єднано з другим входом елемента 7 і третім входом елемента 9.
Інверсний вихід тригера З з'єднано з другим входом елемента 8. Тактові входи (С) першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Вхід асинхронної установки (5) в одиничний стан тригера 4 утворює вхід подачі імпульсів запуску (5іаг). Вихід елемента 7 утворює вихід першої фази (Е1), а вихід елемента 8 утворює вихід другої фази (Е2) періодичної імпульсної послідовності.
Настроювання формувача на формування періодичної двофазної послідовності заданої тривалості імпульсів (їі, г), паузи між сусідніми фазами (їп) і затримкою початку формування (із) відносно стартового імпульсу забезпечують значення сигналів на входах завантаження лічильника 1 (Осо, 01, О2, Оз), що визначаються значенням сигналу з виходу переповнення лічильника 1 (г) і виході інвертору (Ра). При настроюванні формувача на формування періодичної двофазної послідовності, тривалість імпульсів і паузи (Її) між сусідніми фазами яких дорівнює п'яти періодам (ї-їп1-5т7) тактових імпульсів (що подаються на вхід формувача з виходу зовнішнього кварцового генератора), з затримкою початку формування відносно стартового імпульсу, яка дорівнює шести періодам (Ї3-6Т), перший вхід синхронного паралельного завантаження лічильника з'єднано з виходом переповнення першого лічильника (Оо- Ру, другий вхід паралельного завантаження з'єднано з виходом інвертора 12 (0-Ра), третій вхід завантаження лічильника з'єднано з рівнем логічної одиниці (02-1), четвертий вхід завантаження з'єднано з рівнем логічного нуля (ЮОз-0).
Наявність ланцюжка, що складається із поєднаних послідовно резистора 13 і конденсатора 14, підключеного до шини живлячої напруги 4-Е, при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на входах елементів 5 та 6, забезпечуючи формування рівня логічного нуля на їхніх виходах, тобто на входах асинхронної установки у нульовий стан (К) тригерів 2, 3, 4 і лічильника 1. По закінченню заряду конденсатора одиничне значення на першому вході елемента 6 залишається незмінним.
Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення, лічильник 1 і тригери переходять у нульовий стан, формуючи рівень логічного нуля на виході переповнення лічильника 1, на його виходах Оо-О)з; на виході елемента 11, значення сигналу на якому дорівнює логічній сумі сигналів з виходів С1, О2, Оз (І -031 м С» м Оз); на прямих виходах тригерів 2, З; на вході дозволу синхронного завантаження лічильника 1, на виході елемента 9, який з'єднано зі входом елемента б, що забезпечує рівень логічного нуля на входах Кк асинхронної установки у нульовий стан лічильника 1 і тригерів 2, З і по закінченню перехідного процесу, пов'язаного із зарядом конденсатора 14. Оскільки режим асинхронної установки першого другого лічильників у нульовий стан має пріоритет відносно всіх останніх режимів, то до тих пір поки на входах елемента 9 зберігатиметься рівень логічного нуля, при надходженні тактових імпульсів нульовий стан першого і другого лічильників залишатиметься 7 незмінним, тобто залишатиметься незмінним нульове значення на виходах формувача (Е1-501.02,
Е2-О1. 02), На виході інвертора 12, на виході елемента АБО 10, на інверсних входах .) і К тригерів 2, З рівень логічної одиниці.
Під час вступу імпульсу запуску (зіагі) на тактовий вхід С тригера З по його фронту тригер переходить в одиничний стан), формуючи рівень логічної одиниці на його виході (0-1), виході елемента 6, а отже на вході та виході елемента 5, що забезпечує рівень логічної одиниці на входах Е першого і другого лічильників, знімаючи блокування. Оскільки на вході І. лічильника 1 рівень логічного нуля, а на інверсних входах тригерів 2, З рівень логічної одиниці, то к моменту вступу чергового тактового імпульсу перший лічильник знаходиться у режимі готовності завантаження, а другий лічильник (тригери 2, 3) - у режимі заборони переходу.
Під час вступу першого (після закінчення перехідного процесу, пов'язаного із зняттям блокування) тактового імпульсу С по його фронту відбувається паралельне завантаження лічильника 1 значеннями сигналів, яки сформовано на входах Оо-ЮОз. Лічильник 1 переходить у стан О30203100-0110-6, що веде до формування одиночного значення на виході переповнення лічильника 1, одиничного значення на виході елементів 11, 10 і вході Ї лічильника 1, до заборони його завантаження і дозволу режиму лічби (віднімання). Нульовий стан другого лічильника (нульове значення сигналу на виходах формувача) залишається незмінним. Під час вступу подальших тактових імпульсів зміст лічильника 1 зменшуватиметься, а нульовий стан другого лічильника залишається незмінним. Як тільки зміст лічильника 1 стане рівним 0001 на виходах елементів 11, 10 формується нульового значення. В результаті цього перший лічильник перейде в режим завантаження, а другий - в режим переходу. І тоді під час вступу наступного тактового імпульсу по його фронту відбувається паралельне завантаження лічильника 1 значеннями сигналів, на входах Юо-ЮОз. Лічильник переходить у стан О3з3020:100-0101. Другий лічильник перейде у наступний стан (02.01-11-3), формуючи одиничне значення на виході
Е1501.02. Під час вступу подальших тактових імпульсів зміст лічильника 1 зменшуватиметься, а стан другого лічильника залишається незмінним. Як тільки зміст лічильника 1 знову стане рівним 0001, на виходах елементів 11, 10 формується нульове значення. В результаті цього лічильник 1 знову перейде в режим завантаження, а другий лічильник - в режим переходу. Під час вступу наступного тактового імпульсу відбувається паралельне завантаження лічильника 1 значеннями сигналів, сформованих на входах Юо-02-1, 0-0, 03-0. Лічильник 1 зову переходить у стан О302010)0-0101-5, другий лічильник - у наступний стан (02.01-10-2), формуючи нульове значення на виходах Е1-Е1-0. Надалі процеси аналогічні, тобто як тільки зміст лічильника 1 становиться рівним 0001, на виходах елементів 11, 10 формується нульове значення, перший лічильник знову переходить в режим завантаження, а другий лічильник - в режим переходу. Відбувається паралельне завантаження лічильника 1 значеннями сигналів, на входах Оо-ЮОз. Перший лічильник знову переходить у стан 0101-5, а другий - у наступний відповідно його графу переходів, на виходах другого лічильника (на виходах тригерів 2, 3) формуються значення відповідно стану, які визначають значення сигналів на виходах елементів 7, 8 (на виходах формувача Е1, Е2).
На фіг. 2 приведений граф переходів формувача, що складається з чотирьох кілець (верхнє кільце - граф переходів лічильника 1, друге кільце - граф переходів другого лічильника, третє кільце значення сигналів на виході Е1, четверте кільце значення сигналів на виході Е2 із загальною вершиною, відповідною нульовому стану лічипьників, а на фіг. З зображені епюри, що ілюструють роботу для варіанту настроювання Юо- Р рі-Ри, 02-1, Юз-:0 на формування періодичної двофазної послідовності, тривалість імпульсів і паузи (1) між сусідніми фазами яких дорівнює п'яті періодам ((-їп0-51) тактових імпульсів (що подаються на вхід формувача з виходу зовнішнього генератора), з затримкою початку формування відносно стартового імпульсу, що визначається значенням Оз302010)0-0110-6 Оскільки стартові імпульси асинхронні відносно тактових імпульсів, то тривалість затримки початку формування знаходиться у діапазоні: бТев«/Т.
Зупинка процесу формування вихідної послідовності імпульсів здійснюється подачею імпульсу, відповідного рівню логічного одиниці, на вхід зупинки (Бор), що формує активний рівень сигналу на вході К асинхронної установки К5-тригера, що призводить до переходу його у нульовий стан (0-0).
Імпульс Бор, як правило, асинхронний відносно імпульсів зовнішнього генератора і до стану лічильників.
Якщо у момент вступу імпульсу Біор другий лічильник (тригери 2, 3) знаходитиметься у нульовому стані, то при переході тригера 4 у нульовий стан на входах елемента 9 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента 6, що призведе до переходу лічильника 1 у нульовий стан, а отже, до припинення процесу формування імпульсів на виходах Е1, Е2.
Якщо у момент вступу імпульсу 5іор другий лічильник знаходитиметься у стані, відмінному від нульового, то на виході елемента 9, з'єднаного зі входом елемента 6, буде рівень логічної одиниці. Оскільки на другому вході елемента 6 також рівень логічної одиниці, визначуваний одиничним значенням на конденсаторі, то на виході елемента 6 (на входах К першого і другого лічильників буде рівень логічної одиниці. Звідси витікає, що у момент вступу імпульсу 5іор припинення формування не станеться, обумовлюючи тим самим запобігання спотворенню останнього імпульсу у вихідній послідовності. І тільки зі вступом подальших тактових імпульсів, коли відбуватиметься перехід другого лічильника у нульовий стан на входах елемента 9 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента б, що призведе до переходу лічильника 1 у нульовий стан, а отже, до припинення процесу формування.
Зі вступом наступного імпульсу запуску усі процеси повторюються.
На відміну від відомого пристрою спрощення структури стартостопного пристрою і другого лічильника, виконаного на двох ОК-тригерах, дозволило спростити технологію виготовлення формувача, знизити споживану потужність і вартість. Крім того, наявність затримки початку формування відносно стартового імпульсу поширює функціональної можливості формувача.

Claims (1)

  1. ФОРМУЛА КОРИСНОЇ МОДЕЛІ Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами і затримкою початку формування, який містить два двійкових лічильники, один 3 яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет відносно активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет відносно активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); УК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсної входи У і К; інвертор, вхід якого з'єднано з виходом переповнення лічильника; стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключено до джерела живлення; перший, другий, третій і четвертий елементи І; перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого елементів І; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом установки тригера у нульовий стан; перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І!; вихід другого елемента АБО з'єднано зі входами . і К )К-тригера; вихід другого елемента І з'єднано зі входами асинхронної установки у нульовий стан лічильника і УК-тригер; виходи третього і четвертого елементів | утворюють виходи формувача, відповідно до корисної моделі введено: третій елемент АБО; другий УК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсний і прямий входи .)/ об'єднаної по І, інверсний і прямий входи К також об'єднаної по І, перший і другий УК-тригери утворюють дворозрядний віднімальний лічильник (другий) з послідовністю переходів 0-3-2-1-0, зі входом асинхронної установки у нульовий стан, при цьому вхід подачі імпульсів синхронізації і вхід асинхронної Зо установки у нульовий стан другого УК-тригера з'єднано з відповідними входами першого «К- тригера, інверсний вихід першого УК-тригера з'єднано з прямими входами другого УК-тригера; інверсної входи У і К першого УК-тригера, об'єднаної з виходом другого елемента АБО, з'єднано з інверсними входами У і К другого УК-тригера, утворюючи вхід дозволу переходу цього лічильника; перший вхід другого елемента АБО з'єднано із виходом інвертора, другий вхід другого елемента АБО з'єднано з виходом третього елемента АБО і входом дозволу синхронного паралельного завантаження першого лічильника; входи третього елемента АБО з'єднано з виходами другого третього і четвертого розрядів першого лічильника; прямий вихід першого УК-тригера з'єднано з першими входами третього і четвертого елементів І і з другим входом першого елемента АБО: прямий вихід другого УК-тригера з'єднано з другим входом третього елемента І і з третім входом першого елемента АБО: інверсний вихід другого УК- тригера з'єднано з другим входом четвертого елемента І; тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; вхід асинхронної установки в одиничний етап Ко5-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента І утворює вихід першої фази (Ії), а вихід четвертого елемента І утворює вихід другої фази (Е2) імпульсів; настроювання формувача на формування періодичної двофазної послідовності заданої тривалості імпульсів, паузи між сусідніми фазами і затримкою початку формування відносно стартового імпульсу забезпечують значення сигналів на входах завантаження першого лічильника, що визначаються значенням сигналу з його виходу переповнення; при настроюванні формувача на формування періодичної двофазної послідовності, тривалість імпульсів і паузи між сусідніми фазами яких дорівнює п'яти періодам тактових імпульсів (що подаються на вхід формувача з виходу зовнішнього генератора), з затримкою початку формування відносно стартового імпульсу, яка дорівнює шести періодам, перший вхід паралельного завантаження лічильника з'єднано з виходом переповнення першого лічильника, другий вхід паралельного завантаження з'єднано з виходом інвертора, третій вхід завантаження лічильника з'єднано з рівнем логічної одиниці, четвертий вхід завантаження з'єднано з рівнем логічного нуля.
UAU201810396U 2018-10-22 2018-10-22 Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування UA133762U (uk)

Priority Applications (1)

Application Number Priority Date Filing Date Title
UAU201810396U UA133762U (uk) 2018-10-22 2018-10-22 Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
UAU201810396U UA133762U (uk) 2018-10-22 2018-10-22 Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування

Publications (1)

Publication Number Publication Date
UA133762U true UA133762U (uk) 2019-04-25

Family

ID=66391714

Family Applications (1)

Application Number Title Priority Date Filing Date
UAU201810396U UA133762U (uk) 2018-10-22 2018-10-22 Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування

Country Status (1)

Country Link
UA (1) UA133762U (uk)

Similar Documents

Publication Publication Date Title
UA133762U (uk) Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування
UA136152U (uk) Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування
UA128372U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA128290U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA127962U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA127954U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA133826U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA129717U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA127841U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA128374U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA128285U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA127822U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA128266U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA127827U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA129697U (uk) Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування
UA127948U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA134502U (uk) Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування
UA127023U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA128288U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA133454U (uk) Формувач одиночної трифазної серії імпульсів з перенастроюваною тривалістю і затримкою початку формування відносно стартового імпульсу
UA136345U (uk) Формувач триканальної серії з перенастроюваною тривалістю і кількістю імпульсів в каналах і затримкою початку формування відносно стартового імпульсу
UA123767U (uk) Формувач періодичної послідовності імпульсів типу меандр з настроюваною тривалістю періоду і затримки початку формування відносно стартового імпульсу
UA127823U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA127955U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами
UA128337U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами