UA136152U - Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування - Google Patents
Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування Download PDFInfo
- Publication number
- UA136152U UA136152U UAU201901136U UAU201901136U UA136152U UA 136152 U UA136152 U UA 136152U UA U201901136 U UAU201901136 U UA U201901136U UA U201901136 U UAU201901136 U UA U201901136U UA 136152 U UA136152 U UA 136152U
- Authority
- UA
- Ukraine
- Prior art keywords
- input
- output
- inputs
- counter
- trigger
- Prior art date
Links
- 230000015572 biosynthetic process Effects 0.000 title claims abstract description 24
- 238000000819 phase cycle Methods 0.000 title claims description 10
- 230000001360 synchronised effect Effects 0.000 claims abstract description 23
- 238000009434 installation Methods 0.000 claims abstract description 15
- 230000002441 reversible effect Effects 0.000 claims abstract description 5
- 230000007704 transition Effects 0.000 claims description 21
- 239000003990 capacitor Substances 0.000 claims description 12
- 230000000737 periodic effect Effects 0.000 claims description 12
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 abstract description 3
- 238000000034 method Methods 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 2
- 238000010276 construction Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Pulse Circuits (AREA)
Abstract
Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування містить два двійкових лічильника, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід дозволу режиму синхронного паралельного завантаження і входи завантаження, значення сигналів на яких визначають часові параметри послідовності імпульсів на виході. Другий лічильник дворозрядний, виконаний на двох синхронних JK-тригерах зі входом асинхронної установки у нульовий стан, який забезпечує формування імпульсів на виході. Стартостопний пристрій містить асинхронний RS-тригер, який забезпечує запуск і зупинку формування імпульсів на виході.
Description
Корисна модель належить до імпульсної, обчислювальної і вимірювальної техніки та призначена для формування двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування.
Відомі формувачі, що містять кварцовий задаючий генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Ю.В. Новиков Основьі! цифровой техники. - М.: "МИР", 2001. - Рис. 5.13-5.181.
Недолік відомих пристроїв - складність внутрішньої структури.
Відомі формувачі періодичної багатофазної послідовності імпульсів з перенастроюваними часовими параметрами (патенти України на винахід Мо Мо 87081, 89240, 106091, 106395, 10807, 106867, 10888, 106091, 1070281.
Недолік пристроїв - складність структури, що обумовлено необхідністю використання двох багаторозрядних двійкових лічильників, дешифраторів.
Найбільш близьким за технічною суттю і результатом, що досягається, є формувач двофазної послідовності імпульсів з перенастроюваною тривалістю (патент України на корисну модель 63193), який містить два двійкових лічильника, один з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет по відношенню до активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет по відношенню до активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); ОК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсні входи ./ і К; інвертор, вхід якого з'єднано з виходом переповнення лічильника; стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан, і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключено до джерела живлення; перший, другий, третій і четвертий елементи І: перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами
Зо першого і другого елементів І; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано із входом установки тригера у нульовий стан; перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; вихід другого елемента
АБО з'єднано зі входами у) ії К ОК-тригера; вихід другого елемента І з'єднано зі входами асинхронної установки у нульовий стан лічильника і УК-тригер; виходи третього і четвертого елементів І утворюють виходи формувача.
Недолік даного пристрою - складність схеми формувача, що обумовлено побудовою стартостопного пристрою на синхронному О-тригері і використанням другого чотирирозрядного лічильника і, як наслідок, висока споживана потужність, висока вартість.
В основу корисної моделі поставлена задача спрощення перестроювання формувача на задану тривалість імпульсів, зменшення споживаної потужності та вартості.
Поставлена задача вирішується тим, що формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування, який містить два двійкових лічильника, один з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет по відношенню до активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет по відношенню до активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); ОК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсні входи ./ і К; інвертор, вхід якого з'єднано з виходом переповнення лічильника; стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан, і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключено до джерела живлення; перший, другий, третій і четвертий елементи І; перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого елементів І/; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано із входом установки тригера у нульовий стан; перший вхід 60 першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента !; вихід другого елемента АБО з'єднано зі входами ./ і К Ук- тригера; вихід другого елемента І! з'єднано зі входами асинхронної установки у нульовий стан лічильника і ОУК-тригер; виходи третього і четвертого елементів І утворюють виходи формувача, відповідно до корисної моделі, введено: третій елемент АБО; другий /К-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсний і прямий входи ./ об'єднані по І, інверсний і прямий входи К також об'єднані по І, перший і другий УК- тригери утворюють дворозрядний віднімальний лічильник (другий) з послідовністю переходів 00-11-10-01-00, зі входом асинхронної установки у нульовий стан, при цьому інверсний вихід першого ОК-тригера з'єднано з прямими входами другого УК-тригера; інверсні входи ./ і Кк другого УК-тригера з'єднано з інверсними входами У і К першого ОК-тригера, утворюючи вхід дозволу переходу цього лічильника, з'єднаного з виходом другого елемента АБО, другий вхід якого з'єднано з виходом третього елемента АБО і входом дозволу синхронного паралельного завантаження першого лічильника; входи третього елемента АБО з'єднано з виходами другого, третього і четвертого розрядів першого лічильника; прямий вихід першого )ОК-тригера з'єднано з першими входами третього і четвертого елементів І і з другим входом першого елемента АБО: прямий вихід другого ОК-тригера з'єднано з другим входом третього елемента І ї з третім входом першого елемента АБО: інверсний вихід другого УК-тригера з'єднано з другим входом четвертого елемента І; тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; вхід асинхронної установки в одиничний стан Н5-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента І утворює вихід першої фази (ЕТ), а вихід четвертого елемента утворює вихід другої фази (Е2) імпульсів; настроювання формувача на формування періодичної двофазної послідовності заданої тривалості імпульсів, паузи між сусідніми фазами і затримкою початку формування відносно стартового імпульсу забезпечують значення сигналів на входах завантаження першого лічильника, що визначаються значенням сигналу з його виходу переповнення; при настроюванні формувача на формування періодичної двофазної послідовності, тривалість імпульсів і паузи між сусідніми фазами яких дорівнює п'яти періодам тактових імпульсів (що подаються на вхід формувача з виходу зовнішнього генератора), з затримкою початку формування відносно стартового імпульсу, яка дорівнює дев'яти періодам,
Зо перший вхід синхронного паралельного завантаження першого лічильника з'єднано рівнем логічної одиниці, другий вхід паралельного завантаження з'єднано з рівнем логічного нуля, третій вхід синхронного паралельного завантаження першого лічильника з'єднано з його виходом переповнення, четвертий вхід завантаження з'єднано з виходом інвертора.
Суть корисної моделі пояснюють креслення.
На Фіг. 1 приведена схема формувача.
Формувач містить: реверсивний двійковий лічильник 1, налагоджений на режим віднімання, який має вхід подачі тактових імпульсів С, вхід налагодження на режим підсумовування/віднімання Ш, вхід дозволу синхронного паралельного завантаження Г і входи подачі даних О0о-Оз, вхід дозволу режиму лічби Е, вхід асинхронної установки у нульовий стан В; перший (2) і другий (3) УК-тригери (що утворюють дворозрядний віднімальний лічильник (другий) з послідовністю переходів 00-11-10-01-00) зі входом дозволу переходу (інверсної входи
УК) ії входами асинхронної установки у нульовий стан В; Н5-тригер 4; перший (5), другий (б), третій (7) і четвертий (8) елементи І; перший (9), другий (10) і третій (11) елементи АБО; інвертор (12); послідовно з'єднані резистор (13) ії конденсатор (14), підключені до джерела живлення ЖЕ.
Загальна точка послідовно сполучених резистора 13 і конденсатора 14 з'єднана з першими входами елементів 5, 6. Другий вхід елемента 5 утворює вхід подачі імпульсів зупинки (ор) формування вихідних імпульсів. Вихід елемента 5 з'єднано зі входом (Я) установки у нульовий стан А5-тригера. Другий вхід елемента 6 з'єднано з виходом елемента 9. Вихід елемента 6 з'єднано зі входами асинхронної установки у нульовий стан першого (1) і другого (тригери 2,3) лічильників. Інверсні входи К-тригерів, які утворюють вхід дозволу переходу другого лічильника, з'єднано з виходом елемента 10, перший вхід якого з'єднано з виходом елемента 11 і входом дозволу синхронного паралельного завантаження (І) лічильника 1. Другий вхід елемента 10 з'єднано з виходом інвертора (12), вхід якого з'єднано з виходом переповнювання лічильника 1. Виходи другого (0), третього (Ог2) і четвертого (Оз) розрядів лічильника 1 з'єднано зі входами елемента 11. Прямі входи ./ і К тригера З з'єднано з інверсним виходом УК-тригера 2.
Прямий вихід тригера 2 з'єднано з першими входами елементів 7, 8, з другим входом елемента 9. Прямий вихід тригера З з'єднано з другим входом елемента 7 і третім входом елемента 9.
Інверсний вихід тригера З з'єднано з другим входом елемента 8. Тактові входи (С) першого і 60 другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Вхід асинхронної установки (5) в одиничний стан тригера 4 утворює вхід подачі імпульсів запуску (еїап). Вихід елемента 7 утворює вихід першої фази (Е1), а вихід елемента 8 утворює вихід другої фази (Ег) періодичної імпульсної послідовності.
Настроювання формувача на формування періодичної двофазної послідовності заданої тривалості імпульсів (и, мг), паузи між сусідніми фазами (іп) і затримкою початку формування (Із) відносно стартового імпульсу забезпечують значення сигналів на входах завантаження лічильника 1 (О5, О0ї 02, Оз), що визначаються значенням сигналу з виходу переповнення лічильника 1 (Ра) і виході інвертора (Ра). При настроюванні формувача на формування періодичної двофазної послідовності, тривалість імпульсів і паузи (їл) між сусідніми фазами яких дорівнює п'яти періодам (їи-їіп-5ї) тактових імпульсів (що подаються на вхід формувача з виходу зовнішнього генератора), з затримкою початку формування відносно стартового імпульсу, яка дорівнює дев'яти періодам (їз-91), перший вхід синхронного паралельного завантаження першого лічильника з'єднано рівнем логічної одиниці, другий вхід паралельного завантаження з'єднано з рівнем логічного нуля (0-0), третій вхід синхронного паралельного завантаження першого лічильника з'єднано з його виходом переповнення (О2- Ра), четвертий вхід завантаження з'єднано з виходом інвертора 12 (Оз-Ра).
Наявність ланцюжка, що складається із поєднаних послідовно резистора 13 і конденсатора 14, підключеного до шини живлячої напруги 4-Е, при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на входах елементів 5 та 6, забезпечуючи формування рівня логічного нуля на їхніх виходах, тобто на входах асинхронної установки у нульовий стан (В) тригерів 2, 3, 4 і лічильника 1. По закінченні заряду конденсатора одиничне значення на першому вході елемента 6 залишається незмінним.
Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення, лічильник 1 і тригери переходять у нульовий стан, формуючи: рівень логічного нуля на виході переповнення лічильника 1, на його виходах Оо-С)з; на виході елемента 11, значення сигналу на якому дорівнює логічній сумі сигналів з виходів Сх 2, Оз (І-031 м О2 м Оз); на прямих виходах тригерів 2, Зіна вході дозволу синхронного завантаження лічильника 1, на виході елемента 9, який з'єднано зі входом елемента б, що забезпечує рівень логічного нуля на входах В асинхронної установки у нульовий стан лічильника 1 і тригерів 2, З і по закінченню перехідного
Зо процесу, пов'язаного із зарядом конденсатора 14. Оскільки режим асинхронної установки лічильника 1 і тригерів 2, З у нульовий стан має пріоритет по відношенню до всіх останніх режимів, то до тих пір, поки на входах елемента 9 зберігатиметься рівень логічного нуля, при надходженні тактових імпульсів нульовий стан лічильника 1 і тригерів 2, 3, залишатиметься незмінним, тобто залишатиметься незмінним нульове значення на виходах формувача (Е1-01.02, Б2-01. Ра), На виході інвертора 12, на виході елемента АБО 10, на інверсних входах . і К тригерів 2,3 рівень логічної одиниці.
Під час вступу імпульсу запуску (5іап) на тактовий вхід С тригера З по його фронту тригер переходить в одиничний стан, формуючи рівень логічної одиниці на його виході (0-1), виході елемента 6, а отже на вході та виході елемента 5, що забезпечує рівень логічної одиниці на входах КВ лічильника 1 і тригера 2, знімаючи блокування. Оскільки на вході І. лічильника 1 рівень логічного нуля, а на інверсних входах тригерів 2, З рівень логічної одиниці, то до моменту вступу чергового тактового імпульсу перший лічильник знаходиться у режимі готовності завантаження, а другий (тригери 2, 3) - у режимі заборони переходу.
І тоді під час вступу першого (після закінчення перехідного процесу, пов'язаного із зняттям блокування) тактового імпульсу С по його фронту відбувається паралельне завантаження лічильника 1 значеннями сигналів, які Сформовані на входах Оо-Юз. Лічильник переходить у стан
О3020:100-1001-9, що веде до формування одиночного значення на виході переповнення лічильника 1, одиничного значення на виході елементів 11, 10 і вході Ї лічильника 1, до заборони його завантаження і дозволу режиму лічби (віднімання). Нульовий стан другого лічильника (нульове значення сигналу на виходах формувача) залишається незмінним. Під час вступу подальших тактових імпульсів зміст лічильника 1 зменшуватиметься, а нульовий стан другого лічильника залишається незмінним. Як тільки зміст лічильника 1 стане рівним 0001 на виходах елементів 11, 10 формується нульове значення. В результаті цього перший лічильник перейде в режим завантаження, а другий - в режим переходу. І тоді під час вступу наступного тактового імпульсу по його фронту відбувається паралельне завантаження лічильника 1 значеннями сигналів, на входах Оо-ЮОз Лічильник переходить у стан Оз020100-0101. Другий лічильник перейде у наступний стан (02 01-11), формуючи одиничне значення на виході
Е1-01.02.
Під час вступу подальших тактових імпульсів зміст лічильника 1 зменшуватиметься, а стан другого лічильника залишається незмінним. Як тільки зміст лічильника 1 знову стане рівним 0001, на виходах елементів 11, 10 формується нульове значення. В результаті цього лічильник 1 знову перейде в режим завантаження, а другий лічильник - в режим переходу. Під час вступу наступного тактового імпульсу відбувається паралельне завантаження лічильника 1 значеннями сигналів, сформованих на входах Юо-02-1, 0-0, О3-0. Лічильник 1 зову переходить у стан
ОзО020100-0101-5, другий лічильник - у наступний стан (02-1, 01-0). формуючи нульове значення на виходах Е1-Е1-0.
Надалі процеси аналогічні, тобто як тільки зміст лічильника 1 стає рівним 0001, на виходах елементів 11, 10 формується нульове значення, перший лічильник знову переходить в режим завантаження, а другий лічильник - в режим переходу. Відбувається паралельне завантаження лічильника 1 значеннями сигналів, на входах Оо-Юз. Перший лічильник знову переходить у стан 0101-5, а другий лічильник - у наступний відповідно його графу переходів, на виходах другого лічильника (на виходах тригерів 2, 3) формуються значення відповідно стану, які визначають значення сигналів на виходах елементів 7, 8 (на виходах формувача НЕ1,Ег).
На Фіг. 2 приведений граф переходів формувача, що складається з чотирьох кілець (верхнє кільце - граф переходів лічильника 1, друге кільце - граф переходів другого лічильника, третє кільце значення сигналів на виході ЕЇ1, четверте кільце значення сигналів на виході Е2 із загальною вершиною, відповідною нульовому стану лічильників, а на Фіг. З зображені епюри, що ілюструють роботу для варіанта настроювання Оо-О2- Ра 01-Ра.,Оз-0 на формування періодичної двофазної послідовності, тривалість імпульсів і паузи (їл) між сусідніми фазами яких дорівнює п'яті періодам (їи-іп-9 1) тактових імпульсів (що подаються на вхід формувача з виходу зовнішнього генератора), з затримкою початку формування відносно стартового імпульсу, значенням О30020310)0-0101-9. Оскільки стартові імпульси асинхронні по відношенні до тактових імпульсів, то тривалість затримки початку формування знаходиться у діапазоні: 9Т «із «107.
Зупинка процесу формування вихідної послідовності імпульсів здійснюється подачею імпульсу, відповідного рівню логічного одиниці, на вхід зупинки (5іор), що формує активний рівень сигналу на вході АВ асинхронної установки НА5-тригера, що призводить до переходу його у нульовий стан (0-0). Імпульс ор, як правило, асинхронний по відношенню до імпульсів
Зо зовнішнього генератора і до стану лічильників.
Якщо у момент вступу імпульсу 2іор другий лічильник (тригери 2,3) знаходитиметься у нульовому стані, то при переході тригера 4 у нульовий стан на входах елемента 9 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента 6, що призведе до переходу лічильника 1 у нульовий стан, а отже до припинення процесу формування імпульсів на виходах Е1, Е2.
Якщо у момент вступу імпульсу 5іор другий лічильник знаходитиметься у стані, відмінному від нульового, то на виході елемента 9 з'єднаного зі входом елемента 6, буде рівень логічної одиниці. Оскільки на другому вході елемента 6 також рівень логічної одиниці, визначуваний одиничним значенням на конденсаторі, то на виході елемента 6 (на входах ЮК першого і другого лічильників буде рівень логічної одиниці. Звідси витікає, що у момент вступу імпульсу 5іор припинення формування не станеться, обумовлюючи тим самим запобігання спотворенню останнього імпульсу у вихідній послідовності. І тільки зі вступом подальших тактових імпульсів, коли відбуватиметься перехід другого лічильника у нульовий стан на входах елемента 9 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента б, що призведе до переходу лічильника 1 у нульовий стан, а отже, до припинення процесу формування.
Зі вступом наступного імпульсу запуску усі процеси повторюються.
На відміну від відомого пристрою спрощення структури стартостопного пристрою і другого лічильника, виконаного на двох УК-тригерах, дозволило спростити технологію виготовлення формувача, знизити споживану потужність і вартість, наявність затримки початку формування відносно стартового імпульсу поширює функциональної можливості формувача.
Claims (1)
- ФОРМУЛА КОРИСНОЇ МОДЕЛІФормувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування, що містить два двійкових лічильника, один з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при60 цьому активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет по відношенню до активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет по відношенню до активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); УК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсні входи .) і К; інвертор, вхід якого з'єднано з виходом переповнення лічильника; стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан, і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключено до джерела живлення; перший, другий, третій і четвертий елементи Ї; перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого елементів І; другий вхід першого елемента утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента з'єднано зі входом установки тригера у нульовий стан; перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; вихід другого елемента АБО з'єднано зі входами .// і К УК-тригера; вихід другого елемента І з'єднано зі входами асинхронної установки у нульовий стан лічильника і )К-тригер; виходи третього і четвертого елементів | утворюють виходи формувача, який відрізняється тим, що додатково введено: третій елемент АБО; другий УК-тригер, що має вхід подачі імпульсів синхронізації, вхід асинхронної установки у нульовий стан, інверсний і прямий входи у об'єднані по І, інверсний і прямий входи К також об'єднані по І, перший і другий УК-тригери утворюють дворозрядний віднімальний лічильник (другий) з послідовністю переходів 00-11-10- 01-00, зі входом асинхронної установки у нульовий стан, при цьому інверсний вихід першого Ук- тригера з'єднано з прямими входами другою УК-тригера; інверсні входи ./ і К другого УК-тригера з'єднано з інверсними входами у і К першого ОК-тригера, утворюючи вхід дозволу переходу цього лічильника, з'єднаного з виходом другого елемента АБО, другий вхід якого з'єднано з виходом третього елемента АБО і входом дозволу синхронного паралельного завантаження першого лічильника; входи третього елемента АБО з'єднано з виходами другого третього і четвертого розрядів першого лічильника; прямий вихід першого )ОК-тригера з'єднано з першими входами третього і четвертого елементів 1 і з другим входом першого елемента АБО: прямий вихід другого ОК-тригера з'єднано з другим входом третього елемента І і з третім входом Зо першого елемента АБО: інверсний вихід другого УК-тригера з'єднано з другим входом четвертого елемента І; тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; вхід асинхронної установки в одиничний стан Н5-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента І утворює вихід першої фази (ЕТ), а вихід четвертого елемента утворює вихід другої фази (Е2) імпульсів; настроювання формувача на формування періодичної двофазної послідовності заданої тривалості імпульсів, паузи між сусідніми фазами і затримкою початку формування відносно стартового імпульсу забезпечують значення сигналів на входах завантаження першого лічильника, що визначаються значенням сигналу з його виходу переповнення; при настроюванні формувача на формування періодичної двофазної послідовності, тривалість імпульсів і паузи між сусідніми фазами яких дорівнює п'яти періодам тактових імпульсів (що подаються на вхід формувача і виходу зовнішнього генератора), з затримкою початку формування відносно стартового імпульсу, яка дорівнює дев'яти періодам, перший вхід синхронного паралельного завантаження першого лічильника з'єднано рівнем логічної одиниці, другий вхід паралельного завантаження з'єднано з рівнем логічного нуля третій вхід синхронного паралельного завантаження першого лічильника з'єднано з йогом виходом переповнення, четвертий вхід завантаження з'єднано з виходом інвертора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
UAU201901136U UA136152U (uk) | 2019-02-04 | 2019-02-04 | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
UAU201901136U UA136152U (uk) | 2019-02-04 | 2019-02-04 | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування |
Publications (1)
Publication Number | Publication Date |
---|---|
UA136152U true UA136152U (uk) | 2019-08-12 |
Family
ID=71115965
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
UAU201901136U UA136152U (uk) | 2019-02-04 | 2019-02-04 | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування |
Country Status (1)
Country | Link |
---|---|
UA (1) | UA136152U (uk) |
-
2019
- 2019-02-04 UA UAU201901136U patent/UA136152U/uk unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
UA136152U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA133762U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA129697U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA128372U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127962U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127023U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127954U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128290U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA133826U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127841U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA129717U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128266U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127948U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA136342U (uk) | Формувач триканальної серії з перенастроюваною тривалістю і кількістю імпульсів в каналах і затримкою початку формування відносно стартового імпульсу | |
UA135664U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA128374U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA123767U (uk) | Формувач періодичної послідовності імпульсів типу меандр з настроюваною тривалістю періоду і затримки початку формування відносно стартового імпульсу | |
UA127822U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128285U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127827U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA136345U (uk) | Формувач триканальної серії з перенастроюваною тривалістю і кількістю імпульсів в каналах і затримкою початку формування відносно стартового імпульсу | |
UA127823U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127955U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128288U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA123080U (uk) | Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу |