TWI841169B - 測試介面電路 - Google Patents
測試介面電路 Download PDFInfo
- Publication number
- TWI841169B TWI841169B TW112100060A TW112100060A TWI841169B TW I841169 B TWI841169 B TW I841169B TW 112100060 A TW112100060 A TW 112100060A TW 112100060 A TW112100060 A TW 112100060A TW I841169 B TWI841169 B TW I841169B
- Authority
- TW
- Taiwan
- Prior art keywords
- test
- interface circuit
- switches
- test interface
- coupled
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 9
- 239000000523 sample Substances 0.000 claims description 9
- 102000005591 NIMA-Interacting Peptidylprolyl Isomerase Human genes 0.000 description 7
- 108010059419 NIMA-Interacting Peptidylprolyl Isomerase Proteins 0.000 description 7
- 238000010586 diagram Methods 0.000 description 4
- 101100012902 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) FIG2 gene Proteins 0.000 description 2
- 101100233916 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) KAR5 gene Proteins 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
Images
Abstract
一種測試介面電路包括N個開關及N個第一電阻器,其中N是正整數。所述N個開關中的每一者的第一端耦接到N個測試連接端中的每一者,所述N個開關中的每一者的第二端接收參考電壓。所述N個第一電阻器中的每一者在所述N個測試連接端中的每一者與參考電壓之間串聯耦接到所述N個開關中的每一者。其中,所述N個開關中的每一者由N個控制信號中的每一者進行控制以接通或切斷。
Description
本發明是有關於一種測試介面電路,且特別是有關於一種可對測試器與被測試元件之間的阻抗進行調整的測試介面電路。
在雙倍數據速率三同步動態隨機存取記憶體(Double-Data-Rate Three Synchronous Dynamic Random Access Memory,DDR3 SDRAM)產品中,對被測試引腳的阻抗匹配的要求與其他記憶體產品不同。這樣一來,在測試操作期間,傳統技術進行特定設計以提供外部電路板來對DDR3 SDRAM產品的引腳的阻抗進行調整。也就是說,用於對DDR3 SDRAM產品進行測試需要額外的成本。
本發明提供一種用於對測試器的測試通道中的每一者與被測試元件的引腳中的每一者之間的阻抗進行調整的測試介面電路。
本發明的測試介面電路包括N個開關及N個第一電阻器,其中N是正整數。所述N個開關中的每一者的第一端耦接到N個測試連接端中的每一者,所述N個開關中的每一者的第二端接收參考電壓。所述N個第一電阻器中的每一者在所述N個測試連接端中的每一者與所述參考電壓之間串聯耦接到所述N個開關中的每一者。其中,所述N個開關中的每一者由N個控制信號中的每一者進行控制以接通或切斷。
綜上所述,測試介面電路設置在測試器與被測試元件之間且用於對測試器的測試通道與被測試元件的引腳之間的阻抗進行調整。透過使開關中的每一者接通或切斷,可對測試器的測試通道中的每一者與被測試元件的引腳中的每一者之間的阻抗進行調整,且可滿足被測試元件的引腳中的每一者的阻抗匹配要求。這樣一來,可對被測試元件進行精確地測試。
現將詳細參照本發明的較佳實施例,在附圖中繪示所述較佳實施例的實例。在圖式及說明中盡可能使用相同的參考編號來指代相同或類似的部件。
參照圖1,圖1繪示根據本公開實施例的測試介面電路的示意圖。測試介面電路100耦接在測試器101與被測試元件102之間。測試介面電路100包括N個電阻器R11到R1N及N個開關SW1到SWN。所述N個電阻器R11到R1N分別與所述N個開關SW1到SWN對應。在此實施例中,電阻器R11與開關SW1串聯耦接在連接端CE1與參考電壓VR1之間,且電阻器R1N與開關SWN串聯耦接在連接端CEN與參考電壓VRN之間。連接端CE1用於對測試器101的測試通道CH1與被測試元件102的引腳PIN1進行連接,且連接端CEN用於對測試器101的測試通道CHN與被測試元件102的引腳PINN進行連接。在此實施例中,測試介面電路100可設置在探針卡上,且被測試元件102可為晶片。
在測試器101中,測試通道CH1具有終端電阻器RT1,且測試通道CHN具有終端電阻器RTN。終端電阻器RT1到RTN中的每一者的電阻可為50歐姆。可使開關SW1到SWN中的每一者接通或切斷,以對引腳PIN1到PINN中的每一者與測試通道CH1到CHN中的每一者之間的阻抗進行調整。以開關SW1及電阻器R11作為實例。如果開關SW1被切斷,則引腳PIN1與測試通道CH1之間的阻抗可由終端電阻器RT1進行支配且實質上等於50歐姆。另一方面,如果開關SW1被接通,則電阻器R11可並聯連接到終端電阻器RT1。如果電阻器R11的電阻實質上等於50歐姆,則可將引腳PIN1與測試通道CH1之間的阻抗調整成實質上等於25歐姆。
也就是說,可透過使開關SW1到SWN中的每一者接通或切斷來對引腳PIN1到PINN中的每一者與測試通道CH1到CHN中的每一者之間的阻抗進行調整,以滿足被測試元件102的規格要求。舉例來說,如果被測試元件102是雙倍數據速率三同步動態隨機存取記憶體(DDR3 SDRAM),則可使開關SW1到SWN中的每一者接通,以將對應阻抗中的每一者調整成25歐姆。
在此實施例中,電阻器R11到R1N中的每一者的電阻可被設定成50歐姆。具體來說,電阻器R11到R1N中的每一者的電阻可能不精確地等於50歐姆。在一些實施例中,電阻器R11到R1N中的每一者的電阻可在具有一些製造誤差的情況下實質上等於50歐姆。
另一方面,參考電壓VR1到VRN的電壓值可相同。在此實施例中,參考電壓VR1到VRN的電壓值中的每一者可等於被測試元件102的操作電壓的一半。在此實施例中,參考電壓VR1到VRN可由多個各別的電壓源產生。在一些實施例中,參考電壓VR1到VRN可由一個電壓源產生。
此處應注意,可根據被測試元件102的引腳數目來確定開關SW1到SWN的數目及電阻器R11到R1N的數目。如果被測試元件102僅具有一個待測試引腳,則在測試介面電路100中僅需要一個開關及對應的電阻器。如果被測試元件102中存在N個待測試引腳,則測試介面電路100中的開關SW1到SWN的數目及電阻器R11到R1N的數目二者均為N,其中N是大於1的整數。
參照圖2,圖2繪示根據本公開另一實施例的測試介面電路的示意圖。測試介面電路200包括電阻器R11、R12、開關SW1、SW2及電容器C21到C23。電阻器R11的第一端耦接到連接端CE1,電阻器R11的第二端耦接到開關SW1的第一端,且開關SW1的第二端接收參考電壓VR。電阻器R12的第二端耦接到連接端CE2,電阻器R12的第二端耦接到開關SW2的第一端,且開關SW2的第二端接收參考電壓VR。連接端CE1用於對測試器的一個測試通道與被測試元件的一個引腳進行連接,且連接端CE1用於對測試器的另一測試通道與被測試元件的另一引腳進行連接。在此實施例中,電阻器R11及R12中的每一者的電阻可實質上等於50歐姆。
開關SW11是電晶體開關且由電晶體M1形成。開關SW12也是電晶體開關且由電晶體M2形成。在此實施例中,電晶體M1及M2可為P型電晶體。電晶體M1的第一端耦接到電阻器R11的第二端,電晶體M1的第二端接收參考電壓VR,且電晶體M1的控制端接收控制信號CTS。電晶體M2的第一端耦接到電阻器R12的第二端,電晶體M2的第二端接收參考電壓VR,且電晶體M2的控制端接收控制信號CTS。另一方面,電容器C23耦接在電晶體M1的控制端與參考接地電壓GND之間。電容器C21與電容器C22並聯耦接在電晶體M1的第二端與參考接地電壓GND之間。電容器C21到C23全部是電壓調節電容器。
在此實施例中,電晶體M1與電晶體M2由同一控制信號CTS進行控制。當控制信號CTS處於低電壓值時,電晶體M1及M2可被接通且電阻器R11及R12可被設置成並聯連接到對應測試通道的終端電阻器。這樣一來,可對測試器的測試通道中的每一者與被測試元件的引腳中的每一者之間的阻抗進行調整。另一方面,當控制信號CTS處於高電壓值時,電晶體M1及M2可被切斷且電阻器R11及R12可與測試器的測試通道隔離。測試器的測試通道中的每一者與被測試元件的引腳中的每一者之間的阻抗可等於測試通道的終端電阻器中的每一者的電阻。
在此實施例中,參考電壓VR可由同一電壓源提供。電阻器R11及R12中的每一者的電阻可實質上等於25歐姆。
在一些實施例中,開關SW1及SW2可由N型電晶體實施。如果開關SW1及SW2由N型電晶體實施,則如果控制信號CTS處於高電壓值,則開關SW1及SW2可被接通,且如果控制信號CTS處於低電壓值,則開關SW1及SW2可被切斷。當然,開關SW1及SW2可由所屬領域中的技術人員所熟知的任何其他電子元件(例如傳輸門)來實施。
測試介面電路200可設置在探針卡上。當對被測試元件執行測試操作時,探針卡可透過對被測試元件上的多個引腳進行探測來對被測試元件與測試器進行連接。此外,測試器可透過探針卡向被測試元件提供測試模式,或者透過探針卡對來自被測試元件的測試結果進行測量。
在此實施例中,可控制開關SW1及SW2來對測試器與被測試元件之間的阻抗進行調整。這樣一來,可滿足測試器的測試通道與被測試元件的引腳之間的阻抗匹配要求,且測試器可快速且精確地對被測試元件進行測試。
參照圖3,圖3繪示根據本公開實施例的測試介面電路的控制信號產生器。控制信號產生器300可設置在探針卡上且可耦接到如圖2中所示的開關SW1及SW2。控制信號產生器300用於產生控制信號CTS以對如圖2中所示的開關SW1及SW2進行控制。
控制信號產生器300包括電阻器R31、R32、R33及R34以及電晶體T1。電阻器R31及R32二者均是上拉電阻器。電阻器R31的第一端接收操作電壓VPP,且電阻器R31的第二端透過電阻器R34耦接到電晶體T1的控制端。電阻器R32的第一端接收操作電壓VPP,且電阻器R32的第二端耦接到電晶體T1的第一端。電晶體T1的第二端接收參考接地電壓GND且透過電阻器R33耦接到電晶體T1的控制端。也就是說,電阻器R33耦接在電晶體T1的第二端與控制端之間。另外,電阻器R34耦接在電阻器R31的第二端與電晶體T1的控制端之間。電晶體T1的控制端透過電阻器R34接收輸入信號IS。
在此實施例中,輸入信號IS可由測試器提供。如果輸入信號IS處於邏輯高電平,則電晶體T1可被接通,且可由控制信號產生器300產生等於參考接地電壓(具有低電壓值)的控制信號CTS。另一方面,如果輸入信號IS處於邏輯低電平,則電晶體T1可被切斷,且可由控制信號產生器300產生等於操作電壓(具有高電壓值)的控制信號CTS。也就是說,控制信號產生器300可透過對輸入信號IS進行反相來產生控制信號CTS。
在此實施例中,電晶體T1可為雙極結型電晶體(bipolar junction transistor,BJT)。詳細來說,電晶體T1可為NPN型BJT,所述NPN型BJT可對輸入信號IS進行反相及放大以產生控制信號CTS。
此處應注意,在此實施例中,在電阻器R34的一端與參考接地電壓GND之間可設置有跳線元件(jump element)JP。跳線元件JP可在電阻器R34與參考接地電壓GND之間提供短路路徑。如果跳線元件JP短路,則電晶體T1的控制端上的電壓可被強制為參考接地電壓,而不論輸入信號IS的電壓值如何。這樣一來,電晶體T1可被強制切斷。在正常操作中,跳線元件JP可保持打開。
在一個實施例中,測試介面電路中的控制信號產生器300的數目可為一個。在此種情形中,測試介面電路中的所有開關可由同一控制信號CTS進行控制。在另一實施例中,測試介面電路中的控制信號產生器300的數目可大於1且也可等於測試介面電路的開關的數目。在此種情形中,開關中的每一者可由控制信號產生器300中的每一者各別地控制。
綜上所述,本公開的測試介面電路提供至少一個開關,所述至少一個開關可決定是否將電阻器連接到測試器的測試通道。測試介面電路設置在探針卡上。這樣一來,可對測試通道與被測試元件的引腳之間的阻抗進行調整,以符合規格要求且可相應地提高測試品質。另外,由於測試介面電路設置在探針卡上,因此可節省對被測試元件進行測試的成本。
100、200:測試介面電路
101:測試器
102:被測試元件
300:控制信號產生器
C21、C22、C23:電容器
CE1、CE2~CEN:連接端
CH1~CHN:測試通道
CTS:控制信號
GND:參考接地電壓
IS:輸入信號
JP:跳線元件
M1、M2、T1:電晶體
PIN1~PINN:引腳
R11、R12~R1N、R31、R32、R33、R34:電阻器
RT1~RTN:終端電阻器
SW1、SW2~SWN:開關
VPP:操作電壓
VR、VR1~VRN:參考電壓
圖1繪示根據本公開實施例的測試介面電路的示意圖。
圖2繪示根據本公開另一實施例的測試介面電路的示意圖。
圖3繪示根據本公開實施例的測試介面電路的控制信號產生器。
100:測試介面電路
101:測試器
102:被測試元件
CE1、CEN:連接端
CH1、CHN:測試通道
GND:參考接地電壓
PIN1、PINN:引腳
R11、R1N:電阻器
RT1、RTN:終端電阻器
SW1、SWN:開關
VR1、VRN:參考電壓
Claims (12)
- 一種測試介面電路,包括:N個開關,其中所述N個開關中的每一者的第一端耦接到N個測試連接端中的每一者,所述N個開關中的每一者的第二端接收參考電壓,且N是正整數;以及N個第一電阻器,其中所述N個第一電阻器中的每一者在所述N個測試連接端中的每一者與所述參考電壓之間串聯耦接到所述N個開關中的每一者,其中所述N個開關中的每一者由N個控制信號中的每一者進行控制以接通或切斷,其中所述N個測試連接端中的每一者分別對被測試元件的N個引腳中的其中一者與測試器中的N個測試通道的其中一者進行連接,且所述N個測試連接端皆對應不同的所述N個引腳和不同的所述N個測試通道。
- 如請求項1所述的測試介面電路,其中所述參考電壓是所述被測試元件的操作電壓的一半。
- 如請求項1所述的測試介面電路,其中所述N個第一電阻器中的每一者被配置成對所述被測試元件的所述引腳與所述測試器的所述測試通道之間的阻抗進行調整。
- 如請求項1所述的測試介面電路,其中所述N個開關中的每一者是電晶體開關。
- 如請求項1所述的測試介面電路,其中所述N個第一電阻器中的每一者的電阻等於50歐姆。
- 如請求項1所述的測試介面電路,還包括:N個控制信號產生器,分別耦接到所述N個開關,以用於提供所述N個控制信號。
- 如請求項6所述的測試介面電路,其中所述N個控制信號產生器中的每一者包括:第二電阻器,具有接收操作電壓的第一端;第三電阻器,具有接收所述操作電壓的第一端;電晶體,具有與所述第二電阻器的第二端耦接的第一端,具有與所述第三電阻器的第二端耦接的控制端,且具有耦接到參考接地端的第二端,其中所述電晶體的所述控制端接收輸入信號;以及第四電阻器,耦接在所述電晶體的所述控制端與所述第二端之間。
- 如請求項7所述的測試介面電路,其中所述N個控制信號產生器中的每一者還包括第五電阻器,耦接在供所述電晶體接收所述輸入信號的路徑上。
- 如請求項7所述的測試介面電路,其中所述輸入信號是由測試器產生。
- 如請求項1所述的測試介面電路,還包括: 至少一個第一電容器,耦接在所述N個開關的所述第二端與參考接地端之間。
- 如請求項10所述的測試介面電路,還包括:N個第二電容器,分別耦接在所述N個開關的N個控制端與所述參考接地端之間。
- 如請求項1所述的測試介面電路,其中所述測試介面電路設置在探針卡上。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/955,564 | 2022-09-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202413973A TW202413973A (zh) | 2024-04-01 |
TWI841169B true TWI841169B (zh) | 2024-05-01 |
Family
ID=
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140325135A1 (en) | 2013-04-24 | 2014-10-30 | Advanced Micro Devices, Inc. | Termination impedance apparatus with calibration circuit and method therefor |
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140325135A1 (en) | 2013-04-24 | 2014-10-30 | Advanced Micro Devices, Inc. | Termination impedance apparatus with calibration circuit and method therefor |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9300291B2 (en) | Dynamic impedance control for input/output buffers | |
TWI429914B (zh) | 探針卡總成 | |
US7570071B2 (en) | Impedance calibration for source series terminated serial link transmitter | |
KR100541557B1 (ko) | 메모리 모듈 및 이 모듈의 반도체 메모리 장치의 임피던스교정 방법 | |
US7480578B2 (en) | Configurable voltage regulator | |
US7373574B2 (en) | Semiconductor testing apparatus and method of testing semiconductor | |
US7034567B2 (en) | Semiconductor devices with reference voltage generators and termination circuits configured to reduce termination mismatch | |
US7804323B2 (en) | Impedance matching circuit and semiconductor memory device with the same | |
US7830285B2 (en) | Circuit with calibration circuit portion | |
JP4689125B2 (ja) | 自動試験装置における改良試験及び較正回路及び方法 | |
EP2038720B1 (en) | Configurable voltage regulator | |
KR100341157B1 (ko) | 복잡한 회로구성없이 정확하게 테스트할 수 있는 디지털/아날로그 변환기, 이를 이용한 반도체 집적회로 및 그 테스트 방법 | |
JP2022530221A (ja) | 電圧ドライバ回路 | |
KR100621770B1 (ko) | 반도체 메모리 장치 및 그의 구동 및 테스팅 방법 | |
JP2001296335A (ja) | 半導体装置の検査方法及び検査装置 | |
TWI841169B (zh) | 測試介面電路 | |
TW202413973A (zh) | 測試介面電路 | |
US20240110980A1 (en) | Test interface circuit | |
US9825613B1 (en) | Resistor calibration system | |
JP2018060887A (ja) | 半導体集積回路装置及びそのスクリーニング方法並びにオペアンプ | |
US9172362B2 (en) | Multifunction word recognizer element | |
JP2002168917A (ja) | 半導体回路 | |
WO2010001440A1 (ja) | 試験装置およびソケットボード | |
JP2004193420A (ja) | 半導体集積回路 |