TWI840111B - 半導體結構及其形成方法 - Google Patents

半導體結構及其形成方法 Download PDF

Info

Publication number
TWI840111B
TWI840111B TW112104230A TW112104230A TWI840111B TW I840111 B TWI840111 B TW I840111B TW 112104230 A TW112104230 A TW 112104230A TW 112104230 A TW112104230 A TW 112104230A TW I840111 B TWI840111 B TW I840111B
Authority
TW
Taiwan
Prior art keywords
opening
layer
storage capacitor
forming
capacitor contact
Prior art date
Application number
TW112104230A
Other languages
English (en)
Other versions
TW202434030A (zh
Inventor
陳皇男
Original Assignee
華邦電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華邦電子股份有限公司 filed Critical 華邦電子股份有限公司
Priority to TW112104230A priority Critical patent/TWI840111B/zh
Priority to US18/410,162 priority patent/US20240268100A1/en
Application granted granted Critical
Publication of TWI840111B publication Critical patent/TWI840111B/zh
Publication of TW202434030A publication Critical patent/TW202434030A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/488Word lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種半導體結構,包括:一基底、第一及第二字元線、第一及第二儲存電容接點、一位元線、一絕緣層以及一倒U型隔離層。基底具有相鄰的第一及第二主動區,第一及第二字元線位於基底內。第一及第二儲存電容接點分別耦接至第一主動區及第二主動區,且位於位元線的同一側。位元線跨越第一及第二字元線。絕緣層位於第一與第二儲存電容接點之間。倒U型隔離層位於絕緣層內,且跨越位元線。

Description

半導體結構及其形成方法
本發明實施例係關於一種半導體技術,且特別是關於一種用於改善相鄰接點(contact)之間電性隔離的半導體結構及其形成方法。
隨著對微型化的需求日益增加,如何提高半導體元件的密度成為重要的課題。在半導體記憶裝置的接點(例如,儲存電容接點,或稱為儲存節點接點)的製造中,在接點材料的側壁形成間隙壁襯層,且在相鄰兩接點的相對間隙壁襯層之間填充絕緣層(例如,氧化矽)作為相鄰接點之間的電性隔離層。然而,隨著半導體裝置的微型化,接點的間距變小,接點之間的絕緣層內容易發生不預期的空孔,且間隙壁襯層容易發生破損,進而容易使相鄰的接點發生橋接,因而導致電性短路的問題。
因此,有必要尋求一種新穎的半導體記憶裝置的接點結構之製造方法,以能夠解決或改善上述的問題。
本發明實施例提供一種半導體結構及其製造方法,能夠防止相鄰的儲存電容接點在製造過程中發生橋接所導致的電性短路問題。
在一些實施例中,提供一種半導體結構,包括:基底、第一字元線及第二字元線、位元線、第一儲存電容接點及第二儲存電容接點、絕緣層以及倒U型隔離層。基底具有相鄰的第一主動區及第二主動區,第一及第二字元線位於基底內,且位元線跨越第一字元線及第二字元線。第一儲存電容接點及第二儲存電容接點分別形成於第一字元線及第二字元線上,以分別耦接至第一主動區及第二主動區,且第一儲存電容接點及第二儲存電容接點位於位元線的同一側。絕緣層位於第一儲存電容接點與第二儲存電容接點之間,且倒U型隔離層位於絕緣層內,且跨越位元線。
在一些實施例中,提供一種半導體結構之形成方法,包括:於基底中形成沿第一方向延伸的第一字元線及第二字元線,其中基底具有相鄰的第一主動區及第二主動區;形成絕緣層於基底上;圖案化絕緣層,以形成第一開口、第二開口以及位於第一開口與第二開口之間的第三開口,其中第一開口及第二開口分別對應於第一主動區及第二主動區,且第三開口在上視角度中,沿第一方向延伸於第一字元線與第二字元線之間;形成隔離層於第三開口內;以及形成第一儲存電容接點於第一開口內,且形成第二儲存電容接點於第二開口內。
根據本發明的一些實施例,由於第一儲存電容接 點與第二儲存電容接點之間的絕緣層內額外形成了倒U型隔離層,因此可以在不影響位元線的配置下,改善第一儲存電容接點與第二儲存電容接點之間的電性隔離。再者,由於倒U型隔離層的存在,因此可降低絕緣層與儲存電容接點之間的間隙壁的厚度,甚至可省略間隙壁的設置。如此一來,可增加儲存電容接點的體積,進而降低儲存電容接點的接觸電阻。再者,也可降低第一儲存電容接點與第二儲存電容接點之間的寄生電容。
100:基底
100a:第一主動區
100b:第二主動區
102:隔離區
103:閘極電極
104a:第一字元線
104b:第二字元線
105:閘極介電層
107:蓋層
108:位元線
110:第一介電層
112:第二介電層
113:絕緣層
114:硬式罩幕層
115:空孔
116:犧牲材料層
116a:犧牲心軸層
118,118’:光阻圖案層
119,119a,121’,123’:開口圖案
120:間隔材料襯層
120a,120b:間隔層
121:第一開口圖案
123:第二開口圖案
125:第三開口圖案
125’:心軸開口圖案
131:第一開口
131a:擴寬的第一開口
133:第二開口
133a:擴寬的第二開口
135:第三開口
135a:擴寬的第三開口
140a:第一襯層
140b:第二襯層
141a:第一絕緣間隙壁
141b:第二絕緣間隙壁
142:氣隙
143:隔離層
143a:水平部
143b:延伸部
150a:第一儲存電容接點
150b:第二儲存電容接點
150c:第三儲存電容接點
150d:第四儲存電容接點
151:下部
151E:延伸部分
153:上部
R1:區域
第1A圖繪示出根據本發明一實施例之半導體結構的上視示意圖。
第1B圖繪示出第1A圖中區域R1的立體示意圖。
第2A-2I圖繪示出根據本發明一些實施例之半導體結構的不同製造階段的剖面示意圖,其中第2A-2I圖所繪示的剖面區域相應於第1A及1B圖中A-A’線的截面。
第2I-1圖繪示出根據本發明一些實施例之半導體結構的一中間製造階段的剖面示意圖。
第3A-3E圖繪示出根據本發明一些實施例之半導體結構的不同中間製造階段的剖面示意圖,其中第3A-3E圖所繪示的剖面區域相應於第1A及1B圖中A-A’線的截面。
第4圖繪示出根據本發明一些實施例之倒U型隔離層的立體示意圖。
為使本發明之上述和其他目的、特徵、優點能更明顯易懂,下文特舉出較佳實施例,並配合所附圖式,作詳細說明如下。再者,本發明的不同範例中可能使用重複的參考符號及/或用字。這些重複符號或用字係為了簡化與清晰的目的,並非用以限定各個實施例及/或所述外觀結構之間的關係。
請參照第1A及1B圖,其中第1A圖繪示出根據本發明一實施例之具有半導體結構的記憶體裝置的上視示意圖,而第1B圖則繪示出第1A圖中區域R1的立體示意圖。為了清楚起見,第1A圖中的一些特徵部件未繪示於第1B圖,同時第1B圖中的一些特徵部件未繪示於第1A圖。於本實施例中,記憶體裝置例如為動態隨機隨取記憶體。
在一些實施例中,半導體結構包括一基底100以及由隔離區102(例如,淺溝槽隔離區)所定義出的多個島型主動區。此處,僅標示出位於區域R1中的二個相鄰的第一主動區100a及第二主動區100b。基底100可為矽半導體基底、絕緣層上覆矽(silicon-on-insulator,SOI)半導體基底、或其他合適的半導體基底(例如,砷化鎵半導體基底、氮化鎵半導體基底、或矽化鍺半導體基底)。在一些實施例中,基底100為矽半導體基底。
在一些實施例中,半導體結構更包括多個字元線(未繪示於第1B圖),各字元線沿第一方向延伸並穿越對應的島型主動區。於本實施例中,字元線的延伸方向與主動區的延伸方向相 交且具有第一傾斜夾角(即夾角不等於90度),然而本發明不為此限。此處,僅標示出位於區域R1中的二個相鄰的第一字元線104a及第二字元線104b。在一些實施例中,字元線(其有時稱作閘極線)埋入於基底100內,因此也可稱作埋入式字元線(buried word line,BWL)。在上視角度中,第一字元線104a及第二字元線104b各自地穿越第一主動區100a及第二主動區100b。
在一些實施例中,半導體結構更包括多個位元線,各位元線沿第二方向(例如,垂直於第一方向)延伸並以第二傾斜夾角穿越對應的島型主動區。在第1A圖中,僅標示出位於區域R1中的一位元線108。在上視角度中,位元線108橫越第一字元線104a及第二字元線104b,且斜越第一主動區100a。
在一些實施例中,半導體結構更包括多個儲存電容接點。各儲存電容接點可包括單層或多層的導電結構。例如,儲存電容接點可具有下部導電結構151及上部導電結構153。下部導電結構151可包括半導體材料,例如多晶矽。上部導電結構153可包括金屬,例如鎢。在上視角度中,儲存電容接點鄰近設置於對應的位元線,且與對應的主動區及字元線重疊。儲存電容接點用以將對應的主動區電性耦接至一對應的儲存節點(未繪示)。在本實施例中,於區域R1的上視角度中,第一儲存電容接點150a及第二儲存電容接點150b分別與第一字元線104a及第二字元線104b部分地重疊,而第三儲存電容接點150c及第四儲存電容接點150d分別與第 一字元線104a及第二字元線104b部分地重疊。第一儲存電容接點150a及第二儲存電容接點150b位於位元線108的同一側,而第三儲存電容接點150c及第四儲存電容接點150d位於位元線108的另一側。
在一些實施例中,半導體結構更包括絕緣層113(未繪示於第1A圖),形成於位於位元線108的同一側的兩相鄰的儲存電容接點之間,用以電性隔離兩相鄰的儲存電容接點。例如,絕緣層113位於第一儲存電容接點150a與第二儲存電容接點150b之間,且位於第三儲存電容接點150c與第四儲存電容接點150d之間。絕緣層113可為單層或多層結構。例如,絕緣層113為多層絕緣結構且包括氧化矽(例如,旋塗玻璃(spin-on glass,SOG))。隨著深寬比越高,所填入的旋塗玻璃(SOG)的底部容易形成空孔115,因此在形成位於絕緣層113兩相對側的儲存電容接點的下部導電結構151的過程中,若空孔115位於絕緣層113的邊緣,下部導電結構151的材料(例如,多晶矽)容易填入空孔115內,而具有延伸至絕緣層113中的延伸部分151E,如第1B圖所示。
在一些實施例中,半導體結構更包括多個額外的隔離層143,分別位於對應的絕緣層113內。於上視角度中,各隔離層143沿第一方向(即,字元線的延伸方向)延伸,且位於相鄰的字元線之間。換句話說,隔離層143斜越第一主動區100a及第二主 動區100b且橫越位元線108。在一些實施例中,為了避免延伸進入絕緣層113內的下部導電結構151發生橋接而短路,隔離層143自絕緣層113的上表面延伸至絕緣層113的下表面,以形成一阻隔牆來阻斷儲存電容接點的下部導電結構151的延伸部分151E之間相耦接。如此一來,可保證儲存電容接點之間的電性隔離。在一些實施例中,隔離層143包括氮化矽或其他合適的絕緣材料。
請參照第4圖,在一些實施例中,隔離層143為倒U型,因此此處也稱作倒U型隔離層143。倒U型隔離層143包括一水平部143a及沿水平部143a兩端朝向基底100方向延伸(例如垂直方向)的二個延伸部143b。再者,倒U型隔離層143跨越位元線108。例如,倒U型隔離層143的水平部143a覆蓋位元線108的上表面,且倒U型隔離層143的兩個延伸部143b分別覆蓋位元線108的兩相對的側壁表面。如此一來,可以在不影響(例如,截斷)位元線的配置下,有效改善儲存電容接點之間的電性隔離。
在一些實施例中,倒U型隔離層143的水平部143a內具有氣隙142,且氣隙142沿第一方向延伸並跨越位元線108。氣隙142可降低倒U型隔離層143的水平部143a的介電常數,因此可降低第一儲存電容接點150a與第二儲存電容接點150b之間及/或第三儲存電容接點150c與第四儲存電容接點150d之間的寄生電容。
在未繪示的實施例中,絕緣層113與相鄰的儲存電 容接點之間可具有絕緣間隙壁,絕緣間隙壁可作為電性隔離層及/或擴散阻障層。例如,絕緣間隙壁可由氮化矽構成。藉由倒U型隔離層143,即使絕緣間隙壁因後續的蝕刻製程而減薄甚至破損,倒U型隔離層143仍可防止相鄰的儲存電容接點發生橋接。因此,在一些實施例中,絕緣層113與儲存電容接點之間可省略絕緣間隙壁。如此一來,可增加儲存電容接點的體積,進而降低儲存電容接點的接觸電阻。
以下說明根據本發明一些實施例之半導體結構的製造方法,其可製作出如第1A及1B圖所示的半導體結構,因此相似或相同的說明不再贅述。如第2A圖所示,形成第一字元線104a及第二字元線104b於基底100中。第一字元線104a及第二字元線104b各自可包括閘極電極103、包圍閘極電極103的側壁及底部的閘極介電層105以及位於閘極電極103的頂部上的蓋層107。
接下來,依序在基底100上形成絕緣層113、罩幕層114、犧牲層116及光阻圖案層118。可以理解的是,在形成絕緣層113之前,位元線108(請參照第1A及1B圖)已形成於基底100上方,使絕緣層113跨越位元線108。
在本實施例中,絕緣層113包括第一介電層110及第二介電層112。絕緣層113的材料可包括氧化矽、低k值介電材料或其組合。例如,第一介電層110可包括旋塗玻璃(SOG),而第二介電層112可包括四乙基正矽酸鹽(tetraethylorthosilicate, TEOS)氧化物。
在本實施例中,硬式罩幕層114可包括非晶質碳層、多晶矽或其他合適的罩幕材料。犧牲層116可包括氧化矽。
在一些實施例中,光阻圖案層118具有一心軸圖案,且可透過微影製程形成。在上視角度中,心軸圖案沿第一方向延伸於相鄰的第一字元線104與第二字元線104b之間,用以定義後續形成的隔離層所在的區域。
接下來,請參照第2B圖,圖案化犧牲層116,以將光阻圖案層118的心軸圖案轉移至下方的犧牲層116。如此一來,一犧牲心軸層116a形成於硬式罩幕層114上。
接下來,請參照第2C圖,在硬式罩幕層114上形成一間隔材料襯層120而順應性地覆蓋犧牲心軸層116a的表面。在一些實施例中,間隔材料襯層120的材料包括氧化矽。可透過合適的沉積製程形成絕緣層113、硬式罩幕層114及犧牲層116、間隔材料襯層120,例如化學氣相沉積製程、原子層沉積製程、旋轉塗佈製程或其他合適的沉積製程。
接下來,請參照第2D圖,去除間隔材料襯層120的水平延伸部分,以留下間隔層120a於硬式罩幕層114上,且覆蓋犧牲心軸層116a的側壁表面。形成的間隔層120a具有一第一開口圖案121及第二開口圖案123分別位於犧牲心軸層116a的兩相對側,且第一開口圖案121及第二開口圖案123透過對應的間隔層 120a與犧牲心軸層116a隔開。在一些實施例中,第一開口圖案121及第二開口圖案123定義出後續形成的儲存電容接點區域。
接下來,請參照第2E圖,去除犧牲心軸層116a。在一實施例中,以間隔層120a作為蝕刻罩幕並以硬式罩幕層114作為蝕刻停止層,去除犧牲心軸層116a而在間隔層120a內形成第三開口圖案125。第三開口圖案125定義出隔離層143所在的區域。
接下來,請參照第2F圖,圖案化絕緣層113,以在絕緣層113內形成第一開口131、第二開口133以及位於第一開口131與第二開口133之間的第三開口135。在一些實施例中,以間隔層120a作為蝕刻罩幕,依序對罩幕層114、第二介電層112及第一介電層110進行一或多道蝕刻製程,以將第一開口圖案121及第二開口圖案123及第三開口圖案125轉移至罩幕層114與絕緣層113中。之後,移除罩幕層114。在一些實施例中,第一開口131及第二開口133分別對應於第一主動區100a及第二主動區100b,且第三開口135在上視角度中,沿第一方向延伸於第一字元線104a與第二字元線104b之間。如此一來,第一開口131及第二開口133分別形成待設置儲存電容接點的區域。再者,第三開口135形成待設置隔離層的區域。第三開口135的寬度小於第一開口131及第二開口133的寬度。
可選地,在形成第一開口131、第二開口133及第三開口135後,如第2G圖所示,可橫向擴寬第一開口131、第二開 口133及第三開口135而形成擴寬的第一開口131a、擴寬的第二開口133a及擴寬的第三開口135a於絕緣層113內。以下的實施例將以於絕緣層113內形成擴寬的第一開口131a、擴寬的第二開口133a及擴寬的第三開口135a為例進行說明。然而對於沒有進行如第2G圖所示的擴寬步驟的其他實施例而言,任何所屬技術領域中具有通常知識者應當知曉擴寬的第一開口131a可被取代為第一開口131、擴寬的第二開口133a可被取代為第二開口133,而擴寬的第三開口135a可被取代為第三開口135。擴寬的第三開口135a的寬度小於擴寬的第一開口131a與擴寬的第二開口133a的寬度。
接下來,請參照第2H及2I圖,形成隔離層143於擴寬的第一開口131a、擴寬的第二開口133a及擴寬的第三開口135a內。在一些實施例中,如第2H圖所示,順應性地形成第一襯層140a於擴寬的第一開口131a、擴寬的第二開口133a及擴寬的第三開口135a的表面。在一些實施例中,第一襯層140a可包括氮化矽或其他合適的絕緣材料且可藉由具有高填充能力(gap-fill capacity)的沉積製程形成,例如原子層沉積製程。
在形成第一襯層140a之後,形成第二襯層140b於第一襯層140a上,以罩蓋擴寬的第三開口135a的頂部(封口),使擴寬的第三開口135a內具有由第一襯層140a及第二襯層140b所圍繞的氣隙142,且氣隙142沿第一方向延伸。如先前的說明,氣隙142有助於降低後續形成的相鄰的儲存電容接點之間的寄生電容。 第二襯層140b也順應性地形成於位於擴寬的第一開口131a及擴寬的第二開口133a內的第一襯層140a上。亦即,第二襯層140b不會使擴寬的第一開口131a及擴寬的第二開口133a被封口。
在一些實施例中,第二襯層140b可包括相同或不同於第一襯層140a的材料。例如,第二襯層140b可包括氮化矽或其他合適的絕緣材料,且可藉由例如低壓化學氣相沉積製程或其他適合於封口的沉積製程來製成。
接下來,如第2I圖所示,去除多餘的第二襯層140b及下方的第一襯層140a,以形成倒U型隔離層143(如第4圖所示)於擴寬的第三開口135a內,且在擴寬的第一開口131a及擴寬的第二開口133a的側壁上形成第一絕緣間隙壁141a及第二絕緣間隙壁141b。換句話說,第一絕緣間隙壁141a、第二絕緣間隙壁141b及隔離層143由相同的材料製成。在一些實施例中,對第二襯層140b及下方的第一襯層140a進行回蝕刻製程,以去除第二襯層140b及第一襯層140a的水平延伸部分,以露出第一主動區100a、第二主動區100b與絕緣層113的頂表面。上述回蝕刻製程可為異向性蝕刻製程。
在一些實施例中,在執行異向性蝕刻製程後,第一絕緣間隙壁141a的下部及第二絕緣間隙壁141b的下部具有較其上部薄的厚度。基於此,在後續的製程中,第一絕緣間隙壁141a的下部及第二絕緣間隙壁141b的下部較容易受到損傷(例如受到蝕 刻液的破壞),導致後續形成的儲存電容接點容易橫向延伸至絕緣層113中。即便如此,本發明藉由所形成的隔離層143,可阻斷相鄰的儲存電容接點的橫向延伸發生橋接。
之後,請一併參照第1B圖,可形成第一儲存電容接點150a於擴寬的第一開口131a內,且形成第二儲存電容接點150b於擴寬的第二開口133a內。如此一來,第一絕緣間隙壁141a位於第一儲存電容接點150a與絕緣層113之間,且第二絕緣間隙壁141b位於第二儲存電容接點150b與絕緣層113之間。此外,於未繪示出的實施例中,可在第一儲存電容接點150a與第二儲存電容接點150b上形成電容結構,並透過其他已知的技術來完成動態隨機存取記憶體。
在其他實施例中,如第2I-1圖所示,在形成第一襯層140a及第二襯層140b之後,進行回蝕刻製程(例如,等向性蝕刻製程),以去除位於絕緣層113上表面上與擴寬的第一開口131a及擴寬的第二開口133a內的第二襯層140b及第一襯層140a。在進行等向性蝕刻製程之後,僅在擴寬的第三開口135a內形成隔離層143,並露出擴寬的第一開口131a及擴寬的第二開口133a的內表面。如此一來,後續形成的第一儲存電容接點150a及第二儲存電容接點150b會直接接觸絕緣層113的側壁表面,並且體積得以增加。藉此,第一儲存電容接點150a及第二儲存電容接點150b的接觸電阻得以降低。
請參照第3A-3E圖,其繪示出根據本發明另一些實施例之半導體結構的不同中間製造階段的剖面示意圖。此處,相同於第2A-2H圖中半導體結構的部件係使用相同的標號並省略其說明。不同於第2A圖所示的具有心軸圖案的光阻圖案層118,第3A圖所示的光阻圖案層118’具有開口圖案119a。在上視角度中,開口圖案119a沿第一方向延伸。
接下來,請參照第3B圖,圖案化犧牲層116,以將光阻圖案層118’的開口圖案119a轉移至下方的犧牲層116。如此一來,具有開口圖案119a的犧牲層116形成於硬式罩幕層114上。
接下來,請參照第3C圖,在硬式罩幕層114上形成間隔材料襯層120而順應性覆蓋犧牲層116的上表面及開口圖案119a的側壁表面及下表面。
接下來,請參照第3D圖,去除間隔材料襯層120的水平延伸部分,以留下間隔層120b覆蓋開口圖案119a的側壁表面。在一實施例中,對間隔材料襯層120進行異向性蝕刻製程,以去除間隔材料襯層120的水平延伸部分。形成的間隔層120b內具有心軸開口圖案125’。心軸開口圖案125’用以定義出後續形成的隔離層所在的區域。
接下來,請參照第3E圖,去除犧牲層116,以形成開口圖案121’及123’。開口圖案121’及123’透過間隔層120b與 心軸開口圖案125’隔開。開口圖案121’及123’用以定義出後續形成的儲存電容接點所在的區域。
接下來,在一些實施例中,可進行第2F圖所述的方法,以將開口圖案121’及123’及心軸開口圖案125’轉移至絕緣層113內,而分別形成一第一開口131、一第二開口133及一第三開口135。接下來,在一些實施例中,可進行如第2G圖至第2I或2I-1圖所述的方法,以形成第一儲存電容接點於擴寬的第一開口131a(或第一開口131)內,且形成第二儲存電容接點於擴寬的第二開口133a(或第二開口133)內。根據上述實施例,藉由形成倒U型隔離層於兩相鄰儲存電容接點之間的絕緣層內,可以跨越位元線,並阻斷相鄰儲存電容接點的橫向延伸發生橋接。如此一來,可保證儲存電容接點之間的電性隔離。
根據上述實施例,藉由在兩相鄰儲存電容接點之間的絕緣層內額外地形成倒U型隔離層,可降低絕緣層與儲存電容接點之間的間隙壁的厚度或省略間隙壁的設置。如此一來,儲存電容接點的體積得以增加,進而降低儲存電容接點的接觸電阻。
根據上述實施例,藉由在倒U型隔離層內形成氣隙,可降低兩相鄰的儲存電容接點之間的電性隔離層的介電常數,進而降低兩相鄰的儲存電容接點之間的寄生電容。
雖然本發明已以數個較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者在不脫 離本發明之精神和範圍內,當可作任意之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
108:位元線
113:絕緣層
115:空孔
142:氣隙
143:隔離層
150a:第一儲存電容接點
150b:第二儲存電容接點
150c:第三儲存電容接點
150d:第四儲存電容接點
151:下部
153:上部

Claims (19)

  1. 一種半導體結構,包括: 一基底,具有相鄰的一第一主動區及一第二主動區; 一第一字元線及一第二字元線,位於該基底內; 一位元線,跨越該第一字元線及該第二字元線; 一第一儲存電容接點及一第二儲存電容接點,分別形成於該第一主動區及該第二主動區上,以分別耦接至該第一主動區及該第二主動區,該第一儲存電容接點及該第二儲存電容接點位於該位元線的同一側; 一絕緣層,位於該第一儲存電容接點與該第二儲存電容接點之間;以及 一倒U型隔離層,位於該絕緣層內,且跨越該位元線。
  2. 如請求項1之半導體結構,其中該倒U型隔離層包括一水平部及沿該水平部兩端朝向該基底方向延伸的二個延伸部。
  3. 如請求項2之半導體結構,其中該倒U型隔離層的該水平部覆蓋該位元線的一上表面,且該倒U型隔離層的該等延伸部分別覆蓋該位元線的兩相對的側壁表面。
  4. 如請求項2之半導體結構,其中在上視角度中,該倒U型隔離層的該水平部沿著相同於該第一字元線及該第二字元線的一延伸方向延伸。
  5. 如請求項4之半導體結構,其中該倒U型隔離層的該水平部內具有一氣隙,且該氣隙沿該延伸方向延伸並跨越該位元線。
  6. 如請求項1之半導體結構,其中該倒U型隔離層自該絕緣層的一上表面延伸至該絕緣層的一下表面。
  7. 如請求項1之半導體結構,更包括: 一第一絕緣間隙壁,位於該第一儲存電容接點與該絕緣層之間;以及 一第二絕緣間隙壁,位於該第二儲存電容接點與該絕緣層之間。
  8. 如請求項7之半導體結構,其中第一絕緣間隙壁、該第二絕緣間隙壁及該倒U型隔離層由相同的材料製成。
  9. 如請求項1之半導體結構,其中該絕緣層包括氧化矽,且該倒U型隔離層包括氮化矽。
  10. 如請求項1之半導體結構,其中該第一儲存電容接點及該第二儲存電容接點各自具有一上部導電結構及一下部導電結構,且其中該上部導電結構包括一金屬,而該下部導電結構包括多晶矽。
  11. 一種半導體結構之形成方法,包括: 於一基底中形成沿一第一方向延伸的一第一字元線及一第二字元線,其中該基底具有相鄰的一第一主動區及一第二主動區; 形成一絕緣層於該基底上; 圖案化該絕緣層,以形成一第一開口、一第二開口以及位於該第一開口與該第二開口之間的一第三開口,其中該第一開口及該第二開口分別對應於該第一主動區及該第二主動區,且該第三開口在上視角度中,沿該第一方向延伸於該第一字元線與該第二字元線之間; 形成一隔離層於該第三開口內;以及 形成一第一儲存電容接點於該第一開口內,且形成一第二儲存電容接點於該第二開口內。
  12. 如請求項11之半導體結構之形成方法,其中圖案化該絕緣層包括: 在該絕緣層上依序形成一罩幕層及一犧牲層; 圖案化該犧牲層,以形成一犧牲心軸層; 形成一間隔層於在該罩幕層上,其中該間隔層內具有一第一開口圖案及一第二開口圖案分別位於該犧牲心軸層的兩相對側,且該第一開口圖案及該第二開口圖案藉由該間隔層與該犧牲心軸層隔開; 去除該犧牲心軸層,以在該間隔層內形成一第三開口圖案;以及 依序蝕刻該罩幕層及該絕緣層,以將該第一開口圖案、該第二開口圖案及該第三開口圖案轉移至該絕緣層內,而形成該第一開口、該第二開口及該第三開口。
  13. 如請求項11之半導體結構之形成方法,其中圖案化該絕緣層包括: 在該絕緣層上依序形成一罩幕層及一犧牲層; 圖案化該犧牲層,以形成一第一開口圖案; 形成一間隔層,以覆蓋該第一開口圖案的側壁表面,而在該間隔層內形成一心軸開口圖案; 去除該犧牲層,使該間隔層內具有一第二開口圖案及一第三開口圖案分別位於該心軸開口圖案的兩相對側,且該第二開口圖案及該第三開口圖案藉由該間隔層與該心軸開口圖案隔開;以及 依序蝕刻該罩幕層及該絕緣層,以將該第二開口圖案、該第三開口圖案及該心軸開口圖案轉移至該絕緣層內,而分別形成該第一開口、該第二開口及該第三開口。
  14. 如請求項11之半導體結構之形成方法,其中形成該隔離層包括: 順應性地形成一第一襯層於該第三開口的表面上;以及 以一第二襯層罩蓋該第三開口的頂部,使該隔離層內具有一氣隙,且該氣隙沿該第一方向延伸。
  15. 如請求項14之半導體結構之形成方法,其中該第一襯層及該第二襯層由相同材料製成,且由不同的沉積製程形成。
  16. 如請求項14之半導體結構之形成方法,其中在形成該第一襯層期間,形成該第一襯層於該第一開口及該第二開口的表面上,且在形成該第二襯層期間,順應性地形成該第二襯層於位於該第一開口及該第二開口的該第一襯層上。
  17. 如請求項16之半導體結構之形成方法,更包括: 在形成該第一儲存電容接點及該第二儲存電容接點前,去除位於該第一開口及該第二開口內的該第二襯層及該第一襯層。
  18. 如請求項11之半導體結構之形成方法,其中該絕緣層包括氧化矽,且該隔離層包括氮化矽。
  19. 如請求項11之半導體結構之形成方法,其中該第一儲存電容接點及該第二儲存電容接點各自具有一上部導電結構及一下部導電結構,且其中該上部導電結構包括一金屬,而該下部導電結構包括多晶矽。
TW112104230A 2023-02-07 2023-02-07 半導體結構及其形成方法 TWI840111B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW112104230A TWI840111B (zh) 2023-02-07 2023-02-07 半導體結構及其形成方法
US18/410,162 US20240268100A1 (en) 2023-02-07 2024-01-11 Semiconductor structure and method for forming the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112104230A TWI840111B (zh) 2023-02-07 2023-02-07 半導體結構及其形成方法

Publications (2)

Publication Number Publication Date
TWI840111B true TWI840111B (zh) 2024-04-21
TW202434030A TW202434030A (zh) 2024-08-16

Family

ID=91618740

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112104230A TWI840111B (zh) 2023-02-07 2023-02-07 半導體結構及其形成方法

Country Status (2)

Country Link
US (1) US20240268100A1 (zh)
TW (1) TWI840111B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201917870A (zh) * 2017-10-27 2019-05-01 德商鐵電記憶體有限責任公司 記憶體單元及製作記憶體單元的方法
TW202040828A (zh) * 2019-04-29 2020-11-01 南亞科技股份有限公司 半導體結構、半導體晶片及其製造方法
US20200411635A1 (en) * 2019-06-28 2020-12-31 Intel Corporation Air gaps and capacitors in dielectric layers
TW202114062A (zh) * 2019-09-27 2021-04-01 南亞科技股份有限公司 半導體元件及其製備方法
US20210143157A1 (en) * 2019-11-11 2021-05-13 Xia Tai Xin Semiconductor (Qing Dao) Ltd. Semiconductor structure and method for fabricating the same
TW202211439A (zh) * 2020-06-04 2022-03-16 鈺創科技股份有限公司 記憶單元結構
TW202240856A (zh) * 2019-12-31 2022-10-16 鈺創科技股份有限公司 半導體裝置結構
US20220352170A1 (en) * 2021-04-29 2022-11-03 Samsung Electronics Co., Ltd. Semiconductor memory device
US20230024465A1 (en) * 2021-07-26 2023-01-26 Winbond Electronics Corp. Semiconductor device and method of forming the same

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201917870A (zh) * 2017-10-27 2019-05-01 德商鐵電記憶體有限責任公司 記憶體單元及製作記憶體單元的方法
TW202040828A (zh) * 2019-04-29 2020-11-01 南亞科技股份有限公司 半導體結構、半導體晶片及其製造方法
US20200411635A1 (en) * 2019-06-28 2020-12-31 Intel Corporation Air gaps and capacitors in dielectric layers
TW202114062A (zh) * 2019-09-27 2021-04-01 南亞科技股份有限公司 半導體元件及其製備方法
US20210143157A1 (en) * 2019-11-11 2021-05-13 Xia Tai Xin Semiconductor (Qing Dao) Ltd. Semiconductor structure and method for fabricating the same
TW202240856A (zh) * 2019-12-31 2022-10-16 鈺創科技股份有限公司 半導體裝置結構
TW202211439A (zh) * 2020-06-04 2022-03-16 鈺創科技股份有限公司 記憶單元結構
TW202303935A (zh) * 2020-06-04 2023-01-16 鈺創科技股份有限公司 記憶單元結構
US20220352170A1 (en) * 2021-04-29 2022-11-03 Samsung Electronics Co., Ltd. Semiconductor memory device
US20230024465A1 (en) * 2021-07-26 2023-01-26 Winbond Electronics Corp. Semiconductor device and method of forming the same

Also Published As

Publication number Publication date
US20240268100A1 (en) 2024-08-08

Similar Documents

Publication Publication Date Title
KR102482369B1 (ko) 반도체 소자 및 그 제조 방법
US7572711B2 (en) Method of manufacturing a semiconductor device
KR100846099B1 (ko) 리세스 채널 트랜지스터를 포함하는 반도체 장치 제조 방법
US9263452B2 (en) Reservoir capacitor of semiconductor device
US10439048B2 (en) Photomask layout, methods of forming fine patterns and method of manufacturing semiconductor devices
US20010055842A1 (en) Methods of forming self-aligned contact pads using a damascene gate process
US8975173B2 (en) Semiconductor device with buried gate and method for fabricating the same
CN107958888B (zh) 存储器元件及其制造方法
KR100434511B1 (ko) 다마신 배선을 이용한 반도체 소자의 제조방법
US12009299B2 (en) Semiconductor device and method of fabricating same
US6967150B2 (en) Method of forming self-aligned contact in fabricating semiconductor device
KR20210057249A (ko) 반도체 소자 및 그의 제조 방법
TWI840111B (zh) 半導體結構及其形成方法
US20220068654A1 (en) Semiconductor memory structure
TWI808383B (zh) 半導體結構及其製造方法
TWI791214B (zh) 積體電路元件及其製造方法
US11665888B2 (en) Semiconductor device and method for fabricating the same
TW202434030A (zh) 半導體結構及其形成方法
TWI750574B (zh) 半導體記憶體結構及其形成方法
JP2006294979A (ja) 半導体装置およびその製造方法
CN118632509A (zh) 半导体结构及其形成方法
TW202010124A (zh) 半導體裝置及其製造方法
TWI818612B (zh) 半導體記憶體裝置
CN113690176B (zh) 半导体元件的制造方法
TWI714423B (zh) 半導體結構及其製造方法