TWI824356B - 類比數位轉換器時脈控制以擴展類比增益及降低雜訊 - Google Patents

類比數位轉換器時脈控制以擴展類比增益及降低雜訊 Download PDF

Info

Publication number
TWI824356B
TWI824356B TW110146968A TW110146968A TWI824356B TW I824356 B TWI824356 B TW I824356B TW 110146968 A TW110146968 A TW 110146968A TW 110146968 A TW110146968 A TW 110146968A TW I824356 B TWI824356 B TW I824356B
Authority
TW
Taiwan
Prior art keywords
signal
coupled
clock
counter
flip
Prior art date
Application number
TW110146968A
Other languages
English (en)
Other versions
TW202304146A (zh
Inventor
范理杭
江妮君
亮 左
李月丹
瞿旻
Original Assignee
美商豪威科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商豪威科技股份有限公司 filed Critical 美商豪威科技股份有限公司
Publication of TW202304146A publication Critical patent/TW202304146A/zh
Application granted granted Critical
Publication of TWI824356B publication Critical patent/TWI824356B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/18Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
    • H03M1/181Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values
    • H03M1/183Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values the feedback signal controlling the gain of an amplifier or attenuator preceding the analogue/digital converter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/08Continuously compensating for, or preventing, undesired influence of physical parameters of noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/18Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/18Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
    • H03M1/181Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values
    • H03M1/182Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedback mode, i.e. by determining the range to be selected from one or more previous digital output values the feedback signal controlling the reference levels of the analogue/digital converter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/616Noise processing, e.g. detecting, correcting, reducing or removing noise involving a correlated sampling function, e.g. correlated double sampling [CDS] or triple sampling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/617Noise processing, e.g. detecting, correcting, reducing or removing noise for reducing electromagnetic interference, e.g. clocking noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/7795Circuitry for generating timing or clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/56Input signal compared with linear ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Analogue/Digital Conversion (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

一ADC之一時脈控制電路包含複數個分數分頻器電路,各分數分頻器電路包含一可程式化整數分頻器,其經耦合以接收一啟用偏斜信號、一時脈信號及一輸出整數信號,以回應於該輸出整數信號而將該時脈信號除以一因數以產生一分數分頻器信號。一Δ-Σ調變器經耦合以接收一分數模數信號、一輸入整數信號及該分數分頻器信號以產生該輸出整數信號,該輸出整數信號係隨各循環變化之一信號且具有實質上等於一分數分頻器比率K之一長期平均DC值。一擴展增益控制電路經耦合以自該等分數分頻器電路之各者接收該分數分頻器信號,以產生具有可調整頻率之複數個斜坡時脈信號以調整該ADC之一斜坡產生器之一增益設定。

Description

類比數位轉換器時脈控制以擴展類比增益及降低雜訊
本發明大體上係關於影像感測器,且特定言之但非排他地,係關於一種用於影像感測器中之類比數位轉換器。
影像感測器已變得無處不在,且現廣泛用於數位相機、蜂巢式電話、安全攝像機以及醫療、汽車及其他應用中。隨著影像感測器整合至一更廣範圍之電子裝置中,期望透過裝置架構設計以及影像獲取處理兩者依盡可能多的方式(例如,解析度、功耗、動態範圍等等)增強其功能性、效能指標及其類似者。
一典型影像感測器回應於來自一外部場景之影像光入射至影像感測器上而操作。影像感測器包含具有光敏元件(例如光電二極體)之一像素陣列,該等光敏元件吸收入射影像光之一部分且在吸收影像光時產生影像電荷。由像素光生之影像電荷可經量測為行位元線上之依據入射影像光變化之類比輸出影像信號。換言之,所產生之影像電荷量與影像光之強度成比例,該影像電荷作為類比影像信號自行位元線讀出且轉換成數位值以提供代表外部場景之資訊。
本文描述一成像系統中之包含一ADC時脈控制電路之一類比數位轉換器(ADC)之各種實例,該ADC時脈控制電路包含具有一擴展增益控制電路之複數個分數分頻器,該擴展增益控制電路擴展類比增益且減少雜訊。在以下描述中,闡述許多特定細節以提供對實例之一透徹理解。然而,熟悉相關技術者將認識到,可在沒有特定細節之一或多者之情況下或使用其他方法、組件、材料等等實踐本文中描述之技術。在其他例項中,未展示或詳細描述眾所周知之結構、材料或操作以免混淆特定態樣。
在本說明書中參考「一個實例」或「一個實施例」意謂結合該實例描述之特定特徵、結構或特性包含於本發明之至少一個實例中。因此,在本說明書各處出現之片語「在一個實例中」或「在一個實施例中」並不一定全部指相同實例。此外,特定特徵、結構或特性可在一或多個實例中依任何合適方式組合。
空間相對術語,諸如「下面」、「下方」、「之上」、「之下」、「上方」、「上」、「頂部」、「底部」、「左」、「右」、「中心」、「中間」及其類似者在本文中為了易於描述而可用於描述一個元件或特徵相對於另一元件或特徵之關係,如圖中所繪示。應理解,除圖中所描繪之定向之外,空間相對術語意欲涵蓋裝置在使用或操作中之不同定向。例如,若圖中之裝置經旋轉或翻轉,則經描述為在其他元件或特徵「下方」或「下面」或「之下」之元件將定向為在其他元件或特徵之「上方」。因此,例示性術語「下方」及「之下」可涵蓋上方及下方之兩種定向。裝置可依其他方式定向(旋轉九十度或以其他定向)且相應地解釋本文中所使用之空間相對描述詞。另外,亦應理解,當一個元件稱為在兩個其他元件「之間」時,其可為兩個其他元件之間的唯一元件,或亦可存在一或多個中間元件。
在本說明書中,使用若干技術術語。此等術語將採用其所屬領域之一般含義,除非本文中另有明確定義或其使用之上下文另有清楚說明。應注意,元件名稱及符號在本文檔中可互換使用(例如Si與矽);然而,兩者具有相同含義。
如將討論,根據本發明之教示,一實例ADC時脈控制電路包含具有一擴展增益控制電路之複數個分數分頻器,其提供具有複數個不同可調整頻率設定之複數個斜坡時脈信號以調整一擴展類比粗增益(例如,16x、32x、高達64x)。另外,根據本發明之教示,一實例ADC時脈控制電路以由一實例同相/正交(I/Q)時脈電路提供之一有效加倍ADC計數器時脈頻率來提供經減小Δ-Σ調變器(DSM)雜訊以用於高解析度細增益及提供低類比增益中之較低量化雜訊。
為了繪示,圖1繪示根據本發明之教示之包含具有一讀出電路之一影像感測器100之一成像系統,該讀出電路包含利用一實例ADC時脈控制之具有擴展類比增益及減少雜訊之一ADC之一個實例。如所描繪之實例中展示,成像系統100包含一像素陣列102、一控制電路110、一讀出電路106及功能邏輯108。在一個實例中,像素陣列102係包含一或多個光電二極體之像素單元104 (例如,像素P1、P2…、Pn)之一二維(2D)陣列。如實例中繪示,像素單元104經配置成列(例如列R1至Ry)及行(例如行C1至Cx)以獲取一人、地點、物件等等之影像資料,其接著可用於呈現人、地點、物件等等之一2D影像。然而,應瞭解,像素單元104並不一定必須配置成列及行,而可採用其他組態。
在一個實例中,控制電路110經耦合至像素陣列102以控制像素陣列102中之複數個像素單元104之操作。例如,控制電路110可產生用於控制影像獲取之一快門信號。在一個實例中,快門信號係一全域快門信號,用於同時使像素陣列102內之所有像素單元104能夠在一單一獲取視窗期間同時捕獲其等各自影像資料。在另一實例中,快門信號係一滾動快門信號,使得像素單元104之各列、行或分組在連續獲取視窗期間循序啟用。在另一實例中,影像獲取與照明效果(諸如一閃光等等)同步。
在一個實例中,成像系統100可包含於一數位相機、蜂巢式電話、膝上型電腦或其類似者中。另外,成像系統100可經耦合至其他硬體,諸如一處理器(通用或其他)、記憶體元件、輸出(USB埠、無線傳輸器、HDMI埠等等)、照明/閃光燈、電輸入裝置(鍵盤、觸控顯示器、追蹤板、滑鼠、麥克風等等)及/或顯示器。其他硬體可向成像系統100傳遞指令,自成像系統100擷取影像資料及/或操縱由成像系統100供應之影像資料。
在一個實例中,在像素陣列102中之各像素單元104已通過回應於入射光而光生影像電荷來獲取其影像電荷之後,一對應影像信號由讀出電路106讀出且接著經傳送至功能邏輯108。讀出電路106可經耦合以自像素陣列102中之複數個像素單元104讀出影像信號。在所繪示之實例中,讀出電路106包含類比數位轉換(ADC)電路系統114,其經組態以回應於自像素陣列102讀出之影像信號而產生數位影像資料。功能邏輯108可經耦合至讀出電路106以儲存影像資料,或甚至藉由應用後影像效果(例如,裁剪、旋轉、消除紅眼、調整亮度、調整對比度或其他)來操縱影像資料。在一個實例中,讀出電路106可沿位元線112 (已繪示)一次讀出一列影像資料,或可使用多種其他技術(未繪示)讀出影像資料,諸如一串列讀出或所有像素單元104同時的一完全並列讀出。
在所描繪之實例中,包含於讀出電路106中之實例ADC 114包含一ADC時脈控制電路116,其經組態以產生由一斜坡產生器118接收之複數個斜坡時脈信號124及由一行ADC 122接收之一計數器時脈信號128。在實例中,ADC 114係一斜坡型ADC,其使用由斜坡產生器118產生之一斜坡信號126執行類比數位轉換,斜坡產生器118為行比較器120提供一參考,行比較器120經耦合以透過行位元線112接收來自像素陣列102之影像信號。對於一斜坡型ADC,一計數器(未繪示)在斜坡信號126中之一斜坡事件開始時開始計數,並與來自位元線112之類比影像信號進行比較。當斜坡信號126與來自位元線112之類比影像信號相等時,計數器之值經鎖存為類比影像信號之數位影像資料表示。
如將討論,在一個實例中,為了實現具有高解析度類比數位轉換之一影像感測器,藉由調整斜坡信號126之斜率來調整增益。隨斜坡信號126提供之增益係斜坡斜率之比率,其定義於以下等式(1)中: (1) 因此,由斜坡信號126提供之增益等於提供一增益1之一斜坡信號之斜率除以斜坡信號之斜率。換言之,增益與斜率成反比,如以下等式(2)所指示: (2)
在各種實例中,根據本發明之教示,可在行比較器中實施類比粗增益(例如,1x、2x、4x、8x),且可使用包含於ADC時脈控制電路116中之實例擴展增益控制電路系統來達成擴展粗增益(例如,16x、32x調整),該ADC時脈控制電路116產生具有複數個不同可調整頻率設定之複數個斜坡時脈信號以調整擴展粗增益設定。
在各種實例中,根據本發明之教示,在ADC時脈控制電路116中使用包含Δ-Σ調變器(DSM)之複數個分數分頻器來實施類比細增益調整。特定言之,根據本發明之教示,藉由利用具有DSM調變器之分頻器來產生斜坡時脈信號124,可藉由調整分數分頻器比率K而在斜坡產生器118中實現超高解析度細增益階躍。
為了繪示,圖2A展示根據本發明之教示之包含複數個分數分頻器之一ADC時脈控制電路216之一個實例,該複數個分數分頻器耦合至提供擴展類比增益之一擴展增益控制電路。應瞭解,圖2A之ADC時脈控制電路216可為如圖1中所展示之影像感測器100之讀出電路106中之ADC時脈控制電路116之一個實例,且上文描述之類似地命名及編號之元件在下文類似地耦合及起作用。
如實例中所展示,ADC時脈控制電路216包含複數個分數分頻器電路230,其經耦合以接收啟用偏斜信號div_en_skew<3:0> 240及一時脈信號f pll242以產生複數個分數分頻器信號f div<3:0> 258。在所描繪之實例中,分數分頻器信號f div<3:0> 258之偏斜量可藉由控制啟用偏斜信號div_en_skew<3:0> 240調整。在所描繪之實例中,ADC時脈控制電路216包含四個分數分頻器電路以產生四個分數分頻器信號f div258。在實例中,分數分頻器電路230之各者包含經耦合以接收一啟用偏斜信號div_en_skew 240、時脈信號f pll242及一輸出整數信號P<7:0> 260之一可程式化整數分頻器232。在操作中,可程式化整數分頻器232經耦合以回應於輸出整數信號P<7:0> 260將時脈信號f pll242除以一因數,以產生各自分數分頻器信號f div258。
在圖2A中所描繪之實例中,分數分頻器電路230之可程式化整數分頻器232包含一可程式化計數器236,其經耦合以接收啟用偏斜信號div_en_skew 240、時脈信號f pll242及輸出整數信號P<7:0> 260以產生一可程式化計數器輸出信號PCNT 256。在實例中,可程式化計數器輸出信號PCNT 256包含複數個脈衝。一脈衝寬度擴展器238經耦合以接收可程式化計數器輸出信號PCNT 256以產生分數分頻器信號f div258。在操作中,脈衝寬度擴展器238經組態以對於分數分頻器信號f div258之各第一狀態(例如,「1」狀態或邏輯「高」)將分數分頻器信號f div258中之複數個脈衝之各者擴展至一固定持續時間,且分數分頻器信號f div258之各第二狀態(例如,「0」狀態或邏輯「低」)具有一可變持續時間。
繼續圖2A中繪示之實例,Δ-Σ調變器234經耦合以接收一分數模數信號dsm_frac<19:0> 246、一輸入整數信號dsm_integ<6:0> 248及分數分頻器信號f div258以產生輸出整數信號P<7:0> 260。在操作中,輸出整數信號P<7:0>係隨分數分頻器信號f div258之各循環變化之一信號且具有實質上等於一分數分頻器比率K之一長期平均DC值。
在所繪示之實例中,一擴展增益控制電路262經耦合以自複數個分數分頻器電路230之各者接收分數分頻器信號f div<3:0> 258。在操作中,擴展增益控制電路262經組態以回應於來自複數個分數分頻器電路230之各者的各個各自分數分頻器信號f div258而產生複數個斜坡時脈信號f ramp_clk<3:0> 224。如下文將更詳細討論,在一個實例中,由擴展增益控制電路262產生之複數個斜坡時脈信號f ramp_clk<3:0> 224經耦合以由斜坡產生器118接收。複數個斜坡時脈信號f ramp_clk<3:0> 224之頻率可經設定或調整為複數個不同頻率設定之一者,以調整ADC 114之一斜坡產生器118之一擴展類比粗增益設定,而類比細增益則係調整用複數個分數分頻器<1-4> 230之分數分頻器比率K來調整,如將在下文根據本發明之教示進一步詳細討論。
繼續圖2A中所描繪之實例,一時脈閘控電路250亦經耦合以接收時脈信號f pll242及一計數啟用信號count_en 244。在操作中,時脈閘控電路250經組態以回應於計數啟用信號count_en 244來閘控時脈信號f pll242,以回應於時脈信號f pll242及計數啟用信號count_en 244而產生計數器時脈信號f counter252。
如所描繪之實例中展示,一同相/正交(I/Q)時脈電路254經耦合以自時脈閘控電路250接收計數器時脈信號f counter252。在實例中,I/Q時脈電路254經組態以回應於計數器時脈信號f counter252而產生一同相計數器時脈信號f counter_I228A及一正交計數器時脈信號f counter_Q228B,其等如下文討論經耦合以由行ADC 122接收以產生行ADC之一計數器時脈信號作為回應。在另一實例中,應瞭解,一I/Q時脈電路可包含於行ADC 122內,且計數器時脈信號f counter252因此經耦合以由行ADC 122內之I/Q時脈電路接收以產生計數器時脈信號作為回應。
如下文將更詳細描述,在一個實例中,由I/Q時脈電路254產生之同相計數器時脈信號f counter_I228A係具有上升沿與計數器時脈信號f counter252之脈衝之上升沿同相之脈衝之一計數器時脈信號。在一個實例中,由I/Q時脈電路254產生之同相計數器時脈信號f counter_I228A之頻率係計數器時脈信號f counter252之頻率之一半。在實例中,由I/Q時脈電路254產生之正交計數器時脈信號f counter_Q228B具有相同於同相計數器時脈信號f counter_I228A之頻率,但相對於同相計數器時脈信號f counter_I228A相移四分之一循環或90°(即π/2弧度)。如將討論,在一個實例中,根據本發明之教示,行ADC 122利用同相計數器時脈信號f counter_I228A及正交計數器時脈信號f counter_Q228B以對行ADC 122內之計數器時脈信號產生一格雷(Gray)碼計數。應注意,根據本發明之教示,隨著由I/Q時脈電路254產生同相計數器時脈信號f counter_I228A及正交計數器時脈信號f counter_Q228B,實現行ADC 122中計數器之計數速度之一有效2倍增加。
圖2B展示根據本發明之教示之具有一Δ-∑調變器234之一分數分頻器230中之信號之一個實例。如圖2B中所展示,時脈信號f pll242係短脈衝之一高頻脈衝序列。由Δ-Σ調變器234產生之輸出整數信號P<7:0> 260係隨分數分頻器信號f div258之各循環變化之一整數值信號。輸出整數信號P<7:0> 260隨時間變化之長期平均DC值實質上等於分數分頻器比率K。可程式化計數器輸出信號PCNT 256係複數個短脈衝,在所繪示之實例中,其具有等於時脈信號f pll242之1個輸入時脈循環之一脈衝寬度。分數分頻器信號f div258由脈衝寬度擴展器238回應於可程式化計數器輸出信號PCNT 256產生。在實例中,脈衝寬度擴展器238將可程式化計數器輸出信號PCNT 256之各短脈衝擴展至一特定固定「1」脈衝寬度。
圖2C繪示展示根據本發明之教示之一擴展增益控制電路262之一個實例圖之一示意圖。應瞭解,圖2C之擴展增益控制電路262可為如圖2A中所展示之擴展增益控制電路262之一個實例,且上文描述之類似地命名及編號之元件在下文類似地耦合及起作用。如所繪示之實例中展示,擴展增益控制電路262包含複數個紋波計數器265<1-4>,其經組態以回應於自複數個分數分頻器電路230<1-4>之各者接收之分數分頻器信號f div<3:0> 258而提供複數個斜坡時脈信號f ramp_clk<3:0> 224。在實例中,根據本發明之教示,複數個斜坡時脈信號f ramp_clk<3:0> 224具有可調整頻率,其可回應於一頻率選擇信號freq_sel<1:0> 280來設定或調整以調整ADC 114之斜坡產生器118之一類比粗增益設定。
在所繪示之實例中,複數個紋波計數器265<1-4>包含並聯耦合之四個紋波計數器,其中各紋波計數器經耦合以自複數個分數分頻器電路230<1-4>之各自者接收分數分頻器信號f div<3:0>之一各自者。在實例中,複數個紋波計數器265<1-4>包含複數個各自級聯耦合正反器266<1-4>、268<1-4>及270<1-4>,如所展示。在圖2C中所描繪之實例中,複數個紋波計數器265<1-4>之各者之正反器266<1-4>、268<1-4>及270<1-4>用D正反器實施。
在各種實例中,複數個紋波計數器265<1-4>之各者經組態以產生一N位元紋波計數器輸出。在圖2C中繪示之實例中,N=3,使得複數個紋波計數器265<1-4>之各者經組態以產生一3位元紋波計數器輸出。因而,複數個紋波計數器265<1-4>之3位元紋波計數器輸出之第一位元(例如BIT0)由第一正反器266<1-4>產生,複數個紋波計數器265<1-4>之3位元紋波計數器輸出之第二位元(例如BIT1)由第二正反器268<1-4>產生,且複數個紋波計數器265<1-4>之3位元紋波計數器輸出之第三位元(例如BIT2)由第三正反器270<1-4>產生。
如所展示,第一正反器266<1-4>具有經耦合以自複數個分數分頻器電路230<1-4>之各者接收分數分頻器信號f div<3:0> 258之D輸入。第一正反器266<1-4>之Q輸出經組態以產生標記為f div1<3:0> 272之第一位元(例如BIT0)輸出。
第二正反器268<1-4>具有經耦合以接收來自第一正反器266<1-4>之f div1<3:0> 272輸出之時脈輸入。第二正反器268<1-4>具有經耦合至第二正反器268<1-4>之反相輸出(例如「QB」)之D輸入,且第二正反器268<1-4>之非反相Q輸出經組態以產生標記為f div2<3:0> 274之第二位元(例如BIT1)輸出。
第三正反器270<1-4>具有經耦合以接收來自第二正反器268<1-4>之f div2<3:0> 274輸出之時脈輸入。第三正反器270<1-4>具有經耦合至第三正反器270<1-4>之反相輸出(例如「QB」)之D輸入,且第三正反器270<1-4>之非反相Q輸出經組態以產生標記為f div4<3:0> 276之第三位元(例如BIT2)輸出。
在實例中,第二位元BITl (即,f div2<3:0> 274)之一頻率係第一位元BIT0 (即f divl<3:0> 272)之頻率之一半,且第三位元BIT2 (即f div4<3:0> 276)之一頻率係第二位元BIT1 (即f div2<3:0> 274)頻率之一半。在實例中,各紋波計數器265<1-4>之第一正反器266<1-4>、第二正反器268<1-4>及第三正反器270<1-4>進一步經組態以接收一重設信號ph_rst<3:0>以將各紋波計數器265<1-4>重設。特定言之,圖2C中繪示之實例展示第一正反器266<1-4>具有經耦合以接收重設信號ph_rst<3:0>之一重設輸入RB與一啟用輸入EN,第二正反器268<1-4>具有經耦合以接收重設信號ph_rst<3:0>之一重設輸入RB,且第三正反器270<1-4>具有經耦合以接收重設信號ph_rst<3:0>之一重設輸入RB。
如所描繪之實例中展示,一多工器278經耦合以接收來自第一正反器266<1-4>之第一位元BIT0 (即,f div1<3:0> 272)、來自第二正反器268<1-4>之第二位元BITl (即,f div2<3:0> 274)及來自第三正反器270<1-4>之第三位元BIT2 (即,f div4<3:0> 276)。多工器278亦經耦合以接收一頻率選擇信號freq_sel<1:0> 280。在操作中,多工器278經組態以回應於一頻率選擇信號freq_sel<1:0> 280而選擇來自複數個紋波計數器265<1-4>之複數個級聯正反器266<1-4>、268<1-4>、270<1-4>之各自位元(第一位元BIT0 f div1<3:0> 272、第二位元BIT1 f div2<3:0> 274或第三位元BIT2 f div4<3:0> 276)之一者以產生複數個斜坡時脈信號f ramp_clk<3:0> 224,該複數個斜坡時脈信號f ramp_clk<3:0> 224經耦合以由斜坡產生器118接收。如所提及,根據本發明之教示,回應於複數個斜坡時脈信號f ramp_clk<3:0> 224之選定頻率來設定或調整斜坡產生器118之一類比粗增益。
圖3A繪示根據本發明之教示之一斜坡產生器318之一個實例。應瞭解,圖3A之斜坡產生器318可為如圖1中所展示之斜坡產生器118之一個實例或經耦合以接收由圖2A及圖2C中所討論之擴展增益控制電路262產生之複數個斜坡時脈信號f ramp_clk<3:0> 224之斜坡產生器,且上文描述之類似地命名及編號之元件在下文類似地耦合及起作用。在所描繪之實例中,應瞭解,根據本發明之教示,斜坡產生器318使用由具有Δ-∑調變器之複數個分數分頻器產生之複數個斜坡時脈信號f ramp_clk<3:0> 224而具有高解析度類比細增益。
如所繪示之實例中所展示,斜坡產生器318包含一細增益電流鏡,其包含電晶體382及384,電晶體382及384之閘極端子透過如所展示之一閘極採樣開關386彼此耦合。在實例中,電晶體382及384係P通道金屬氧化物半導體場效電晶體(MOSFET)。在其他實例中,應瞭解,可利用其他類型之電晶體來實現一電流鏡。在實例中,電晶體382之源極端子耦合至一電壓供應軌且電晶體382之閘極及汲極端子透過一細增益電晶體388耦合在一起。在實例中,回應於一閘極採樣信號gate_samp 392A及一反相閘極採樣信號gate_samp_b 392B來控制閘極採樣開關。回應於一細增益控制信號Fine_gain 394來控制細增益電晶體388。電晶體384之源極端子耦合至電壓供應軌。因而,電流鏡具有耦合至電晶體382之一第一電流鏡路徑305及耦合至電晶體384之一第二電流鏡路徑307。在實例中,電晶體382具有與M成比例之一相對通道寬度且電晶體384具有與N成比例之一相對通道寬度。因而,根據第一及第二電晶體382及384之N/M比率,一電容器電流I cap309透過第一路徑305傳導且一鏡像積分器電流I integ311透過第二路徑307傳導。
所描繪之實例繪示斜坡產生器318包含一積分器351,該積分器351透過電流路徑307透過一斜坡碼電晶體390耦合至電晶體384以回應於積分器電流I integ311而產生斜坡信號VRAMP 326。在實例中,斜坡碼電晶體經耦合以回應於一斜坡碼信號ramp_code 396而受控。在一個實例中,斜坡信號VRAMP 326經耦合以由行比較器接收,諸如圖1中繪示之行比較器120。如圖3A中繪示之實例中所展示,積分器351包含具有耦合至一參考電壓V ref359之一非反相輸入之一運算放大器315。一電容器C integ317耦合於運算放大器315之一反相輸入與運算放大器315之一輸出之間。一開關319耦合於運算放大器315之反相輸入與運算放大器315之輸出之間。積分器351經耦合以回應於閉合開關319而重設,且斜坡信號VRAMP 326中之各斜坡事件經耦合以當開關319打開時在運算放大器315之輸出處開始。
在所繪示之實例中,斜坡產生器318亦包含具有耦合至一參考電容器電壓V ref_cap398之一非反相輸入之一運算放大器303。一電晶體301透過電流路徑305耦合於電晶體382 (透過電晶體388)與複數個開關電路321<1-4> (其將在下文更詳細描述)以及運算放大器303之反相輸入之間。電晶體301之控制端子(例如閘極)耦合至運算放大器303之一輸出。據此,運算放大器303經組態以回應於複數個開關電路321<1-4>處之一電壓V cap313達到參考電容器電壓V ref_cap398來調節電晶體301之閘極電壓。因而,運算放大器303及電晶體301經組態以調節通過電流路徑305之充電電容器電流I cap309且因此將複數個開關電路321<1-4>處之V cap313電壓調節至V ref_cap398參考電壓。
如圖3A中所描繪之實例中所展示,所繪示之複數個開關電路321<1-4>耦合至第一路徑305及運算放大器303之反相輸入。在所繪示之實例中,複數個開關電路321<1-4>包含四個開關電路321,各者經耦合以自擴展增益控制電路262接收斜坡時脈信號f ramp_clk<3:0>之一各自者。開關電路321之各者包含耦合至第一路徑305之一第一開關式電容器電路325及一第二開關式電容器電路327及經耦合以接收複數個斜坡時脈信號f ramp_clk324<3:0>之一各自者之一非重疊時脈產生器323。
在操作中,非重疊時脈產生器323經組態以產生在一第一狀態(例如「1」)與一第二狀態(例如「0」)之間振盪之一第一開關式電容器控制信號sc_ctrl (f sc) 341A及在第二狀態與第一狀態之間振盪之一第二開關式電容器控制信號sc_ctrl_b (f sc) 341B。如將討論,回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A之各第一狀態及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之各第二狀態,第一開關式電容器電路325經耦合以由電容器電流I cap309充電且第二開關式電容器電路327經耦合以放電。類似地,回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A之各第二狀態及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之各第一狀態,第一開關式電容器電路325經耦合以放電且第二開關式電容器電路經耦合以由電容器電流I cap309充電。
如所繪示之實例中所展示,各第一開關式電容器電路325包含一第一電容器C sw337、耦合於第一電容器C sw337與第一路徑305之間的一第一開關329及跨第一電容器C sw337耦合之一第二開關333。在操作中,第一開關329經組態以回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A之第一狀態而接通且回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A之第二狀態而斷開。第二開關333經組態以回應於第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之第二狀態而斷開且回應於第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之第一狀態而接通。
繼續所描繪之實例,各第二開關式電容器電路327包含一第二電容器C sw339、耦合於第二電容器C sw339與第一路徑305之間的一第三開關331及跨第二電容器C sw339耦合之一第四開關335。在操作中,第三開關331經組態以回應於第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之第二狀態而斷開且回應於第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之第一狀態而接通。第四開關335經組態以回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A之第一狀態而接通且回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A之第二狀態而斷開。
在一個實例中,非重疊時脈產生器323經組態以回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A而產生第二開關式電容器控制信號sc_ctrl_b (f sc) 341B,使得一次兩個信號之僅一者可處於第一狀態(例如「1」)。在一個實例中,第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B彼此互補,或在另一實例中,第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B彼此異相,使得兩個信號之任何一者都不能同時處於第一狀態。另外,第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B兩者具有相同頻率f sc
因此,在圖3A中所描繪之實例中,開關329及335兩者經耦合以回應於第一開關式電容器控制信號sc_ctrl (f sc) 341處於第一狀態而接通,以對第一電容器C sw337充電及使第二電容器C sw339放電。同時開關333及331兩者經耦合以回應於第二開關式電容器控制信號sc_ctrl_b (f sc) 341B處於第二狀態而斷開,以使第一電容器C sw337能夠充電且使第二電容器C sw339自充電解耦。類似地,開關333及331經耦合以回應於第二開關式電容器控制信號sc_ctrl_b (f sc) 341B處於第一狀態而接通,以使第一電容器C sw337放電且對第二電容器C sw339充電。同時,開關329及335經耦合以回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A處於第二狀態而斷開,以將第一電容器C sw337自充電解耦且使第二電容器C sw339能夠充電。因此,電容器C sw337及Csw 339回應於第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B而交替地充電及放電。
應瞭解,對第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B中之各脈衝之固定「1」脈衝寬度的一個關鍵考量係維持良好線性,並且確保圖3A中之開關式電容器電路325及327之各電容器C sw337及C sw339可在第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之各「1」脈衝之各固定脈衝寬度內完全充電且在各「0」脈衝之各非固定或可變脈衝寬度內完全放電。
在各種實例中,由非重疊時脈產生器323回應於複數個斜坡時脈信號f ramp_clk<3:0> 324(由圖2A及圖2C中所討論之擴展增益控制電路262產生)而產生之第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B具有一偏斜工作循環,同時維持(例如)如圖2B中關於分頻器信號f div258所展示之固定寬度「1」脈衝及非固定或可變脈衝寬度「0」脈衝。因此,在各種實例中,第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之各週期的最小週期係固定「1」脈衝寬度之寬度的至少兩倍。換言之,在一個實例中,第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之各週期的最大工作循環為50%。
在操作中,用斜坡產生器318回應於複數個斜坡時脈信號f ramp_clk<3:0> 324來實現超高解析度類比細增益。如上文詳細討論,回應於包含一Δ-∑調變器234之複數個分數分頻器230<1-4>而產生複數個斜坡時脈信號f ramp_clk<3:0> 324,以產生第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B以分別控制包含電容器C sw337及356之開關式電容器電路325及327之開關。如將討論,根據本發明之教示,藉由回應於調整分數分頻器230<1-4>之分數分頻器比率K而改變充電電容器電流I cap309來實現超高解析度類比細增益。
在實例中,充電電容器電流I cap309由開關式電容器電路325及327之開關產生。特定言之,充電電容器電流I cap309在以下等式(3)中定義: (3) 其中第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B具有一開關頻率f sc,第一及第二電容C sw337及C sw339之電容值兩者等於C sw,且跨開關式電容器電路325及327之第一及第二電容器C sw337及C sw339之電壓係V cap。由於通過第一路徑305之電流I cap309用電流鏡鏡像至第二路徑307,所以積分器電流I integ311在以下等式(4)中定義: (4) 其中N表示電晶體384之相對通道寬度,M表示電晶體382之相對通道寬度,f pll係由分數分頻器電路230<1-4>接收之時脈信號f pll242之頻率,且K係分數分頻器電路230<1-4>之可調整分數分頻器比率。假設V cap313、C sw、N及M係恒定,則由斜坡產生器電路318藉由調整分數分頻器比率K來實現超高解析度細增益。因而,斜坡產生器電路318之增益由以下等式(5)之關係定義: (5)
因此,例如假設分數分頻器比率K=8提供等於1之一細增益,則根據等式(5),一分數分頻器比率K=16將提供16/8=2之一增益。類似地,由於8.25/8=1 1/32,在K=8.25時提供1 1/32之一增益,由於8.5/8=1 2/32,在K=8.5時提供1 2/32之一增益,依此類推。
簡要地返回參考圖2A,在一個實例中,包含於Δ-∑調變器234中之累加器係級聯20位元溢出累加器。因此,分數分頻器比率K可用如下等式(6)定義: (6) 其中P avg係一整數,其長期DC平均值係分數分頻器比率K,dsm_integ<6:0>係一輸入整數信號,且dsm_frac<19:0>係一分數模數信號。因此,用於為斜坡產生器318計時之第一及第二開關式電容器控制信號sc_ctrl 341A及sc_ctrl_b 341B之長期平均頻率f sc,avg可根據如下等式(7)判定: (7) 其中f pll係由複數個分數分頻器230<1-4>接收之時脈信號f pll242之開關頻率。因此,根據本發明之教示,由斜坡產生器電路318藉由調整分數分頻器比率K實現超高解析度細增益。
返回參考圖3A,應瞭解,根據本發明之教示,可藉由調整積分器電流I integ311來調整斜坡產生器電路318之擴展粗類比增益,該積分器電流可藉由控制複數個斜坡時脈信號f ramp_clk<3:0> 324之頻率或控制第一及第二開關式電容器電路325及327之電容C sw來調整。特定言之,如上文所述,積分器電流I integ311可根據以上等式(4)判定,其可根據以下等式(8)關於複數個斜坡時脈信號f ramp_clk<3:0> 324之頻率來重新表達: (8) 其中可假設第一開關式電容器控制信號sc_ctrl (f sc) 341A及第二開關式電容器控制信號sc_ctrl_b (f sc) 341B之頻率f sc實質上等於複數個斜坡時脈信號f ramp_clk<3:0> 324之頻率。因此,如上文等式(8)中所展示,假設N、M及V cap係恒定,則積分器電流I integ311可藉由控制V ramp_clk或C sw來調整。藉由調整積分器電流I integ311,斜坡信號VRAMP 326之斜率經調整,其因此調整斜坡產生器電路318之增益,如上文在上面之等式(2)中所討論。
因此,下文表1展示1x、2x或4x之類比粗增益調整,其可藉由選擇複數個斜坡時脈信號f ramp_clk<3:0> 324之頻率來設定,如所展示: 表1
粗增益 f ramp_clk<0> f ramp_clk<1> f ramp_clk<2> f ramp_clk<3>
1x f div1 f div1 f div1 f div1
2x f div2 f div2 f div2 f div2
4x f div4 f div4 f div4 f div4
如表1中所展示之f div1、f div2或f div4之頻率可相應地由圖2C中之多工器278選擇。例如,簡要地返回參考圖2C,f div1頻率可由頻率選擇信號freq_sel<1:0> 280藉由選擇多工器278之第一位元BIT0 f div1<3:0> 272輸入來選擇。f div2頻率可由頻率選擇信號freq_sel<1:0> 280藉由選擇多工器278之第二位元BIT1 f div2<3:0> 274輸入來選擇。f div4頻率可由頻率選擇信號freq_sel<1:0> 280藉由選擇多工器278之第三位元BIT2 f div4<3:0> 272輸入來選擇。
下文表2展示1x、2x或4x之類比粗增益調整,其可藉由選擇複數個斜坡時脈信號f ramp_clk<3:0> 324之頻率來控制C sw電容而設定,如所展示: 表2
粗增益 f ramp_clk<0> f ramp_clk<1> f ramp_clk<2> f ramp_clk<3>
1x f div1 f div1 f div1 f div1
2x f div1 f div1 DC DC
4x f div1 DC DC DC
頻率f div1可由圖2C中之多工器278選擇以開關第一及第二開關式電容器電路325及327。上文表2中所展示之f div1頻率可由頻率選擇信號freq_sel<1:0> 280藉由選擇多工器278之第一位元BIT0 f div1<3:0> 272輸入來選擇。根據本發明之教示,上文表2中所展示之「DC」設定係指一DC信號,其因此導致對應第一及第二開關式電容器電路325及327不進行開關。
圖3B係繪示根據本發明之教示之當在斜坡時脈信號中使用不同數目個相位時電流中電壓中紋波之一比較之一時序圖。特定言之,圖3B展示關於一1相f ramp_clk信號313A之V cap電壓紋波相對於關於一4相f ramp_clk信號313B之V cap電壓紋波。另外,圖3B展示關於一1相f ramp_clk信號311A之I integ電流紋波相對於關於一4相f ramp_clk信號311B之I integ電流紋波。應瞭解,圖3B中繪示之V cap電壓及I integ電流可為圖3A中所展示之V cap電壓及I integ電流之實例,且上文描述之類似地命名及編號之元件在下文類似地耦合及起作用。
如可在圖3B中瞭解,藉由提供複數個分數分頻器(例如,如圖2A之實例中繪示之四個分數分頻器230<1-4>)及產生具有偏斜之複數個斜坡時脈信號f ramp_clk相位(例如,圖3A中之四個f ramp_clk<1-4>時脈信號相位),可減少由Δ-Σ調變器234引起之過多列時間雜訊(RTN)。可藉由控制啟用偏斜信號div_en_skew<3:0> 240來調整偏斜量,如圖2A中所討論。如可在圖3B中繪示之時序圖中瞭解,根據本發明之教示,當利用四相f ramp_clk信號時,V cap電壓及I integ電流中之紋波可顯著減少。
圖4A繪示展示根據本發明之教示之行比較器420之一實例之一示意圖。應瞭解,圖4A中繪示之行比較器420可為圖1中所展示之行比較器120之實例,且上文描述之類似地命名及編號之元件在下文類似地耦合及起作用。如圖4A中所描繪之實例中展示,比較器420-1、420-2、……、420-3及420-4經耦合至行位元線412-1、412-2、……、412-3及412-4以自像素單元(例如,圖1中之像素陣列102之像素單元104)之各自行接收類比影像信號且進一步經耦合以接收一全域斜坡信號VRAMP 426,其在ADC之一類比數位轉換操作期間發生。在實例中,複數個比較器420-1、420-2、……、420-3及420-4之輸出並聯耦合至行ADC (例如,包含於圖1之行ADC 122中之行ALU)。
在操作中,行比較器420-1、420-2、……、420-3及420-4之各者經耦合以回應於自各自行位元線412-1、412-2、……、412-3及412-4接收之各自類比影像資料信號與全域斜坡信號VRAMP 426之一比較而產生一各自比較器輸出。在一個實例中,當全域斜坡信號VRAMP 426之電壓下降至等於或小於由各自行位元線412-1、412-2、……、412-3及412-4攜載之類比影像資料信號之電壓之一值時,在各自行比較器420-1、420-2、……、420-3及420-4之輸出處出現一邊沿(例如下降沿),其經耦合以由行ADC接收。
圖4B繪示展示根據本發明之教示之一行ADC 422之一實例之一示意圖,該行ADC 422經耦合至行比較器(例如,圖4A之比較器420-1、420-2、……、420-3、420-4)之輸出且經耦合以自一ADC時脈控制接收計數器時脈信號(來自圖2A之ADC時脈控制216之同相計數器時脈信號228A及正交計數器時脈信號228B)。應瞭解,圖4B中繪示之行ADC 422可為圖1中所展示之行ADC 122之實例,且上文描述之類似地命名及編號之元件在下文類似地耦合及起作用。
如圖4B中所描繪之實例中展示,行ADC 422包含一相位匹配電路443,其經耦合以接收一同相計數器時脈信號428A,且經組態以產生行ADC 422之一計數信號之一最低有效位元q_gc_lsb 447。一M位元格雷碼產生器445經耦合以接收一正交計數器時脈信號428B,且經組態以產生行ADC 422之計數信號之一較高M位元q_gc<1> 449<1>、……、q_gc<11> 449<11>。在所描繪之實例中,M=11,使得格雷碼產生器係一11位元格雷碼產生器。複數個M+1位元行算數邏輯單元(ALU) 451經耦合以接收行ADC 422之計數信號之最低有效位元q_gc_lsb 447及行ADC 422之計數信號之較高M位元q_gc<1> 449<1>、……、q_gc<11>449<11>。在所描繪之實例中,行ALU 451係12位元ALU。在實例中,複數個M+1位元行ALU 451進一步耦合至行比較器以回應於行比較器及行ADC 422之計數信號而產生數位影像資料adc_d_lsb 455、adc_d<1> 457<1>、……、adc_d<11> 457<11>。在實例中,一移位暫存器讀出電路453耦合至複數個M+1位元行ALU 451以自複數個M+1位元行ALU 451讀出數位影像資料adc_d_lsb 455、adc_d<1> 457<1>、……、adc_d<11> 457<11>。
在操作中,當在耦合至各自行ALU 451之各自行比較器之輸出處出現下降沿時,各個各自行ALU 451經耦合以採樣及保持或鎖存自相位匹配電路443及11位元格雷碼產生器445接收之12位元格雷碼計數信號q_gc_lsb 447、q_gc<1> 449<1>、……、q_gc<11> 449<11>。在各種實例中,根據本發明之教示,行ALU 451亦可經耦合以對來自各自行位元線412-1、412-2、……、412-3、412-4之經採樣及保持重設(SHR)值採樣以及經採樣及保持信號(SHS)採樣並行執行相關雙重採樣(CDS)操作,以自影像感測器產生歸一化數位影像信號資料。在一個實例中,接著,自行ALU 451產生且由移位暫存器讀出電路453讀出之數位影像資料adc_d_lsb 455、adc_d<1> 457<1>、……、adc_d<11> 457<11>可輸出至讀出電路106之各自全域讀取位元線。
當執行CDS時,應瞭解,根據本發明之教示,可藉由使用具有12位元CDS處理之一11位元ADC,藉由用一額外位元(諸如,例如最低有效位元q_gc_lsb 447)執行減法(例如,自經採樣及保持信號(SHS)採樣減去經採樣及保持重設(SHR)採樣)而將量化雜訊減少一半。為了在額外位元之情況下保持相同類比數位轉換時間,來自ADC時脈控制電路之計數器時脈信號(例如f counter252)需要加倍。然而,根據本發明之教示,在ADC時脈控制電路216中包含同相/正交(I/Q)時脈電路254之情況下,如上文在圖2A中所討論,一同相計數器時脈信號f counter_I428A及一正交計數器時脈信號f counter_Q428B經耦合以由行ADC 422接收,其有效地提供一加倍計數器時脈速度。
為了繪示,圖4C係繪示根據本發明之教示之一行ADC中之計數器時脈信號及計數信號之一時序圖。應瞭解,圖4C中所展示之計數器時脈信號及計數信號係圖4B中所展示之一行ADC中之計數器時脈信號及計數信號或圖2A中所展示之計數器時脈信號之實例,且上文描述之類似地命名及編號之元件在下文類似地耦合及起作用。如所描繪之實例中展示,圖4C展示一計數器時脈信號f counter452、一同相計數器時脈信號f counter_I428A、一正交計數器時脈信號f counter_Q428B、行ADC 422之一格雷碼計數信號之一最低有效位元q_gc_lsb 447及第二、第三及第四最低有效位元q_gc<1> 449<1>、q_gc<2> 449<2>及q_gc<3> 449<3>。
在一個實例中,圖4C之計數器時脈信號f counter452、同相計數器時脈信號f counter_I428A及正交計數器時脈信號f counter_Q428B係圖2A中所討論之計數器時脈信號f counter252、同相計數器時脈信號f counter_I228A及正交計數器時脈信號f counter_Q228B之實例。因而,圖4C之同相計數器時脈信號f counter_I428A及正交計數器時脈信號f counter_Q428B由一I/Q時脈電路(例如I/Q時脈電路254)回應於計數器時脈信號f counter452而產生。
如所描繪之實例中展示,同相計數器時脈信號f counter_I428A具有上升沿與計數器時脈信號f counter452之脈衝之上升沿同相之脈衝。在實例中,同相計數器時脈信號f counter_I428A之頻率係計數器時脈信號f counter452之頻率之一半。在實例中,正交計數器時脈信號f counter_Q428B具有與同相計數器時脈信號f counter_I428A相同之頻率,但相對於同相計數器時脈信號f counter_I428A相位偏移四分之一循環或90°(即π/2弧度)。因而,正交計數器時脈信號f counter_Q428B之上升沿與計數器時脈信號f counter452之下降沿同相。
在操作中,相位匹配電路443經耦合以接收同相計數器時脈信號f counter_I428A以產生格雷碼計數之最低有效位元q_gc_lsb 447,其在所繪示實例中與同相計數器時脈信號f counter_I428A同相且具有與同相計數器時脈信號f counter_I428A相同之頻率。
在操作中,11位元格雷碼產生器445經耦合以接收正交計數器時脈信號f counter_Q428B以產生格雷碼計數之高11位元q_gc<1> 449<1>至q_gc<11> 449<11>。圖4C中展示q_gc<1> 449<1>、q_gc<2> 449<2>及q_gc<3> 449<3>位元。如所描繪之實例中展示,q_gc<1> 449<1>位元與正交計數器時脈信號f counter_Q428B同相。在實例中,應瞭解,最低有效位元q_gc_lsb 447由相位匹配電路443在一延遲匹配之情況下產生,以產生與格雷碼計數q_gc<1> 449<1>至q_gc<11> 449<11>之高11位元之一適當格雷碼關係。
對本發明之所繪示實例之上文描述(包含摘要中描述之內容)不意欲具窮舉性或將本發明限於所揭示之精確形式。儘管本文已為了繪示而描述本發明之特定實例,但相關技術者將認識到,可在本發明之範疇內進行各種修改。
可鑑於上文詳細描述來對本發明進行此等修改。隨附申請專利範圍中使用之術語不應被解釋為將本發明限於說明書中揭示之特定實例。確切而言,本發明之範疇完全由隨附申請專利範圍判定,該申請專利範圍將根據申請專利範圍解譯之既定原則解釋。
100:影像感測器/成像系統 102:像素陣列 104:像素單元 106:讀出電路 108:功能邏輯 110:控制電路 112:位元線 114:類比數位轉換(ADC)電路系統/ADC 116:ADC時脈控制電路 118:斜坡產生器 120:行比較器 122:行ADC 124:斜坡時脈信號 126:斜坡信號 128:計數器時脈信號 216:ADC時脈控制電路 224:斜坡時脈信號f ramp_clk<3:0> 228A:同相計數器時脈信號f counter_I228B:正交計數器時脈信號f counter_Q230<1-4>:分數分頻器電路 232:可程式化整數分頻器 234:Δ-Σ調變器 236:可程式化計數器 238:脈衝寬度擴展器 240:啟用偏斜信號div_en_skew<3:0> 242:時脈信號f pll244:計數啟用信號count_en 246:分數模數信號dsm_frac<19:0> 248:輸入整數信號dsm_integ<6:0> 250:時脈閘控電路 252:計數器時脈信號f counter254:同相/正交(I/Q)時脈電路 256:可程式化計數器輸出信號PCNT 258:分數分頻器信號f div<3:0> 260:輸出整數信號P<7:0> 262:擴展增益控制電路 265<1-4>:紋波計數器 266<1-4>:第一正反器 268<1-4>:第二正反器 270<1-4>:第三正反器 272:f div1<3:0> 274:f div2<3:0> 276:f div4<3:0> 278:多工器 280:頻率選擇信號freq_sel<1:0> 301:電晶體 303:運算放大器 305:第一電流鏡路徑/第一路徑 307:第二電流鏡路徑/第二路徑 309:電容器電流I cap311:鏡像積分器電流I integ311A:1相f ramp_clk信號 311B:4相f ramp_clk信號 313:電壓V cap313A:1相f ramp_clk信號 313B:4相f ramp_clk信號 315:運算放大器 317:電容器C integ318:斜坡產生器/斜坡產生器電路 319:開關 321<1-4>:開關電路 323:非重疊時脈產生器 324:斜坡時脈信號f ramp_clk<3:0> 325:第一開關式電容器電路 326:斜坡信號VRAMP 327:第二開關式電容器電路 329:第一開關 331:第三開關 333:第二開關 335:第四開關 337:第一電容器C sw339:第二電容器C sw341A:第一開關式電容器控制信號sc_ctrl (f sc) 341B:第二開關式電容器控制信號sc_ctrl_b (f sc) 351:積分器 359:參考電壓V ref382:電晶體 384:電晶體 386:閘極採樣開關 388:細增益電晶體 390:斜坡碼電晶體 392A:閘極採樣信號gate_samp 392B:反相閘極採樣信號gate_samp_b 394:細增益控制信號Fine_gain 396:斜坡碼信號ramp_code 398:參考電容器電壓V ref_cap412-1:行位元線 412-2:行位元線 412-3:行位元線 412-4:行位元線 420-1:行比較器 420-2:行比較器 420-3:行比較器 420-4:行比較器 422:行ADC 426:全域斜坡信號VRAMP 428A:同相計數器時脈信號f counter_I428B:正交計數器時脈信號f counter_Q443:相位匹配電路 445:M位元格雷碼產生器 447:最低有效位元q_gc_lsb 449<1>:較高M位元q_gc<1>/最低有效位元q_gc<1> 449<2>:較高M位元q_gc<2>/最低有效位元q_gc<2> 449<3>:較高M位元q_gc<3>/最低有效位元q_gc<3> 449<11>:較高M位元q_gc<11> 451:M+1位元行算數邏輯單元(ALU) 452:計數器時脈信號f counter453:移位暫存器讀出電路 455:數位影像資料adc_d_lsb 457<0>:數位影像資料adc_d<0> 457<10>:數位影像資料adc_d<10> C1至Cx:行 P1至Pn:像素 R1至Ry:列
參考下圖描述本發明之非限制性及非窮盡性實施例,其中除非另有指定,否則各個視圖中之相同元件符號指相同部件。
圖1繪示根據本發明之教示之一成像系統之一個實例,該成像系統包含具有一讀出電路之一影像感測器,該讀出電路包含利用一ADC時脈控制之具有擴展類比增益並減少雜訊之一類比數位轉換器(ADC),該ADC時脈控制提供複數個斜坡時脈信號至一斜坡產生器及提供一計數器時脈信號至一行ADC。
圖2A繪示展示根據本發明之教示之複數個分數分頻器之一個實例圖之一示意圖,該複數個分數分頻器經耦合至提供擴展類比增益之一擴展增益控制電路。
圖2B展示根據本發明之教示之具有一Δ-Σ調變器之一分數分頻器中之信號之一個實例。
圖2C繪示展示根據本發明之教示之包含複數個紋波計數器之一擴展增益控制電路之一個實例圖之一示意圖,該複數個紋波計數器提供具有複數個不同可調整頻率設定之複數個斜坡時脈信號。
圖3A繪示根據本發明之教示之使用來自耦合至複數個分數分頻器之一擴展增益控制電路之複數個斜坡時脈信號之一斜坡產生器之一個實例。
圖3B係繪示根據本發明之教示之當在斜坡時脈信號中使用不同數目個相位時電流中電壓中紋波之一比較之一時序圖。
圖4A繪示展示根據本發明之教示之經耦合以接收來自位元元線之影像信號及來自一斜坡產生器之一斜坡信號之行比較器之一實例之一示意圖。
圖4B繪示展示根據本發明之教示之一行ADC之一實例之一示意圖,該行ADC經耦合至行比較器之輸出且經耦合以自一ADC時脈控制接收計數器時脈信號。
圖4C係繪示根據本發明之教示之一行ADC中之計數器時脈信號及計數器信號之一時序圖。
在圖式之若干視圖中,對應元件符號指示對應元件。熟習技術者將瞭解,圖中之元件係為了簡單及清楚而繪示且並不一定按比例繪製。例如,圖中一些元件之尺寸可相對於其他元件放大以幫助改進對本發明之各種實施例之理解。另外,為了較少地妨礙對本發明之這些各種實施例之觀察,通常不描繪在商業上可行之實施例中有用或必要之常見但眾所周知之元件。
216:ADC時脈控制電路
224:斜坡時脈信號framp_clk<3:0>
228A:同相計數器時脈信號fcounter_I
228B:正交計數器時脈信號fcounter_Q
230<1-4>:分數分頻器電路
232:可程式化整數分頻器
234:△-Σ調變器
236:可程式化計數器
238:脈衝寬度擴展器
240:啟用偏斜信號div_en_skew<3:0>
242:時脈信號fpll
244:計數啟用信號count_en
246:分數模數信號dsm_frac<19:0>
248:輸入整數信號dsm_integ<6:0>
250:時脈閘控電路
252:計數器時脈信號fcounter
254:同相/正交(I/Q)時脈電路
256:可程式化計數器輸出信號PCNT
258:分數分頻器信號fdiv<3:0>
260:輸出整數信號P<7:0>
262:擴展增益控制電路

Claims (27)

  1. 一種用於一類比數位轉換器(ADC)之時脈控制電路,該時脈控制電路包括: 複數個分數分頻器電路,其中該複數個分數分頻器電路之各者包含: 一可程式化整數分頻器,其經耦合以接收一啟用偏斜信號、一時脈信號,及一輸出整數信號,其中該可程式化整數分頻器經耦合以回應於該輸出整數信號而將該時脈信號除以一因數以產生一分數分頻器信號;及 一Δ-∑調變器,其經耦合以接收一分數模數信號、一輸入整數信號及該分數分頻器信號以產生該輸出整數信號,其中該輸出整數信號係隨該分數分頻器信號之各循環變化之一信號且具有實質上等於一分數分頻器比率K之一長期平均DC值;及 一擴展增益控制電路,其經耦合以自該複數個分數分頻器電路之各者接收該分數分頻器信號,其中該擴展增益控制電路經組態以回應於來自該複數個分數分頻器電路之各者之該分數分頻器信號而產生複數個斜坡時脈信號,其中該複數個斜坡時脈信號具有複數個不同可調整頻率設定以調整該ADC之一斜坡產生器之一增益設定。
  2. 如請求項1之時脈控制電路,其中該擴展增益控制電路包括: 複數個紋波計數器,其中各紋波計數器經耦合以自該複數個分數分頻器電路接收一各自分數分頻器信號,其中各紋波計數器包含複數個級聯耦合正反器,其中該等正反器之各者經組態以回應於該各自分數分頻器信號而產生一N位元紋波計數器輸出之一各自位元;及 一多工器,其經耦合以自該複數個紋波計數器之該複數個級聯正反器接收該等各自位元,其中該多工器經組態以回應於一頻率選擇信號而自該複數個波紋計數器之該複數個級聯正反器選擇該等各自位元之一者以產生該複數個斜坡時脈信號。
  3. 如請求項2之時脈控制電路,其中該多工器經組態以回應於該頻率選擇信號而自該複數個紋波計數器之該複數個級聯正反器選擇第一位元、第二位元或第三位元之一者以產生該複數個斜坡時脈信號,其中該等第二位元之一頻率係該等第一位元之一頻率之一半,其中該等第三位元之一頻率係該等第二位元之該頻率之一半。
  4. 如請求項2之時脈控制電路,其中各紋波計數器包括: 一第一正反器,其經組態以回應於該各自分數分頻器信號而產生一第一位元,其中該第一位元經耦合以由該多工器之一第一多工器輸入接收; 一第二正反器,其經組態以回應於來自該第一正反器之該第一位元而產生該第二位元,其中該第二正反器進一步包含經耦合以接收該第二正反器之一反相輸出之一輸入,其中該第二位元經耦合以由該多工器之一第二多工器輸入接收;及 一第三正反器,其經組態以回應於來自該第二正反器之該第二位元而產生該第三位元,其中該第三正反器進一步包含經耦合以接收該第三正反器之一反相輸出之一輸入,其中該第三位元經耦合以由該多工器之一第三多工器輸入接收, 其中該多工器經組態以回應於該頻率選擇信號而選擇該第一多工器輸入、第二多工器輸入或第三多工器輸入之一者以產生該複數個斜坡時脈信號。
  5. 如請求項4之時脈控制電路,其中各紋波計數器之該第一正反器、該第二正反器及第三正反器進一步經組態以接收一重設信號以使各紋波計數器重設。
  6. 如請求項1之時脈控制電路,其中該可程式化整數分頻器包括: 一可程式化計數器,其經耦合以接收該啟用偏斜信號、該時脈信號及該輸出整數信號以產生一可程式化計數器輸出信號,其中該可程式化計數器輸出信號包含複數個脈衝;及 一脈衝寬度擴展器,其經耦合以接收該可程式化計數器輸出信號以產生該分數分頻器信號,其中脈衝寬度擴展器經組態以對於該分數分頻器信號之各第一狀態將該分數分頻器信號中之該複數個脈衝之各者擴展至一固定持續時間,且其中該分數分頻器信號之各第二狀態具有一可變持續時間。
  7. 如請求項6之時脈控制電路,其中該分數分頻器信號之各第一狀態係一邏輯高信號值,且其中該分數分頻器信號之各第二狀態係一邏輯低信號值。
  8. 如請求項1之時脈控制電路,進一步包括: 一時脈閘控電路,其經耦合以接收該時脈信號及一計數啟用信號,其中該時脈閘控電路經組態以回應於該時脈信號及該計數啟用信號而產生一計數器時脈信號;及 一同相/正交(I/Q)時脈電路,其經耦合以自該時脈閘控電路接收該計數器時脈信號,其中該I/Q時脈電路經組態以回應於該計數器時脈信號而產生一同相計數器時脈信號及一正交計數器時脈信號,其中該正交計數器時脈信號相對於該同相計數器時脈信號相位偏移90度,其中一行ADC之一計數信號經組態以待回應於該同相計數器時脈信號及該正交計數器時脈信號而產生。
  9. 一種成像系統,其包括: 一像素陣列,其包含經配置成複數個列及複數個行之複數個像素單元,其中該等像素單元經組態以回應於入射光而產生影像信號; 一控制電路,其經耦合至該像素陣列以控制該像素陣列之操作;及 一讀出電路,其經耦合至該像素陣列以透過位元線自該複數個像素單元讀出該等影像信號,其中該讀出電路包含用於回應於自該複數個像素單元接收之該等影像信號而產生數位影像資料之一類比數位轉換器(ADC),其中該ADC包括: 行比較器,其經耦合至該等位元線以自該複數個像素單元接收該等影像信號,且進一步經耦合以在該ADC之一類比數位轉換操作期間接收一斜坡信號; 一斜坡產生器,其經耦合以回應於具有一分數分頻器比率K之複數個斜坡時脈信號而產生具有高解析度細增益之該斜坡信號;及 一類比數位轉換器(ADC)時脈控制電路,其經組態以產生該複數個斜坡時脈信號,該ADC時脈控制電路包括: 複數個分數分頻器電路,其中該複數個分數分頻器電路之各者包含: 一可程式化整數分頻器,其經耦合以接收一啟用偏斜信號、一時脈信號及一輸出整數信號,其中該可程式化整數分頻器經耦合以回應於該輸出整數信號而將該時脈信號除以一因數以產生一分數分頻器信號;及 一Δ-∑調變器,其經耦合以接收一分數模數信號、一輸入整數信號及該分數分頻器信號以產生該輸出整數信號,其中該輸出整數信號係隨該分數分頻器信號之各循環變化之一信號且具有實質上等於該分數分頻器比率K之一長期平均DC值;及 一擴展增益控制電路,其經耦合以自該複數個分數分頻器電路之各者接收該分數分頻器信號,其中該擴展增益控制電路經組態以回應於來自該複數個分數分頻器電路之各者之該分數分頻器信號而產生該複數個斜坡時脈信號,其中該複數個斜坡時脈信號具有複數個不同可調整頻率設定以調整該ADC之一斜坡產生器之一增益設定。
  10. 如請求項9之成像系統,進一步包括經耦合至該讀出電路以儲存由該讀出電路之該ADC產生之該數位影像資料的功能邏輯。
  11. 如請求項9之成像系統,其中該擴展增益控制電路包括: 複數個紋波計數器,其中各紋波計數器經耦合以自該複數個分數分頻器電路接收一各自分數分頻器信號,其中各紋波計數器包含複數個級聯耦合正反器,其中該等正反器之各者經組態以回應於該各自分數分頻器信號而產生一N位元紋波計數器輸出之一各自位元;及 一多工器,其經耦合以自該複數個紋波計數器之該複數個級聯正反器接收該等各自位元,其中該多工器經組態以回應於一頻率選擇信號而自該複數個波紋計數器之該複數個級聯正反器選擇該等各自位元之一者以產生該複數個斜坡時脈信號。
  12. 如請求項11之成像系統,其中該多工器經組態以回應於該頻率選擇信號而自該複數個紋波計數器之該複數個級聯正反器選擇第一位元、第二位元或第三位元之一者以產生該複數個斜坡時脈信號,其中該等第二位元之一頻率係該等第一位元之一頻率之一半,其中該等第三位元之一頻率係該等第二位元之該頻率之一半。
  13. 如請求項11之成像系統,其中各紋波計數器包括: 一第一正反器,其經組態以回應於該各自分數分頻器信號而產生一第一位元,其中該第一位元經耦合以由該多工器之一第一多工器輸入接收; 一第二正反器,其經組態以回應於來自該第一正反器之該第一位元而產生該第二位元,其中該第二正反器進一步包含經耦合以接收該第二正反器之一反相輸出之一輸入,其中該第二位元經耦合以由該多工器之一第二多工器輸入接收;及 一第三正反器,其經組態以回應於來自該第二正反器之該第二位元而產生該第三位元,其中該第三正反器進一步包含經耦合以接收該第三正反器之一反相輸出之一輸入,其中該第三位元經耦合以由該多工器之一第三多工器輸入接收, 其中該多工器經組態以回應於該頻率選擇信號而選擇該第一多工器輸入、第二多工器輸入或第三多工器輸入之一者以產生該複數個斜坡時脈信號。
  14. 如請求項13之成像系統,其中各紋波計數器之該第一正反器、該第二正反器及第三正反器進一步經組態以接收一重設信號以使各紋波計數器重設。
  15. 如請求項9之成像系統,其中該可程式化整數分頻器包括: 一可程式化計數器,其經耦合以接收該啟用偏斜信號、該時脈信號及該輸出整數信號以產生一可程式化計數器輸出信號,其中該可程式化計數器輸出信號包含複數個脈衝;及 一脈衝寬度擴展器,其經耦合以接收該可程式化計數器輸出信號以產生該分數分頻器信號,其中脈衝寬度擴展器經組態以對於該分數分頻器信號之各第一狀態將該分數分頻器信號中之該複數個脈衝之各者擴展至一固定持續時間,且其中該分數分頻器信號之各第二狀態具有一可變持續時間。
  16. 如請求項15之成像系統,其中該分數分頻器信號之各第一狀態係一邏輯高信號值,且其中該分數分頻器信號之各第二狀態係一邏輯低信號值。
  17. 如請求項9之成像系統,其中該斜坡產生器包括: 一電流鏡,其具有經耦合以傳導一電容器電流之一第一路徑及經耦合以回應於該電容器電流而傳導一積分器電流之一第二路徑; 一積分器,其經耦合至該第二路徑以回應於該積分器電流而產生該斜坡信號;及 複數個開關電路,其經耦合至該第一路徑,其中該複數個開關電路之各者包括: 一第一開關式電容器電路及一第二開關式電容器電路,其經耦合至該第一路徑;及 一非重疊時脈產生器,其經耦合以接收該複數個斜坡時脈信號之一各自者以產生在一第一狀態與一第二狀態之間振盪之一第一開關式電容器控制信號及在該第二狀態與該第一狀態之間振盪之一第二開關式電容器控制信號, 其中回應於該第一開關式電容器控制信號之各第一狀態及該第二開關式電容器控制信號之各第二狀態,該第一開關式電容器電路經耦合以由該電容器電流充電且該第二開關式電容器電路經耦合以放電, 其中回應於該第一開關式電容器控制信號之各第二狀態及該第二開關式電容器控制信號之各第一狀態,該第一開關式電容器電路經耦合以放電且該第二開關式電容器電路經耦合以由該電容器電流充電。
  18. 如請求項17之成像系統,其中該第一開關式電容器電路包括: 一第一電容器; 一第一開關,其經耦合於該第一電容器與該第一路徑之間,其中該第一開關經組態以回應於該第一開關式電容器控制信號之該第一狀態而接通,且回應於該第一開關式電容器控制信號之該第二狀態而斷開;及 一第二開關,其跨該第一電容器耦合,其中該第二開關經組態以回應於該第二開關式電容器控制信號之該第二狀態而斷開,且回應於該第二開關式電容器控制信號之該第一狀態而接通。
  19. 如請求項18之成像系統,其中該第二開關式電容器電路包括: 一第二電容器; 一第三開關,其經耦合於該第二電容器與該第一路徑之間,其中該第三開關經組態以回應於該第二開關式電容器控制信號之該第二狀態而斷開,且回應於該第二開關式電容器控制信號之該第一狀態而接通;及 一第四開關,其跨該第二電容器耦合,其中該第四開關經組態以回應於該第一開關式電容器控制信號之該第一狀態而接通,且回應於該第一開關式電容器控制信號之該第二狀態而斷開。
  20. 如請求項17之成像系統,其中該電流鏡包括: 一第一電晶體,其經耦合於一電壓供應軌與該第一路徑之間,其中該第一電晶體之一控制端子經耦合至該第一路徑;及 一第二電晶體,其經耦合於該電壓供應軌與該第二路徑之間,其中該第二電晶體之一控制端子經耦合至該第一電晶體之該控制端子。
  21. 如請求項20之成像系統,其中該斜坡產生器進一步包括: 一第一運算放大器,其具有經耦合至一參考電容器電壓之一非反相輸入;及 一第三電晶體,其經耦合於該第一電晶體與經耦合至該第一路徑之該複數個開關電路及該第一運算放大器之該反相輸入之間,其中該第三電晶體之一控制端子經耦合至該第一運算放大器之一輸出,且其中該第一運算放大器經耦合以回應於該複數個開關電路處之一電壓達到該參考電容器電壓而調節該第三電晶體之該控制端子。
  22. 如請求項21之成像系統,其中該積分器包括: 一第二運算放大器,其具有經耦合至一參考電壓之一非反相輸入; 一第三電容器,其經耦合於該第二運算放大器之一反相輸入與該第二運算放大器之一輸出之間;及 一第五開關,其經耦合於該第二運算放大器之該反相輸入與該第二運算放大器之該輸出之間,其中該積分器經耦合以回應於該第五開關而重設,且其中該斜坡信號經組態以在該第二運算放大器之該輸出處產生。
  23. 如請求項22之成像系統,其中該斜坡產生器進一步包括經耦合於該第一電晶體與該第三電晶體之間之一細增益電晶體,其中該細增益電晶體經組態以回應於一細增益信號而受控。
  24. 如請求項23之成像系統,其中該斜坡產生器進一步包括經耦合於該第二電晶體與該積分器之間之一斜坡碼電晶體,其中該斜坡碼電晶體經組態以回應於一斜坡碼信號而受控。
  25. 如請求項24之成像系統,其中該斜坡產生器進一步包括經耦合於該第一電晶體之該控制端子與該第二電晶體之該控制端子之間之一閘極採樣開關,其中該閘極採樣開關經組態以回應於一閘極採樣信號及一反相閘極採樣信號而受控。
  26. 如請求項9之成像系統,其中該ADC進一步包括經耦合至該等行比較器及該ADC時脈控制之一行ADC,其中該ADC時脈控制進一步包括: 一時脈閘控電路,其經耦合以接收該時脈信號及一計數啟用信號,其中該時脈閘控電路經組態以回應於該時脈信號及該計數啟用信號而產生一計數器時脈信號;及 一同相/正交(I/Q)時脈電路,其經耦合以自該時脈閘控電路接收該計數器時脈信號,其中該I/Q時脈電路經組態以回應於該計數器時脈信號而產生一同相計數器時脈信號及一正交計數器時脈信號,其中該行ADC經耦合以接收該同相計數器時脈信號及該正交計數器時脈信號,其中該正交計數器時脈信號相對於該同相計數器時脈信號相位偏移90度,其中該行ADC之一計數信號經組態以待回應於該同相計數器時脈信號及該正交計數器時脈信號而產生。
  27. 如請求項26之成像系統,其中該行ADC包括: 一相位匹配電路,其經耦合以接收該同相計數器時脈信號且經組態以產生該行ADC之該計數信號之一最低有效位元; 一M位元格雷碼產生器,其經耦合以接收該正交計數器時脈信號且經組態以產生該行ADC之該計數信號之一高M位元; 複數個M+1位元行算數邏輯單元(ALU),其經耦合以接收該行ADC之該計數信號之該最低有效位元及該行ADC之該計數信號之該等高M位元,其中該複數個M+1位元行ALU進一步經耦合至該等行比較器以回應於該等行比較器及該行ADC之該計數信號而產生該數位影像資料;及 一移位暫存器讀出電路,其經耦合至該複數個M+1位元行ALU以自該複數個M+1位元行ALU讀出該數位影像資料。
TW110146968A 2021-03-30 2021-12-15 類比數位轉換器時脈控制以擴展類比增益及降低雜訊 TWI824356B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/217,935 2021-03-30
US17/217,935 US11431939B1 (en) 2021-03-30 2021-03-30 Analog to digital converter clock control to extend analog gain and reduce noise

Publications (2)

Publication Number Publication Date
TW202304146A TW202304146A (zh) 2023-01-16
TWI824356B true TWI824356B (zh) 2023-12-01

Family

ID=83007928

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110146968A TWI824356B (zh) 2021-03-30 2021-12-15 類比數位轉換器時脈控制以擴展類比增益及降低雜訊

Country Status (3)

Country Link
US (1) US11431939B1 (zh)
CN (1) CN115150571B (zh)
TW (1) TWI824356B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040164809A1 (en) * 2003-02-25 2004-08-26 Icom America, Incorporated Fractional-N frequency synthesizer with cascaded sigma-delta converters
US20080238743A1 (en) * 2007-03-30 2008-10-02 Nec Electronics Corporation Dither circuit and analog digital converter having dither circuit
TW201218642A (en) * 2010-10-26 2012-05-01 Ping-Ying Wang Analog-to-digital converter and signal processing system utilizing the same
TW201545483A (zh) * 2014-05-16 2015-12-01 Silicon Image Inc 產生展頻時脈之鎖相迴路電路及用於鎖相迴路電路之有限脈衝響應分數除頻器
US9264057B2 (en) * 2005-08-22 2016-02-16 Sony Corporation DA converter, AD converter, and semiconductor device

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7417510B2 (en) * 2006-09-28 2008-08-26 Silicon Laboratories Inc. Direct digital interpolative synthesis
US7746129B2 (en) * 2008-04-04 2010-06-29 Freescale Semiconductor, Inc. Ultra low power servo-controlled single clock ramp generator with amplitude independent to clock frequency
CN101257303A (zh) * 2008-04-11 2008-09-03 天津大学 ∑-δ小数频率合成器中∑-δ调制器时钟控制电路
JP5636694B2 (ja) * 2009-04-03 2014-12-10 ソニー株式会社 電子機器、ad変換装置、ad変換方法
CN101908883B (zh) * 2009-06-03 2012-02-08 中国科学院微电子研究所 可编程小数分频器
US8605173B2 (en) * 2010-08-16 2013-12-10 SK Hynix Inc. Differential column ADC architectures for CMOS image sensor applications
US9319612B2 (en) * 2013-07-08 2016-04-19 Semiconductor Components Industries, Llc Imagers with improved analog-to-digital circuitry
US10623008B2 (en) * 2015-04-30 2020-04-14 Xilinx, Inc. Reconfigurable fractional-N frequency generation for a phase-locked loop
US10382054B2 (en) * 2017-11-10 2019-08-13 Synaptics Incorporated Analog front end (AFE) for quantization noise-limited sensor apparatus
US11595030B2 (en) * 2020-05-05 2023-02-28 Omnivision Technologies, Inc. Ramp generator providing high resolution fine gain including fractional divider with delta-sigma modulator

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040164809A1 (en) * 2003-02-25 2004-08-26 Icom America, Incorporated Fractional-N frequency synthesizer with cascaded sigma-delta converters
US9264057B2 (en) * 2005-08-22 2016-02-16 Sony Corporation DA converter, AD converter, and semiconductor device
US20180123608A1 (en) * 2005-08-22 2018-05-03 Sony Corporation Da converter, ad converter, and semiconductor device
US20080238743A1 (en) * 2007-03-30 2008-10-02 Nec Electronics Corporation Dither circuit and analog digital converter having dither circuit
TW201218642A (en) * 2010-10-26 2012-05-01 Ping-Ying Wang Analog-to-digital converter and signal processing system utilizing the same
TW201545483A (zh) * 2014-05-16 2015-12-01 Silicon Image Inc 產生展頻時脈之鎖相迴路電路及用於鎖相迴路電路之有限脈衝響應分數除頻器

Also Published As

Publication number Publication date
US11431939B1 (en) 2022-08-30
CN115150571A (zh) 2022-10-04
CN115150571B (zh) 2023-11-28
TW202304146A (zh) 2023-01-16

Similar Documents

Publication Publication Date Title
JP5561010B2 (ja) 逐次比較型ad変換器及び逐次比較型ad変換器の動作クロック調整方法
US9258506B2 (en) Counter circuit, analog-to-digital converter, and image sensor including the same and method of correlated double sampling
US7859583B2 (en) Solid-state image capture device, analog/digital conversion method for solid state image capture device, and image capture device
US8976052B2 (en) Multiple data rate counter, data converter including the same, and image sensor including the same
US8415983B2 (en) Digital phase comparator
US9848152B1 (en) Analog dithering to reduce vertical fixed pattern noise in image sensors
CN111698439B (zh) 具有减少的斜坡稳定时间的积分斜坡电路
CN109743059B (zh) 一种数字rc振荡器和自动校准方法
US20160006957A1 (en) Image sensors, methods of operating the same, and image processing systems including the same
US20030234669A1 (en) Methods and apparatus for synthesizing a clock signal
CN113612941B (zh) 提供高分辨率精细增益的包含具有δ-σ调制器的小数分频器的斜坡发生器
TWI824356B (zh) 類比數位轉換器時脈控制以擴展類比增益及降低雜訊
US8952314B2 (en) Two-step analog-digital converting circuit and method
TW201517522A (zh) 類比數位之轉換方法及其相關類比數位轉換器
US7265594B2 (en) Methods and apparatus for generating timing signals
Shinozuka et al. A single-slope based low-noise ADC with input-signal-dependent multiple sampling scheme for CMOS image sensors
WO2020124470A1 (zh) 模数转换电路、图像传感器和模数转换方法
US7795933B2 (en) PLL-based timing-signal generator and method of generating timing signal by same
US11770634B1 (en) Trimming control circuit for current integration ramp DAC settling assist circuit
CN115150527A (zh) 电流导引斜坡补偿方案及数字电路实施方案
US20220286626A1 (en) Pixel ramp generator controller for image sensor
Tong et al. A Two-Step Resolution-Reconfigurable Time-to-Digital Converter Using SAR ADC
Zhao et al. A Two-Step Reconfigurable Time-to-Digital Converter Based on Gate-Vernier Rings
CN116909340A (zh) 低功率电流积分dac斜变稳定辅助电路
JP2004328448A (ja) 半導体集積回路装置