TWI823228B - 製造半導體結構的方法 - Google Patents

製造半導體結構的方法 Download PDF

Info

Publication number
TWI823228B
TWI823228B TW111101565A TW111101565A TWI823228B TW I823228 B TWI823228 B TW I823228B TW 111101565 A TW111101565 A TW 111101565A TW 111101565 A TW111101565 A TW 111101565A TW I823228 B TWI823228 B TW I823228B
Authority
TW
Taiwan
Prior art keywords
hard mask
layer
mask layer
mandrels
pattern
Prior art date
Application number
TW111101565A
Other languages
English (en)
Other versions
TW202307959A (zh
Inventor
蘇怡年
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202307959A publication Critical patent/TW202307959A/zh
Application granted granted Critical
Publication of TWI823228B publication Critical patent/TWI823228B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0332Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Drying Of Semiconductors (AREA)
  • Bipolar Transistors (AREA)

Abstract

本揭露的實施例涉及使用介電層及金屬遮罩層形成溝槽及導電柱特徵的方法。具體地,本揭露的實施例提供了一硬遮罩堆疊,該硬遮罩堆疊包括第一介電遮罩層、第二介電遮罩層及金屬遮罩層,其中第一介電遮罩層與第二介電遮罩層具有高蝕刻選擇性。

Description

製造半導體結構的方法
本揭露是關於一種製造半導體結構的方法。
由於各種電子組件的積體密度不斷提高,半導體行業經歷了持續快速增長。在大多數情況下,這種積體密度的提高來自於最小特徵尺寸的反復減小,從而允許更多的組件整合至給定的晶片面積中。
在積體電路的製造期間,首先藉由微影製程在光阻劑層中形成圖案,接著藉由一或多個蝕刻製程將圖案轉移至硬遮罩層,且接著形成於硬遮罩層下方的一靶層中。然而,隨著積體電路規模的不斷縮小,轉移至硬遮罩層的特徵可在後續蝕刻製程中崩潰,導致靶層中的缺陷或低品質特徵。
因此,需要改善硬遮罩層及其相關聯之圖案化方法。
本揭露的一些實施例提供了製造半導體結構的一方法。方法包括在介電層上方沉積第一硬遮罩層,在第一硬遮罩層上方沉積第二硬遮罩層,其中第二硬遮罩層包括含金屬材料,在第二硬遮罩層上方沉積第三硬遮罩層,其中第三硬遮罩層與第一硬遮罩層相對於彼此具有蝕刻選擇性,穿過第三硬遮罩層及第二硬遮罩層形成第一圖案,穿過第一硬遮罩層及介電層形成第二圖案,同時使用第三硬遮罩層作為蝕刻終止,且將第一圖案自第三硬遮罩層及第二硬遮罩層穿過第一硬遮罩層轉移至介電層。
本揭露的一些實施例提供了製造半導體結構的一方法。方法包括沉積一硬遮罩堆疊,其中硬遮罩堆疊包含第一硬遮罩層、設置於第一硬遮罩層上的第二硬遮罩層、及設置於第二硬遮罩層上的第三硬遮罩層,其中第三硬遮罩層包含氮化物,且在硬遮罩疊層上形成複數個心軸,在複數個心軸的側壁上形成間隔物心軸,其中間隔物心軸包含氧化物,移除複數個心軸,且使用間隔物心軸作為蝕刻遮罩來蝕刻第三硬遮罩層。
本揭露的一些實施例提供了製造半導體結構的一方法。方法包括在一靶層上沉積第一硬遮罩層,在第一硬遮罩層上沉積第二硬遮罩層,其中第二硬遮罩層包含含金屬材料,在第二硬遮罩層上沉積第三硬遮罩層,其中第三硬遮罩層為無氧層,穿過第三硬遮罩層及第二硬遮罩層在其上形成第一圖案,且穿過第一硬遮罩層形成第二圖案, 其中第二圖案與第一圖案重疊,且第三硬遮罩層在圖案化第一硬遮罩層期間用作蝕刻終止。
100:方法
102~128:操作
200:半導體裝置
202:基板
204:蝕刻終止層
206:介電層
206L:接線開口
206v:導電柱開口
208:第一硬遮罩層
208L:接線開口
208v:導電柱開口
210:第二硬遮罩層
210L:開口
210m:遮罩條
212:第三硬遮罩層
212L:開口
212m:遮罩條
214:心軸層
214m:心軸
214o:開口
215:三層光阻劑
216:間隔物層
216L:開口
216m:間隔物心軸
217:三層光阻劑
218:底部層
218v:導電柱開口
220:中間層
220v:導電柱開口
222:上部層
222v:導電柱開口
226:導電特徵
226L:導電線
226v:導電導電柱
230:介電層
232L:導電線
232v:導電導電柱
240:底部層
242:中間層
244:上部層
244m:心軸
244o:開口
P1~2:節距
W1~9:寬度
本揭露的態樣在與隨附圖式一起研讀時自以下詳細描述內容來最佳地理解。應注意,根據行業中的標準規範,各種特徵未按比例繪製。實際上,各種特徵的尺寸可為了論述清楚經任意地增大或減小。
第1圖係根據本揭露實施例的半導體裝置之製造方法的流程圖。
第2圖至第7圖、第8A圖至第8B圖、第9A圖至第9B圖、第10A圖至第10B圖、第11A圖至第11B圖、第12A圖至第12B圖、及第13圖至第15圖示意性地示出了根據本揭露的在各種製造階段的半導體裝置。
以下揭示內容提供用於實施所提供標的物的不同特徵的許多不同實施例、或實例。下文描述組件及配置的特定實例以簡化本揭露。當然,這些僅為實例且非意欲為限制性的。舉例而言,在以下描述中第一特徵於第二特徵上方或上的形成可包括第一特徵與第二特徵直接接觸地形成的實施例,且亦可包括額外特徵可形成於第一特徵與第二特徵之間使得第一特徵與第二特徵可不直接接觸的實施例。此外,本揭露在各種實例中可重複參考數字及/或字母。 此重複係出於簡單及清楚之目的,且本身且不指明所論述之各種實施例及/或組態之間的關係。
此外,為了方便用於描述如諸圖中圖示的一個元件或特徵與另一(多個)元件或特徵的關係的描述,在本文中可使用空間相對術語,諸如「在......下面」、「在......之下」、「下部」、「在......之上」、「上部」及類似者。空間相對術語意欲涵蓋除了諸圖中所描繪的定向以外的裝置在使用或操作時的不同定向。裝置可另外定向(旋轉90度或處於其他定向),且本文中所使用的空間相對描述符可類似地加以相應解釋。
本揭露的實施例涉及使用介電層及金屬遮罩層形成溝槽及導電柱(via)特徵的方法。具體地,本揭露的實施例提供了一硬遮罩堆疊,該硬遮罩堆疊包括兩個介電遮罩層、及兩個介電遮罩層之間的含金屬遮罩層,其中兩個介電遮罩層選自相對於彼此具有高蝕刻選擇性的不同材料。
第1圖係根據本揭露實施例的半導體裝置之製造方法100的流程圖。特別地,方法100涉及用於圖案化介電層且在介電層中形成溝槽及導電柱導電特徵的製程。第2圖至第7圖、第8A圖至第8B圖、第9A圖至第9B圖、第10A圖至第10B圖、第11A圖至第11B圖、第12A圖至第12B圖、及第13圖至第15圖示意性地示出了根據方法100的在各種製造階段的半導體裝置200。第2圖至第7圖、第8A圖、第9A圖、第10A圖、第11A圖、第12A圖、及第13圖至第15圖係半導體裝置200的示 意性橫截面圖。第8B圖、第9B圖、第10B圖、第11B圖、及第12B圖係半導體裝置200的示意性俯視圖。
方法100涉及在一介電材料層中圖案化溝槽及導電柱開口,且在該介電材料層中形成溝槽及導電柱導電結構。方法100可用於執行鑲嵌製程,諸如雙重鑲嵌製程。在一些實施例中,溝槽及導電柱導電結構可為半導體裝置的金屬化結構或互連結構的部分。溝槽及導電柱導電結構可由金屬形成。舉例而言,使用本文所述技術形成的導電線可用於形成作為後段(Back End of Line,BEOL)製程的部分的導電互連。
在一些實施例中,半導體裝置200作為較大晶圓的部分來處理。如第2圖中所示,半導體裝置200包括基板202。在一些實施例中,基板202包括形成於其上及其中的各種特徵。舉例而言,基板202可包括主動裝置、互連結構、及類似者。
基板202可包括諸如矽的半導體材料,摻雜或無摻雜,或絕緣體上半導體(semiconductor on insulator;SOI)基板的主動層。基板202可包括其他半導體材料,諸如鍺;一化合物半導體,包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦;一合金半導體,包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP、及/或GaInAsP;或其組合物。亦可使用其他基板,諸如多層或梯度基板。可在基板202中半導體材料中及/或其活性表面上形成裝置(未示出),諸如電晶體(諸 如平面電晶體、場效電晶體(field effect transistor,FET)、Fin-FET、水平閘極全環繞(Horizontal Gate All Around,HGAA)FET、垂直閘極全環繞(Vertical Gate All Around,VGAA)FET)、及其他適合的裝置、其他類型的電晶體、二極體、電容器、電阻器等。諸如層間介電層、蝕刻終止層、IMD層的互連結構亦可包括於基板202中。
半導體裝置200可包括形成於基板202上方的蝕刻終止層204及介電層206。根據本文所述的方法100,諸如導電線及導電柱的導電特徵待形成於介電層206中。
在一些實施例中,蝕刻終止層204可係相對於介電層206具有蝕刻選擇性的介電材料,且在蝕刻介電層206時充當蝕刻終止層。用於形成蝕刻終止層204的材料及製程可取決於介電層206的材料。在一些實施例中,蝕刻終止層204可由SiN、SiON、SiCON、SiC、SiOC、SiCN、SiO、其他介電質、類似者、或其組合物形成。蝕刻終止層204可由電漿增強化學氣相沉積(plasma enhanced chemical vapor deposition,PECVD)、低壓CVD(low pressure CVD,LPCVD)、電漿氣相沉積(plasma vapor deposition,PVD)、原子層沉積(atomic layer deposition,ALD)、或類似者形成。可使用其他材料及製程。
在一些實施例中,介電層206係IMD(金屬間介電)層。在一些實施例中,介電層206可形成於電晶體(例 如,FinFET)的源極/汲極區或閘極上形成的層間介電(inter-layer dielectric,ILD)層上方,為互連結構中之介電層、或在其他類型的金屬化結構中使用之介電層。
在一些實施例中,介電層206包括一或多層介電材料,舉例而言,一或多層的低k介電材料。介電層206可係氧化矽、無摻雜矽酸鹽玻璃、摻雜的氧化矽,諸如硼磷矽玻璃(BPSG)、氟矽酸鹽玻璃(FSG)、磷矽玻璃(PSG)、硼矽玻璃(BSG)、聚合物材料及/或其他適合的介電材料。介電層206可藉由PECVD、低LPCVD、PVD、或其他適合的沉積製程形成。在一些實施例中,介電層206可包括在PECVD製程中使用四乙氧基矽烷(TEOS)前驅物形成的氧化矽。
在一些實施例中,可省略蝕刻終止層204,且介電層206可與基板202實體接觸。在其他實施例中,介電層206與基板202之間可設置任意數目的介入層。此類介入層可包括IMD層或介電層,且可具有形成於其中的接觸插座、導電線、及/或導電柱,或可包括一或多個中介層,例如,額外蝕刻終止層、附著層等,以及其組合、及類似者。
方法100可用於圖案化介電層206,以形成溝槽及導電柱開口。在第2圖至第15圖中所示的實例中,使用兩個微影製程在介電層206中形成溝槽及導電柱圖案。第一微影製程形成具有溝槽開口或接線開口的第一圖案。第二微影製程形成第二圖案,該第二圖案具有與第一圖案中 溝槽開口對準的導電柱開口。溝槽開口及導電柱開口經圖案化,且接著使用硬遮罩層之堆疊轉移至介電層206。在一些實施例中,硬遮罩層之堆疊包括夾在具有不同蝕刻特性的兩個介電硬遮罩層之間的含金屬硬遮罩層。在一些實施例中,硬遮罩堆疊包括第一硬遮罩層208、形成於第一硬遮罩層208上的第二硬遮罩層210、及形成於第二硬遮罩層210上的第三硬遮罩層212。第一硬遮罩層208與第三硬遮罩層212係相對於彼此具有高蝕刻選擇性的介電遮罩,且第二硬遮罩層210係含金屬遮罩。在一些實施例中,第一硬遮罩層208含有氧且不含氮,而第三遮罩層212不含氧。
在方法100的操作102中,第一硬遮罩層208沉積於介電層206上,如第2圖中所示。第一硬遮罩層208可由包括氧化物材料(例如,氧化矽、氧化鈦、氧碳化矽或類似物、或其組合物)的材料形成。在一些實施例中,當介電層206包括低k材料時,第一硬遮罩層208可由氧化矽材料形成。第一硬遮罩層208可包括一層以上且包括一種以上材料。在一些實施例中,第一硬遮罩層208由無氮材料形成。
可使用諸如CVD、ALD、或類似者的製程形成第一硬遮罩層208。在一些實施例中,第一硬遮罩層208具有在約100埃與約300埃之間的厚度。在其他實施例中,第一硬遮罩層208可具有適合於待在介電層206及第一硬遮罩層208中圖案化的特徵之臨界尺寸的另一厚度。
在方法100的操作104中,在第一硬遮罩層208上方形成第二硬遮罩層210,如第2圖中所示。在後續處理步驟中,使用本文所述的圖案化技術在第二硬遮罩層210上形成圖案。如下所述,第二硬遮罩層210用作蝕刻第一硬遮罩層208且將第二硬遮罩層210的圖案轉移至第一硬遮罩層208的蝕刻遮罩。第二硬遮罩層210可由含有一或多種金屬的材料形成,諸如鎢、氮化鈦、鈦、碳化鎢、氧化鈦、氮化鉭、鉭、或其組合物。
第二硬遮罩層210可藉由諸如CVD、ALD、或類似者的製程形成。可使用其他製程及材料。在一些實施例中,第二硬遮罩層210具有在約100埃與約300埃之間的厚度。在其他實施例中,第二硬遮罩層210可具有適合於待在介電層206、第一硬遮罩層208、或第二硬遮罩層210中圖案化的特徵之臨界尺寸的另一厚度。
在方法100的操作106中,第三硬遮罩層212形成於第二硬遮罩層210上方,如第2圖中所示。在後續處理步驟中,第三硬遮罩層212在第一硬遮罩層208及介電層206的蝕刻期間用作蝕刻終止,因此,第三硬遮罩層212包括具有相對於第一硬遮罩層208及介電層206具有蝕刻選擇性的材料。在一些實施例中,第三硬遮罩層212係無氧的。舉例而言,第三硬遮罩層212可係含氮介電材料,諸如氮化矽(SiN)、碳氮化矽(SiCN)、或其他含氮材料。第三硬遮罩層212可使用諸如CVD、ALD、或類似者的製程形成。
在一些實施例中,第三硬遮罩層212具有在約100埃與約300埃之間的厚度。在其他實施例中,第三硬遮罩層212可具有適合於待在介電層206、第一硬遮罩層208、第二硬遮罩層210、或第三硬遮罩層212中圖案化的特徵之臨界尺寸的另一厚度。
在方法100的操作108中,心軸層(mandrel layer)214形成於第三硬遮罩層212上,如第2圖中所示。如下文所述,心軸層214可經圖案化以形成心軸,作為自對準雙重圖案化(self-aligned double patterning,SADP)製程中後續間隔物圖案的基座。在SADP製程中,心軸層214自第三硬遮罩層212移除,因此,心軸層214相對於第三硬遮罩層212具有高蝕刻選擇性。
心軸層214可包括一層以上且包括一種以上材料。在一些實施例中,心軸層214可係碳材料層,諸如使用CVD製程沉積的碳層、旋裝碳材料、或其他類型的碳材料的層。在一些實施例中,心軸層214包括藉由CVD、PVD、PECVD、或其他適合的沉積方法形成的非晶矽。在一些實施例中,心軸層214包含氧化錫。舉例而言,心軸層214可包括約為1:2的錫與氧之原子比(例如,SnO2)。心軸層214可使用任何適合的製程(諸如ALD、CVD、PVD、或類似者)沉積。在一些實施例中,Sn(CH3)4及O2在沉積期間用作前驅物,且沉積可在約1℃至約200℃的溫度下及約1托至約10托的壓力下進行。
在一些實施例中,心軸層214具有在約200埃與約500埃之間的厚度。在其他實施例中,心軸層214可具有適合於待在介電層206、第一硬遮罩層208、第二硬遮罩層210、第三硬遮罩層212、或心軸層214中圖案化的特徵之臨界尺寸的另一厚度。
在方法100的操作110中,心軸層214經圖案化以形成複數個心軸214m,如第3圖中所示。心軸214m由心軸層214的剩餘部分界定。在一些實施例中,心軸214m可係沿y方向形成的複數個平行條,且沿x方向具有節距P1。在一些實施例中,節距P1係可使用微影製程達成的最小節距。心軸214m可藉由在心軸層214上方沉積且圖案化光阻劑結構來形成。
如第2圖中所示,在心軸層214上形成三層光阻劑215。三層光阻劑215包括底部層240、底部層240上方的中間層242、及中間層242上方的上部層244。上部層244可由光阻劑形成。在一些實施例中,中間層242可包含無機材料,諸如氮化矽、氧氮化矽、氧化矽、或類似物。底部層240可係底部抗反射塗佈(bottom anti-reflective coating,BARC)層。中間層242具有相對於上部層244及底部層240的高蝕刻選擇性。三層光阻劑215的各層可依序毯覆沉積,舉例而言,旋塗製程。儘管本文討論了三層光阻劑215,但亦可使用其他類型的光阻劑,諸如單層或雙層光阻劑。所使用的光阻劑類型可取決於用於圖案化心軸層214的微影製程。
執行微影製程,以使用第一圖案來圖案化上部層244,該第一圖案具有節距為P1的複數個平行線。隨後,將經圖案化上部層244用作圖案化中間層242的蝕刻遮罩。接著將經圖案化中間層242用作圖案化底部層240的蝕刻遮罩,且接著經圖案化底部層240用於圖案化心軸層214,形成由開口214o分離開的心軸214m,如第3圖中所示。已觀察到,藉由使用三層光阻劑來蝕刻靶層(例如,心軸層214)提高了靶層中形成的精細節距圖案的清晰度。
在執行微影製程之後,在上部層244中形成包括由開口244o分離開的複數個心軸244m的圖案。接著在蝕刻製程中將上部層244的圖案轉移至中間層242。在一些實施例中,使用各向異性蝕刻製程,使得上部層244中開口244o以大致相同的大小延伸穿過中間層242。可選地,可執行修整製程以增大中間層242中開口244o的大小。在一些實施例中,修整製程可係具有製程氣體的各向異性電漿蝕刻製程,製程氣體包括O2、CO2、N2/H2、H2、類似物、其組合物、或適合於修整中間層242的任何其他氣體。修整製程可增加開口244o的寬度W1,且減小心軸244m的寬度W2。可執行各向異性蝕刻製程以將中間層242的圖案轉移至底部層240,從而使開口244o延伸穿過底部層240。
接著使用各向異性蝕刻製程將底部層240的圖案轉移至心軸層214,使得底部層240中開口244o延伸穿過心軸層214。如第3圖中所示,在操作110之後,心軸 層214具有一圖案,該圖案包括寬度為W4的心軸214m,心軸214m由寬度為W3的開口214o分離開。在一些實施例中,寬度W4可為20nm或更小。在一些實施例中,可對中間層242執行修整製程,以達成寬度W4與寬度W3之期望比率,從而使後續界定的間隔物接線均勻地間隔開。在其他實施例中,中間層242最初經圖案化以具有所需的寬度W4與寬度W3之比率,且可省略修整製程。
心軸層214可藉由任何適合的蝕刻製程(諸如乾式蝕刻製程)來蝕刻。在一些實施例中,當心軸層214由氧化錫形成時,含有氫作為反應組分的含氫蝕刻劑可用作蝕刻劑。舉例而言,蝕刻劑可包括氫(H2)或與HBr、NH3、或類似物組合的氫作為活性蝕刻劑。在一些實施例中,蝕刻劑可包括其他製程氣體,諸如Ar、N2、或其組合物,作為載氣。在一些實施例中,當心軸層214包括氧化錫時,使用H2電漿蝕刻心軸層214。在其他實施例中,可使用不同的反應物,例如,氯(Cl2)來蝕刻心軸層214。在一些實施例中,舉例而言,在心軸層214由非晶矽形成的情況下,心軸層214可藉由反應離子蝕刻(reactive ion etch,RIE)製程來蝕刻,其中蝕刻製程氣體包括氟的形態,諸如CHF3、CF4、CH2F2、SF3、類似物、或其組合物。可使用額外的製程氣體,諸如Ar、N2、O2、及類似物、或其組合物。
心軸層214下方的第三硬遮罩層212在圖案化心軸層214時用作蝕刻終止層。第三硬遮罩層212可用作蝕 刻終止層,因為心軸層214的材料可用化學蝕刻劑(例如,含氫氣體)來圖案化,這不會顯著蝕刻包括SiN、或SiCN的第三硬遮罩層212。
在操作112中,經圖案化心軸層214上的間隔物層216(如第4圖中所示)、及間隔物心軸216m接著在心軸214m上方且沿側壁形成,如第5圖中所示。在一些實施例中,間隔物層216可沉積於所有經曝光表面上,包括開口214o中第三硬遮罩層212的經曝光表面及心軸214m的頂表面。間隔物層216的材料經選擇以具有與第三硬遮罩層212及心軸214m的高蝕刻選擇性。舉例而言,間隔物層216可包含氧化物,諸如SiO、TiO。
間隔物層216可使用任何適合的製程(諸如ALD、CVD、或類似者)沉積。在一些實施例中,間隔物層216的沉積製程係共形的,使得心軸214m側壁上的間隔物層216的厚度基本上等於心軸214m頂表面及開口214o底表面上的間隔物層216的厚度。
間隔物層216經圖案化以移除間隔物層216的側向部分,同時將間隔物心軸216m留在心軸214m的側壁上,如第5圖中所示。蝕刻間隔物層216曝光心軸214m及第三硬遮罩層212的部分。圖案化間隔物層216可包括乾式蝕刻製程,其以比蝕刻心軸214m及第三硬遮罩層212更高的速度選擇性地蝕刻間隔物層216。因為間隔物層216包括氧化物材料,所以可使用用於蝕刻氧化物材料的具有高蝕刻速度的蝕刻劑來蝕刻間隔物層216。蝕刻間 隔物層216的實例蝕刻劑可包括CF4、CHF3、或其他含氟氣體。乾式蝕刻製程可係各向異性的,諸如RIE製程。
在操作114中,移除心軸214m以形成溝槽圖案,其中間隔物心軸216m由開口216L分離開,如第6圖中所示。使用蝕刻製程移除心軸214m。因為心軸214m與間隔物心軸216m具有相對的蝕刻選擇性,所以可在不移除間隔物心軸216m的情況下移除心軸214m。蝕刻心軸214m曝光下伏第三硬遮罩層212,其可充當蝕刻終止層。在一些實施例中,蝕刻心軸214m可在不移除間隔物心軸216m的情況下降低間隔物心軸216m的高度。移除心軸214m可使用類似於操作110中所述用於圖案化心軸214m的製程的乾式蝕刻製程。舉例而言,乾式蝕刻製程可使用含氫反應氣體選擇性移除心軸214m,同時留下間隔物心軸216m。然而,用於移除心軸214m的蝕刻劑的化學組合物可與用於圖案化心軸214m的蝕刻劑的化學組合物相同或不同。
在心軸214m的一些或全部經移除之後,間隔物心軸216m可具有節距P2。在一些實施例中,節距P2可低於約30nm。在採用如上所述的SADP製程的實施例中,節距P2可係可藉由微影製程達成的最小節距的一半。在一些實施例中,由間隔物心軸216m界定的圖案係後續形成的導電線的負極。舉例而言,開口216L對應於後續形成的導電線的圖案。間隔物心軸216m之各者的寬度為W6,且各個開口216L的寬度為W5。寬度W5與寬度W6之 和等於節距P2。在一些實施例中,寬度W6可在節距P2的約40%至約60%的範圍內。小於節距P2的40%的寬度W6可不會產生足夠堅固用於後續處理的間隔物心軸,而大於節距P2的60%的寬度W6可產生薄導電線,從而增加導電線的電阻。
在一些實施例中,可省略操作112及114,且在操作110中形成的心軸214m可直接用作蝕刻遮罩,且如下文所述轉移至第三硬遮罩層212。
在操作116中,間隔物心軸216m的圖案轉移至第三硬遮罩層212及第二硬遮罩層210,如第7圖中所示。分離間隔物心軸216m的開口216L延伸穿過第三硬遮罩層212、及第二硬遮罩層210,形成開口212L/210L及遮罩條212m/210m,且曝光第一硬遮罩層208的一部分。
間隔物心軸層214的圖案在適合的蝕刻製程中首先轉移至第三硬遮罩層212。如第7圖中所示,在操作116之後,在第三硬遮罩層212中形成複數個遮罩條212m。由開口212L分離的遮罩條212m穿過第三硬遮罩層212形成於其中。開口212L具有約與開口216L相同的大小。蝕刻製程可係各向異性的,使得間隔物心軸216m之間的開口216L延伸穿過第三硬遮罩層212,且第三硬遮罩層212中開口212L與開口216L具有基本相同的大小。
用於蝕刻第三硬遮罩層212的蝕刻製程可包括濕式蝕刻製程、乾式蝕刻製程、或其組合。因為第三硬遮罩 層212包括無氧材料,且間隔物心軸216m包括氧化物,所以可使用間隔物心軸216m作為蝕刻遮罩以及第二硬遮罩層210作為蝕刻終止層,使用氧化劑選擇性地蝕刻第三硬遮罩層212。在一些實施例中,可使用氧(O2)電漿來蝕刻第三硬遮罩層212。在其他實施例中,使用電漿蝕刻製程蝕刻第三硬遮罩層212,電漿蝕刻製程包括一或多種製程氣體,諸如CF4、NF3、其他適合氣體、或其組合物。
在蝕刻第三硬遮罩層212之後,可保留間隔物心軸216m的部分。在一些實施例中,間隔物心軸216m的剩餘部分可使用適合的蝕刻製程移除,舉例而言,使用氫氟酸(HF)及氟化銨(NH4F)溶液的稱為BOE(緩衝氧化物蝕刻)的濕式蝕刻製程。在其他實施例中,間隔物心軸216m的剩餘部分可使用具有包括CF4及H2的蝕刻劑的乾式蝕刻製程移除。
在移除間隔物心軸216m之後,藉由適合的蝕刻製程將第三硬遮罩層212中圖案轉移至第二硬遮罩層210。蝕刻製程可係各向異性的,使得第三硬遮罩層212中開口以基本相同的大小延伸穿過第二硬遮罩層210。如第7圖中所示,在操作116之後,在第二硬遮罩層210中形成複數個遮罩條210m。相鄰遮罩條210m由開口210L分離開。開口210L具有約與開口212L相同的大小。
在一些實施例中,包括含金屬材料的第二硬遮罩層210可藉由電漿製程來蝕刻,諸如電感耦合電漿(inductively coupled plasma,ICP)、平行板電漿、 離子束蝕刻(ion beam etching,IBE)、或反應離子束蝕刻(reactive ion beam etching,RIBE)電漿製程。在一些實施例中,藉由使用含氟氣體(諸如CF4及/或CHF3)、含碳氣體(諸如CH4)、及含氯氣體(諸如Cl2)的電漿蝕刻來蝕刻第二硬遮罩層210。
如第7圖中所示,在操作116之後,遮罩條212m/210m及開口212L/210L的節距為節距P2。遮罩條212m/210m的寬度基本等於寬度W6,且開口212L/210L的寬度基本等於寬度W5。
在操作118中,三層光阻劑217設置於經圖案化硬遮罩層212、210、及208上方,且一導電柱圖案形成於三層光阻劑217中,如第8A圖至第8B圖及第9A圖至第9B圖中所示。三層光阻劑217可類似於上述三層光阻劑215。
在一些實施例中,三層光阻劑217可經選擇以適合於極紫外(extreme ultraviolet,EUV)微影術。三層光阻劑217可包括底部層218,其形成於第一硬遮罩層208上方且在經圖案化硬遮罩層210及212中開口212L/210L之間;及形成於底部層218上方的中間層220;及形成於中間層220上方的上部層222。上部層222係光阻劑層。在其他實施例中,可省略底部層218及中間層220中的一者或兩者,以形成雙層光阻劑結構、或單層光阻劑結構。
底部層218可係諸如旋裝碳(spin-on-carbon, SOC)、氧碳化矽(SiOC)、矽、氧氮化矽、氧化鈦、氧化矽、氮化矽、聚合物、或其組合物的材料。底部層218含有可經圖案化材料及/或具有經調諧以提供抗反射特性的組合物的材料。底部層218可藉由旋塗製程形成,使得底部層218填充開口210L/212L。底部層218可具有在約50埃與約300埃之間的厚度。
中間層220可具有為微影製程提供抗反射特性及/或硬遮罩特性的組合物。在一個實施例中,中間層220包括含矽層,例如,矽硬遮罩材料。中間層220可包括含矽無機聚合物。在其他實施例中,中間層220包括矽氧烷聚合物,例如,具有O-Si-O-Si主鏈的聚合物。可選擇中間層220的矽比率來控制蝕刻速度。在其他實施例中,中間層220可包括氧化矽,例如,旋裝玻璃(SOG)、氮化矽、氧氮化矽、多晶矽、含金屬的有機聚合物材料(該有機聚合物材料含有諸如鈦、氮化鈦、鋁、及/或鉭的金屬)、及/或其他適合的材料。當底部層218與上部層222之間存在良好的附著力時,可省略中間層220。中間層220可具有在約50埃與約300埃之間的厚度。
上部層222可係正型光阻劑層或負型光阻劑層。在一些實施例中,上部層222由聚甲基丙烯酸甲酯(PMMA)、聚甲基戊二醯亞胺(PMGI)、酚醛樹脂(DNQ/Novolac)或SU-8製成。在一個實施例中,上部層222可具有在約200埃與約500埃之間的厚度。
在方法100的操作118中,如第8A圖至第8B 圖中所示,使用微影製程圖案化上部層222。在一些實施例中,上部層222可使用極紫外(extreme ultraviolet,EUV)微影製程來圖案化,該製程使用極紫外輻射或軟x射線,即,波長小於130nm的輻射,已成為用於形成較小半導體裝置的微影術方法之一。
上部層222以第二圖案來圖案化,該第二圖案包括一或多個導電柱開口222v。導電柱開口222v曝光中間層220(若存在)或底部層218(若不存在中間層220)。如第8B圖中所示,導電柱開口222v可具有沿x方向的寬度W7及沿y方向的寬度W8。寬度W8可與寬度W7相同或不同。導電柱開口222v在第8B圖中顯示為矩形開口。然而,導電柱開口222v可具有其他形狀,諸如圓形、橢圓形、或方形。
隨後,經圖案化上部層222用作圖案化中間層220的蝕刻遮罩。經圖案化中間層220接著用作圖案化底部層218的蝕刻遮罩,且經圖案化底部層218接著用於圖案化第一硬遮罩層208,如第9A圖及第9B圖中所示。
在一些實施例中,使用各向異性蝕刻製程,使得上部層222中導電柱開口222v延伸穿過中間層220以形成導電柱開口220v。導電柱開口222v與220v為基本相同的大小。可執行蝕刻製程以將中間層220的圖案轉移至底部層218,以在底部層218中形成導電柱開口218v。導電柱開口218v可在第三硬遮罩層212的層級處具有寬度W9。如第9A圖中所示,由於導電柱開口218v的高深寬 比,導電柱開口218v可沿z方向收縮,導致第三硬遮罩層212層級處的寬度W9小於寬度W7。寬度W9與寬度W7之間的差異可稱為「製程收縮」。
將導電柱開口222v被定位成與開口212L/210L中之一者對準,使得可在相應開口212L/210L底部處穿過第一硬遮罩層208而形成開口。為了使導電柱開口222v與靶開口212L/210L對準,導電柱開口222v的寬度W7經選擇以等於或大於寬度W5,從而提供對覆蓋誤差的容許度及對上述製程收縮的容許度。在一些實施例中,寬度W7可大於寬度W5,其容許量在約3nm至節距P2的約50%的範圍內。當容許量小於約3nm時,由於覆蓋誤差,導電柱開口222v可無法與靶開口212L/210L對準。當容許量大於節距P2的約50%時,導電柱開口222v可連接至兩個相鄰接線開口212L/210L,從而導致所得導電特徵短路。
在一些實施例中,寬度W7的最小尺寸為用於圖案化上部層222的微影製程可達成的最小節距的一半。如上所述,遮罩條212m/210m及開口212L/210L的節距為節距P2,這可為藉由微影製程可達成的最小節距的一半。開口212L/210L的寬度W5可在節距P2的40%至60%之間。當開口212L/210L的節距為藉由微影製程可達成的最小節距的一半時,導電柱開口222v的寬度W7在節距P2與節距P2與製程收縮之和之間的範圍內。
如第9A圖至第9B圖中所示,在圖案化三層光阻 劑217之後,導電柱開口218v穿過底部層218而形成且曝光第一硬遮罩層208的一部分。因為寬度W7經選擇以允許第三硬遮罩層212層級處的導電柱開口218v的寬度W9大於開口212L/210L的寬度W5,所以導電柱開口218v在導電柱開口218v的一側或兩側上曝光第三硬遮罩層212的一部分。
在操作120中,如第10A圖至第10B圖及第11A圖至第11B圖中所示,在三層光阻劑217中形成的導電柱圖案藉由一或多個蝕刻製程轉移至介電層206。底部層218用作蝕刻遮罩,以將底部層218的圖案逐漸轉移至第一硬遮罩層208、及介電層206,介電層206係形成導電柱開口208v、206v的靶層。蝕刻終止層204曝光於導電柱開口206v的底部處。如第10B圖中所示,導電柱開口208v/206v具有等於沿x方向寬度W5的寬度。導電柱開口208v/206v具有等於沿y方向寬度W8的寬度。
第一硬遮罩層208及介電層206可在同一製程中或以分離的製程來蝕刻。在一些實施例中,電漿或RIE各向異性蝕刻可用於形成導電柱開口208v/206v,以達成相對均勻的尺寸。在一些實施例中,可使用RIE製程,RIE製程使用對氧化物具有高蝕刻速度的蝕刻劑。實例蝕刻劑可包括CF4、或CHF3、或其他含氟氣體。在其他實施例中,第一硬遮罩層208及介電層206可使用任何適合的蝕刻製程來蝕刻,舉例而言,使用氫氟酸(HF)及氟化銨(NH4F)溶液的稱為BOE(緩衝氧化物蝕刻)的濕式蝕刻 製程。在其他實施例中,第一硬遮罩層208及介電層206可使用含有CF4及H2的蝕刻劑的乾式蝕刻製程移除。
因為第三硬遮罩層212係無氧層,所以用於蝕刻含氧第一硬遮罩層208及介電層206的蝕刻化學非常緩慢地蝕刻第三硬遮罩層212。結果,經曝光第三硬遮罩層212充當蝕刻遮罩,在蝕刻製程中保護下面的第二硬遮罩層210,以形成導電柱開口208v/206v。
根據目前技術的硬遮罩堆疊,第一硬遮罩層及第三硬遮罩層兩者均包括通常由相同材料形成的基於氧化物的介電材料。這係由於為了便於製造,間隔物心軸常規地由氮化矽形成,且為了在間隔物心軸與第三硬遮罩層之間達成蝕刻選擇性,第三硬遮罩層需要基於氧化物。隨著臨界尺寸的減小,為了應對覆蓋容許度及/或微影術限制,形成於光阻劑層中之導電柱開口寬於溝槽開口,導致在圖案化導電柱開口之後曝光第三硬遮罩層的一部分。經曝光第三遮罩層將以與第一硬遮罩層及介電層相同的速度來蝕刻,從而導致第二硬遮罩層、或含金屬硬遮罩層的損壞或損失,這可導致具有導電柱的導電線崩潰。藉由為第一硬遮罩層208與第三硬遮罩層212選擇具有高蝕刻選擇性的材料,本揭露的實施例使得能夠在不損壞導電線的情況下減小節距。
在蝕刻第一硬遮罩層208及介電層206期間,消耗中間層220。在形成導電柱開口208v/206v之後,可執行灰化製程以移除三層光阻劑217的底部層218,從而 曝光接線開口212L/210L,如第11A圖至第11B圖中所示。
在方法100的操作122中,第三硬遮罩層212及第二硬遮罩層210中具有開口212L/210L的圖案被轉移至第一硬遮罩層208及介電層206的一部分,如第12A圖至第12B圖中所示。在操作122中,第一硬遮罩層208及介電層206可在同一製程中或使用分離的製程來蝕刻。在一些實施例中,電漿或RIE各向異性蝕刻可用於在第一硬遮罩層208中形成接線開口208L且在介電層206中形成接線開口206L,以達成相對均勻的尺寸。在一些實施例中,可使用RIE製程,RIE製程使用對氧化物具有高蝕刻速度的蝕刻劑。實例蝕刻劑可包括CF4、或CHF3、或其他含氟氣體。在其他實施例中,第一硬遮罩層208及介電層206可使用任何適合的蝕刻製程來蝕刻,舉例而言,使用氫氟酸(HF)及氟化銨(NH4F)溶液的稱為BOE(緩衝氧化物蝕刻)的濕式蝕刻製程。在其他實施例中,第一硬遮罩層208及介電層206可使用含有CF4及H2的蝕刻劑的乾式蝕刻製程移除。
在形成接線開口208L、206L期間,第三硬遮罩層212及第二硬遮罩層210用作蝕刻遮罩。第三硬遮罩層212可在操作122期間經消耗或基本上經消耗。在一些實施例中,由導電柱開口206v曝光的蝕刻終止層204亦經移除,從而將導電柱開口206v延伸至下伏層。
如第12B圖中所示,因為在操作120中導電柱圖 案化期間導電柱開口208v/206v的兩側上遮罩條210m保持了結構完整性,所以接線開口210L/208L/206L在與導電柱開口206v連接的位置處與其他位置基本一致。
在方法100的操作124中,在接線開口210L/208L/206L及導電柱開口208v/206v中填充一或多種導電材料,以分別形成導電線226L及導電導電柱226v(統稱為導電特徵226),如第13圖中所示。
導電材料可包括Co、Cu、Ag、Al、TiN、TaN、Ta、Ti、Hf、Zr、Ni、W、Zn、Ca、Au、Mg、Mo、Cr、或類似物。導電材料可藉由CVD、PVD、電鍍、ALD、或其他適合技術形成。在一些實施例中,未顯示的一或多個襯裡層及/或阻障層可在填充導電材料之前沿接線開口210L/208L/206L及導電柱開口208v/206v的側壁及底表面形成。襯裡可包括TiO、TiN、TaO、TaN、或類似物,且可為導電線提供擴散阻障層、附著層、及/或種晶層。
在操作126中,執行諸如化學機械研磨(chemical mechanical polishing,CMP)製程的平坦化製程,以移除多餘的導電材料且曝光介電層206,如第14圖中所示。導電線226L及導電導電柱226v形成於介電層206內。
在操作128中,後續層,諸如具有導電導電柱232v及導電線232L的另一介電層230,可形成於其上,如第15圖中所示。在一些實施例中,可使用方法100在 介電層230中形成導電導電柱232v及導電線232L。或者,根據電路設計,可在介電層206上方形成互連結構或接合墊層。
本文所述的各種實施例或實例提供了與目前技術相比的多個優點。本揭露的實施例提供了一硬遮罩堆疊,其包括第一介電遮罩層、第二介電遮罩層及金屬遮罩層,其中第一介電遮罩層與第二介電遮罩層具有高蝕刻選擇性。藉由為兩個介電層選擇具有高蝕刻選擇性的材料,本揭露的實施例使得能夠在不損壞導電線的情況下減小節距。
應理解,並非所有的優點都必須在本文揭示,沒有特定的優點需要用於所有的實施例或實例,且其他實施例或實例可提供不同的優點。
本揭露的一些實施例提供了製造半導體結構的一方法。方法包括在介電層上方沉積第一硬遮罩層,在第一硬遮罩層上方沉積第二硬遮罩層,其中第二硬遮罩層包括含金屬材料,在第二硬遮罩層上方沉積第三硬遮罩層,其中第三硬遮罩層與第一硬遮罩層相對於彼此具有蝕刻選擇性,穿過第三硬遮罩層及第二硬遮罩層形成第一圖案,穿過第一硬遮罩層及介電層形成第二圖案,同時使用第三硬遮罩層作為蝕刻終止,且將第一圖案自第三硬遮罩層及第二硬遮罩層穿過第一硬遮罩層轉移至介電層。
在部分實施例中,其中第三硬遮罩層包含氮化矽。
在部分實施例中,其中第一硬遮罩係一無氮層。
在部分實施例中,其中第一硬遮罩層包含一氧化 物。
在部分實施例中,其中穿過第三硬遮罩層及第二硬遮罩層形成第一圖案之步驟包含以下步驟:在第三硬遮罩層上形成一心軸層;圖案化心軸層以形成複數個心軸;在心軸的多個側壁上形成多個間隔物心軸;移除心軸;及使用間隔物心軸作為一蝕刻遮罩及第一硬遮罩層作為一蝕刻終止,蝕刻第三硬遮罩及第二硬遮罩。
在部分實施例中,其中間隔物心軸由一氧化物材料形成。
在部分實施例中,其中心軸層包含氧化錫。
本揭露的一些實施例提供了製造半導體結構的一方法。方法包括沉積一硬遮罩堆疊,其中硬遮罩堆疊包含第一硬遮罩層、設置於第一硬遮罩層上的第二硬遮罩層、及設置於第二硬遮罩層上的第三硬遮罩層,其中第三硬遮罩層包含氮化物,且在硬遮罩疊層上形成複數個心軸,在複數個心軸的側壁上形成間隔物心軸,其中間隔物心軸包含氧化物,移除複數個心軸,且使用間隔物心軸作為蝕刻遮罩來蝕刻第三硬遮罩層。
在部分實施例中,其中第一硬遮罩層包含一氧化物,且第二硬遮罩層包含一金屬。
在部分實施例中,其中形成心軸包含以下步驟:沉積包括非晶矽、碳、或氧化錫的一心軸層;及圖案化心軸層以在第三硬遮罩層上形成心軸。
在部分實施例中,其中間隔物心軸包含氧化矽或氧 化鈦。
在部分實施例中,進一步包含以下步驟:在第一硬遮罩層及第一硬遮罩層下方的一介電層上方形成一導電柱圖案;及使用第三硬遮罩層作為一蝕刻遮罩,蝕刻穿過第一硬遮罩層及介電層的一部分,以在介電層中形成一接線圖案。
在部分實施例中,其中形成導電柱圖案之步驟包含以下步驟:在第三硬遮罩層上方沉積一光阻劑;圖案化光阻劑以穿過光阻劑形成一導電柱開口,其中導電柱開口與第三硬遮罩層中兩個相鄰心軸之間的一接線開口對準,且兩個相鄰心軸中之至少一者由導電柱開口曝光;及使用光阻劑作為一蝕刻遮罩蝕刻穿過第一硬遮罩層。
在部分實施例中,其進一步包含用一導電材料填充接線圖案及導電柱圖案中之多個開口之步驟。
本揭露的一些實施例提供了製造半導體結構的一方法。方法包括在一靶層上沉積第一硬遮罩層,在第一硬遮罩層上沉積第二硬遮罩層,其中第二硬遮罩層包含含金屬材料,在第二硬遮罩層上沉積第三硬遮罩層,其中第三硬遮罩層為無氧層,穿過第三硬遮罩層及第二硬遮罩層在其上形成第一圖案,且穿過第一硬遮罩層形成第二圖案,其中第二圖案與第一圖案重疊,且第三硬遮罩層在圖案化第一硬遮罩層期間用作蝕刻終止。
在部分實施例中,其中第三硬遮罩層包含氮化矽。
在部分實施例中,其中第一硬遮罩層係一無氮層。
在部分實施例中,其中形成第一圖案之步驟包含以下步驟:在第三硬遮罩層上形成複數個第一心軸;及使用多個第一心軸作為一蝕刻遮罩蝕刻第三硬遮罩層。
在部分實施例中,其中形成多個第一心軸之步驟包含以下步驟:在第三硬遮罩層上沉積一心軸層;圖案化心軸層以形成複數個第二心軸;及在第二心軸的多個側壁上沉積一間隔物層,以形成第一心軸。
在部分實施例中,其中第一心軸由一氧化物材料形成。
前述內容概述若干實施例的特徵,使得熟習此項技術者可更佳地理解本揭露的態樣。熟習此項技術者應瞭解,其可易於使用本揭露作為用於設計或修改用於實施本文中引入之實施例之相同目的及/或達成相同優勢之其他製程及結構的基礎。熟習此項技術者亦應認識到,此類等效構造並不偏離本揭露的精神及範疇,且此類等效構造可在本文中進行各種改變、取代、及替代而不偏離本揭露的精神及範疇。
100:方法
102~128:操作

Claims (10)

  1. 一種製造一半導體結構的方法,其包含以下步驟:在一介電層上方沉積一第一硬遮罩層;在該第一硬遮罩層上沉積一第二硬遮罩層,其中該第二硬遮罩層包括一含金屬材料;在該第二硬遮罩層上方沉積一第三硬遮罩層,其中該第三硬遮罩層與該第一硬遮罩層相對於彼此具有一蝕刻選擇性;穿過該第三硬遮罩層及該第二硬遮罩層形成一第一圖案;在使用該第三硬遮罩層作為一蝕刻終止的同時,穿過該第一硬遮罩層及該介電層形成一第二圖案;及將該第一圖案自該第三硬遮罩層及該第二硬遮罩層穿過該第一硬遮罩層轉移至該介電層。
  2. 如請求項1所述之方法,其中該第三硬遮罩層包含氮化矽。
  3. 如請求項2所述之方法,其中穿過該第三硬遮罩層及該第二硬遮罩層形成該第一圖案之步驟包含以下步驟:在該第三硬遮罩層上形成一心軸層;圖案化該心軸層以形成複數個心軸; 在該些心軸的多個側壁上形成多個間隔物心軸;移除該些心軸;及使用該些間隔物心軸作為一蝕刻遮罩及該第一硬遮罩層作為一蝕刻終止,蝕刻該第三硬遮罩及該第二硬遮罩。
  4. 一種製造一半導體結構的方法,其包含以下步驟:沉積一硬遮罩堆疊,其中該硬遮罩堆疊包含:一第一硬遮罩層;一第二硬遮罩層,其設置於該第一硬遮罩層上;及設置於該第二硬遮罩層上的一第三硬遮罩層,其中該第三硬遮罩層包含一氮化物;及在該硬遮罩堆疊上形成複數個心軸;在該些心軸的多個側壁上形成多個間隔物心軸,其中該些間隔物心軸包含一氧化物;移除該些心軸;使用該些間隔物心軸作為一蝕刻遮罩蝕刻該第三硬遮罩層;在該第一硬遮罩層及該第一硬遮罩層下方的一介電層上方形成一導電柱圖案;及使用該第三硬遮罩層作為一蝕刻遮罩,蝕刻穿過該第一硬遮罩層及該介電層的一部分,以在該介電層中形成一接線圖案。
  5. 如請求項4所述之方法,其中該第一硬遮罩層包含一氧化物,且該第二硬遮罩層包含一金屬。
  6. 如請求項4所述之方法,其中形成該些心軸包含以下步驟:沉積包括非晶矽、碳、或氧化錫的一心軸層;及圖案化該心軸層以在該第三硬遮罩層上形成該些心軸。
  7. 如請求項4所述之方法,其進一步包含用一導電材料填充該接線圖案及該導電柱圖案中之多個開口。
  8. 一種製造一半導體結構的方法,其包含以下步驟:在一靶層上沉積一第一硬遮罩層;在該第一硬遮罩層上沉積一第二硬遮罩層,其中該第二硬遮罩層包含一含金屬材料;在該第二硬遮罩層上沉積一第三硬遮罩層,其中該第三硬遮罩層係一無氧層;穿過該第三硬遮罩層及該第二硬遮罩層在其上形成一第一圖案;及穿過該第一硬遮罩層形成一第二圖案,其中該第二圖案與該第一圖案重疊,且該第三硬遮罩層在圖案化該第一硬遮罩層期間用作一蝕刻終止。
  9. 如請求項8所述之方法,其中該第三硬遮罩層包含氮化矽,該第一硬遮罩層係一無氮層。
  10. 如請求項9所述之方法,其中形成該第一圖案之步驟包含以下步驟:在該第三硬遮罩層上形成複數個第一心軸;及使用多個第一心軸作為一蝕刻遮罩蝕刻該第三硬遮罩層。
TW111101565A 2021-08-12 2022-01-13 製造半導體結構的方法 TWI823228B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/400,371 US20230045826A1 (en) 2021-08-12 2021-08-12 Methods for fabricating semicondcutor structures
US17/400,371 2021-08-12

Publications (2)

Publication Number Publication Date
TW202307959A TW202307959A (zh) 2023-02-16
TWI823228B true TWI823228B (zh) 2023-11-21

Family

ID=84365097

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111101565A TWI823228B (zh) 2021-08-12 2022-01-13 製造半導體結構的方法

Country Status (3)

Country Link
US (1) US20230045826A1 (zh)
CN (1) CN115472491A (zh)
TW (1) TWI823228B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150064912A1 (en) * 2013-08-30 2015-03-05 GlobalFoundries, Inc. Methods of forming integrated circuits and multiple critical dimension self-aligned double patterning processes
TW201830576A (zh) * 2016-11-29 2018-08-16 台灣積體電路製造股份有限公司 半導體製程及形成罩幕圖案之方法
TW201923858A (zh) * 2017-11-15 2019-06-16 台灣積體電路製造股份有限公司 半導體結構的製造方法
TW202002076A (zh) * 2018-06-29 2020-01-01 台灣積體電路製造股份有限公司 半導體裝置的圖案化方法
TW202029304A (zh) * 2018-09-27 2020-08-01 台灣積體電路製造股份有限公司 半導體裝置的形成方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6670278B2 (en) * 2001-03-30 2003-12-30 Lam Research Corporation Method of plasma etching of silicon carbide
US6787875B2 (en) * 2002-08-05 2004-09-07 Texas Instruments Incorporated Self-aligned vias in an integrated circuit structure
US7560390B2 (en) * 2005-06-02 2009-07-14 Micron Technology, Inc. Multiple spacer steps for pitch multiplication
US9548243B1 (en) * 2015-06-30 2017-01-17 International Business Machines Corporation Self aligned via and pillar cut for at least a self aligned double pitch

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150064912A1 (en) * 2013-08-30 2015-03-05 GlobalFoundries, Inc. Methods of forming integrated circuits and multiple critical dimension self-aligned double patterning processes
TW201830576A (zh) * 2016-11-29 2018-08-16 台灣積體電路製造股份有限公司 半導體製程及形成罩幕圖案之方法
TW201923858A (zh) * 2017-11-15 2019-06-16 台灣積體電路製造股份有限公司 半導體結構的製造方法
TW202002076A (zh) * 2018-06-29 2020-01-01 台灣積體電路製造股份有限公司 半導體裝置的圖案化方法
TW202029304A (zh) * 2018-09-27 2020-08-01 台灣積體電路製造股份有限公司 半導體裝置的形成方法

Also Published As

Publication number Publication date
CN115472491A (zh) 2022-12-13
TW202307959A (zh) 2023-02-16
US20230045826A1 (en) 2023-02-16

Similar Documents

Publication Publication Date Title
US10347506B2 (en) Multiple patterning method using mask portions to etch semiconductor substrate
US8962432B2 (en) Semiconductor device with self aligned end-to-end conductive line structure and method for forming the same
US10971396B2 (en) Conductive feature formation and structure
US11984355B2 (en) Method for manufacturing an interconnection structure having a bottom via spacer
KR20180121327A (ko) 반도체 장치 및 구조에 이르기 위한 패터닝 방법
TWI686880B (zh) 半導體裝置和其製造方法
US10269567B2 (en) Multi-layer mask and method of forming same
US12020933B2 (en) Trench etching process for photoresist line roughness improvement
KR20190100975A (ko) 상호 접속 구조체 및 그 형성 방법
US20170062274A1 (en) Interconnects based on subtractive etching of silver
CN113948452A (zh) 半导体结构及其形成方法
TWI787907B (zh) 製造半導體元件的方法
TWI823228B (zh) 製造半導體結構的方法
US12002710B2 (en) Semiconductor structure and methods of forming the same
US20220367204A1 (en) Semiconductor device and method
US11955329B2 (en) Method of forming conductive feature including cleaning step
TWI844106B (zh) 半導體裝置的製造方法
US20220367251A1 (en) Semiconductor Devices and Methods of Manufacture
US20230154753A1 (en) Patterned Semiconductor Device and Method
CN115346916A (zh) 互连结构及其形成方法