TWI791257B - 訊號重驅動裝置、資料儲存系統及模式控制方法 - Google Patents

訊號重驅動裝置、資料儲存系統及模式控制方法 Download PDF

Info

Publication number
TWI791257B
TWI791257B TW110128285A TW110128285A TWI791257B TW I791257 B TWI791257 B TW I791257B TW 110128285 A TW110128285 A TW 110128285A TW 110128285 A TW110128285 A TW 110128285A TW I791257 B TWI791257 B TW I791257B
Authority
TW
Taiwan
Prior art keywords
signal
circuit
mode
control signal
driving device
Prior art date
Application number
TW110128285A
Other languages
English (en)
Other versions
TW202308336A (zh
Inventor
周柏融
陳聖文
陳重光
Original Assignee
群聯電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群聯電子股份有限公司 filed Critical 群聯電子股份有限公司
Priority to TW110128285A priority Critical patent/TWI791257B/zh
Priority to US17/458,548 priority patent/US11886263B2/en
Application granted granted Critical
Publication of TWI791257B publication Critical patent/TWI791257B/zh
Publication of TW202308336A publication Critical patent/TW202308336A/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3268Power saving in hard disk drive
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Computing Systems (AREA)
  • Electronic Switches (AREA)
  • Circuits Of Receivers In General (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

一種訊號重驅動裝置、資料儲存系統及模式控制方法。所述方法包括:經由所述訊號重驅動裝置的接收端電路接收第一訊號;經由所述接收端電路偵測類比訊號特徵;根據所述類比訊號特徵進入第一模式;在所述第一模式下,調變所述第一訊號並輸出第二訊號;經由所述訊號重驅動裝置的發送端電路發送所述第二訊號;經由所述接收端電路偵測數位訊號特徵;以及根據所述數位訊號特徵從所述第一模式切換至第二模式。

Description

訊號重驅動裝置、資料儲存系統及模式控制方法
本發明是有關於一種電路控制技術,且特別是有關於一種訊號重驅動裝置、資料儲存系統及模式控制方法。
訊號中繼器(re-driver)一般可用以延長訊號的傳輸距離。使用訊號中繼器提升高速訊號品質的同時,使用者也希望存在待機/節電模式來節省功耗。然而,若訊號中繼器由待機/節電模式進入正常傳輸模式的時機不合理,則會造成訊號遺失。因此,如何控制訊號中繼器在待機/節電模式與正常傳輸模式之間的轉換就成為重要的議題。
本發明提供一種訊號重驅動裝置、資料儲存系統及模式控制方法,可使訊號重驅動裝置在省電與維持訊號傳輸品質之間取得平衡。
本發明的一範例實施例提供一種訊號重驅動裝置,其包括接收端電路、調變電路、發送端電路及模式控制電路。所述調變電路耦接至所述接收端電路。所述發送端電路耦接至所述調變電路。所述模式控制電路耦接至所述接收端電路與所述調變電路。所述接收端電路用以接收第一訊號。所述模式控制電路用以經由所述接收端電路偵測類比訊號特徵並根據所述類比訊號特徵控制所述調變電路進入第一模式。在所述第一模式下,所述調變電路用以調變所述第一訊號並輸出第二訊號。所述發送端電路用以發送所述第二訊號。所述模式控制電路更用以經由所述接收端電路偵測數位訊號特徵並根據所述數位訊號特徵控制所述調變電路從所述第一模式切換至第二模式。
在本發明的一範例實施例中,所述模式控制電路包括第一偵測電路、第二偵測電路及切換電路。所述第一偵測電路耦接至所述接收端電路。所述第二偵測電路耦接至所述第一偵測電路。所述切換電路耦接至所述第一偵測電路、所述第二偵測電路及所述調變電路。所述第一偵測電路用以根據所述類比訊號特徵提供選擇控制訊號至所述切換電路。所述第二偵測電路用以根據所述數位訊號特徵提供所述第二控制訊號至所述切換電路。所述切換電路用以根據所述選擇控制訊號輸出所述第一控制訊號與所述第二控制訊號的其中之一至所述調變電路。
在本發明的一範例實施例中,所述切換電路經由第一輸入端接收所述第一控制訊號並經由第二輸入端接收所述第二控制訊號。所述切換電路根據所述選擇控制訊號導通第一訊號傳遞路徑以輸出所述第一控制訊號或導通第二訊號傳遞路徑以輸出所述第二控制訊號。
在本發明的一範例實施例中,所述數位訊號特徵包括計數值,且所述第二偵測電路包括計數電路與濾波電路。所述計數電路用以根據所述接收端電路的訊號接收狀態更新所述計數值。所述濾波電路耦接至所述計數電路並用以根據所述計數值提供所述第二控制訊號至所述切換電路。
本發明的範例實施例另提供一種資料儲存系統,其包括處理裝置、記憶體儲存裝置及訊號重驅動裝置。所述訊號重驅動裝置耦接於所述處理裝置與所述記憶體儲存裝置之間。所述訊號重驅動裝置用以經由所述訊號重驅動裝置中的接收端電路從所述處理裝置接收第一訊號。所述訊號重驅動裝置更用以經由所述接收端電路偵測類比訊號特徵並根據所述類比訊號特徵進入第一模式。在所述第一模式下,所述訊號重驅動裝置更用以調變所述第一訊號並輸出第二訊號。所述訊號重驅動裝置更用以經由所述訊號重驅動裝置中的發送端電路發送所述第二訊號至所述記憶體儲存裝置。所述訊號重驅動裝置更用以經由所述接收端電路偵測數位訊號特徵並根據所述數位訊號特徵從所述第一模式切換至第二模式。
在本發明的一範例實施例中,所述訊號重驅動裝置中的調變電路在所述第二模式下被禁能。
在本發明的一範例實施例中,所述訊號重驅動裝置更用以:根據所述類比訊號特徵輸出第一控制訊號至所述訊號重驅動裝置中的調變電路,其中所述調變電路用以調變所述第一訊號,且所述第一控制訊號用以觸發所述調變電路進入所述第一模式;以及根據所述數位訊號特徵輸出第二控制訊號至所述調變電路,其中所述第二控制訊號用以觸發所述調變電路切換至所述第二模式。
在本發明的一範例實施例中,所述訊號重驅動裝置更用以:根據所述類比訊號特徵提供選擇控制訊號至所述訊號重驅動裝置中的切換電路;根據所述數位訊號特徵提供所述第二控制訊號至所述切換電路;以及根據所述選擇控制訊號經由所述切換電路輸出所述第一控制訊號與所述第二控制訊號的其中之一至所述調變電路。
在本發明的一範例實施例中,根據所述選擇控制訊號經由所述切換電路輸出所述第一控制訊號與所述第二控制訊號的所述其中之一至所述調變電路的操作包括:經由所述切換電路的第一輸入端接收所述第一控制訊號;經由所述切換電路的第二輸入端接收所述第二控制訊號;以及根據所述選擇控制訊號導通所述切換電路的第一訊號傳遞路徑以輸出所述第一控制訊號或導通所述切換電路的第二訊號傳遞路徑以輸出所述第二控制訊號。
在本發明的一範例實施例中,所述數位訊號特徵包括一計數值,且根據所述選擇控制訊號經由所述切換電路輸出所述第一控制訊號與所述第二控制訊號的其中之一至所述調變電路的操作包括:根據所述接收端電路的訊號接收狀態更新所述計數值;以及根據所述計數值提供所述第二控制訊號至所述切換電路。
在本發明的一範例實施例中,根據所述計數值提供所述第二控制訊號至所述切換電路的操作包括:響應於所述計數值達到門檻值,提供所述第二控制訊號至所述切換電路。
本發明的範例實施例另提供一種模式控制方法,其用於訊號重驅動裝置。所述模式控制方法包括:經由所述訊號重驅動裝置的接收端電路接收第一訊號;經由所述接收端電路偵測類比訊號特徵;根據所述類比訊號特徵進入第一模式;在所述第一模式下,調變所述第一訊號並輸出第二訊號;經由所述訊號重驅動裝置的發送端電路發送所述第二訊號;經由所述接收端電路偵測數位訊號特徵;以及根據所述數位訊號特徵從所述第一模式切換至第二模式。
在本發明的一範例實施例中,所述訊號重驅動裝置運作在所述第一模式下的耗電量高於所述訊號重驅動裝置運作在所述第二模式下的耗電量。
在本發明的一範例實施例中,所述的模式控制方法更包括:在所述第二模式下,禁能所述訊號重驅動裝置中的調變電路。
在本發明的一範例實施例中,所述類比訊號特徵反映所述第一訊號是否存在。
在本發明的一範例實施例中,所述數位訊號特徵反映所述第一訊號的累積消失時間。
在本發明的一範例實施例中,所述的模式控制方法更包括:根據所述類比訊號特徵輸出第一控制訊號至所述訊號重驅動裝置中的調變電路,其中所述調變電路用以調變所述第一訊號,且所述第一控制訊號用以觸發所述調變電路進入所述第一模式;以及根據所述數位訊號特徵輸出第二控制訊號至所述調變電路,其中所述第二控制訊號用以觸發所述調變電路切換至所述第二模式。
在本發明的一範例實施例中,所述的模式控制方法更包括:根據所述類比訊號特徵提供選擇控制訊號至所述訊號重驅動裝置中的切換電路;根據所述數位訊號特徵提供所述第二控制訊號至所述切換電路;以及根據所述選擇控制訊號經由所述切換電路輸出所述第一控制訊號與所述第二控制訊號的其中之一至所述調變電路。
在本發明的一範例實施例中,根據所述選擇控制訊號經由所述切換電路輸出所述第一控制訊號與所述第二控制訊號的所述其中之一至所述調變電路的步驟包括:經由所述切換電路的第一輸入端接收所述第一控制訊號;經由所述切換電路的第二輸入端接收所述第二控制訊號;以及根據所述選擇控制訊號導通所述切換電路的第一訊號傳遞路徑以輸出所述第一控制訊號或導通所述切換電路的第二訊號傳遞路徑以輸出所述第二控制訊號。
在本發明的一範例實施例中,所述數位訊號特徵包括計數值,且根據所述選擇控制訊號經由所述切換電路輸出所述第一控制訊號與所述第二控制訊號的所述其中之一至所述調變電路的步驟包括:根據所述接收端電路的訊號接收狀態更新所述計數值;以及根據所述計數值提供所述第二控制訊號至所述切換電路。
在本發明的一範例實施例中,根據所述計數值提供所述第二控制訊號至所述切換電路的步驟包括:響應於所述計數值達到門檻值,提供所述第二控制訊號至所述切換電路。
基於上述,在訊號重驅動裝置的接收端電路接收第一訊號後,接收端電路的類比訊號特徵可被偵測且訊號重驅動裝置可根據所述類比訊號特徵進入第一模式。在第一模式下,訊號重驅動裝置可調變第一訊號並經由訊號重驅動裝置的發送端電路發送第二訊號。爾後,所述接收端電路的數位訊號特徵可被偵測,且訊號重驅動裝置可根據所述數位訊號特徵從第一模式切換至第二模式。藉此,可使訊號重驅動裝置在省電與維持訊號傳輸品質之間取得平衡。
以下提出多個範例實施例來說明本發明,然而本發明不僅限於所例示的多個範例實施例。又範例實施例之間也允許有適當的結合。在本案說明書全文(包括申請專利範圍)中所使用的「耦接」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。此外,「訊號」一詞可指至少一電流、電壓、電荷、溫度、資料、或任何其他一或多個訊號。
圖1是根據本發明的一範例實施例所繪示的資料儲存系統的示意圖。請參照圖1,資料儲存系統10包括處理裝置11、記憶體儲存裝置12及訊號重驅動(re-driving)裝置13。處理裝置11可經由訊號重驅動裝置13與記憶體儲存裝置12通訊。例如,處理裝置11可經由訊號重驅動裝置13發送訊號至記憶體儲存裝置12,以存取記憶體儲存裝置12。例如,處理裝置11可包括中央處理單元(Central Processing Unit, CPU)、或是其他可程式化之一般用途或特殊用途的微處理器、數位訊號處理器(Digital Signal Processor, DSP)、可程式化控制器、特殊應用積體電路(Application Specific Integrated Circuits, ASIC)、可程式化邏輯裝置(Programmable Logic Device, PLD)或其他類似裝置或這些裝置的組合。
記憶體儲存裝置12用以非揮發性地儲存資料。例如,記憶體儲存裝置12可包括隨身碟、記憶卡、固態硬碟(Solid State Drive, SSD)或無線記憶體儲存裝置等外接式儲存裝置。或者,記憶體儲存裝置12也可包括嵌入式多媒體卡(embedded Multi Media Card, eMMC)或嵌入式多晶片封裝(embedded Multi Chip Package, eMCP)儲存裝置等嵌入式儲存裝置。
訊號重驅動裝置13耦接於處理裝置11與記憶體儲存裝置12之間。例如,訊號重驅動裝置13可設置於處理裝置11與記憶體儲存裝置12之間的訊號傳遞路徑上。訊號重驅動裝置13可用以調變在處理裝置11與記憶體儲存裝置12之間傳遞的訊號,以延長所述訊號的傳輸距離。例如,訊號重驅動裝置13可包括訊號中繼器(Re-driver)。例如,訊號重驅動裝置13可對處理裝置11與記憶體儲存裝置12之間傳遞的訊號進行高頻補償及/或低頻補償,以提高此訊號的訊號品質。
在一範例實施例中,處理裝置11、記憶體儲存裝置12及訊號重驅動裝置13可設置於主機板101上並經由主機板101彼此通訊。例如,記憶體儲存裝置12可藉由嵌入式的安裝方式內嵌於主機板101上。在一範例實施例中,記憶體儲存裝置12可藉由高速周邊零件連接介面(Peripheral Component Interconnect Express, PCI Express)插槽、序列先進附件(Serial Advanced Technology Attachment, SATA)插槽、通用序列匯流排(Universal Serial Bus, USB)插槽或類似的匯流排插槽而可插拔式地安裝於主機板101上(即電性連接至主機板101)。此外,在一範例實施例中,記憶體儲存裝置12亦可以外接的方式電性連接至主機板101並經由主機板101與訊號重驅動裝置13(與處理裝置11)通訊。
須注意的是,在一範例實施例中,訊號重驅動裝置13亦可用以調變在其他類型的電子裝置(或電子電路)之間傳遞的訊號,而不限於應用於圖1的資料儲存系統10。此外,在一範例實施例中,訊號重驅動裝置13亦可包含於圖1的處理裝置11(或記憶體儲存裝置12)、或者其他類型的電子裝置(或電子電路)中。
圖2是根據本發明的一範例實施例所繪示的訊號重驅動裝置的示意圖。請參照圖2,訊號重驅動裝置13包括接收端電路21、調變電路22、發送端電路23及模式控制電路24。接收端電路21耦接至訊號輸入端IN。發送端電路23耦接至訊號輸出端OUT。調變電路22耦接於接收端電路21與發送端電路23之間。模式控制電路24耦接至接收端電路21與調變電路22。須注意的是,以下對於訊號重驅動裝置13中各個電路模組的說明,等同於對於訊號重驅動裝置13整體所可提供之功能進行說明。
接收端電路21可從訊號輸入端IN接收訊號S1。模式控制電路24可經由接收端電路21偵測一個類比訊號特徵並根據所述類比訊號特徵控制調變電路22進入特定模式(亦稱為第一模式)。例如,所述類比訊號特徵可基於類比(或類比訊號)的形式來反映接收端電路21的訊號接收狀態。在第一模式下,調變電路22可調變訊號S1並輸出訊號(亦稱為第二訊號)S2。例如,在第一模式下,調變電路22可調變訊號S1並根據訊號S1的調變結果輸出訊號S2。例如,調變電路22對訊號S1執行的調變可包括對訊號S1進行高頻補償及/或低頻補償。訊號S2可反映調變電路22對訊號S1的補償結果。例如,訊號S2的訊號品質可高於訊號S1的訊號品質。發送端電路23可用以發送訊號S2。此外,模式控制電路24可經由接收端電路21偵測一個數位訊號特徵並根據所述數位訊號特徵控制調變電路22從所述第一模式切換至另一模式(亦稱為第二模式)。例如,所述數位訊號特徵可基於數位(或數位訊號)的形式來反映接收端電路21的訊號接收狀態。
在一範例實施例中,調變電路22運作在所述第一模式下的耗電量高於調變電路22運作在所述第二模式下的耗電量。類似的,訊號重驅動裝置13運作在所述第一模式下的耗電量高於訊號重驅動裝置13運作在所述第二模式下的耗電量。
在一範例實施例中,所述第一模式亦稱為正常工作模式。在所述第一模式下,調變電路22可正常運作以調變訊號S1。在一範例實施例中,所述第二模式亦稱為節能模式或待機模式。在所述第二模式下,調變電路22可處於節能或待機狀態而不調變任何訊號。
在一範例實施例中,模式控制電路24可發送訊號(亦稱為控制訊號)CS至調變電路22。訊號CS可用以控制調變電路22的操作模式。例如,當訊號CS包括某一訊號(亦稱為第一控制訊號)時,調變電路22可根據此第一控制訊號操作於所述第一模式。或者,當訊號CS包括另一訊號(亦稱為第二控制訊號)時,調變電路22可根據此第二控制訊號操作於或切換至所述第二模式。
在一範例實施例中,在所述第二模式(即節能模式或待機模式)下,模式控制電路24可經由接收端電路21偵測所述類比訊號特徵。例如,所述類比訊號特徵可以類比的形式反映訊號S1是否存在。響應於所述類比訊號特徵符合一特定條件(亦稱為第一條件),模式控制電路24可經由訊號CS控制調變電路22從所述第二模式切換至所述第一模式(即正常工作模式)。例如,所述第一條件反映訊號S1存在(即接收端電路21有接收到訊號S1)。在所述第一模式下(或進入第一模式時),調變電路22可被致能(例如喚醒)以對訊號S1進行調變並輸出訊號S2。此外,若所述類比訊號特徵不符合所述第一條件(表示接收端電路21未接收到訊號S1),則模式控制電路24可控制調變電路22維持處於所述第二模式。
在一範例實施例中,在所述第一模式(即正常工作模式)下,模式控制電路24可經由接收端電路21偵測所述數位訊號特徵。例如,所述數位訊號特徵可以數位的形式反映訊號S1的累積消失時間。例如,訊號S1的累積消失時間可反映在訊號S1從接收端電路21消失後,接收端電路21經過了一段特定時間沒有再次接收到訊號S1。例如,所述數位訊號特徵可反映所述特定時間的時間長度。響應於所述數位訊號特徵符合特定條件(亦稱為第二條件),模式控制電路24可經由訊號CS控制調變電路22從所述第一模式切換至所述第二模式(即節能模式或待機模式)。例如,所述第二條件反映訊號S1的累積消失時間達到一門檻值。在所述第二模式下(或進入第二模式時),調變電路22可被禁能並等待被再次喚醒。此外,若所述數位訊號特徵不符合所述第二條件(表示訊號S1的累積消失時間未達到門檻值),則模式控制電路24可控制調變電路22維持處於所述第一模式。
從另一角度而言,在調變電路22處於節能模式或待機模式時,模式控制電路24可持續經由接收端電路21偵測所述類比訊號特徵。所述類比訊號特徵可反映接收端電路21當前是否有接收到新的訊號S1。在某一時間點,若接收端電路21有接收到新的訊號S1,模式控制電路24可判定所述類比訊號特徵符合所述第一條件。響應於所述類比訊號特徵符合所述第一條件,模式控制電路24可喚醒調變電路22並控制調變電路22進入正常工作模式。在正常工作模式下,調變電路22可持續對訊號S1進行調變,直到接收端電路21未再接收到訊號S1為止。
換言之,根據所述類比訊號特徵,一旦接收端電路21接收到新的訊號S1,模式控制電路24可立即喚醒調變電路22以對訊號S1進行處理。藉此,可有效提高對調變電路22的喚醒效率,避免因調變電路22太晚被喚醒而導致訊號S1中夾帶的特定資訊被遺漏。
另一方面,當調變電路22處於正常工作模式時,模式控制電路24可持續經由接收端電路21偵測所述數位訊號特徵。所述數位訊號特徵可反映接收端電路21已經經過一段特定時間未接收到新的訊號S1。在某一時間點,若所述特定時間(即訊號S1的累積消失時間)達到一門檻值,模式控制電路24可判定所述數位訊號特徵符合所述第二條件。響應於所述數位訊號特徵符合所述第二條件,模式控制電路24可控制調變電路22進入節能模式或待機模式,以節省調變電路22(或訊號重驅動裝置13)的耗電量。
也就是說,根據所述數位訊號特徵,(只有)在接收端電路21經過了一段特定時間未接收到新的訊號S1後,模式控制電路24可允許調變電路22進入節能模式或待機模式。藉此,可盡可能地讓調變電路22在正確的時機點進入節能模式或待機模式,減少調變電路22在短時間內在喚醒與睡眠中被反覆切換的機率。
圖3是根據本發明的一範例實施例所繪示的訊號重驅動裝置的示意圖。請參照圖3,訊號重驅動裝置30包括接收端電路31、調變電路32、發送端電路33及模式控制電路34。須注意的是,接收端電路31、調變電路32、發送端電路33及模式控制電路34可分別相同或相似於圖2中的接收端電路21、調變電路22、發送端電路23及模式控制電路24。
接收端電路31可包括接收端子RX_P與RX_N。接收端子RX_P與RX_N可用以接收帶有正交訊號的訊號S1。阻抗元件R1與R2可提供終結(termination)阻抗至接收端子RX_P與RX_N。
調變電路32包括調變元件321~323。調變元件321~323用以調變訊號S1並輸出訊號S2。例如,調變元件321~323可包括連續時間限性等化器(Continuous Time Linear Equalization, CTLE)、可變增益放大器(Variable Gain Amplifier, VGA)及/或調變驅動器(modulation drive)。須注意的是,本發明不限制調變元件321~323的總數及類型。
發送端電路33可包括發送端子TX_P與TX_N。發送端子TX_P與TX_N可用以發送帶有正交訊號的訊號S2。阻抗元件R3與R4可提供終結阻抗至發送端子TX_P與TX_N。
模式控制電路34耦接至接收端電路31與調變電路32。模式控制電路34可經由接收端電路31偵測所述類比訊號特徵及/或數位訊號特徵並根據偵測結果調整訊號CS的波形並輸出訊號CS。所輸出的訊號CS可用以控制調變電路32進入所述第一模式(即正常工作模式)或所述第二模式(即節能模式或待機模式)。例如,在一範例實施例中,用以觸發調變電路32進入所述第一模式的訊號CS(即第一控制訊號)可處於邏輯高,而用以觸發調變電路32進入所述第二模式的訊號CS(即第二控制訊號)則可處於邏輯低,但本發明不限於此。
在一範例實施例中,模式控制電路34可根據所述類比訊號特徵輸出包含第一控制訊號的訊號CS至調變電路32,以觸發或控制調變電路32進入所述第一模式。在調變電路32進入所述第一模式後,模式控制電路34可根據所述數位訊號特徵調整控制訊號CS的波形並輸出包含第二控制訊號的訊號CS至調變電路32,以觸發或控制調變電路32切換至所述第二模式。
在一範例實施例中,模式控制電路34可包括偵測電路(亦稱為第一偵測電路)341、偵測電路(亦稱為第二偵測電路)342及切換電路343。偵測電路341耦接至接收端電路31。偵測電路342耦接至偵測電路341。切換電路343耦接至偵測電路341、偵測電路342及調變電路32。
偵測電路341可用以經由接收端電路31偵測所述類比訊號特徵。偵測電路341可根據所述類比訊號特徵提供訊號(亦稱為選擇控制訊號)CS(0)至切換電路343。例如,訊號CS(0)可反映所述類比訊號特徵是否符合所述第一條件。例如,響應於所述類比訊號特徵符合所述第一條件(例如接收端電路31有接收到訊號S1),訊號CS(0)可處於邏輯高。或者,響應於所述類比訊號特徵不符合所述第一條件(例如接收端電路31未接收到訊號S1),訊號CS(0)可處於邏輯低。例如,偵測電路341可包括類比靜噪器3411。在一範例實施例中,偵測電路341亦稱為類比偵測器或類比特徵偵測器。
偵測電路342可用以經由接收端電路31(及偵測電路341)偵測所述數位訊號特徵。偵測電路342可根據所述數位訊號特徵提供訊號CS(2)至切換電路343。例如,訊號CS(2)可反映所述數位訊號特徵是否符合所述第二條件。例如,響應於所述數位訊號特徵符合所述第二條件(例如訊號S1的累積消失時間達到門檻值),訊號CS(2)可處於邏輯低。此時,處於邏輯低的訊號CS(2)可視為夾帶第二控制訊號。或者,響應於所述數位訊號特徵不符合所述第二條件(例如訊號S1的累積消失時間未達門檻值),訊號CS(2)可處於邏輯高。此時,處於邏輯高的訊號CS(2)可視為未夾帶第二控制訊號。在一範例實施例中,偵測電路342亦稱為數位偵測器或數位特徵偵測器。
在一範例實施例中,偵測電路342可包括低速震盪器3421、計數電路3422及濾波電路3423。低速震盪器3421用以產生時脈訊號CK。時脈訊號CK的頻率可低於訊號S1的頻率。換言之,在一範例實施例中,假設訊號S1為高速訊號,則時脈訊號CK可為低速時脈訊號。
計數電路3422耦接至偵測電路341與低速震盪器3421。計數電路3422可根據接收端電路31的訊號接收狀態更新一個計數值CNT。例如,偵測電路341的輸出可反映接收端電路31的訊號接收狀態。計數電路3422可使用時脈訊號CK對偵測電路341的輸出進行取樣。計數電路3422可根據取樣結果更新計數值CNT。計數值CNT可反映訊號S1的累積消失時間。
濾波電路3423耦接至偵測電路341、計數電路3422及切換電路343。濾波電路3423可根據計數值CNT提供夾帶或不夾帶第二控制訊號的訊號CS(2)至切換電路343。例如,響應於計數值CNT未達到一門檻值,濾波電路3423可提供未帶有第二控制訊號的訊號CS(2)至切換電路343。或者,響應於計數值CNT達到所述門檻值,濾波電路3423可提供帶有第二控制訊號的訊號CS(2)至切換電路343。
切換電路343可用以接收訊號CS(0)、CS(1)及CS(2)並輸出訊號CS。例如,切換電路343可經由一個輸入端(亦稱為第一輸入端)接收訊號CS(1)並經由另一輸入端(亦稱為第二輸入端)接收訊號CS(2)。其中,訊號CS(1)可夾帶第一控制訊號,且訊號CS(2)可夾帶或不夾帶第二控制訊號。例如,訊號CS(1)可用以持續將第一控制訊號提供至切換電路343,而訊號CS(2)可用以在特定時間點(例如當數位訊號特徵符合第二條件時)提供第二控制訊號至切換電路343。此外,切換電路343可根據訊號CS(0)輸出包含訊號CS(1)與CS(2)的其中之一的訊號CS至調變電路32。例如,訊號CS(0)可用以控制切換電路343的訊號傳遞路徑。
在一範例實施例中,切換電路343可根據訊號CS(0)導通第一輸入端與切換電路343的輸出端之間的訊號傳遞路徑(亦稱為第一訊號傳遞路徑),以輸出訊號CS(1)至調變電路32。或者,在一範例實施例中,切換電路343可根據訊號CS(0)導通第二輸入端與切換電路343的輸出端之間的另一訊號傳遞路徑(亦稱為第二訊號傳遞路徑),以輸出訊號CS(2)至調變電路32。例如,切換電路343可包括多工器3431。
在一範例實施例中,用以偵測所述數位訊號特徵的偵測電路342(或計數電路3422)可根據時脈訊號CK來對訊號(例如訊號S1或者偵測電路341的輸出)進行取樣。例如,偵測電路342(或計數電路3422)可根據時脈訊號CK的上升緣與下降緣來進行訊號的雙倍取樣。但是,用以偵測所述類比訊號特徵的偵測電路341則未根據時脈訊號CK來對任何訊號(包括訊號S1)進行取樣,更未根據時脈訊號CK的上升緣與下降緣來執行所述雙倍取樣。
在一範例實施例中,當接收端電路31接收到訊號S1時,偵測電路341可偵測到所述類比訊號特徵符合所述第一條件。響應於所述類比訊號特徵符合所述第一條件,偵測電路341可輸出處於邏輯高的訊號CS(0)。處於邏輯高的訊號CS(0)可用以導通切換電路343的第一訊號傳遞路徑。切換電路343可根據處於邏輯高的訊號CS(0)導通第一訊號傳遞路徑並將夾帶第一控制訊號的訊號CS(1)作為訊號CS輸出至調變電路32。調變電路32可響應於訊號CS(即夾帶第一控制訊號的訊號CS(1))而進入第一模式。調變電路32可在第一模式下對訊號S1進行調變並輸出訊號S2。
在一範例實施例中,當接收端電路31未接收到訊號S1時,偵測電路341可偵測到所述類比訊號特徵不符合所述第一條件。響應於所述類比訊號特徵不符合所述第一條件,偵測電路341可改變訊號CS(0)的波形,例如輸出處於邏輯低的訊號CS(0)。處於邏輯低的訊號CS(0)可用以導通切換電路343的第二訊號傳遞路徑。切換電路343可根據處於邏輯低的訊號CS(0)導通第二訊號傳遞路徑並將訊號CS(2)作為訊號CS輸出至調變電路32。
在一範例實施例中,在接收端電路31未接收到訊號S1的初期,訊號S1的累積消失時間還很短。因此,在接收端電路31未接收到訊號S1的初期,偵測電路342可偵測到所述數位訊號特徵不符合所述第二條件(例如計數值CNT未達到門檻值)。響應於所述數位訊號特徵不符合所述第二條件,偵測電路342可輸出未夾帶第二控制訊號的訊號CS(2)。在此狀況下(即訊號CS(2)未夾帶第二控制訊號),即便切換電路343將訊號CS(2)輸出至調變電路32,調變電路32仍持續操作於第一模式。
在一範例實施例中,當接收端電路31經過一段時間未接收到訊號S1後,在偵測電路341持續偵測到所述類比訊號特徵不符合所述第一條件的情況下,偵測電路342可偵測到所述數位訊號特徵符合所述第二條件(例如計數值CNT達到門檻值)。響應於所述數位訊號特徵符合所述第二條件,偵測電路342可輸出夾帶第二控制訊號的訊號CS(2)至調變電路32。在此狀況下(即訊號CS(2)夾帶第二控制訊號且切換電路343持續將訊號CS(2)輸出至調變電路32),調變電路32可切換至第二模式。
圖4是根據本發明的一範例實施例所繪示的訊號時序示意圖。請參照圖3與圖4,假設在時間點T(0)之前,調變電路32處於第二模式(即節能模式或待機模式)。在時間點T(0),接收端電路31接收到訊號S1。因此,在時間點T(0)之後,調變電路32被切換至第一模式(即正常工作模式)以對訊號S1進行調變,且輸出端電路33持續輸出經由調變訊號S1而產生的訊號S2。
在時間點T(1)至T(2)之間,接收端電路31未接收到訊號S1。但是,在時間點T(1)至T(2)之間,持續增加的計數值CNT未達到門檻值THR。因此,在時間點T(1)至T(2)之間,即便接收端電路31未接收到訊號S1,調變電路32仍被維持於第一模式(即正常工作模式)。此外,在時間點T(2),計數值CNT可被重置(reset)。
在時間點T(2)與T(3)之間,接收端電路31持續接收到訊號S1。同時,調變電路32在第一模式(即正常工作模式)下持續對訊號S1進行調變,且輸出端電路33持續輸出訊號S2。
在時間點T(3)至T(4)之間,接收端電路31未接收到訊號S1。在時間點T(3)之後,計數值CNT隨著訊號S1的累積消失時間增加而持續增加。特別是,在時間點T(4),持續增加的計數值CNT達到門檻值。因此,在時間點T(4)之後,調變電路32被切換回第二模式(即節能模式或待機模式),以等待下次接收到訊號S1時被喚醒。此外,在時間點T(4)之後,計數值CNT可被重置。
換言之,根據圖1至圖4的範例實施例,訊號重驅動裝置(或調變電路)可根據所述類比訊號特徵而進入第一模式(即正常工作模式),且所述類比訊號特徵以類比形式來反映是否接收到待處理的訊號S1。藉此,有效提高對訊號重驅動裝置(或調變電路)的喚醒效率。
此外,根據圖1至圖4的範例實施例,訊號重驅動裝置(或調變電路)可根據所述數位訊號特徵而從第一模式切換至第二模式(即節能模式或待機模式),且所述數位訊號特徵以數位形式(例如圖3與圖4的計數值CNT)來反映訊號S1的累積消失時間。藉此,可盡可能地讓訊號重驅動裝置(或調變電路)在正確的時機點進入節能模式或待機模式(例如延緩進入節能或待機模式的時間點)。
圖5是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。圖6是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。
請參照圖5與圖6,主機系統51一般包括處理器511、隨機存取記憶體(random access memory, RAM)512、唯讀記憶體(read only memory, ROM)513及資料傳輸介面514。處理器511、隨機存取記憶體512、唯讀記憶體513及資料傳輸介面514皆耦接至系統匯流排(system bus)510。
在本範例實施例中,主機系統51是透過資料傳輸介面514與記憶體儲存裝置50耦接。例如,主機系統51可經由資料傳輸介面514將資料儲存至記憶體儲存裝置50或從記憶體儲存裝置50中讀取資料。此外,主機系統51是透過系統匯流排510與I/O裝置52耦接。例如,主機系統51可經由系統匯流排510將輸出訊號傳送至I/O裝置52或從I/O裝置52接收輸入訊號。
在一範例實施例中,處理器511、隨機存取記憶體512、唯讀記憶體513及資料傳輸介面514可設置在主機系統51的主機板60上。資料傳輸介面514的數目可以是一或多個。透過資料傳輸介面514,主機板60可以經由有線或無線方式耦接至記憶體儲存裝置50。記憶體儲存裝置50可例如是隨身碟601、記憶卡602、固態硬碟(Solid State Drive, SSD)603或無線記憶體儲存裝置604。無線記憶體儲存裝置604可例如是近距離無線通訊(Near Field Communication, NFC)記憶體儲存裝置、無線傳真(WiFi)記憶體儲存裝置、藍牙(Bluetooth)記憶體儲存裝置或低功耗藍牙記憶體儲存裝置(例如,iBeacon)等以各式無線通訊技術為基礎的記憶體儲存裝置。此外,主機板60也可以透過系統匯流排510耦接至全球定位系統(Global Positioning System, GPS)模組605、網路介面卡606、無線傳輸裝置607、鍵盤608、螢幕609、喇叭610等各式I/O裝置。例如,在一範例實施例中,主機板60可透過無線傳輸裝置607存取無線記憶體儲存裝置604。
在一範例實施例中,所提及的主機系統為可實質地與記憶體儲存裝置配合以儲存資料的任意系統。雖然在上述範例實施例中,主機系統是以電腦系統來作說明,然而,圖7是根據本發明的一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。請參照圖7,在另一範例實施例中,主機系統71也可以是數位相機、攝影機、通訊裝置、音訊播放器、視訊播放器或平板電腦等系統,而記憶體儲存裝置70可為其所使用的安全數位(Secure Digital, SD)卡72、小型快閃(Compact Flash, CF)卡73或嵌入式儲存裝置74等各式非揮發性記憶體儲存裝置。嵌入式儲存裝置74包括嵌入式多媒體卡(embedded Multi Media Card, eMMC)741及/或嵌入式多晶片封裝(embedded Multi Chip Package, eMCP)儲存裝置742等各類型將記憶體模組直接耦接於主機系統的基板上的嵌入式儲存裝置。
圖8是根據本發明的一範例實施例所繪示的記憶體儲存裝置的示意圖。請參照圖8,記憶體儲存裝置80包括連接介面單元801、記憶體控制電路單元802及可複寫式非揮發性記憶體模組803。
連接介面單元801用以將記憶體儲存裝置80耦接至主機系統。在本範例實施例中,連接介面單元801是相容於SATA標準。然而,必須瞭解的是,本發明不限於此,連接介面單元801亦可以是符合並列先進附件(Parallel Advanced Technology Attachment, PATA)標準、電氣和電子工程師協會(Institute of Electrical and Electronic Engineers, IEEE)1394標準、PCI Express標準、USB標準、SD介面標準、超高速一代(Ultra High Speed-I, UHS-I)介面標準、超高速二代(Ultra High Speed-II, UHS-II)介面標準、記憶棒(Memory Stick, MS)介面標準、MCP介面標準、MMC介面標準、eMMC介面標準、通用快閃記憶體(Universal Flash Storage, UFS)介面標準、eMCP介面標準、CF介面標準、整合式驅動電子介面(Integrated Device Electronics, IDE)標準或其他適合的標準。連接介面單元801可與記憶體控制電路單元802封裝在一個晶片中,或者連接介面單元801是佈設於一包含記憶體控制電路單元802之晶片外。
記憶體控制電路單元802用以執行以硬體型式或韌體型式實作的多個邏輯閘或控制指令並且根據主機系統的指令在可複寫式非揮發性記憶體模組803中進行資料的寫入、讀取與抹除等運作。
可複寫式非揮發性記憶體模組803是耦接至記憶體控制電路單元802並且用以儲存主機系統所寫入之資料。可複寫式非揮發性記憶體模組803可以是單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個位元的快閃記憶體模組)、多階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個位元的快閃記憶體模組)、三階記憶胞(Triple Level Cell, TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個位元的快閃記憶體模組)、四階記憶胞(Quad Level Cell, QLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存4個位元的快閃記憶體模組)、其他快閃記憶體模組或其他具有相同特性的記憶體模組。
可複寫式非揮發性記憶體模組803中的每一個記憶胞是以電壓(以下亦稱為臨界電壓)的改變來儲存一或多個位元。具體來說,每一個記憶胞的控制閘極(control gate)與通道之間有一個電荷捕捉層。透過施予一寫入電壓至控制閘極,可以改變電荷補捉層的電子量,進而改變記憶胞的臨界電壓。此改變記憶胞之臨界電壓的操作亦稱為“把資料寫入至記憶胞”或“程式化(programming)記憶胞”。隨著臨界電壓的改變,可複寫式非揮發性記憶體模組406中的每一個記憶胞具有多個儲存狀態。透過施予讀取電壓可以判斷一個記憶胞是屬於哪一個儲存狀態,藉此取得此記憶胞所儲存的一或多個位元。
在本範例實施例中,可複寫式非揮發性記憶體模組803的記憶胞會構成多個實體程式化單元,並且此些實體程式化單元會構成多個實體抹除單元。具體來說,同一條字元線上的記憶胞會組成一或多個實體程式化單元。若每一個記憶胞可儲存2個以上的位元,則同一條字元線上的實體程式化單元至少可被分類為下實體程式化單元與上實體程式化單元。例如,一記憶胞的最低有效位元(Least Significant Bit,LSB)是屬於下實體程式化單元,並且一記憶胞的最高有效位元(Most Significant Bit,MSB)是屬於上實體程式化單元。一般來說,在MLC NAND型快閃記憶體中,下實體程式化單元的寫入速度會大於上實體程式化單元的寫入速度,及/或下實體程式化單元的可靠度是高於上實體程式化單元的可靠度。
在本範例實施例中,實體程式化單元為程式化的最小單元。即,實體程式化單元為寫入資料的最小單元。例如,實體程式化單元為實體頁面(page)或是實體扇(sector)。若實體程式化單元為實體頁面,則此些實體程式化單元通常包括資料位元區與冗餘(redundancy)位元區。資料位元區包含多個實體扇,用以儲存使用者資料,而冗餘位元區用以儲存系統資料(例如,錯誤更正碼等管理資料)。在本範例實施例中,資料位元區包含32個實體扇,且一個實體扇的大小為512位元組(byte, B)。然而,在其他範例實施例中,資料位元區中也可包含8個、16個或數目更多或更少的實體扇,並且每一個實體扇的大小也可以是更大或更小。另一方面,實體抹除單元為抹除之最小單位。亦即,每一實體抹除單元含有最小數目之一併被抹除之記憶胞。例如,實體抹除單元為實體區塊(block)。
圖9是根據本發明的一範例實施例所繪示的模式控制方法的流程圖。請參照圖9,在步驟S901中,經由訊號重驅動裝置的接收端電路接收第一訊號。在步驟S902中,經由所述接收端電路偵測類比訊號特徵。在步驟S903中,根據所述類比訊號特徵進入第一模式。在步驟S904中,在所述第一模式下,調變所述第一訊號並輸出第二訊號。在步驟S905中,經由所述訊號重驅動裝置的發送端電路發送所述第二訊號。在步驟S906中,經由所述接收端電路偵測數位訊號特徵。在步驟S907中,根據所述數位訊號特徵從所述第一模式切換至第二模式。
然而,圖9中各步驟已詳細說明如上,在此便不再贅述。值得注意的是,圖9中各步驟可以實作為多個程式碼或是電路,本發明不加以限制。此外,圖9的方法可以搭配以上範例實施例使用,也可以單獨使用,本發明不加以限制。
綜上所述,在本發明的範例實施例中,訊號重驅動裝置(或調變電路)是根據類比的訊號偵測方式而被喚醒,且搭配以數位的訊號偵測方式來使訊號重驅動裝置(或調變電路)重新進入節能模式或待機模式。藉此,可使訊號重驅動裝置在省電與維持訊號傳輸品質之間更好的取得平衡。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10:資料儲存系統 11:處理裝置 12,50,70,80:記憶體儲存裝置 13,30:訊號重驅動裝置 101:主機板 21,31:接收端電路 22,32:調變電路 23,33:發送端電路 24,34:模式控制電路 IN:訊號輸入端 OUT:訊號輸出端 S1,S2,CS,CS(0),CS(1),SEL:訊號 321~323:調變元件 341,342:偵測電路 343:切換電路 3411:類比靜噪器 3421:低速震盪器 3422:計數電路 3423:濾波電路 3431:多工器 3441:轉態偵測器 RX_P,RX_N:接收端子 TX_P,TX_N:發送端子 R1,R2,R3,R4:阻抗元件 CK:時脈訊號 CNT:計數值 T(0)~T(4):時間點 51,71:主機系統 510:系統匯流排 511:處理器 512:隨機存取記憶體 513:唯讀記憶體 514:資料傳輸介面 52:輸入/輸出(I/O)裝置 60:主機板 601:隨身碟 602:記憶卡 603:固態硬碟 604:無線記憶體儲存裝置 605:全球定位系統模組 606:網路介面卡 607:無線傳輸裝置 608:鍵盤 609:螢幕 610:喇叭 72:SD卡 73:CF卡 74:嵌入式儲存裝置 741:嵌入式多媒體卡 742:嵌入式多晶片封裝儲存裝置 801:連接介面單元 802:記憶體控制電路單元 803:可複寫式非揮發性記憶體模組 S901:步驟(經由訊號重驅動裝置的接收端電路接收第一訊號) S902:步驟(經由所述接收端電路偵測類比訊號特徵) S903:步驟(根據所述類比訊號特徵進入第一模式) S904:步驟(在所述第一模式下,調變所述第一訊號並輸出第二訊號) S905:步驟(經由所述訊號重驅動裝置的發送端電路發送所述第二訊號) S906:步驟(經由所述接收端電路偵測數位訊號特徵) S907:步驟(根據所述數位訊號特徵從所述第一模式切換至第二模)
圖1是根據本發明的一範例實施例所繪示的資料儲存系統的示意圖。 圖2是根據本發明的一範例實施例所繪示的訊號重驅動裝置的示意圖。 圖3是根據本發明的一範例實施例所繪示的訊號重驅動裝置的示意圖。 圖4是根據本發明的一範例實施例所繪示的訊號時序示意圖。 圖5是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。 圖6是根據本發明的一範例實施例所繪示的主機系統、記憶體儲存裝置及I/O裝置的示意圖。 圖7是根據本發明的一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。 圖8是根據本發明的一範例實施例所繪示的記憶體儲存裝置的示意圖。 圖9是根據本發明的一範例實施例所繪示的模式控制方法的流程圖。
S901:步驟(經由訊號重驅動裝置的接收端電路接收第一訊號)
S902:步驟(經由所述接收端電路偵測類比訊號特徵)
S903:步驟(根據所述類比訊號特徵進入第一模式)
S904:步驟(在所述第一模式下,調變所述第一訊號並輸出第二訊號)
S905:步驟(經由所述訊號重驅動裝置的發送端電路發送所述第二訊號)
S906:步驟(經由所述接收端電路偵測數位訊號特徵)
S907:步驟(根據所述數位訊號特徵從所述第一模式切換至第二模)

Claims (30)

  1. 一種訊號重驅動裝置,包括: 一接收端電路; 一調變電路,耦接至該接收端電路; 一發送端電路,耦接至該調變電路;以及 一模式控制電路,耦接至該接收端電路與該調變電路, 其中該接收端電路用以接收一第一訊號, 該模式控制電路用以經由該接收端電路偵測一類比訊號特徵並根據該類比訊號特徵控制該調變電路進入一第一模式, 在該第一模式下,該調變電路用以調變該第一訊號並輸出一第二訊號, 該發送端電路用以發送該第二訊號,並且 該模式控制電路更用以經由該接收端電路偵測一數位訊號特徵並根據該數位訊號特徵控制該調變電路從該第一模式切換至一第二模式。
  2. 如請求項1所述的訊號重驅動裝置,其中該調變電路運作在該第一模式下的一耗電量高於該調變電路運作在該第二模式下的一耗電量。
  3. 如請求項1所述的訊號重驅動裝置,其中該調變電路在該第二模式下被禁能。
  4. 如請求項1所述的訊號重驅動裝置,其中該類比訊號特徵反映該第一訊號是否存在。
  5. 如請求項1所述的訊號重驅動裝置,其中該數位訊號特徵反映該第一訊號的一累積消失時間。
  6. 如請求項1所述的訊號重驅動裝置,其中根據該類比訊號特徵控制該調變電路進入該第一模式的操作包括: 根據該類比訊號特徵輸出一第一控制訊號至該調變電路,其中該第一控制訊號用以觸發該調變電路進入該第一模式,並且 根據該數位訊號特徵控制該調變電路從該第一模式切換至該第二模式的操作包括: 根據該數位訊號特徵輸出一第二控制訊號至該調變電路,其中該第二控制訊號用以觸發該調變電路切換至該第二模式。
  7. 如請求項6所述的訊號重驅動裝置,其中該模式控制電路包括: 一第一偵測電路,耦接至該接收端電路; 一第二偵測電路,耦接至該第一偵測電路;以及 一切換電路,耦接至該第一偵測電路、該第二偵測電路及該調變電路, 其中該第一偵測電路用以根據該類比訊號特徵提供一選擇控制訊號至該切換電路, 該第二偵測電路用以根據該數位訊號特徵提供該第二控制訊號至該切換電路,並且 該切換電路用以根據該選擇控制訊號輸出該第一控制訊號與該第二控制訊號的其中之一至該調變電路。
  8. 如請求項7所述的訊號重驅動裝置,其中該切換電路經由一第一輸入端接收該第一控制訊號並經由一第二輸入端接收該第二控制訊號,並且 該切換電路根據該選擇控制訊號導通一第一訊號傳遞路徑以輸出該第一控制訊號或導通一第二訊號傳遞路徑以輸出該第二控制訊號。
  9. 如請求項7所述的訊號重驅動裝置,其中該數位訊號特徵包括一計數值,且該第二偵測電路包括: 一計數電路,用以根據該接收端電路的一訊號接收狀態更新該計數值;以及 一濾波電路,耦接至該計數電路並用以根據該計數值提供該第二控制訊號至該切換電路。
  10. 如請求項9所述的訊號重驅動裝置,其中根據該計數值提供該第二控制訊號至該切換電路的操作包括: 響應於該計數值達到一門檻值,提供該第二控制訊號至該切換電路。
  11. 一種資料儲存系統,包括: 一處理裝置; 一記憶體儲存裝置;以及 一訊號重驅動裝置,耦接於該處理裝置與該記憶體儲存裝置之間, 其中該訊號重驅動裝置用以經由該訊號重驅動裝置中的一接收端電路從該處理裝置接收一第一訊號, 該訊號重驅動裝置更用以經由該接收端電路偵測一類比訊號特徵並根據該類比訊號特徵進入一第一模式, 在該第一模式下,該訊號重驅動裝置更用以調變該第一訊號並輸出一第二訊號, 該訊號重驅動裝置更用以經由該訊號重驅動裝置中的一發送端電路發送該第二訊號至該記憶體儲存裝置,並且 該訊號重驅動裝置更用以經由該接收端電路偵測一數位訊號特徵並根據該數位訊號特徵從該第一模式切換至一第二模式。
  12. 如請求項11所述的資料儲存系統,其中該訊號重驅動裝置運作在該第一模式下的一耗電量高於該訊號重驅動裝置運作在該第二模式下的一耗電量。
  13. 如請求項11所述的資料儲存系統,其中該訊號重驅動裝置中的一調變電路在該第二模式下被禁能。
  14. 如請求項11所述的資料儲存系統,其中該類比訊號特徵反映該第一訊號是否存在。
  15. 如請求項11所述的資料儲存系統,其中該數位訊號特徵反映該第一訊號的一累積消失時間。
  16. 如請求項11所述的資料儲存系統,其中該訊號重驅動裝置更用以: 根據該類比訊號特徵輸出一第一控制訊號至該訊號重驅動裝置中的一調變電路,其中該調變電路用以調變該第一訊號,且該第一控制訊號用以觸發該調變電路進入該第一模式;以及 根據該數位訊號特徵輸出一第二控制訊號至該調變電路,其中該第二控制訊號用以觸發該調變電路切換至該第二模式。
  17. 如請求項16所述的資料儲存系統,其中該訊號重驅動裝置更用以: 根據該類比訊號特徵提供一選擇控制訊號至該訊號重驅動裝置中的一切換電路; 根據該數位訊號特徵提供該第二控制訊號至該切換電路;以及 根據該選擇控制訊號經由該切換電路輸出該第一控制訊號與該第二控制訊號的其中之一至該調變電路。
  18. 如請求項17所述的資料儲存系統,其中根據該選擇控制訊號經由該切換電路輸出該第一控制訊號與該第二控制訊號的該其中之一至該調變電路的操作包括: 經由該切換電路的一第一輸入端接收該第一控制訊號; 經由該切換電路的一第二輸入端接收該第二控制訊號;以及 根據該選擇控制訊號導通該切換電路的一第一訊號傳遞路徑以輸出該第一控制訊號或導通該切換電路的一第二訊號傳遞路徑以輸出該第二控制訊號。
  19. 如請求項17所述的資料儲存系統,其中該數位訊號特徵包括一計數值,且根據該選擇控制訊號經由該切換電路輸出該第一控制訊號與該第二控制訊號的其中之一至該調變電路的操作包括: 根據該接收端電路的一訊號接收狀態更新該計數值;以及 根據該計數值提供該第二控制訊號至該切換電路。
  20. 如請求項19所述的資料儲存系統,其中根據該計數值提供該第二控制訊號至該切換電路的操作包括: 響應於該計數值達到一門檻值,提供該第二控制訊號至該切換電路。
  21. 一種模式控制方法,用於一訊號重驅動裝置,且該模式控制方法包括: 經由該訊號重驅動裝置的一接收端電路接收一第一訊號; 經由該接收端電路偵測一類比訊號特徵; 根據該類比訊號特徵進入一第一模式; 在該第一模式下,調變該第一訊號並輸出一第二訊號; 經由該訊號重驅動裝置的一發送端電路發送該第二訊號; 經由該接收端電路偵測一數位訊號特徵;以及 根據該數位訊號特徵從該第一模式切換至一第二模式。
  22. 如請求項21所述的模式控制方法,其中該訊號重驅動裝置運作在該第一模式下的一耗電量高於該訊號重驅動裝置運作在該第二模式下的一耗電量。
  23. 如請求項21所述的模式控制方法,更包括: 在該第二模式下,禁能該訊號重驅動裝置中的一調變電路。
  24. 如請求項21所述的模式控制方法,其中該類比訊號特徵反映該第一訊號是否存在。
  25. 如請求項21所述的模式控制方法,其中該數位訊號特徵反映該第一訊號的一累積消失時間。
  26. 如請求項21所述的模式控制方法,更包括: 根據該類比訊號特徵輸出一第一控制訊號至該訊號重驅動裝置中的一調變電路,其中該調變電路用以調變該第一訊號,且該第一控制訊號用以觸發該調變電路進入該第一模式;以及 根據該數位訊號特徵輸出一第二控制訊號至該調變電路,其中該第二控制訊號用以觸發該調變電路切換至該第二模式。
  27. 如請求項26所述的模式控制方法,更包括: 根據該類比訊號特徵提供一選擇控制訊號至該訊號重驅動裝置中的一切換電路; 根據該數位訊號特徵提供該第二控制訊號至該切換電路;以及 根據該選擇控制訊號經由該切換電路輸出該第一控制訊號與該第二控制訊號的其中之一至該調變電路。
  28. 如請求項27所述的模式控制方法,其中根據該選擇控制訊號經由該切換電路輸出該第一控制訊號與該第二控制訊號的該其中之一至該調變電路的操作包括: 經由該切換電路的一第一輸入端接收該第一控制訊號; 經由該切換電路的一第二輸入端接收該第二控制訊號;以及 根據該選擇控制訊號導通該切換電路的一第一訊號傳遞路徑以輸出該第一控制訊號或導通該切換電路的一第二訊號傳遞路徑以輸出該第二控制訊號。
  29. 如請求項27所述的模式控制方法,其中該數位訊號特徵包括一計數值,且根據該選擇控制訊號經由該切換電路輸出該第一控制訊號與該第二控制訊號的該其中之一至該調變電路的步驟包括: 根據該接收端電路的一訊號接收狀態更新該計數值;以及 根據該計數值提供該第二控制訊號至該切換電路。
  30. 如請求項28所述的模式控制方法,其中根據該計數值提供該第二控制訊號至該切換電路的步驟包括: 響應於該計數值達到一門檻值,提供該第二控制訊號至該切換電路。
TW110128285A 2021-08-02 2021-08-02 訊號重驅動裝置、資料儲存系統及模式控制方法 TWI791257B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110128285A TWI791257B (zh) 2021-08-02 2021-08-02 訊號重驅動裝置、資料儲存系統及模式控制方法
US17/458,548 US11886263B2 (en) 2021-08-02 2021-08-27 Signal re-driving device, data storage system and mode control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110128285A TWI791257B (zh) 2021-08-02 2021-08-02 訊號重驅動裝置、資料儲存系統及模式控制方法

Publications (2)

Publication Number Publication Date
TWI791257B true TWI791257B (zh) 2023-02-01
TW202308336A TW202308336A (zh) 2023-02-16

Family

ID=85038668

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110128285A TWI791257B (zh) 2021-08-02 2021-08-02 訊號重驅動裝置、資料儲存系統及模式控制方法

Country Status (2)

Country Link
US (1) US11886263B2 (zh)
TW (1) TWI791257B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI791257B (zh) * 2021-08-02 2023-02-01 群聯電子股份有限公司 訊號重驅動裝置、資料儲存系統及模式控制方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050220218A1 (en) * 2004-04-02 2005-10-06 Jensen Henrik T RF transmitter architecture for continuous switching between modulations modes
US20100086011A1 (en) * 2008-10-03 2010-04-08 Ic Plus Corp. Transceiver apparatus, receiver and power saving method thereof
US20130346779A1 (en) * 2012-06-25 2013-12-26 Hon Hai Precision Industry Co., Ltd. Waking device and electronic apparatus

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3241098B2 (ja) * 1992-06-12 2001-12-25 株式会社東芝 多方式対応の受信装置
JPH08139625A (ja) * 1994-11-15 1996-05-31 Uniden Corp アナログ・ディジタル両用受信機
GB9607229D0 (en) * 1996-04-04 1996-06-12 Switched Reluctance Drives Ltd Analogue to digital converter
JP3576880B2 (ja) * 1999-09-09 2004-10-13 日本電気株式会社 自動変調方式識別装置及び自動変調方式識別方法
JP3856996B2 (ja) * 1999-09-22 2006-12-13 株式会社リコー 通信端末装置及びファクシミリ装置
CN101931522A (zh) * 2004-07-28 2010-12-29 金雅拓股份有限公司 通信设备和方法
DK2792166T3 (da) * 2011-12-16 2021-10-25 Teknologisk Inst Bærbar elektronisk indretning til brug ved øret og en fremgangsmåde til drift af en bærbar elektronisk indretning
US10858019B2 (en) * 2017-11-16 2020-12-08 Progress Rail Services Corporation Communications between end of train device and head of train device
US10491235B1 (en) * 2018-12-21 2019-11-26 Motorola Solutions, Inc. Devices and methods for multi-mode sample generation
US11194751B2 (en) * 2019-07-16 2021-12-07 Intel Corporation Power management of re-driver devices
TWI791257B (zh) * 2021-08-02 2023-02-01 群聯電子股份有限公司 訊號重驅動裝置、資料儲存系統及模式控制方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050220218A1 (en) * 2004-04-02 2005-10-06 Jensen Henrik T RF transmitter architecture for continuous switching between modulations modes
US20100086011A1 (en) * 2008-10-03 2010-04-08 Ic Plus Corp. Transceiver apparatus, receiver and power saving method thereof
US20130346779A1 (en) * 2012-06-25 2013-12-26 Hon Hai Precision Industry Co., Ltd. Waking device and electronic apparatus

Also Published As

Publication number Publication date
TW202308336A (zh) 2023-02-16
US20230035428A1 (en) 2023-02-02
US11886263B2 (en) 2024-01-30

Similar Documents

Publication Publication Date Title
US9851904B2 (en) Garbage collection while maintaining predetermined writing speed
US20130159608A1 (en) Bridge chipset and data storage system
US10326622B2 (en) Equalizer tuning method, signal receiving circuit and a memory storage device
TWI731338B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
US20200252072A1 (en) Clock and data recovery circuit, memory storage device and flash memory controller
US11693567B2 (en) Memory performance optimization method, memory control circuit unit and memory storage device
US11281402B2 (en) Memory management method, memory storage device and memory control circuit unit
US10627851B2 (en) Reference clock signal generation method, memory storage device and connection interface unit
TWI791257B (zh) 訊號重驅動裝置、資料儲存系統及模式控制方法
US20230098366A1 (en) Memory polling method, memory storage device and memory control circuit unit
US11206157B1 (en) Signal receiving circuit, memory storage device and calibration method of equalizer circuit
CN113644935B (zh) 信号重驱动装置、数据存储系统及模式控制方法
US8897093B2 (en) Controlling method of connector, connector, and memory storage device
TW202001584A (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI722490B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI840148B (zh) 記憶體的性能匹配方法、記憶體儲存裝置及記憶體控制電路單元
US9081659B2 (en) Controlling method for connector, connector and memory storage device
TWI726541B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
US20180165241A1 (en) Channel switching device, memory storage device and channel switching method
US20230281114A1 (en) Memory control method, memory storage device and memory control circuit unit
US9349473B1 (en) Data sampling circuit module, data sampling method and memory storage device
CN117289873A (zh) 装置控制方法、存储器存储装置及存储器控制电路单元
CN116954508A (zh) 存储器管理方法、存储器存储装置及存储器控制电路单元
CN117174149A (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
CN110659229A (zh) 存储器管理方法、存储器存储装置及存储器控制电路单元