TWI789171B - 電子裝置 - Google Patents

電子裝置 Download PDF

Info

Publication number
TWI789171B
TWI789171B TW110147891A TW110147891A TWI789171B TW I789171 B TWI789171 B TW I789171B TW 110147891 A TW110147891 A TW 110147891A TW 110147891 A TW110147891 A TW 110147891A TW I789171 B TWI789171 B TW I789171B
Authority
TW
Taiwan
Prior art keywords
electronic device
molding
molded
radius
bending area
Prior art date
Application number
TW110147891A
Other languages
English (en)
Other versions
TW202327439A (zh
Inventor
許祐霖
吳觀竹
柯廷育
梁閔雄
彭昱銘
Original Assignee
財團法人工業技術研究院
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 財團法人工業技術研究院 filed Critical 財團法人工業技術研究院
Priority to TW110147891A priority Critical patent/TWI789171B/zh
Priority to US17/702,814 priority patent/US20230199961A1/en
Application granted granted Critical
Publication of TWI789171B publication Critical patent/TWI789171B/zh
Publication of TW202327439A publication Critical patent/TW202327439A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/119Details of rigid insulating substrates therefor, e.g. three-dimensional details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0014Shaping of the substrate, e.g. by moulding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09018Rigid curved substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09045Locally raised area or protrusion of insulating substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09063Holes or slots in insulating substrate not used for electrical connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09118Moulded substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Casting Or Compression Moulding Of Plastics Or The Like (AREA)
  • Sink And Installation For Waste Water (AREA)
  • Supplying Of Containers To The Packaging Station (AREA)
  • Control And Other Processes For Unpacking Of Materials (AREA)

Abstract

一種電子裝置,其包括模壓成型板以及連接墊。模壓成型板具有元件接合區及藉由模壓成型的彎曲區。元件接合區與彎曲區為不同的區域。連接墊配置於模壓成型板的元件接合區上。

Description

電子裝置
本發明是有關於一種電子裝置,且是有關於一種具有模壓成型板的電子裝置。
傳統的模塑電子(In-mold Elcctronics,IME)製程是將晶片接合至平面板上後,再進行塑形。但是,上述的方法可能會有應力匹配、基板形變可靠度及/或設計自由度較低的問題。
本發明實施例的電子裝置包括模壓成型板以及連接墊。模壓成型板具有元件接合區及藉由模壓成型的彎曲區。所述元件接合區與所述彎曲區為不同的區域。連接墊配置於模壓成型板的元件接合區上。
101、102、103、201、301:電子裝置
119、110’:基材
119a:第一表面
119b:第二表面
119c:厚度
129:導電層
110、210、310:模壓成型板
110a:第一表面
110b:第二表面
110c:厚度
115:皺褶
112:元件接合區
113:彎曲區
120:導電層
122:連接墊
123:導線
230:電子元件
232:導電端子
340:封裝層
251、352:應力補償結構
180:模具
D:最大位移處
R:曲率半徑
H:拱高
r、r’:模壓成型半徑
P:成型中點
E:邊緣
W:第一尺寸
L:第二尺寸
X、Y、Z:方向
圖1A至圖1G是依照本發明的第一實施例的一種電子裝置的 部分製造方法的部分剖視示意圖。
圖1H及圖1I是依照本發明的第一實施例的一種電子裝置的部分立體示意圖。
圖2是依照本發明的第二實施例的一種電子裝置的部分立體示意圖。
圖3是依照本發明的第三實施例的一種電子裝置的部分立體示意圖。
以下將參照本實施例之圖式以更全面地闡述本發明。然而,本發明亦可以各種不同的形式體現,而不應限於本文中所述之實施例。圖式中的層與區域的厚度會為了清楚起見而放大。相同或相似之參考號碼表示相同或相似之元件,以下段落將不再一一贅述。
實施例中所提到的方向用語,例如:上、下或其他類似的方向用語,僅是參考附加圖式的方向。因此,除非有特別的說明,使用的方向用語是用來說明並非用來限制本發明。
為了清楚表示不同圖式之間的方向關係,於部份的圖示中示例性以卡氏座標系統(Cartesian coordinate system;即XYZ直角坐標系統)來表示對應的方向,但本發明不以此為限。
圖1A至圖1G是依照本發明的第一實施例的一種電子裝置的部分製造方法的部分剖視示意圖。圖1H及圖1I是依照本發 明的第一實施例的一種電子裝置的部分立體示意圖。舉例而言,圖1H可以是對應圖1C或圖1D的立體示意圖。也就是說,圖1C可以是對應於圖1F的一剖面(如:一平行於XZ平面的剖面)上的部分剖視示意圖;且/或,圖1D可以是對應於圖1F的一剖面(如:一平行於YZ平面的剖面)上的部分剖視示意圖。圖1I可以是圖1H的部分放大圖。另外,為求清楚表示,於圖1I及圖1H中僅繪示了模壓成型板110的第一表面110a,並以常用的網格線方式表示對應的曲面或平面的立體態樣。
請參照圖1A,提供基材119。基材119的材質可以包括適於被模壓(compression molding)的材質。舉例而言,基材119的材質可以包括聚對苯二甲酸乙二酯(polyethylene terephthalate,PET)、乙二醇改性之聚對苯二甲酸乙二酯(polyethylene terephthalate glycol-modified,PETG)、聚醯亞胺(polyimide,PI)、聚甲基丙烯酸甲酯(poly(methyl methacrylate),PMMA)、聚醚(polyethersulfone,PES)、聚碳酸酯(polycarbonate,PC)、聚萘二甲酸乙二醇酯(polyethylene naphthalate,PEN)、聚二甲基矽氧烷(polydimethylsiloxane,PDMS)、壓克力(acrylic)或上述之組合,但本發明不以此為限。
在一實施例中,基材119可以是單一的材質,但本發明不限於此。在一實施例中,基材119可以是多層的膜(film)、片(sheet)或薄板(thin board)的堆疊。
在本實施例中,基材119的厚度119c可以介於0.1公釐 (millimeter,mm)至2.3mm。如此一來,可以使基材119更適於被模壓。
在本實施例中,基材119的楊氏模量(Young’s modulus)可以介於0.05GPa至5.9GPa,但本發明不限於此。
在本實施例中,基材119的玻璃轉化溫度(glass transition temperature,Tg)可以介於60℃至350℃,但本發明不限於此。
在本實施例中,基材119的熱膨脹係數(coefficient of thermal expansion,CTE)可以介於5ppm/℃至500ppm/℃,但本發明不限於此。
在本實施例中,基材119的一表面上可以具有導電層129。導電層129的材質可以包括金、銀、銅、銦、錫、鋅、上述之合金、上述之氧化物及/或上述之組合。舉例而言,基材119具有第一表面119a及相對於第一表面119a的第二表面119b。導電層129可以藉由濺鍍(sputtering)、沉積(deposition)、電鍍(electroplating)、網印(screen printing)、噴墨印刷(in-jet printing)、其他適宜的方式或上述之組合形成於基材119的第一表面119a上。導電層129可以為單一膜層或多個膜層的堆疊,於本發明不限於此。
另外,導電層129可以依據設計上的需求而具有適當的圖案。本發明對於導電層129的圖案並不加以限制。導電層129的部分圖案可以被稱為線路佈局(layout)。舉例而言,在後續的應用上,部分的導電層129可以作為連接墊(如:之後所描述的 連接墊122,但不限),且/或部分的導電層129可以作為導線(如:之後所描述的導線123,但不限)。
在一類似或未繪示的實施例中,基材119的第二表面119b上可以具有相同或相似於導電層129的導電層。
在一實施例中,第一表面119a及第二表面119b基本上平行。也就是說,基材119的厚度119c基本上一致。
請參照圖1A至圖1B,藉由模壓的方式,使基材119(繪示於圖1A)的至少一部分被彎曲,而形成對應的模壓成型板110’(繪示於圖1B)。模壓的方式可以包括一般常被使用的熱壓成型技術(heat pressing technique)、真空輔助成型技術(vacuum-assisted pressing technique)及/或上述之組合。
舉例而言,可以先將基材119置於模具180上。模具180適於放置基材119處的外觀可以具有對應凸起及/或凹陷。並且,可以藉由適當地加熱方式(如:熱風加熱、紅外光加熱、其他適宜的加熱方式或上述之組合)使被置於模具180上的基材119被軟化,以對應地形成彎曲的基材110’然後,從模具180的抽氣口185進行抽氣。抽氣時對於置於模具180上的軟化基材119所造成的壓力可以被稱為成型壓力。如此一來,可以使軟化的基材110’彎曲且具有對應於模具外觀的形態,且使位於其上的導電層120對應地被至少部分彎曲。然後,使被彎曲的基材110’與模具180分離,以形成如圖1C、圖1D、圖1H及/或圖1I所示的模壓成型板110。值得注意的是,上述的方式僅是示例性地示範,於本發明 並不以此為限。
模壓的方式基本上為藉由上述物理性的方式使對應的物件(如:基材119)形成具有適當外型/曲度的外觀(如:模壓成型板110的外觀)。因此,對於被模壓的基材119及/或模壓後的基材110’而言,其材質或厚度基本上不會有太大或明顯的變化。舉例而言,在模壓成型板110中,於部分彎曲的第一表面110a或部分彎曲的第二表面110b的一處的法線方向上,第一表面110a與第二表面110b之間的距離(即,模壓成型板110的厚度110c)基本上介於0.1mm~2.3mm。
在一實施例中,第一表面110a及第二表面110b基本上平行。也就是說,模壓成型板110的厚度110c基本上一致。
在一未繪示的實施例中,模壓的方式也可以包括藉由公模(positive mold)及對應於公模的母模(negative mold)的按壓方式。
請參照圖1C、圖1D、圖1H及/或圖1I,由於模壓成型板110及為於其一表面(如:第一表面110a)上的至少部分導電層120(如:連接墊122)已可以具有適當的運用,因此,已可以構成一種電子裝置101。舉例而言,模壓成型板110可以具有元件接合區112及藉由模壓成型的彎曲區113。元件接合區112遠離彎曲區113,即,元件接合區112與彎曲區113為不同的區域。導電層120可以包括連接墊122或導線123。作為連接墊122的部分導電層120可以為於模壓成型板110的元件接合區112上。作為導 線123的部分導電層120可以從模壓成型板110的元件接合區112延伸至彎曲區113。
在一實施例中,配置於模壓成型板110的元件接合區112上的連接墊122可以適於使其他電子元件(如:之後所描述的電子元件230,但不限)配置(如:焊接)於其上。
在模壓的過程中,可能會因為內應力的關係,而可能(但,不限)使模壓成型板110具有對應的皺褶115。以圖1H或圖1I為例,從俯視方向(如:垂直於XY平面的一方向,如:-Z方向)看,模壓成型板110基本上會從模壓的最大位移處D(即,在模壓的過程中,Z方向的最大位移處;其可為一點或一面)向外並沿著前述位移的反方向(如:位移的方向為Z方向)彎曲。以具有相同於球形或類球形(如:半球形、四分之一球形、橢球形、半橢球形、四分之一橢球形或其他類似的形狀)的凸起的模具為例,從前述的俯視方向看,前述向外的方向可以對應於前述球形或類球形的徑向(radial direction)。並且,從前述的俯視方向看,若模壓成型板110的彎曲區113的一處或一區域在垂直於前述徑向的方向上,該處或該區域為局部高點(local maximum),且該處或該區域的高度(如:Z方向的位移)大於在垂直於前述徑向的方向上相鄰於該處或該區域的另一處或另一區域的高度約200微米(micrometer,μm)以上(即:後述的皺褶115的高度差大於或等於約200μm),則該處或該區域及沿著前述徑向上相鄰於其鄰接觸或鄰接區域可被視為一皺褶115。
在一實施例中,若前述皺褶115的數量較少(如:小於6條)且皺褶115的高度差較小(如:高度差小於或等於模壓成型板110的厚度110c的30%),則電子裝置101可能會有較佳的品質及/或較好的應用性。也就是說,若前述皺褶115的數量過多(如:大於或等於6條)且/或皺褶115的高度差過大(如:高度差大於模壓成型板110的厚度110c的30%),則可能會對電子裝置101的性能造成影響。以厚度110c為2.3mm的模壓成型板110為例,若皺褶115的數量大於或等於6條且/或皺褶115的高度差大於約700μm,則可能會使其他電子元件較難被配置於連接墊122上,且/或使導電層120較容易剝離;並且/或是,在後續的模封步驟後,因為皺褶115的數量過多且/或皺褶115的高度差過大而造成模壓成型板110的應力不平均,而使電子裝置101或類似/包括於其的電子裝置較容易損壞或效能低落。
在一實施例中,彎曲區113的曲率半徑為R,彎曲區113的拱高為H,且彎曲區113的曲率半徑與彎曲區113的拱高具有以下關係式:H/R<0.64。如此一來,電子裝置101可以具有較佳的品質。較佳地,彎曲區113的曲率半徑與彎曲區113的拱高可以更具有以下關係式:H/R<0.24。
在不同的成型壓力(即:對應於前述的成型壓力)及/或厚度(即:對應於前述的厚度110c或厚度119c)的測試或模擬下,拱高/曲率半徑與皺摺數量可以如以下的[表1]所示。前述或後述的模擬可以藉由一般商用的工程模擬軟體(如:ANSYS,但不限) 進行。
Figure 110147891-A0305-02-0011-1
在一示例性的實施例中,若彎曲區113的拱高與彎曲區113的曲率半徑的比值小於0.64(即,H/R<0.64),則厚度的範圍在0.23mm~2.3mm的範圍內,且成型壓力在0.085MPa~0.8MPa的範圍內可以使電子裝置101具有較佳的品質及/或較好的應用性。
在一示例性的實施例中,若厚度的範圍大於0.47mm,則彎曲區113的拱高與彎曲區113的曲率半徑的比值介於0.2~1(即,0.2≦H/R≦1),且成型壓力在0.085MPa~0.8MPa的範圍內可以使電子裝置101具有較佳的品質及/或較好的應用性。
在一示例性的實施例中,若成型壓力大於0.54MPa,則 厚度的範圍在0.23mm~2.3mm的範圍內,且彎曲區113的拱高與彎曲區113的曲率半徑的比值介於0.2~1(即,0.2≦H/R≦1)可以使電子裝置101具有較佳的品質及/或較好的應用性。
在本實施例中,並未限定模壓成型的形狀需為對稱的幾何圖型。舉例而言,如圖1C或圖1E所示,在一方向(如:X方向)上,彎曲區113的模壓成型半徑為r;如圖1D或圖1F所示,在另一方向(如:Y方向)上,彎曲區113的模壓成型半徑為r’;且本實施例並未限定在一方向(如:X方向)上的模壓成型半徑r需為相同或不同於在另一方向(如:Y方向)上的模壓成型半徑r’。若模壓成型半徑r相同或相近於模壓成型半徑r’,則模壓成型的形狀可以相同或相近於圓形。若模壓成型半徑r不同於模壓成型半徑r’,則模壓成型的形狀可以相同或相近於橢圓形。
另外,為求簡單表示,於後續的說明中,為針對一方向(如:X方向)上的模壓成型半徑為r進行較為詳細的說明。本發明所屬領域的普通技術人員可以理解的相同的含義,而將與模壓成型半徑為r有關的技術合理地衍生至在另一方向(如:Y方向)上的模壓成型半徑r’。
在一實施例中,彎曲區113的模壓成型半徑為r;於第一方向上,彎曲區113的成型中點P與模壓成型板110的邊緣E的第一尺寸為W;於垂直於第一方向的第二方向上,彎曲區113的成型中點P與模壓成型板110的邊緣E的第二尺寸為L。並且,模壓成型半徑、第一尺寸與第二尺寸具有以下關係式:W×L/r2> 19。如此一來,電子裝置101可以具有較佳的品質。
在一實施例中,模壓成型半徑、第一尺寸與第二尺寸的關係值(即,W×L/r2)可以更大於31.6(即,W×L/r2>31.6)。
在不同的前述模壓成型半徑、第一尺寸與第二尺寸的關係值(即,W×L/r2)及拱高/曲率半徑R(即,H/R)的測試或模擬下,對應的皺摺數量及最大皺摺高度差可以如以下的[表2]所示。
Figure 110147891-A0305-02-0013-2
在一示例性的實施例中,若前述模壓成型半徑、第一尺寸與第二尺寸的關係值(即,W×L/r2)大於19(即,W×L/r2>19),則皺摺數可以在1條或1條以下。
在一示例性的實施例中,若前述模壓成型半徑、第一尺寸與第二尺寸的關係值(即,W×L/r2)大於31.6(即,W×L/r2>31.6),則皺摺數可以在1條或1條以下,且最大皺摺高度差可以等於200μm;或是,前述的高度差可以更小於200μm而可以不被視為皺摺。
在一實施例中,模壓成型半徑與第一尺寸具有以下關係式:W/r>3.7;且/或,模壓成型半徑與第二尺寸具有以下關係式: L/r>3.7。如此一來,電子裝置101可以具有較佳的品質。
在不同的前述模壓成型半徑與第一尺寸的關係值(即,W/r)及前述模壓成型半徑與第二尺寸的關係值(即,L/r)的測試或模擬下,對應的皺摺數量及最大皺摺高度差可以如以下的[表3]所示。
Figure 110147891-A0305-02-0014-3
在一示例性的實施例中,若前述模壓成型半徑與第一尺寸的關係值(即,W/r)大於3.7(即,W/r>3.7),前述模壓成型半徑與第二尺寸的關係值(即,L/r)大於3.7(即,L/r>3.7),且彎曲區113的拱高與彎曲區113的曲率半徑的比值小於0.64(即,H/R<0.64),則皺摺數可以在1條或1條以下。
在一示例性的實施例中,若前述模壓成型半徑與第一尺寸的關係值(即,W/r)大於4.9(即,W/r>4.9),前述模壓成型半徑與第二尺寸的關係值(即,L/r)大於4.9(即,L/r>4.9),且彎曲區113的拱高與彎曲區113的曲率半徑的比值小於0.64(即,H/R<0.64),則皺摺數可以在1條或1條以下,且最大皺 摺高度差可以約等於200μm;或是,前述的高度差可以更小於200μm而可以不被視為皺摺。
在一實施例中,藉由上述的方式可以使模壓成型板110的彎曲區113的曲率半徑R小於100mm。並且,具有前述曲率半徑的模壓成型板110的電子裝置101仍可以具有較佳的品質。舉例而言,模壓成型板110的彎曲區113的曲率半徑R可以介於5mm~100mm。
在一實施例中,模壓成型板110的彎曲區113可以不具有相同或相似於連接墊122的連接墊(因無,故無繪示或標示)。
請參照圖1C/圖1D至圖1E/圖1F,在一實施例中,可以將電子元件230配置於連接墊122上,並使電子元件230電性連接於連接墊122。電子元件230可以包括晶片、晶片封裝件或其他適宜的電子元件,於本發明並不加以限制。
在一實施例中,電子元件230可以藉由導電端子232而與連接墊122電性連接。導電端子232可以包括焊球,但本發明不限於此。
在本實施例中,由於配置於模壓成型板110、模壓成型板110上的連接墊122(即:導電層120的一部分)及連接墊122上的電子元件230已可以具有適當的運用,因此,也可以構成一種電子裝置102。換句話說,電子裝置102可以包括模壓成型板110、連接墊122以及電子元件230。
另外,在將電子元件230配置於連接墊122的過程或之 後,基本上不會對模壓成型板110或其與其他構件之間的結構或狀態有實質上的改變。因此,針對電子裝置101所包括的模壓成型板110,其對應的內容必須或可以參考前述的圖式(如:圖1C、圖1D、圖1H及圖1I;但不限)及對應的說明。
請參照圖1E至圖1G,在一實施例中,在將電子元件230配置於連接墊122上之後,可以在模壓成型板110上形成包覆電子元件230的封裝層340(encapsulating layer)。封裝層340的材質或形成方式可以依據電子元件230或其他可能的條件進行適應性地選擇,於本發明並不加以限定。以包括晶片的電子元件230為例,封裝層340的材質可以包括環氧樹脂或其他適宜的模封材料(molding material)。以包括發光二極體的電子元件230為例,封裝層340的材質可以包括光學膠(optical clear adhesive,OCA)或其他適宜的透光材料。
在本實施例中,由於配置於模壓成型板110、模壓成型板110上的連接墊122(即:導電層120的一部分)、連接墊122上的電子元件230及包覆電子元件230的封裝層340已可以具有適當的運用,因此,也可以構成一種電子裝置103。換句話說,電子裝置103可以包括模壓成型板110、連接墊122、電子元件230及封裝層340。
另外,在形成封裝層340的過程或之後,基本上不會對模壓成型板110或其與其他構件之間的結構或狀態有實質上的改變。因此,針對電子裝置103所包括的模壓成型板110,其對應的 內容必須或可以參考前述的圖式(如:圖1C、圖1D、圖1H及圖1I;但不限)及對應的說明。類似地,在形成封裝層340的過程或之後,基本上不會對電子元件230或其與其他構件之間的結構或狀態有實質上的改變。因此,針對電子裝置103所包括的電子元件230,其對應的內容必須或可以參考前述的圖式(如:圖1G;但不限)及對應的說明。
基於上述,藉由上述的模壓成型板110,可以使包括於其的電子裝置101、102或103具有較佳的品質及/或較好的應用性。
圖2是依照本發明的第二實施例的一種電子裝置的部分製造方法的部分立體示意圖。
請參考圖2,本實施例的電子裝置201可以於前述實施例的電子裝置101相似,其類似的尺寸、方位、構件以相同的標號表示,且具有對應的態樣,並省略描述。舉例而言,為求清楚表示,於圖2中僅繪示了模壓成型板210,並對模壓成型板210的第一表面110a以常用的網格線方式表示對應的曲面或平面的立體態樣。也就是說,電子裝置201可以包括模壓成型板210及配置於模壓成型板210的元件接合區112上的連接墊(未直接繪示,相同或相似於前述實施例的連接墊122,即:導電層120的一部分)。
本實施例的模壓成型板210的材質或形成方式可以類似於前述實施例的模壓成型板110,差別在於:模壓成型板210具有至少一應力補償結構251。
在本實施例中,應力補償結構251可以包括至少一個凸 起,凸起的形狀,例如是條狀的凸起、錐狀的凸起、弧狀的凸起等,但本發明不限於此。凸起的排列方式可以包括放射狀排列、對稱排列或不對稱排列。凸起的應力補償結構251的厚度可以介於0.4μm~1μm,但本發明不限於此。
在一實施例中,應力補償結構251可以是配置於模壓成型板210的第一表面110a上的結構,且應力補償結構251的材質可以相同或相似於模壓成型板210的材質,但本發明不限於此。舉例而言,可以將條狀的膜、片或薄板連接於一板材或基材上,以形成應力補償結構251。
在一實施例中,應力補償結構251的數量可以為多條,且多個應力補償結構251彼此分離。舉例而言,應力補償結構251的數量可以為6條。
在一實施例中,應力補償結構251基本上位於彎曲區113。
在一實施例中,在進行模壓以形成模壓成型板210時,會有對應的應力(包含外應力或內應力)施加於模壓成型板210(或;用於形成於其的板材)上。而模壓成型板210(或;用於形成於其的板材)上的應力補償結構251可能可以造成應力傳播(stress propagation)的邊界(boundary)或不連續線(line of discontinuity)/不連續面(surface of discontinuity)。如此一來,可能可以降低皺褶的數量及/或皺褶的高度,而使模壓成型板210或包括於其的電子裝置201可以具有較佳的品質及/或較好的應用性。
在一實施例中,應力補償結構251可能可以提升模壓成型板210的彎曲區113可承受的應力。
在一實施例中,可以在模壓成型板210的元件接合區112上配置電子元件。如此一來,可以構成相同或相似於電子裝置102的電子裝置。
在一實施例中,可以在模壓成型板210上形成封裝層(如:可以相同或相似於前述封裝層340)。如此一來,可以構成相同或相似於電子裝置103的電子裝置。
圖3是依照本發明的第三實施例的一種電子裝置的部分製造方法的部分立體示意圖。
請參考圖3,本實施例的電子裝置301可以於前述實施例的電子裝置101相似,其類似的尺寸、方位、構件以相同的標號表示,且具有對應的態樣,並省略描述。舉例而言,為求清楚表示,於圖3中僅繪示了模壓成型板310,並對模壓成型板310的第一表面110a以常用的網格線方式表示對應的曲面或平面的立體態樣。也就是說,電子裝置301可以包括模壓成型板310及配置於模壓成型板310的元件接合區112上的連接墊(未直接繪示,相同或相似於前述實施例的連接墊122,即:導電層120的一部分)。
本實施例的模壓成型板310的材質或形成方式可以類似於前述實施例的模壓成型板110,差別在於:模壓成型板310具有至少一應力補償結構352。
在本實施例中,應力補償結構352可以包括至少一個開 口,開口的形狀,例如是條狀的開口、錐狀的開口、弧狀的開口等,但本發明不限於此。開口的排列方式可以包括放射狀排列、對稱排列或不對稱排列。在一實施例中,可以藉由切割、沖壓或其他適宜的方式,以形成前述條狀的開口。
在一實施例中,應力補償結構352的數量可以為多條,且多個應力補償結構352彼此分離。舉例而言,應力補償結構352的數量可以為6條。
在一實施例中,應力補償結構352基本上位於彎曲區113。
在一實施例中,在進行模壓以形成模壓成型板310時,會有對應的應力(包含外應力或內應力)施加於模壓成型板310(或;用於形成於其的板材)上。而模壓成型板310(或;用於形成於其的板材)上的應力補償結構352可能可以造成應力傳播的邊界或不連續線/不連續面。如此一來,可能可以降低皺褶的數量及/或皺褶的高度,而使模壓成型板310或包括於其的電子裝置301可以具有較佳的品質及/或較好的應用性。
在一實施例中,可以在模壓成型板310的元件接合區112上配置電子元件。如此一來,可以構成相同或相似於電子裝置102的電子裝置。
在一實施例中,可以在模壓成型板310上形成封裝層(如:可以相同或相似於前述封裝層340)。如此一來,可以構成相同或相似於電子裝置103的電子裝置。
綜上所述,本發明實施例的電子裝置可以具有較佳的品 質及/或較好的應用性。
101:電子裝置
110:模壓成型板
110a:第一表面
110b:第二表面
110c:厚度
112:元件接合區
113:彎曲區
120:導電層
122:連接墊
123:導線
H:拱高
X、Z:方向

Claims (19)

  1. 一種電子裝置,包括:模壓成型板,具有元件接合區及藉由模壓成型的彎曲區,其中所述元件接合區與所述彎曲區為不同的區域;以及連接墊,配置於所述模壓成型板的所述元件接合區上,其中所述彎曲區的曲率半徑為R,所述彎曲區的拱高為H,且所述彎曲區的所述曲率半徑與所述彎曲區的所述拱高具有以下關係式:H/R<0.64。
  2. 如請求項1所述的電子裝置,其中所述彎曲區的曲率半徑小於100mm。
  3. 如請求項1所述的電子裝置,其中所述彎曲區的所述曲率半徑與所述彎曲區的所述拱高更具有以下關係式:H/R<0.24。
  4. 如請求項1所述的電子裝置,其中:所述彎曲區的模壓成型半徑為r;於第一方向上,所述彎曲區的成型中點與所述模壓成型板的邊緣的第一尺寸為W;於垂直於所述第一方向的第二方向上,所述彎曲區的所述成型中點與所述模壓成型板的所述邊緣的第二尺寸為L;且所述模壓成型半徑、所述第一尺寸與所述第二尺寸具有以下關係式:W×L/r2>19。
  5. 如請求項4所述的電子裝置,其中所述模壓成型半徑、所述第一尺寸與所述第二尺寸更具有以下關係式:W×L/r2>31.6。
  6. 如請求項1所述的電子裝置,其中:所述彎曲區的模壓成型半徑為r;於第一方向上,所述彎曲區的成型中點與所述模壓成型板的邊緣的第一尺寸為W;於垂直於所述第一方向的第二方向上,所述彎曲區的所述成型中點與所述模壓成型板的所述邊緣的第二尺寸為L;且所述模壓成型半徑、所述第一尺寸與所述第二尺寸具有以下關係式:W/r>3.7且L/r>3.7。
  7. 如請求項1所述的電子裝置,其中所述模壓成型板的材質包括聚對苯二甲酸乙二酯(Polyethylene terephthalate,PET)、乙二醇改性之聚對苯二甲酸乙二酯(polyethylene terephthalate glycol-modified,PETG)、聚醯亞胺(Polyimide,PI)、聚甲基丙烯酸甲酯(Poly(methyl methacrylate),PMMA)、聚醚(Polyethersulfone,PES)、聚碳酸酯(polycarbonate,PC)、聚萘二甲酸乙二醇酯(polyethylene naphthalate,PEN)、聚二甲基矽氧烷(Polydimethylsiloxane,PDMS)、壓克力(Acrylic)或上述之組合。
  8. 如請求項1所述的電子裝置,其中所述模壓成型板的厚度介於0.1mm~2.3mm。
  9. 如請求項1所述的電子裝置,其中所述模壓成型板為藉由模壓步驟所形成,且於進行所述模壓步驟時的成型壓力在0.085MPa~0.8MPa的範圍內。
  10. 如請求項1所述的電子裝置,其中所述模壓成型板具有至少一皺褶。
  11. 如請求項10所述的電子裝置,其中所述皺褶高度差大於或等於約200μm,且小於或等於所述模壓成型板的厚度的30%。
  12. 如請求項10所述的電子裝置,其中所述皺褶的數量小於6條。
  13. 如請求項1所述的電子裝置,其中所述模壓成型板具有至少一應力補償結構。
  14. 如請求項13所述的電子裝置,其中所述至少一應力補償結構的數量為多個。
  15. 如請求項14所述的電子裝置,所述多個應力補償結構彼此分離。
  16. 如請求項13所述的電子裝置,其中所述至少一應力補償結構包括凸起。
  17. 如請求項13所述的電子裝置,其中所述至少一應力補償結構包括開口。
  18. 如請求項1所述的電子裝置,更包括:電子元件,配置於所述連接墊上且電性連接於所述連接墊。
  19. 如請求項18所述的電子裝置,更包括:封裝層,配置於所述模壓成型板上且包覆所述電子元件。
TW110147891A 2021-12-21 2021-12-21 電子裝置 TWI789171B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110147891A TWI789171B (zh) 2021-12-21 2021-12-21 電子裝置
US17/702,814 US20230199961A1 (en) 2021-12-21 2022-03-24 Electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110147891A TWI789171B (zh) 2021-12-21 2021-12-21 電子裝置

Publications (2)

Publication Number Publication Date
TWI789171B true TWI789171B (zh) 2023-01-01
TW202327439A TW202327439A (zh) 2023-07-01

Family

ID=86669970

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110147891A TWI789171B (zh) 2021-12-21 2021-12-21 電子裝置

Country Status (2)

Country Link
US (1) US20230199961A1 (zh)
TW (1) TWI789171B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110291298A1 (en) * 2010-05-31 2011-12-01 Globalfoundries Inc. Chip Package Including Multiple Sections for Reducing Chip Package Interaction
CN109315069A (zh) * 2016-07-07 2019-02-05 名幸电子有限公司 立体配线基板、立体配线基板的制造方法及立体配线基板用基材

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4946733A (en) * 1984-10-25 1990-08-07 Amoco Corporation Electric carrier devices and methods of manufacture
FI115109B (fi) * 2003-01-22 2005-02-28 Nokia Corp Tunnistusjärjestely ja tunnistusjärjestelyn käsittävä matkaviestin
TW201023715A (en) * 2008-12-04 2010-06-16 Pegatron Corp Fiber-reinforced polymeric casing and method of fabricating the same
KR101630219B1 (ko) * 2010-12-02 2016-06-14 도레이 카부시키가이샤 금속 복합체의 제조 방법 및 전자기기 하우징
KR20140100325A (ko) * 2013-02-06 2014-08-14 삼성전자주식회사 발광 소자 패키지 모듈
KR20150002361A (ko) * 2013-06-28 2015-01-07 삼성전자주식회사 반도체 발광소자 장치 및 광원 모듈의 제조 방법
WO2016208006A1 (ja) * 2015-06-24 2016-12-29 株式会社メイコー 立体配線基板の製造方法、立体配線基板、立体配線基板用基材

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110291298A1 (en) * 2010-05-31 2011-12-01 Globalfoundries Inc. Chip Package Including Multiple Sections for Reducing Chip Package Interaction
CN109315069A (zh) * 2016-07-07 2019-02-05 名幸电子有限公司 立体配线基板、立体配线基板的制造方法及立体配线基板用基材

Also Published As

Publication number Publication date
TW202327439A (zh) 2023-07-01
US20230199961A1 (en) 2023-06-22

Similar Documents

Publication Publication Date Title
JP6178877B2 (ja) 非平面印刷回路基板アセンブリを製造するための方法
CN1246899C (zh) 半导体装置
EP3756426B1 (en) Thermoforming an electronic device with surface curvature
TW202023045A (zh) 影像感測器及其製造方法
TWI789171B (zh) 電子裝置
JP5014470B2 (ja) 樹脂封止形電子制御装置、及びその製造方法
US9883593B2 (en) Semiconductor modules and semiconductor packages
US8624390B2 (en) Packaging an electronic device
CN208093560U (zh) 制造感光组件的模塑模具
TWI302043B (en) Base structure for ultra-thin light-emitting diode and manufacturing method thereof
KR100495644B1 (ko) 반도체 장치의 제조방법
US10656736B2 (en) Curved touch module structure and method for laminating the same
CN114613733B (zh) 曲面发光基板及其制作方法、显示装置
CN100529522C (zh) 背光模块及其平面灯
CN113891548A (zh) 覆盖膜及柔性电路板的制作方法
CN113133322A (zh) 显示装置
CN111816752A (zh) Mini LED制备方法及Mini LED
TWI827112B (zh) 折疊線路板及其製備方法
TWI845321B (zh) 側光式背光模組及其製造方法
TWI779188B (zh) 發光元件封裝結構及其製作方法
US20230154877A1 (en) Electronic device and method of manufacturing electronic device
TWI807407B (zh) 柔性電路板及其製作方法
CN218499355U (zh) 一种柔性线路板快速弯折成型装置
CN118175875A (zh) 一种显示模组、制作方法以及显示装置
US20240112969A1 (en) In-mold electronics device