TWI782801B - 相位解調電路、信號處理晶片及資訊處理裝置 - Google Patents
相位解調電路、信號處理晶片及資訊處理裝置 Download PDFInfo
- Publication number
- TWI782801B TWI782801B TW110143697A TW110143697A TWI782801B TW I782801 B TWI782801 B TW I782801B TW 110143697 A TW110143697 A TW 110143697A TW 110143697 A TW110143697 A TW 110143697A TW I782801 B TWI782801 B TW I782801B
- Authority
- TW
- Taiwan
- Prior art keywords
- phase
- signal
- demodulation circuit
- cross
- correlation
- Prior art date
Links
Images
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
本發明揭示一種相位解調電路,其包括:一過採樣單元、一多通道數控振盪器、K個乘法器、K個累加器、以及一相位檢出單元。接收一QPSK信號後,此相位解調電路係先對該QPSK信號進行過採樣,接著依據一載波相位週期而產生K個頻率相同、相位不同之本地載波信號。而後,該相位解調電路對K個本地載波信號與採樣自該QPSK信號的一載波信號執行一互相關運算,接著對互相關結果進行一絕對值處理並找出最大值和最小值,接著進行差值運算。最後,在所計算出的差值大於一閥值的情況下,對利用數據篩選器選出的多個絕對值進行一非線性插值處理,從而依據插值處理之結果計算出該載波信號的一載波相位。簡單地說,本發明之相位解調電路不包含鑑相器和濾波器,因此具有電路簡單之優點。並且,本發明之相位解調電路可以對突發傳輸或間斷傳輸的QPSK信號進行載波相位的解調。
Description
本發明係關於數據通信之技術領域,尤指一種相位解調電路。
目前,具無線通信能力之各種電子產品便利了人們的生活,其中無線通信分為類比無線通信與數位無線通信。在相位無線通信中,調製(或稱調變)和解調是其中最基本也是最重要的技術。熟悉無線通信電路之設計的工程師必然知道,二相移相鍵控(Binary Phase Shift Keying, BPSK)、四相移相鍵控(Quadrature Phase Shift Keying, QPSK)和M相移相鍵控(M-ary Phase-Shift Keying, MPSK)為最常使用之相位調製方法。
BPSK是最簡單的一種相位調製方法,其利用兩種相位,即0°和180°來對數據0和數據1做編碼。QPSK進一步延伸PSK的概念,使載波具有π/4(45°)、3π/4(135°)、5π/7(225°)以及7π/4(275°)四種相位的改變,從而分別代表四個二進位數據00、01、10、與11。QPSK方法具有調製頻譜利用率高、抗干擾能力強、可靠性好等優點,因此被廣泛的應用在各種通信系統中。
在無線通信系統的接收端電路中,通常係利用科斯塔斯環(Costas loop)對QPSK調製的無線信號(在此簡稱QPSK信號)的載波進行相位跟蹤,然後準確地解調出一數據碼。Costas loop利用一數控振盪器生成相互正交的二個本地載波信號分別與輸入信號(即,QPSK信號)進行乘法運算,然後將乘法運算之結果進行累加,接著將累加結果發送給鑑相器。最終,鑑相器依據本地載波信號與QPSK信號之輸入載波信號而產生一相位差異值,且該相位差異值經由一濾波器傳送至該數控振盪器,從而調節本地載波信號的頻率。當相位差異值小於設定的範圍時,本地載波信號的相位就是輸入載波信號的相位,以此解調出該QPSK信號之輸入載波信號的相位信息。
雖然Costas loop可以準確地解調出輸入載波信號的相位信息,但是濾波器和鑑別器的設計比較複雜,且其閉迴路架構對輸入載波信號的跟踪需要的時間較長,導致Costas loop無法在短時間內完成輸入載波信號的相位解調,從而使接收端電路無法順利接收突發傳輸或間斷傳輸的QPSK信號的數據。
由上述說明可知,本領域亟需一種用以取代Costas loop的新式相位解調電路。
本發明之主要目的在於提供一種應用於一電子裝置之一通信模組中之相位解調電路,其係一不包含鑑相器和濾波器的開迴路解調電路,因此,相較於現有之包含鑑相器和濾波器的閉迴路相位解調電路,其可在更短的時間內達成相位解調,從而可以順利地對突發傳輸或間斷傳輸的QPSK信號完成數據接收。
為達成上述目的,本發明提出所述相位解調電路的一實施例,包括:
一過採樣單元,接收一輸入信號,且依據一採樣頻率對該輸入信號進行一過採樣處理;其中,所述採樣頻率為該輸入信號之一載波信號之頻率的N倍,且N為至少為2的整數;
一多通道數控振盪器,用以產生K個具有不同相位的本地載波信號;其中,K為大於1的整數,且K個所述不同相位係公差為2π/K的一等差數列;
K個乘法器,耦接該過採樣單元與該多通道數控振盪器;其中,各所述乘法器對一所述本地載波信號與由該過採樣單元所輸出的一第一信號執行一乘法運算;
K個累加器,分別耦接K個所述乘法器;其中,各所述累加器對由一所述乘法器所輸出的一第二信號進行一累加處理,從而輸出一第三信號;以及
一相位檢出單元,耦接K個所述累加器以依K個所述第三信號執行一相位檢出運算以產生一檢出相位,並將該檢出相位設定為該無線信號之該載波信號之相位,其中,該相位檢出運算包括:依K個所述第三信號中之一最大值信號產生該檢出相位,或依K個所述第三信號中之前J個最大值信號執行一非線性內插計算以產生該檢出相位,J為大於1且小於或等於K之整數。
在一實施例中,該輸入信號為一四相移相鍵控(Quadrature Phase Shift Keying, QPSK)信號。
在一實施例中,各所述本地載波信號皆具有相同的頻率。
在一實施例中,該相位檢出單元包括:
一儲存單元,耦接K個所述累加器以儲存K筆互相關(cross correlation)數據;
一絕對值產生器,耦接該儲存單元,用以對所述K筆互相關(cross correlation)數據進行一絕對值處理以產生K個絕對值,並自所述K個絕對值中篩選出一最大絕對值與一最小絕對值;
一減法器,耦接該絕對值產生器,用以對該最大絕對值及該最小絕對值執行一減法運算以產生一差值;
一判決器,耦接該減法器,用以依一閥值對該差值執行一有效數據判決運算;
一第一數據篩選器,耦接該判決器與該絕對值產生器,用以在該判決器輸出一有效判決結果時自所述K個絕對值中篩選出前J個最大絕對值;
一插值計算器,耦接該第一數據篩選器,用以依所述前J個最大絕對值執行一插值運算以產生至少一互相關插值;
一第二數據篩選器,耦接該插值計算器,用以依所述前J個最大絕對值及所述至少一互相關插值中之一最大者產生一最大互相關值;以及
一相位計算器,耦接該第二數據篩選器,用以依與該最大互相關值對應之一索引值計算出該檢出相位。
在一實施例中,該插值計算器係利用Sinc插值演算法完成所述插值運算。
為達到前述目的,本發明進一步提出一種相位解調電路,其包括:
一多通道數控振盪器,用以產生多個具有不同相位的本地載波信號,其中,所述不同相位係成一等差數列;
一互相關計算單元,用以對一輸入信號之一載波信號與各所述本地載波信號進行一互相關計算以產生多個互相關值;以及
一相位檢出單元,依所述多個互相關值中之一最大值之對應相位產生該檢出相位,或依所述多個互相關值中之前J個最大值執行一非線性內插計算以產生多個內插互相關值,並依所述前J個最大值及所述多個內插互相關值中之最大者之對應相位產生該檢出相位,J為大於1之整數。另外,該非線性內插計算可為一多項式內插計算或一Sinc內插計算。
為達到前述目的,本發明進一步提出一種信號處理晶片,其特徵在於具有前述之相位解調電路。
為達到前述目的,本發明進一步提出一種資訊處理裝置,其具有一通信模組,且其特徵在於該通信模組包含前述之信號處理晶片。
在可能的實施例中,該資訊處理裝置可為Wi-Fi路由器、無線通信閘道器、RFID存取裝置、NFC存取裝置、智慧型手錶、智慧型眼鏡、智慧手環、智慧型手機、智慧型電視、平板電腦、筆記型電腦、或一體式電腦。
為使 貴審查委員能進一步瞭解本發明之結構、特徵、目的、與其優點,茲附以圖式及較佳具體實施例之詳細說明如後。
本發明提出一種相位解調電路,其係應用於一電子裝置所具有的一通信模組中。在該通信模組接收一輸入信號時,本發明之相位解調電路係先對該輸入信號進行過採樣,接著依據一載波相位週期而產生K個頻率相同、相位不同之本地載波信號。而後,該相位解調電路對K個本地載波信號與採樣信號執行一絕對值處理並找出最大值和最小值,接著進行差值運算。最後,在所計算出的差值大於一閥值的情況下,對利用數據篩選器選出的多個絕對值進行一非線性插值處理,從而依據插值處理結果計算出該載波信號的一載波相位。簡單地說,由於本發明之相位解調電路具有開迴路之可快速反應的優點,因此可使接收端電路順利完成對突發傳輸或間斷傳輸的QPSK信號的數據接收。
在可行的實施例中,所述無線信號接收介面為一積體電路晶片,且本發明之相位解調電路可利用硬體描述語言編程(Verilog HDL)建立在該積體電路晶片之中。圖1顯示本發明之一種相位解調電路的電路方塊圖。如圖1所示,本發明之相位解調電路1包括:一過採樣單元11、一多通道數控振盪器12、K個乘法器13、K個累加器14、以及一相位檢出單元15,K為大於1的整數。在接收一輸入信號之後,該過採樣單元11且依據一採樣頻率對該輸入信號進行一過採樣處理,接著輸出一第一信號(即,經採樣獲得的載波信號)。在一實施例中,該輸入信號為一四相移相鍵控(Quadrature Phase Shift Keying, QPSK)信號,且所述採樣頻率為該輸入信號的一載波頻率的整數倍。
特別地,本發明係配置所述多通道數控振盪器12用以依據一載波相位週期(2π)產生K個本地載波信號,K為大於1的整數。依此設計,各所述本地載波信號皆具有一本地載波相位,且K個所述本地載波相位係公差為2π/K的一等差數列,舉例而言,令K為6,則6個本地載波相位的公差為2π/6=60°,因此該多通道數控振盪器12生成分別具有60°、120°、180°、240°、300°、以及360°之本地載波相位的6個本地載波信號。並且,各所述本地載波信號皆具有相同的一本地載波頻率。另一方面,如圖1所示,K個乘法器13耦接該過採樣單元11與該多通道數控振盪器12,且所述乘法器13對所述本地載波信號與由該過採樣單元11所輸出的第一信號(即,經採樣獲得的載波信號)執行一乘法運算。更詳細地說明,如圖1所示, K個累加器14分別耦接K個所述乘法器13,從而以所述累加器14對由所述乘法器13所輸出的一第二信號進行一累加處理,而後輸出一第三信號。
繼續地參閱圖1,並請同時參閱圖2,其為圖1所示之相位計算單元的電路方塊圖。如圖1所示,該相位檢出單元15耦接K個所述累加器14以接收K個所述第三信號。如圖2所示,本發明係以一儲存單元151、一絕對值產生器152、一減法器153、一判決器154、一第一數據篩選器155、一插值計算器156、一第二數據篩選器157、以及一相位計算器158組成所述相位檢出單元15,使該相位檢出單元15能夠對K個所述第三信號執行一相位檢出處理以獲得該無線信號的一載波相位。
如圖2所示,該儲存單元151耦接K個所述累加器14以儲存K筆互相關(cross correlation)數據。另一方面,該絕對值產生器152耦接該儲存單元151,用以對所述K筆互相關(cross correlation)數據進行一絕對值處理以產生K個絕對值,並自所述K個絕對值中篩選出一最大絕對值與一最小絕對值。再者,該減法器153耦接該絕對值產生器152,用以對該最大絕對值及該最小絕對值執行一減法運算以產生一差值。
進一步地,依據本發明之設計,該判決器154耦接該減法器153,用以依一閥值對該差值執行一有效數據判決運算,其中,當該差值大於該閥值時該判決器154輸出代表該差值為有效之一有效判決結果。第一數據篩選器155耦接該判決器154與該絕對值產生器152,用以在該判決器輸出該有效判決結果時自所述K個絕對值中篩選出前J個最大絕對值,J為大於1且小於或等於K的整數。舉例而言,該第一數據篩選器155被配置用以自所述K個絕對值中選出前三個最大值,其中所述前三個最大值對應三個不同的載波相位。
繼續地,耦接該第一數據篩選器155的該插值計算器156,依所述前J個最大絕對值執行一插值運算以產生至少一互相關插值。接著,耦接該插值計算器156的該第二數據篩選器157依所述前J個最大絕對值及所述至少一互相關插值中之一最大者產生一最大互相關值。最終,該相位計算器158依與該最大互相關值對應之一索引值計算出該檢出相位。簡單地說,本發明之相位解調電路1利用多路不同相位的本地載波信號與採樣自輸入QPSK信號的載波信號進行互相關運算,後續配合有效數據判決運算、以及一非線性插值運算,從而實現了對於QPSK信號的快速相位解調。應可理解,透過適當設定K值、非線性插值個數、累加器14的累加數、以及用於有效數據判決的預定閥值,可以提升相位解調的精度。
其中,t為插值點的相位,x(t)為插值點對應的相關值,n為所選點的相位通道,x[n]為所選點對應的相關值。例如,假設共8個本地載波通道,當選取的最大值個數為3時,例如:1,2,3通道的相關值(60 、80、 72)為前三大時,由於總通道數為8,所以間隔為π/4,對應通道的相位分別為(π/4, π/2, 3π/4)。假設插入的點數為兩點,且其對應的索引值為1.5,2.5,則代入1.5與2.5可得:
r (1.5)= 60* (sin (1.5-1)* π)/( (1.5-1)* π) + 80 (sin (1.5-2)* π)/( (1.5-2)* π) + 72 (sin (1.5-3)* π)/( (1.5-3)* π)=73.84,及
r (2.5)= 60* (sin (2.5-1)* π)/( (2.5-1)* π) + 80 (sin (2.5-2)* π)/( (2.5-2)* π) + 72 (sin (2.5-3)* π)/( (2.5-3)* π)=84.03。
在這5個相關結果中,篩選出的最大值為84.03,而其對應的載波相位為2.5*(2π/8)=5π/8,則確定輸入信號的載波相位為5π/8; 相當於把精度從π/4提高到π/8。
依上述的說明可知本發明的相位解調電路的技術特徵包括:一多通道數控振盪器,用以產生多個具有不同相位的本地載波信號,其中,所述不同相位係成一等差數列;一互相關計算單元,用以對一輸入信號之一載波信號與各所述本地載波信號進行一互相關計算以產生多個互相關值;以及一相位檢出單元,依所述多個互相關值中之一最大值之對應相位產生該檢出相位,或依所述多個互相關值中之前J個最大值執行一非線性內插計算以產生多個內插互相關值,並依所述前J個最大值及所述多個內插互相關值中之最大者之對應相位產生該檢出相位,J為大於1之整數。另外,該非線性內插計算可為一多項式內插計算或一Sinc內插計算。
依上述的說明,本發明乃可應用於晶片與晶片之間的突發數據傳輸或間斷式的數據傳輸。請參照圖3,其為具有圖1之相位解調電路之信號處理晶片之一應用例的示意圖。如圖3所示,一信號處理晶片200具有一相位解調電路210以與一控制晶片300進行數據通信,其中,相位解調電路210係由相位解調電路1實現。在可能的實施例中,控制晶片300可為一時序控制器,而信號處理晶片200可為一顯示器驅動晶片;或控制晶片300可為一應用處理器,而信號處理晶片200可為一觸控驅動晶片。
如此,上述已完整且清楚地說明本發明之一種相位解調電路;並且,經由上述可得知本發明具有下列優點:
(1)本發明揭示一種相位解調電路,其係應用於一電子裝置所具有的一無線信號接收介面之中。本發明之相位解調電路不包含鑑相器和濾波器,因此具有電路簡單之優點。並且,在運用本發明之相位解調電路的情況下,該無線信號接收介面可以對突發傳輸或間斷傳輸的QPSK信號進行載波相位的解調。
(2)承上述說明,本發明之相位解調電路包括:一過採樣單元、一多通道數控振盪器、K個乘法器、K個累加器、以及一相位檢出單元。在接收QPSK信號之後,本發明之相位解調電路係先對該無線信號進行過採樣,接著依據一載波相位週期而產生K個頻率相同、相位不同之本地載波信號。而後,該相位解調電路對K個本地載波信號與採樣自該QPSK信號的一載波信號執行一互相關運算,接著對互相關結果進行一絕對值處理並找出最大值和最小值,接著進行差值運算。最後,在所計算出的差值大於一預定閥值的情況下,對利用數據篩選器選出的一絕對值進行一非線性插值處理,從而依據該插值計算出該無線信號的一載波相位。簡單地說,透過適當設定K值、插值個數、累加器的累加數、以及用於有效數據判決的預定閥值,可以提升本發明之相位解調電路對於QPSK信號之相位解調精度。
(3)本發明同時提供一種信號處理晶片,其特徵在於具有前述之相位解調電路。
(4)本發明同時提供一種資訊處理裝置,其具有一信號接收介面,且其特徵在於該信號接收介面包含前述之信號處理晶片。在可行實施例中,該資訊處理裝置可為Wi-Fi路由器、無線通信閘道器、RFID存取裝置、NFC存取裝置、智慧型手錶、智慧型眼鏡、智慧手環、智慧型手機、智慧型電視、平板電腦、筆記型電腦、或一體式電腦。
必須加以強調的是,前述本案所揭示者乃為較佳實施例,舉凡局部之變更或修飾而源於本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論目的、手段與功效,皆顯示其迥異於習知技術,且其首先發明合於實用,確實符合發明之專利要件,懇請 貴審查委員明察,並早日賜予專利俾嘉惠社會,是為至禱。
1:相位解調電路
11:過採樣單元
12:多通道數控振盪器
13:乘法器
14:累加器
15:相位檢出單元
151:儲存單元
152:絕對值產生器
153:減法器
154:判決器
155:第一數據篩選器
156:插值計算器
157:第二數據篩選器
158:相位計算器
200:信號處理晶片
210:相位解調電路
300:控制晶片
圖1為本發明之一種相位解調電路的電路方塊圖;
圖2為圖1所示之相位計算單元的電路方塊圖;以及
圖3為具有圖1之相位解調電路之信號處理晶片之一應用例的示意圖。
1:相位解調電路
11:過採樣單元
12:多通道數控振盪器
13:乘法器
14:累加器
15:相位檢出單元
Claims (10)
- 一種相位解調電路,包括: 一過採樣單元,接收一輸入信號,且依據一採樣頻率對該輸入信號進行一過採樣處理;其中,所述採樣頻率為該輸入信號之一載波信號之頻率的N倍,且N為至少為2的整數; 一多通道數控振盪器,用以產生K個具有不同相位的本地載波信號,其中,各所述本地載波信號的頻率同於該載波信號之頻率,K為大於1的整數,且K個所述不同相位係公差為2π/K的一等差數列; K個乘法器,耦接該過採樣單元與該多通道數控振盪器;其中,各所述乘法器對一所述本地載波信號與由該過採樣單元所輸出的一第一信號執行一乘法運算; K個累加器,分別耦接K個所述乘法器;其中,各所述累加器對由一所述乘法器所輸出的一第二信號進行一累加處理,從而輸出一第三信號;以及 一相位檢出單元,耦接K個所述累加器以依K個所述第三信號執行一相位檢出運算以產生一檢出相位,並將該檢出相位設定為該無線信號之該載波信號之相位,其中,該相位檢出運算包括:依K個所述第三信號中之一最大值信號產生該檢出相位,或依K個所述第三信號中之前J個最大值信號執行一非線性內插計算以產生該檢出相位,J為大於1且小於或等於K之整數。
- 如請求項1所述之相位解調電路,其中,該輸入信號為一四相移相鍵控(Quadrature Phase Shift Keying, QPSK)信號。
- 如請求項1所述之相位解調電路,其中,各所述本地載波信號皆具有相同的一本地載波頻率。
- 如請求項1所述之相位解調電路,其中,該相位檢出單元包括:一儲存單元,耦接K個所述累加器以儲存K筆互相關(cross correlation)數據;一絕對值產生器,耦接該儲存單元,用以對所述K筆互相關(cross correlation)數據進行一絕對值處理以產生K個絕對值,並自所述K個絕對值中篩選出一最大絕對值與一最小絕對值;一減法器,耦接該絕對值產生器,用以對該最大絕對值及該最小絕對值執行一減法運算以產生一差值;一判決器,耦接該減法器,用以依一閥值對該差值執行一有效數據判決運算;一第一數據篩選器,耦接該判決器與該絕對值產生器,用以在該判決器輸出一有效判決結果時自所述K個絕對值中篩選出前J個最大絕對值;一插值計算器,耦接該第一數據篩選器,用以依所述前J個最大絕對值執行一插值運算以產生至少一互相關插值;一第二數據篩選器,耦接該插值計算器,用以依所述前J個最大絕對值及所述至少一互相關插值中之一最大者產生一最大互相關值;以及一相位計算器,耦接該第二數據篩選器,用以依與該最大互相關值對應之一索引值計算出該檢出相位。
- 如請求項4所述之相位解調電路,其中,該插值計算器係利用Sinc插值演算法完成所述插值運算。
- 一種相位解調電路,包括:一多通道數控振盪器,用以產生多個具有不同相位的本地載波信號,其中,所述不同相位係成一等差數列;一互相關計算單元,用以對一輸入信號之一載波信號與各所述本地載波信號進行一互相關計算以產生多個互相關值;以及一相位檢出單元,依所述多個互相關值中之一最大值之對應相位產生一檢出相位,或依所述多個互相關值中之前J個最大值執行一非線性內插計算以產生多個內插互相關值,並依所述前J個最大值及所述多個內插互相關值中之最大者之對應相位產生一檢出相位,J為大於1之整數。
- 如請求項6所述之相位解調電路,其中,該非線性內插計算係一多項式內插計算或一Sinc內插計算。
- 一種信號處理晶片,其特徵在於具有如請求項1至7項中任一項所述之相位解調電路。
- 一種資訊處理裝置,具有一通信模組,其特徵在於,該通信模組包含如請求項8所述之信號處理晶片。
- 如請求項9所述之資訊處理裝置,其中,該資訊處理裝置是選自於由Wi-Fi路由器、無線通信閘道器、RFID存取裝置、NFC存取裝置、智慧型手錶、智慧型眼鏡、智慧手環、智慧型手機、智慧型電視、平板電腦、筆記型電腦、和一體式電腦所組成群組之中的一種電子裝置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110143697A TWI782801B (zh) | 2021-11-24 | 2021-11-24 | 相位解調電路、信號處理晶片及資訊處理裝置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110143697A TWI782801B (zh) | 2021-11-24 | 2021-11-24 | 相位解調電路、信號處理晶片及資訊處理裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI782801B true TWI782801B (zh) | 2022-11-01 |
TW202322550A TW202322550A (zh) | 2023-06-01 |
Family
ID=85794354
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110143697A TWI782801B (zh) | 2021-11-24 | 2021-11-24 | 相位解調電路、信號處理晶片及資訊處理裝置 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI782801B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4942591A (en) * | 1989-03-07 | 1990-07-17 | Agilis Corporation | Multiple phase PSK demodulator |
US5946360A (en) * | 1997-03-27 | 1999-08-31 | Lucent Technologies Inc. | Frequency offset compensation using dotting sequences |
US20110058518A1 (en) * | 2009-09-09 | 2011-03-10 | Comtech Ef Data Corp. | Multi-Channel Single Carrier Per Channel (SCPC) Systems and Related Methods |
US9667407B1 (en) * | 2016-05-13 | 2017-05-30 | Credo Technology Group Limited | Integrated multi-channel receiver having independent clock recovery modules with enhanced inductors |
-
2021
- 2021-11-24 TW TW110143697A patent/TWI782801B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4942591A (en) * | 1989-03-07 | 1990-07-17 | Agilis Corporation | Multiple phase PSK demodulator |
US5946360A (en) * | 1997-03-27 | 1999-08-31 | Lucent Technologies Inc. | Frequency offset compensation using dotting sequences |
US20110058518A1 (en) * | 2009-09-09 | 2011-03-10 | Comtech Ef Data Corp. | Multi-Channel Single Carrier Per Channel (SCPC) Systems and Related Methods |
US9667407B1 (en) * | 2016-05-13 | 2017-05-30 | Credo Technology Group Limited | Integrated multi-channel receiver having independent clock recovery modules with enhanced inductors |
Also Published As
Publication number | Publication date |
---|---|
TW202322550A (zh) | 2023-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9923710B2 (en) | Digital oversampling clock and data recovery circuit | |
CN102170414B (zh) | 一种gfsk解调及定时同步联合方法 | |
JP5108407B2 (ja) | シンボルタイミングリカバリ回路 | |
CN103281052A (zh) | 极坐标传送器以及极坐标传送方法 | |
KR20070106798A (ko) | 미약 전력에 의한 스펙트럼 확산 통신방법 및 시스템,고주파 무선기 | |
JP2013211864A (ja) | 情報伝送方法及びシステム | |
CN107404450A (zh) | 解调信号的方法及装置 | |
EP2947834B1 (en) | Apparatus and method to acquire and track signals modulated by different modulation schemes | |
KR20200060612A (ko) | 데이터를 복원하기 위한 샘플링 타이밍을 조절하도록 구성되는 전자 회로 | |
JP4383445B2 (ja) | M−dpskチャネルにおけるタイミング同期 | |
EP2249534A1 (en) | Phase synchronization device and phase synchronization method | |
JP2010200319A (ja) | 特にモバイル装置の通信信号受信機の搬送波周波数シフトを推定するための方法 | |
TWI782801B (zh) | 相位解調電路、信號處理晶片及資訊處理裝置 | |
CN114128154A (zh) | 用于生成包括时间相继性啁啾的信号的方法、用于使用此信号来估计载具符号的方法、计算机程序产品和对应装置 | |
Shachi et al. | Coherent BPSK demodulator using Costas loop and early-late gate synchronizer | |
Mohammed et al. | A residual phase noise compensation method for IEEE 802.15. 4 compliant dual-mode receiver for diverse low power IoT applications | |
CN106059975B (zh) | 一种新的抑制载波同步的方法及costas环 | |
JPH09214574A (ja) | データ同期装置の位相検出器およびその動作方法 | |
Mohamed et al. | Hardware Realization of GFSK-Based Bluetooth Modem | |
CN113132076A (zh) | 一种帧同步方法、装置、电子设备和存储介质 | |
Zicari et al. | A programmable carrier phase independent symbol timing recovery circuit for QPSK/OQPSK signals | |
Wang et al. | FPGA‐Based Implementation of All‐Digital QPSK Carrier Recovery Loop Combining Costas Loop and Maximum Likelihood Frequency Estimator | |
Sciagura et al. | An efficient and optimized FPGA feedback M-PSK symbol timing recovery architecture based on the Gardner timing error detector | |
TWI775667B (zh) | 數位解調電路、觸控顯示裝置及資訊處理裝置 | |
Shukla et al. | Design and Implementation of Matched Filtering and Timing Recovery Algorithm for IEEE 802.15. 4 Digital Baseband Front End |