TWI780310B - 具有從保護匯流排耦接至接地的場效電晶體裝置的保護電路 - Google Patents
具有從保護匯流排耦接至接地的場效電晶體裝置的保護電路 Download PDFInfo
- Publication number
- TWI780310B TWI780310B TW108108223A TW108108223A TWI780310B TW I780310 B TWI780310 B TW I780310B TW 108108223 A TW108108223 A TW 108108223A TW 108108223 A TW108108223 A TW 108108223A TW I780310 B TWI780310 B TW I780310B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- coupled
- node
- circuit
- trigger
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 36
- 230000008878 coupling Effects 0.000 claims abstract 2
- 238000010168 coupling process Methods 0.000 claims abstract 2
- 238000005859 coupling reaction Methods 0.000 claims abstract 2
- 230000005669 field effect Effects 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 8
- 239000013078 crystal Substances 0.000 claims 3
- 239000002772 conduction electron Substances 0.000 claims 1
- 230000001052 transient effect Effects 0.000 description 29
- 230000001629 suppression Effects 0.000 description 10
- 230000002457 bidirectional effect Effects 0.000 description 8
- 230000008901 benefit Effects 0.000 description 6
- 230000015556 catabolic process Effects 0.000 description 5
- 230000007246 mechanism Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000001960 triggered effect Effects 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000006855 networking Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/005—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection avoiding undesired transient conditions
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/081—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
- H03K17/08116—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit in composite switches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
- H01L27/027—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements specially adapted to provide an electrical current path other than the field effect induced current path
- H01L27/0274—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements specially adapted to provide an electrical current path other than the field effect induced current path involving a parasitic bipolar transistor triggered by the electrical biasing of the gate electrode of the field effect transistor, e.g. gate coupled transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
- H01L27/0285—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements bias arrangements for gate electrode of field effect transistors, e.g. RC networks, voltage partitioning circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
- H01L27/0262—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base coupled to the collector of the other transistor, e.g. silicon controlled rectifier [SCR] devices
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/02—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
- H02H9/025—Current limitation using field effect transistors
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/041—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage using a short-circuiting device
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/73—Bipolar junction transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Electronic Switches (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Emergency Protection Circuit Devices (AREA)
- Amplifiers (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一種半導體裝置包括電壓輸入電路節點與接地節點。第一電晶體耦接在該電壓輸入電路節點與該接地節點之間。觸發電路係和該第一電晶體為並聯而耦接在該電壓輸入電路節點與該接地節點之間。該觸發電路包括觸發二極體。該觸發電路的輸出係耦接至該第一電晶體的控制端子。負載係藉由將該負載耦接在該電壓輸入電路節點與該接地節點之間而為供電。
Description
本發明係概括關於電性過載(EOS, electrical overstress)與靜電放電(ESD, electrostatic discharge)保護電路,且更特別關於其透過電晶體而使電流突波為路由到接地之一種保護電路。
本申請案主張於西元2018年3月16日所提出的美國臨時申請案第62/643,923號之裨益,該件美國臨時申請案係以參照方式而納入本文。
半導體裝置係常見於現代電子產品。半導體裝置係在電性構件的數目與密度有所變化。離散的半導體裝置通常含有一種型式的電性構件,例如:發光二極體(LED, light emitting diode)、小訊號電晶體、電阻器、電容器、電感器或功率金屬氧化物半導體場效電晶體(MOSFET, metal-oxide-semiconductor field effect transistor)。積體式半導體裝置典型含有數百到數百萬個電性構件。積體式半導體裝置的實例包括:微控制器、微處理器、電荷耦合裝置(CCD, charge-coupled device)、太陽能電池與數位微鏡裝置(DMD, digital micro-mirror device)。
半導體裝置實行廣泛的功能,諸如:訊號處理、高速計算、發送及接收電磁訊號、控制電子裝置、將日光轉變為電力以及建立用於電視顯示器的視覺投影。在娛樂、通訊、電力轉換、網路、電腦與消費性產品之領域中見到半導體裝置的存在。半導體裝置的存在亦見於軍事應用、航空、汽車、工業控制器與辦公室設備中。
暫態電壓抑制(TVS, transient voltage suppression)二極體常用以保護半導體裝置而免於靜電放電(ESD)與電性過載(EOS)事件。TVS二極體係可備有連接到半導體裝置的電壓輸入之陰極與連接到接地節點之陽極,以保護免於在電壓輸入的電壓突波。TVS二極體在正常電壓位準為近似於一種開路,但當輸入電壓電位超過TVS二極體的崩潰電壓(VBR
),通過TVS二極體的電流之電阻顯著降低。來自ESD或EOS事件的過量電流係透過TVS二極體而流通至接地節點,此係有助於保持輸入電壓電位在用於附接的負載之安全位準內。該負載可為一種積體電路(IC, integrated circuit)、電路板、另一個電路元件、電路元件的任何組合、或由輸入電壓所供電的任何其他裝置。
關於用於ESD與EOS抑制之TVS二極體的一個問題係在於,TVS二極體吸收經分流至接地之大部分的暫態能量。因此,高能量TVS必須實際為大。此問題對於高電壓系統係加重,諸如:工業用感測器、汽車負載傾卸、與馬達控制器。因為TVS二極體可吸收之最大量的能量係正比於其尺寸,具有高電壓輸入與高電流暫態二者之應用可能需要不切實際大的TVS二極體。因此,存在針對於可用於高電壓與高暫態電流突波抑制應用的一種改良式保護裝置之需要。
本發明的一態樣為一種半導體裝置,其包含:電壓輸入電路節點;接地節點;第一電晶體,其耦接在該電壓輸入電路節點與該接地節點之間;及觸發電路,其和該第一電晶體為並聯而耦接在該電壓輸入電路節點與該接地節點之間,其中該觸發電路的輸出係耦接至該第一電晶體的控制端子。此態樣的半導體裝置更包括:負載,其耦接在該電壓輸入電路節點與該接地節點之間以對該負載供電。在此態樣的半導體裝置中,該觸發電路包括:觸發二極體;及第二電晶體,其和該觸發二極體為並聯耦接。此態樣的半導體裝置更包括:第二電晶體,其耦接在該電壓輸入電路節點與該第一電晶體的控制端子之間,其中該觸發電路的輸出係透過該第二電晶體而 耦接至該第一電晶體的控制端子。此態樣的半導體裝置更包括:電壓限制電路,其耦接在該觸發電路與該第一電晶體之間。
本發明的另一態樣為一種半導體裝置,其包含:電路節點;接地節點;第一電晶體,其耦接在該電路節點與該接地節點之間;及觸發電路,其包含經耦接至該電路節點的輸入與經耦接至該第一電晶體的控制端子之該觸發電路的輸出。此態樣的半導體裝置更包括:第二電晶體,其耦接在該觸發電路的該輸出與該第一電晶體的該控制端子之間。在此態樣的半導體裝置中,該觸發電路包括雙向的暫態電壓抑制(TVS)二極體。在此態樣的半導體裝置中,該觸發電路包括電流鏡電路。此態樣的半導體裝置更包括:電阻器,其和該第一電晶體為串聯耦接。在此態樣的半導體裝置中,該觸發電路包括觸發二極體。
本發明的又一態樣為一種電性過載保護方法,其包含:提供電性裝置,其包含電路節點與接地節點;提供第一電晶體,其電性耦接在該電路節點與該接地節點之間;且提供觸發電路,其包含經耦接至該電路節點的輸入與經耦接至該第一電晶體的控制端子之該觸發電路的輸出。在此態樣的方法中,提供該觸發電路更包括:提供觸發二極體,其包含經耦接至該電路節點之該觸發二極體的陰極。在此態樣的方法中,該觸發二極體為雙向的觸發二極體。此態樣的方法更包括:提供第一電阻器,其耦接在該觸發二極體與該電路節點之間;且提供第二電阻器,其耦接在該觸發二極體與該接地節點之間。
本發明參照圖式以一個或多個實施例而描述以下說明,其中,同樣的標號代表相同或類似的元件。儘管本發明根據用於達成本發明目的之最佳模式而描述,熟習此技藝人士將理解的是,該說明意圖涵蓋可包括在本發明的精神與範疇內之替代、修改、與等效者,本發明的精神與範疇如由隨附申請專利範圍與如由以下的揭露內容與圖式所支持之申請專利範圍的等效者所界定。
圖1說明一種基於FET的電性過載(EOS)抑制裝置。儘管EOS被特別論述,該種基於FET的抑制裝置可用以保護負載免於其他型式之不需要的電性暫態。在圖1,EOS FET 10包括耦接至輸入電壓(VIN
)節點30之源極端子與耦接至接地節點40之汲極端子。EOS FET 10的閘極端子14係耦接至觸發電路20。觸發電路20係和EOS FET 10為並聯而耦接在VIN
節點30與接地節點40之間。觸發電路20控制EOS FET 10,其類似於一種通斷式(on-off)開關,使用耦接至閘極端子14的輸出以透過該EOS FET而接通或切斷從VIN
節點30到接地節點40的電流。
待保護的負載50係和EOS FET 10為並聯而耦接在VIN
節點30與接地節點40之間。在正常操作期間,EOS FET 10係關斷,且並無重大的電流透過該EOS FET而從VIN
節點30流通到接地節點40。電流透過負載50而從VIN
節點30流通到接地節點40以對該負載供電。當在VIN
節點30的電性暫態係由觸發電路20所偵測到時,觸發電路接通EOS FET 10以將在VIN
節點30的過多能量為路由到接地節點40。接通EOS FET 10係透過該EOS FET而非為透過負載50來路由電流,因此保持VIN
節點30在對於負載的安全電壓電位。當在VIN
節點30的暫態消退,觸發電路20使EOS FET 10回到關斷,且該負載如同正常而繼續為由VIN
節點的電壓電位所供電。
一種基於FET的保護電路之一個優點係在於,該EOS FET拓撲架構不具有一種閂鎖(latch up)機構。先前技藝通常使用諸如TRIAC或SCR之電路,其閂鎖且繼續導通電流而直到輸入電壓完全移除。然而,當VIN
節點30返回到正常電壓電位,即使輸入電壓並未返回到零,觸發電路20能夠將EOS FET 10關斷。另一個優點係由EOS FET 10所提供之極度快速歸位。EOS FET 10具有低的接通狀態電壓,因此對於既定晶片尺寸而言耗散較多的功率。儘管EOS FET 10經說明為一種p通道FET,但也可使用n通道FET。
圖2a與2b說明使用串聯耦接在VIN
節點30與接地節點40之間的觸發二極體60與電阻器62所形成之觸發電路20。觸發二極體60可為任何形式的觸發二極體,諸如:一種TVS二極體、齊納(Zener)二極體、或含有單一或多個p-n接面之另一個裝置。觸發二極體60係可為任何電路元件,其在低於VIN
節點30的既定電壓電位之下為近乎開路且當VIN
節點30超過既定電壓時而導通電力。觸發二極體60係選擇以具有崩潰電壓(VBR
),其等於或大於輸入到負載50的預期電壓電位。
圖2a使用觸發電路20a以觸發p通道EOS FET 10。觸發電路20a包括電阻器62,其耦接在VIN
節點30與EOS FET 10的閘極14之間。觸發二極體60包括耦接至閘極14之陰極與耦接至接地節點40之陽極。觸發二極體60與電阻器62係串聯耦接在VIN
節點30與接地節點40之間,EOS FET 10的閘極14係耦接至在該觸發二極體與電阻器之間的電路節點。
在正常操作期間,電阻器62係將閘極14耦接至VIN
節點30,保持EOS FET 10的閘極為大約在VIN
節點30的電壓電位。EOS FET 10的源極係耦接至VIN
節點30,故閘極到源極的電壓大約為零且EOS FET維持關斷。當VIN
節點30的電壓電位超過觸發二極體60的VBR
,電流流通過該觸發二極體且因此流通過電阻器62。跨於電阻器62所造成的電壓降降低在EOS FET 10的閘極端子14之電壓電位,致使源極到閘極的電壓為超過該EOS FET的接通臨限。EOS FET 10接通,其使EOS電流從VIN
節點30而分流到接地節點40。儘管一些電流繼續流通過電阻器62與觸發二極體60,但經分流到接地節點40之大部分的暫態電流係透過EOS FET 10流通。觸發二極體60可作成相當小,因為通過該觸發二極體的電流係比整體的突波電流小幾個數量級。
圖2b係說明一種類似的電路,其利用觸發電路20b以觸發n通道EOS FET 10a。觸發電路20b具有耦接至VIN
節點30之觸發二極體60的陰極且耦接至閘極14知該觸發二極體的陽極。電阻器62係耦接在閘極14與接地節點40之間。電阻器62與觸發二極體60的位置係在觸發電路20a與20b之間切換。
觸發電路20b以類似於觸發電路20a來操作。在正常操作期間,電阻器62將閘極14耦接至接地節點40,且保持該閘極端子大約在接地節點40的電壓電位。當在VIN
節點30的輸入電壓電位超過觸發二極體60的VBR
,電流從VIN
節點30流通過串聯的觸發二極體60與電阻器62到接地節點40。跨於電阻器62所造成的電壓降升高在EOS FET 10a的閘極14之電壓電位,因此使該EOS FET接通。在VIN
節點30的暫態能量尖峰係透過EOS FET 10a而轉移到接地節點40,如在圖2a。在圖2a與2b二者之中,觸發二極體60係當暫態事件消退時而實質停止導通電流,且該電路隨著EOS FET 10或10a關斷而返回到正常操作狀態。
圖3a與3b說明在觸發電路中使用雙極接面電晶體(BJT)之實施例。在圖3a的觸發電路20c係類似於在圖2a的觸發電路20a且其中加入BJT 70與電阻器72。BJT 70係一種NPN BJT,其具有耦接至觸發二極體60的陰極之集極端子、耦接至該觸發二極體的陽極之基極端子、與耦接至接地端子40之射極端子。電阻器72係從BJT 70的基極而耦接至接地端子40。
在一個操作模式中,具有BJT 70之觸發電路20c係以類似於在圖2a的觸發電路20a來操作。電阻器62、電阻器72與觸發二極體60係串聯耦接在VIN
節點30與接地端子40之間。電阻器62、觸發二極體60與BJT 70的基極到射極接面亦串聯耦接在VIN
節點30與接地端子40之間。當VIN
節點30的電壓電位升高且超過觸發二極體60的VBR
加上BJT 70的基極到射極電壓(VBE
),足夠的偏壓電流流通至BJT 70的基極以接通該BJT。透過電阻器62而連接至VIN
節點30之BJT 70的集極係箝位在BJT VBE
加上觸發二極體60的VBR
之電壓。一旦通過電阻器62的電流引起在閘極14之充分的電壓降,EOS FET 10接通以使突波電流主要透過該EOS FET而並非BJT 70來轉移。電阻器72係一種排放電阻器,其有助於透過觸發二極體60來旁通一些電流到接地端子40而不是進入BJT 70的基極。電阻器72有助於降低BJT 70在高溫的情況下而不合意地接通之可能性。
在第二個操作模式中,BJT 70具有在高轉換率(slew rate)的暫態期間降低該觸發電路的響應時間之附加的裨益。當VIN
節點30的電壓電位係以充分高的速率而升高,通過BJT 70的寄生電容之電流能夠升高在BJT的基極之電壓電位。通過BJT 70的寄生電容之電流能夠在具有充分快速的上升時間之暫態事件期間在輸入電壓達到觸發二極體60的崩潰電壓加上BJT 70的VBE
之前而接通該BJT。因為BJT 70係藉由經轉換率觸發以比觸發二極體60的VBR
加上BJT 70的VBE
為較低的電壓而接通EOS FET 10,跨於該電路之箝位電壓(且因此在EOS FET的功率耗散)係降低。具有BJT 70之一種觸發電路係歸因於降低的箝位電壓而可以相同FET尺寸來處置更高的峰值脈衝電流。另一個優點係在於,除了允許暫態為更快速分流到接地之外,BJT 70有助於使一些暫態電流下沉到接地。
圖3b說明具有PNP BJT 70a之一種類似的電路。BJT 70a係包括透過電阻器62而耦接至VIN
節點30之射極端子、耦接至觸發二極體60的陰極之基極端子、與耦接至接地端子40之集極端子。觸發二極體60的陽極係耦接至接地端子40。EOS FET 10的閘極14係耦接至在BJT 70a與電阻器62之間的電路節點。當輸入電壓超過BJT 70a的基極到射極的接通電壓與觸發二極體60的VBR
之總和,電流流通過電阻器62且跨於該電阻器的電壓降接通EOS FET 10。如在圖3a之上文,在高轉換率的暫態事件期間之透過BJT 70a的寄生電容器的電流能夠在VIN
節點30達到觸發二極體60的VBR
之前而接通該BJT。儘管p通道EOS FET 10使用在圖3a與3b,類似的電路可使用NPN或PNP BJT與n通道EOS FET 10a而作成。一個實例在下文說明於圖6b。
圖4a與4b說明類似於在圖3a與3b的那些電路之電路,但BJT 70與70a分別由FET裝置80與80a所取代。在圖4a與4b的觸發電路20e與20f以類似於在圖3a與3b的觸發電路20c與20d來操作,且提供類似的裨益。觸發電路20f加入電阻器82以產生在FET 80a的閘極端子之控制電壓,其在觸發電路20d為不需要,因為BJT 70a係由電流所控制。
圖5說明一個實施例,其中,用於導通暫態電流的主要路徑為n通道EOS FET 10a。使用p通道FET 90以驅動EOS FET 10a。在圖5的觸發電路20c係如同在圖3c,但是上述或下述的觸發電路之任一者可和作為驅動器而在該觸發電路與EOS FET之間的FET 90一起使用。當在VIN
節點30的輸入電壓超過用於觸發電路20c來接通FET 90之臨限,電流流通過電阻器92。通過電阻器92的電流升高在EOS FET 10a的閘極14之電壓,因此接通該EOS FET且透過該主要EOS FET而將暫態電流轉移到接地。
如針對於在圖5的EOS FET 10a所使用之n通道FET為合意的,因為針對於既定的電流減弱能力而言,n通道FET一般小於p通道FET。然而,n通道EOS FET 10a需要正的閘極以獲得電壓來接通。令n通道EOS FET 10a由p通道FET 90所觸發係允許EOS FET使用FET 90作為驅動器而由來自觸發電路20c的負的閘極到源極的控制訊號所觸發。在其他實施例中,使用n通道FET 90以驅動p通道EOS FET 10。
圖6a-6c說明耦接在觸發電路20與EOS FET 10a之間的一種電壓限制電路100。圖6a說明附加了耦接在觸發電路20b與EOS FET 10a之間的電壓限制電路100之圖2b的實施例。電壓限制電路100包括BJT 102、二極體104、與電阻器106。二極體104係一種齊納二極體或具有可預測的VBR
之另一種型式的二極體。如同關於圖2b,EOS FET 10a係當VIN
節點30超過觸發二極體60的VBR
而接通。電阻器106將來自VIN
節點30的電流路由至BJT 102的基極端子以順向偏壓該基極-射極接面且允許電流從VIN
節點流通到EOS FET 10a的閘極。在圖2a,在閘極端子14的電壓電位係隨著VIN
節點30的提高電壓而無限地提高。在圖6a,電壓限制電路100係限制在閘極端子14的電壓。當在閘極14的電壓電位超過二極體104的VBR
,從VIN
節點30透過觸發二極體60的電流係流通過電阻器106與二極體104而並非為僅是通過電阻器62,以進一步提高在閘極14的電壓。
圖6b說明電壓限制電路100應用到在圖3a與3b的觸發機構的變型,具有n通道EOS FET 10a與NPN BJT 70。在圖6b的觸發電路20g,BJT 70係耦接在VIN
節點30與閘極14之間以對n通道FET負責,對照於觸發電路20c,其中BJT 70係在閘極與接地節點40之間。
圖6c說明電壓限制電路100應用到圖5的實施例,具有觸發電路20c與驅動器FET 90。在圖6b與6c的BJT 102、二極體104、與電阻器106係以如同在圖6a之一種類似方式而限制在EOS FET 10a的閘極端子之電壓電位。一種類似的電壓限制電路係可和上述或下述的觸發電路之任一者、和觸發電路20實施例之任一者、且具有或不具有驅動器FET 90一起使用。
一種雙向的暫態抑制電路(即:能夠導通具有正或負極性的暫態突波)可藉由以一種背對背(back-to-back)組態來組合上述或下述的單向的暫態電壓抑制電路之任二者而作成。圖7a-7c說明使用雙向的觸發二極體以及二個p通道EOS FET所形成之另外的雙向實施例。
在圖7a,EOS FET 110a與110b係串聯耦接在VIN
節點30與接地節點40之間。EOS FET 110a與110b均為p通道FET。觸發二極體112a與112b係雙向的觸發二極體。若在VIN
節點30的電壓電位超過接地節點40至少這些觸發二極體的崩潰電壓,或若VIN
節點比接地低該崩潰電壓或更多,觸發二極體112a與112b導通電流。當觸發二極體112a與112b係以在VIN
節點30的正輸入電壓而導通,通過電阻器114a的電流產生跨於該電阻器的電壓,其接通EOS FET 110a。暫態電流透過EOS FET 110a與EOS FET 110b的本體二極體而流通到接地節點40。即使通過電阻器114a的電流升高在閘極14b的電壓電位,保持EOS FET 110b關斷,暫態電流能夠經由該本體二極體而流通過EOS FET 110b。
當觸發二極體112a與112b具有在VIN
節點30的負電壓電位而導通暫態,通過電阻器114b的電流接通EOS FET 110b,允許暫態電流流通過EOS FET 110b與EOS FET 110a的本體二極體。儘管有在VIN
節點30之正或負的暫態,暫態電流主要流通過EOS FET 110a與110b。
圖7b說明另一個雙向的實施例,其中,觸發二極體122以及電阻器124a與124b係串聯耦接在VIN
節點30與接地節點40之間。觸發二極體122透過電阻器124a而耦接至VIN
節點30且透過電阻器124b而耦接至接地節點40。EOS FET 110a與110b均為p通道的裝置且彼此串聯耦接在VIN
節點30與接地節點40之間而和二極體122、電阻器124a、與電阻器124a並聯耦接。EOS FET 110a的閘極14a係耦接在電阻器124a與觸發二極體122之間。EOS FET 110b的閘極14b係耦接在電阻器124b與觸發二極體122之間。當VIN
節點30的電壓電位朝相對於接地節點40之正或負方向而超過觸發二極體的VBR
,電流流通過觸發二極體122。在正暫態期間從VIN
節點30而通過電阻器124a的電流接通EOS FET 110a,且暫態電流透過EOS FET 110a與EOS FET 110b的本體二極體而分流到接地節點40。在負暫態期間從接地節點40而通過電阻器124b的電流接通EOS FET 110b,且負的暫態電流透過EOS FET 110b與EOS FET 110a的本體二極體而分流到接地。
圖7c說明一個實施例,其中,選用式的二極體126a與126b加入到圖7b的實施例。當不仰賴跨於個別的電阻器124的電壓以接通個別的EOS FET 110,二極體126a與126b分別藉由限制跨於電阻器124a與124b的電壓降來幫助。二極體126a與126b朝關斷個別的EOS FET 110之方向而限制閘極14a與14b的電壓電位。
圖8a與8b係說明實施例,其中使用電流鏡以放大施加到EOS FET的閘極電壓。圖8a顯示n通道EOS FET 10a耦接在VIN
節點30與接地節點40之間。PNP BJT 130與132均具有耦接至VIN
節點30的射極。BJT 130與132的基極端子係耦接至彼此與觸發二極體134的陰極。BJT 130的集極透過電阻器136而耦接至接地節點40。BJT 132的集極透過電阻器138而耦接至接地節點40。EOS FET 10a的閘極14係耦接在BJT 132與電阻器138之間。
一種電流鏡藉由令BJT 130與132的射極與基極保持在大約相同的電位而運作。這些BJT經接通之VIN
節點30的電壓電位係由觸發二極體134的VBR
所控制。一旦BJT 130與132接通,通過這些BJT的電流之比率係由電阻器136與138的值之比率所控制。
當在VIN
節點30的輸入電壓小於觸發二極體134的VBR
,BJT 130與132並未導通重大的電流,且並無重大的電流流通過電阻器138。EOS FET 10a的閘極大約為接地電位。當輸入電壓充分提高以致使觸發二極體134導通,BJT 130與132接通且導通電流。通過BJT 132的電流係由電流鏡比率的組態所放大,致使跨於電阻器138的電壓降將大於跨於電阻器136的電壓降之大小。在當該電路可能用其他方式為無法接通EOS FET之情況,放大致使在閘極14的電壓達到EOS FET 10a的接通臨限。一種電流鏡亦可用PNP BJT來取代圖示的NPN BJT、或p通道或n通道FET而實施。
圖8b說明關於p通道EOS FET 10之一個類似的實施例。類似於圖8a,當VIN
節點30超過觸發二極體144的VBR
,通過BJT 140與電阻器146的電流透過BJT 142而放大成跨於電阻器148之大的電壓降。跨於電阻器148的電壓降超過EOS FET 10的接通臨限,且突波電流透過EOS FET而分流到接地。
圖9a與9b說明在上述實施例的任一者和EOS FET串聯耦接之一種選用式的電阻器150。電阻器150和EOS FET為分擔電壓應力(stress),此改善該EOS FET能夠處置的突波電流之量。電阻器150係耦接在n通道EOS FET 10a或p通道EOS FET 10的汲極側,使得跨於該電阻器的電壓降並未改變閘極到源極的電壓。然而,在其他實施例中,電阻器150可放置在EOS FET 的源極側。在圖7a-7c之雙向的實施例中,電阻器150可耦接在二個EOS FET 110a與110b之間,使得該電阻器係在二個EOS FET的汲極側。
上文所揭示的保護電路係以用於觸發EOS FET之較小許多的高電壓TVS二極體來取代使用在先前技藝以將暫態分流之實際大的高電壓與高電流TVS二極體。EOS FET對於不想要的暫態電流為主要電流路徑。可使用一種雙極型電晶體以取代EOS FET。然而,FET係較佳,因為電壓係使用以控制FET,其具有對於控制電路之高阻抗。得到對於EOS BJT之充分的基極電流係比起僅是將FET的閘極升高到充分的電壓電位而言更具挑戰性。
圖10說明行動裝置162,其中,EOS FET 10係耦接在來自通用串列匯流排(USB, Universal Serial Bus)埠160的電力與接地導電線跡之間。USB埠160的電力與接地係在行動裝置162之內而分別耦接到VIN
節點30與接地節點40。VIN
節點30與接地節點40路由到一種行動式晶片上系統(SoC, system-on-chip)處理器164以對該SoC供電。EOS FET 10係耦接在VIN
節點30與接地節點40之間以吸收在電力輸入上的暫態電性事件。觸發二極體60與電阻器62係提供以在暫態事件期間而接通EOS FET 10。EOS FET 10係提供對於行動裝置162的任何連接構件之保護。
使用其他已揭示的觸發機構與EOS FET實施例之任一者在其他的實施例中。已揭示的EOS FET電路可使用在除了行動裝置162之外的任何其他適合的電子裝置中以將暫態分流到接地。EOS FET保護電路亦可使用以保護其耦接到任何電性訊號的任何裝置,而不僅是低電壓的電力訊號,例如:較高電壓的匯流排、音頻訊號、資料訊號、等等。
儘管本發明的一個或多個實施例已經詳細說明,熟習此技藝人士將理解的是,對於那些實施例的修改與調適可在沒有脫離如以下申請專利範圍所陳述之本發明範疇的情況下而作成。
10、10a‧‧‧EOS FET
14‧‧‧閘極端子
20、20a、20b、20c、20d、20e、20f、20g‧‧‧觸發電路
30‧‧‧輸入電壓(VIN
)節點
40‧‧‧接地節點
50‧‧‧負載
60‧‧‧觸發二極體
62‧‧‧電阻器
70、70a‧‧‧雙極接面電晶體(BJT)
72‧‧‧電阻器
80、80a‧‧‧FET裝置
82‧‧‧電阻器
90‧‧‧FET
92‧‧‧電阻器
100‧‧‧電壓限制電路
102‧‧‧BJT
104‧‧‧二極體
106‧‧‧電阻器
110a、110b‧‧‧EOS FET
112a、112b‧‧‧觸發二極體
114a、114b‧‧‧電阻器
122‧‧‧ 觸發二極體
124a、124b‧‧‧電阻器
126a、126b‧‧‧二極體
130、132‧‧‧BJT
134‧‧‧觸發二極體
136、138‧‧‧電阻器
140‧‧‧EOS FET
142‧‧‧BJT
144‧‧‧觸發二極體
146、148‧‧‧電阻器
150‧‧‧電阻器
160‧‧‧通用串列匯流排(USB)埠
162‧‧‧行動裝置
164‧‧‧系統單晶片(SoC)處理器
圖1係說明用於EOS抑制而耦接在電壓線路與接地之間的一種場效電晶體(FET);
圖2a與2b係說明使用TVS二極體作為用於EOS FET的觸發電路;
圖3a與3b係說明使用在EOS FET觸發電路中之雙極接面電晶體(BJT);
圖4a與4b係說明使用在EOS FET觸發電路中之FET;
圖5係說明一種p通道FET,經組態以觸發作為一種n通道FET的EOS FET;
圖6a-6c係說明一種電壓限制電路,經耦接至EOS FET閘極端子;
圖7a-7c係說明其利用EOS FET之雙向保護電路;
圖8a與8b係說明一種EOS FET觸發電路,其利用電流鏡以放大控制電壓;
圖9a與9b係說明和EOS FET為串聯的電阻器;且
圖10係說明耦接至電性裝置的電力輸入之EOS FET。
10‧‧‧EOS FET
14‧‧‧閘極端子
20‧‧‧觸發電路
30‧‧‧輸入電壓(VIN)節點
40‧‧‧接地節點
50‧‧‧負載
Claims (15)
- 一種半導體裝置,其包含:電壓輸入電路節點;接地節點;第一電晶體,其耦接在該電壓輸入電路節點與該接地節點之間,其中所述第一電晶體是場效電晶體(FET);第二電晶體,其耦接在該電壓輸入電路節點與該接地節點之間且與該第一電晶體並聯,其中所述第二電晶體是場效電晶體(FET);電壓限制電路,其中該第二電晶體的傳導端子經由所述電壓限制電路耦接至該第一電晶體的控制端子;及觸發電路,其包括耦接至該電壓輸入電路節點的輸入以及第三電晶體,其中該第三電晶體的傳導端子耦接至該第二電晶體的控制端子,其中該第三電晶體是雙極接面電晶體(BJT)。
- 如請求項1所述之半導體裝置,其更包括:負載,其耦接在該電壓輸入電路節點與該接地節點之間以對該負載供電。
- 如請求項1所述之半導體裝置,其更包括:電壓限制電路,其耦接在該觸發電路與該第一電晶體之間。
- 如請求項1所述之半導體裝置,其更包括電阻器,其與該第一電晶體串聯耦接,其中該電阻器的第一端子耦接至該電壓輸入電路節點並且該電阻器的第二端子耦接至該第一電晶體的傳導端子。
- 如請求項1所述之半導體裝置,其中該觸發電路更包括觸發二極體,所述觸發二極體包括耦接至該第二電晶體的該控制端子之陰極以及耦接至該第三電晶體的控制端子的陽極。
- 一種半導體裝置,其包含: 電路節點;接地節點;第一電晶體(90),其包括耦接至該電路節點的第一傳導端子;第二電晶體(102),其包括耦接至該第一電晶體的控制端子的所述第二電晶體的第一傳導端子;第一觸發二極體(104),其耦接在該第二電晶體的控制端子與該接地節點之間;第三電晶體(10a),其包括耦接至該第二電晶體的第二傳導端子的所述第三電晶體的控制端子,耦接至該電路節點的所述第三電晶體的第一傳導端子,以及耦接至該接地節點的所述第三電晶體的第二傳導端子;及觸發電路,其包含經耦接至該電路節點的輸入與經耦接至該第一電晶體的控制端子之該觸發電路的輸出,其中所述觸發電路進一步包括:第四電晶體(70),其包括耦接至該第一電晶體的該控制端子的該第四電晶體的第一傳導端子以及耦接至該接地節點的第四電晶體的第二傳導端子;以及第二觸發二極體(60),其包括耦接在該第一電晶體的該控制端子與該接地節點之間,其中該第二觸發二極體包括耦接至該第四電晶體的控制端子的所述第二觸發二極體的第一端子。
- 如請求項6所述之半導體裝置,其更包括:電阻器,其和該第三電晶體在所述電路節點與該接地節點之間為串聯耦接。
- 如請求項6所述之半導體裝置,其中該第二觸發二極體的該第一端子是該第二觸發二極體的陽極,並且該第二觸發二極體的陰極耦接至該第一電晶體的該控制端子。
- 如請求項6所述之半導體裝置,其中該第二觸發二極體的該第一端子是該第二觸發二極體的陰極,並且該第二觸發二極體的陽極耦接至該接地 節點。
- 如請求項6所述之半導體裝置,其中該第一電晶體和該第三電晶體為場效電晶體(FET),並且該第二電晶體和該第四電晶體為雙極接面電晶體(BJT)。
- 如請求項6所述之半導體裝置,其中該第四電晶體的該第一傳導電子直接地電性耦接至該第一電晶體的該控制端子而無任何中間半導體裝置。
- 一種電性過載保護方法,其包含:提供電性裝置,其包含電路節點與接地節點;提供第一電晶體,其電性耦接在該電路節點與該接地節點之間,其中該第一電晶體是場效電晶體(FET);提供第二電晶體,其電性耦接在該電路節點與該接地節點之間且與該第一電晶體並聯,其中該第二電晶體是場效電晶體(FET);提供電壓限制電路,其中該第二電晶體的傳導端子藉由該電壓限制電路耦接至該第一電晶體的控制端子;且提供觸發電路,其包含經耦接至該電路節點的輸入與經耦接至該第二電晶體的控制端子之該觸發電路的輸出,其中該觸發電路包括雙極接面電晶體(BJT),該雙極接面電晶體包括耦接至該電路節點的所述雙極接面電晶體的傳導端子。
- 如請求項12所述之方法,其更包括提供電阻器,其耦接在該電路節點與該第二電晶體的控制端子之間。
- 如請求項12所述之方法,其更包括提供電阻器,其耦接在該第一電晶體的該控制端子與該接地節點之間。
- 如請求項12所述之方法,其更包括提供電阻器,其與該第一電 晶體在該電路節點與該接地節點之間串聯耦接。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201862643923P | 2018-03-16 | 2018-03-16 | |
US62/643,923 | 2018-03-16 | ||
US16/292,540 | 2019-03-05 | ||
US16/292,540 US11114432B2 (en) | 2018-03-16 | 2019-03-05 | Protection circuit with a FET device coupled from a protected bus to ground |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201946249A TW201946249A (zh) | 2019-12-01 |
TWI780310B true TWI780310B (zh) | 2022-10-11 |
Family
ID=65801966
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108108223A TWI780310B (zh) | 2018-03-16 | 2019-03-12 | 具有從保護匯流排耦接至接地的場效電晶體裝置的保護電路 |
TW111134527A TW202249239A (zh) | 2018-03-16 | 2019-03-12 | 具有從保護匯流排耦接至接地的場效電晶體裝置的保護電路 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111134527A TW202249239A (zh) | 2018-03-16 | 2019-03-12 | 具有從保護匯流排耦接至接地的場效電晶體裝置的保護電路 |
Country Status (5)
Country | Link |
---|---|
US (2) | US11114432B2 (zh) |
EP (2) | EP4071812B1 (zh) |
KR (3) | KR102563583B1 (zh) |
CN (2) | CN110277774B (zh) |
TW (2) | TWI780310B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108242802A (zh) * | 2016-12-23 | 2018-07-03 | 华为技术有限公司 | 接口防护电路及设备接口 |
US11579645B2 (en) * | 2019-06-21 | 2023-02-14 | Wolfspeed, Inc. | Device design for short-circuitry protection circuitry within transistors |
CN114123146B (zh) * | 2020-08-31 | 2023-08-22 | 华为技术有限公司 | 一种音频端口处理电路及浪涌防护方法 |
KR20220073008A (ko) * | 2020-11-26 | 2022-06-03 | 삼성전자주식회사 | 정전기 방전 특성의 대칭적 모델링을 위한 전계 효과 트랜지스터의 모델링 회로 및 이를 이용한 집적 회로의 설계 방법 |
US11756950B2 (en) * | 2021-01-14 | 2023-09-12 | Taiwan Semiconductor Manufacturing Company, Ltd | Integrated circuit and method for manufacturing the same |
US11799287B2 (en) * | 2021-11-09 | 2023-10-24 | Qualcomm Incorporated | Area efficient level translating trigger circuit for electrostatic discharge events |
CN114156851A (zh) * | 2021-11-30 | 2022-03-08 | 江南大学 | 一种多耦合触发强鲁棒性静电浪涌过压过流防护集成电路 |
US20240056069A1 (en) * | 2022-08-12 | 2024-02-15 | Hamilton Sundstrand Corporation | Lightning protection for power mosfets |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160134103A1 (en) * | 2014-11-07 | 2016-05-12 | Spansion Llc | Protecting circuit and integrated circuit |
US20170366001A1 (en) * | 2016-06-15 | 2017-12-21 | Infineon Technologies Ag | Transient Voltage Protection Circuits, Devices, and Methods |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0572706B1 (de) * | 1992-06-05 | 1996-12-11 | Siemens Aktiengesellschaft | Ansteuerschaltung für einen Leistungs-FET mit sourceseitiger Last |
DE19815983A1 (de) * | 1998-04-09 | 1999-10-14 | Bosch Gmbh Robert | Verfahren und Vorrichtung zum Abbau von Überspannungen |
US20040057172A1 (en) * | 2002-09-25 | 2004-03-25 | Maoyou Sun | Circuit for protection against electrostatic discharge |
US7242558B2 (en) * | 2004-06-01 | 2007-07-10 | Taiwan Semiconductor Co., Ltd. | ESD protection module triggered by BJT punch-through |
DE102010030064B4 (de) | 2010-06-15 | 2022-04-28 | Infineon Technologies Ag | Schutzschaltung |
TWI463631B (zh) * | 2011-11-17 | 2014-12-01 | Ind Tech Res Inst | 靜電放電保護裝置及其方法 |
EP2757688B1 (en) | 2013-01-18 | 2019-05-22 | HS Elektronik Systeme GmbH | Active clamped transistor circuit for low temperature operating conditions |
TWI573248B (zh) * | 2013-05-28 | 2017-03-01 | 普誠科技股份有限公司 | 可承受過度電性應力及避免栓鎖的靜電放電防護電路 |
EP2822035A1 (en) | 2013-07-01 | 2015-01-07 | Ams Ag | Electrostatic discharge protection circuit and method for electrostatic discharge protection |
JP2015073261A (ja) * | 2013-09-03 | 2015-04-16 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6375618B2 (ja) * | 2013-12-09 | 2018-08-22 | セイコーエプソン株式会社 | 静電気保護回路及び半導体集積回路装置 |
US9305916B1 (en) | 2014-12-30 | 2016-04-05 | Hong Kong Applied Science and Technology Research Institute Company, Limited | ESD power clamp for silicon-on-insulator (SOI) and FinFET processes lacking parasitic ESD diode |
ITMI20150543A1 (it) * | 2015-04-15 | 2016-10-15 | Costr Elettromeccaniche P Torresan S R L | Regolatore di tensione in derivazione di protezione di un carico elettrico da sovratensioni e transitori di tensione |
JP2017055299A (ja) * | 2015-09-10 | 2017-03-16 | 株式会社東芝 | 静電気保護回路 |
BE1023510B1 (nl) | 2015-10-09 | 2017-04-11 | Sofics Bvba | Clipschakeling |
CN107546729B (zh) * | 2016-06-24 | 2022-01-14 | 恩智浦有限公司 | 浪涌保护电路 |
-
2019
- 2019-03-05 US US16/292,540 patent/US11114432B2/en active Active
- 2019-03-12 TW TW108108223A patent/TWI780310B/zh active
- 2019-03-12 TW TW111134527A patent/TW202249239A/zh unknown
- 2019-03-13 EP EP22175390.8A patent/EP4071812B1/en active Active
- 2019-03-13 EP EP19162468.3A patent/EP3540771B1/en active Active
- 2019-03-15 CN CN201910198840.6A patent/CN110277774B/zh active Active
- 2019-03-15 CN CN202311347968.7A patent/CN117353259A/zh active Pending
- 2019-03-18 KR KR1020190030462A patent/KR102563583B1/ko active IP Right Grant
-
2021
- 2021-06-30 US US17/364,407 patent/US20210327870A1/en active Pending
-
2023
- 2023-07-31 KR KR1020230099308A patent/KR102682117B1/ko active IP Right Grant
-
2024
- 2024-07-02 KR KR1020240086632A patent/KR20240112236A/ko not_active Application Discontinuation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160134103A1 (en) * | 2014-11-07 | 2016-05-12 | Spansion Llc | Protecting circuit and integrated circuit |
US20170366001A1 (en) * | 2016-06-15 | 2017-12-21 | Infineon Technologies Ag | Transient Voltage Protection Circuits, Devices, and Methods |
Also Published As
Publication number | Publication date |
---|---|
US11114432B2 (en) | 2021-09-07 |
KR102682117B1 (ko) | 2024-07-08 |
KR20240112236A (ko) | 2024-07-18 |
EP3540771B1 (en) | 2022-08-31 |
KR102563583B1 (ko) | 2023-08-03 |
CN110277774A (zh) | 2019-09-24 |
CN117353259A (zh) | 2024-01-05 |
TW202249239A (zh) | 2022-12-16 |
CN110277774B (zh) | 2023-11-07 |
TW201946249A (zh) | 2019-12-01 |
EP4071812B1 (en) | 2024-06-26 |
KR20190109314A (ko) | 2019-09-25 |
US20210327870A1 (en) | 2021-10-21 |
EP3540771A1 (en) | 2019-09-18 |
EP4071812A1 (en) | 2022-10-12 |
KR20230119079A (ko) | 2023-08-16 |
US20190287959A1 (en) | 2019-09-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI780310B (zh) | 具有從保護匯流排耦接至接地的場效電晶體裝置的保護電路 | |
US7394631B2 (en) | Electrostatic protection circuit | |
CN107546729B (zh) | 浪涌保护电路 | |
US20050128669A1 (en) | Protection device | |
US10367350B2 (en) | Central combined active ESD clamp | |
US9755428B2 (en) | Current limiter circuit system | |
EP3300110A1 (en) | Integrated circuit with protection from transient electrical stress events and method therefor | |
US7768753B2 (en) | Circuit arrangement for protection against electrostatic discharges and method for diverting electrostatic discharges | |
US6067219A (en) | Power cut-off device | |
US7974061B2 (en) | Common gate connected high voltage transient blocking unit | |
US9722419B2 (en) | Electrostatic discharge protection | |
EP0593588B1 (en) | Circuit protection arrangement | |
US5764088A (en) | Control circuit for an electronic switch, and a switch constituting an application thereof | |
US7492561B2 (en) | Protective circuit | |
US6529059B1 (en) | Output stage ESD protection for an integrated circuit | |
US10879691B2 (en) | Unlockable switch inhibitor | |
KR101783273B1 (ko) | 부족전압 보호 시스템 | |
CN102176616A (zh) | 可编程阻断型浪涌保护器件 | |
US20240056069A1 (en) | Lightning protection for power mosfets | |
US6333664B1 (en) | Low operating power, high voltage ringing switch circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent |