TWI763346B - 半導體裝置及半導體裝置的製造方法 - Google Patents

半導體裝置及半導體裝置的製造方法 Download PDF

Info

Publication number
TWI763346B
TWI763346B TW110107698A TW110107698A TWI763346B TW I763346 B TWI763346 B TW I763346B TW 110107698 A TW110107698 A TW 110107698A TW 110107698 A TW110107698 A TW 110107698A TW I763346 B TWI763346 B TW I763346B
Authority
TW
Taiwan
Prior art keywords
layer
low
gate
semiconductor
doped semiconductor
Prior art date
Application number
TW110107698A
Other languages
English (en)
Other versions
TW202201783A (zh
Inventor
喬治奧斯 韋理安尼堤斯
呂俊頡
禮修 馬
世海 楊
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202201783A publication Critical patent/TW202201783A/zh
Application granted granted Critical
Publication of TWI763346B publication Critical patent/TWI763346B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/78391Field effect transistors with field effect produced by an insulated gate the gate comprising a layer which is used for its ferroelectric properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/38Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions
    • H01L21/383Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions using diffusion into or out of a solid from or into a gaseous phase
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/44Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/38 - H01L21/428
    • H01L21/447Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/38 - H01L21/428 involving the application of pressure, e.g. thermo-compression bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40111Multistep manufacturing processes for data storage electrodes the electrodes comprising a layer which is used for its ferroelectric properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/516Insulating materials associated therewith with at least one ferroelectric layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6684Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a ferroelectric gate insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823462MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0922Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1207Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with devices in contact with the semiconductor body, i.e. bulk/SOI hybrid circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • H10B51/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors characterised by the memory core region

Abstract

提供一種半導體裝置及其製造方法。所述半導體裝置包括閘極層、低摻雜半導體層、晶體鐵電層以及源極端子和汲極端子。所述晶體鐵電層設置於閘極層與低摻雜半導體層之間。源極端子及汲極端子設置於低摻雜半導體層上。

Description

半導體裝置及半導體裝置的製造方法
本發明的實施例是有關於一種半導體裝置及半導體裝置的製造方法。
半導體製造技術是有關於整合數百個製程步驟,以製作具有日益複雜的三維幾何形狀的半導體裝置及電子元件。
在本揭露的一些實施例中,闡述一種半導體裝置。所述半導體裝置包括閘極層、低摻雜半導體層、晶體鐵電層以及源極端子及汲極端子。所述晶體鐵電層設置於所述閘極層與所述低摻雜半導體層之間。所述源極端子及所述汲極端子設置於所述低摻雜半導體層上。
在本揭露的一些實施例中,闡述一種半導體裝置。所述半導體裝置包括半導體材料層、閘極層、鐵電層、介面層以及源極及汲極。所述閘極層設置於所述半導體材料層之上。所述鐵電層設置於所述閘極層與所述半導體材料層之間。所述介面層設置 於所述鐵電層與所述半導體材料層之間。所述源極及所述汲極設置於所述半導體材料層上。所述介面層包含所述半導體材料層的材料及所述鐵電層的材料中的至少一種。
在本揭露的一些實施例中,闡述一種形成半導體裝置的方法。形成半導體層及形成介電層。執行加壓處理以將所述半導體層轉變為低摻雜半導體層且將所述介電層轉變為晶體鐵電層。形成閘極層。在所述閘極層、所述晶體鐵電層及所述低摻雜半導體層之上形成絕緣層。在所述絕緣層中形成暴露出所述低摻雜半導體層的部分的接觸開口。在所述低摻雜半導體層上形成源極端子及汲極端子。
10、31:堆疊結構
12:圖案化堆疊結構
30、50:電晶體結構
40、42、46、60、70:半導體裝置結構
44、80:半導體裝置結構/結構
90:積體結構
100、300、900:基底
102:連接結構
110:閘極材料層
111、310、710、810、1610、1710、1910:閘極層
120、320:閘極介電材料層
121:閘極介電層
121P、321P、720、820、1620、1720、1920:晶體鐵電層
130:半導體材料層
131、330:半導體層
131P、331、730、830、1630、1730、1930:低摻雜半導體層
131Pt、150t、160t、331t、1630t、1930t:頂表面
140、340、340P、740、1640、1940:介面層
150、180、350、380、750、850、1650、1750:層間介電(ILD)層
155、355、356:接觸開口
160、360:接觸端子
162、362、762A、762B、862A、862B:障壁層
164:晶種層
166:金屬接觸件
170、370:內連結構
172:第一金屬線
174:第一襯墊層
176:第一金屬通孔
178:第二襯墊層
305、906:隔離結構
321:晶體鐵電材料層
360b、1640b:底表面
372:金屬線
376:金屬通孔
760A、860A、1660A、1760A:源極端子
760B、860B、1660B、1760B:汲極端子
901:半導體基底
902:NMOS
904:PMOS
908:金屬化結構
910:絕緣層
960:半導體裝置
1600、1700、1900:閘極結構
1930s:側表面
1960:源極端子及汲極端子
A-A’、B-B’:線
AR:主動區
DR:裝置區
HPA:高壓退火
NAR:非主動區
PT:加壓處理
V:通孔開口/開口
結合附圖閱讀以下詳細說明,會最佳地理解本揭露的各個態樣。應注意,根據本行業中的標準慣例,各種特徵並非按比例繪製。事實上,為使論述清晰起見,可任意增大或減小各種特徵的尺寸。
圖1至圖6是根據本揭露一些實施例的半導體裝置的製造方法的各個階段的示意性剖視圖。
圖7及圖8是示出根據本揭露一些實施例的半導體裝置的示意性剖視圖。
圖9是示出根據本揭露一些實施例的結構的一部分及結構中的半導體裝置的示意性剖視圖。
圖10至圖15是根據本揭露一些實施例的半導體裝置的製造方法的各個階段的示意性剖視圖。
圖16及圖17是示出根據本揭露一些實施例的半導體裝置的示意性剖視圖。
圖18及圖19是示出根據本揭露一些實施例的半導體裝置的示意性三維視圖。
圖20及圖21是示出根據本揭露一些實施例的半導體裝置的示意性剖視圖。
以下揭露提供用於實施本發明的不同特徵的許多不同實施例或實例。以下闡述元件、值、操作、材料、排列等的具體實例以簡化本揭露。當然,該些僅為實例且不旨在進行限制。會預期其他元件、值、操作、材料、排列等。舉例而言,以下說明中將第一特徵形成於第二特徵之上或第二特徵上可包括其中第一特徵與第二特徵被形成為直接接觸的實施例,且亦可包括其中第一特徵與第二特徵之間可形成有附加特徵進而使得所述第一特徵與所述第二特徵可不直接接觸的實施例。另外,本揭露可能在各種實例中重複使用參考編號及/或字母。此種重複使用是出於簡潔及清晰的目的,而不是自身表示所論述的各種實施例及/或配置之間的關係。
此外,為易於說明,本文中可能使用例如「位於...之下(beneath)」、「位於...下方(below)」、「下部的(lower)」、「位於... 上方(above)」、「上部的(upper)」等空間相對性用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對性用語旨在除圖中所繪示的定向外亦囊括裝置在使用或操作中的不同定向。設備可具有其他定向(旋轉90度或處於其他定向),且本文中所使用的空間相對性描述語可同樣相應地進行解釋。
另外,為易於說明,本文中可使用例如「第一(first)」、「第二(second)」、「第三(third)」、「第四(fourth)」等用語來闡述圖中所示類似或不同的元件或特徵,且可依據存在的次序或說明的上下文而互換地使用。
應理解,本揭露的以下實施例提供可在各種各樣的具體上下文中實施的可應用概念。本文中論述的具體實施例僅為例示性的且是有關於包含多於一種類型的半導體裝置的積體結構,並且不旨在限制本揭露的範圍。本揭露的實施例會闡述利用一或多個半導體裝置(例如電晶體)形成的積體結構的示例性製造製程以及由此製作的積體結構。本揭露的某些實施例是有關於包括半導體電晶體及其他半導體裝置的結構。基底及/或晶圓可包括一或多種類型的積體電路或所述積體電路中的電子元件。半導體裝置可形成於塊狀半導體基底或絕緣體上矽/鍺基底上。所述實施例旨在提供進一步的闡釋,但不用於限制本揭露的範圍。
圖1至圖6是根據本揭露一些實施例的半導體裝置的製造方法中的各個階段的示意性剖視圖。自圖1至圖6,示出積體結 構的裝置區DR的示意性剖視圖。圖9是示出根據本揭露一些實施例的結構的一部分及結構中的半導體裝置的示意性剖視圖。
參照圖1,在一些實施例中,提供其中具有一或多個連接結構102的基底100。如圖1中所示,在一些實施例中,在基底100中的裝置區DR內形成連接結構102(僅示出一個)。應理解,連接結構102的數目可多於一個,且連接結構102的數目或配置不應受到本揭露的示例性實施例或圖式的限制。在圖1至圖6中,出於例示目的,示出基底100的裝置區DR的僅一部分。在一些實施例中,基底100亦包括:一或多個主動元件,例如電晶體、二極體、光電裝置;及/或一或多個被動元件,例如電容器、電感器及電阻器。參照圖9,積體結構90包括基底900及形成於基底900之上的半導體裝置960。在一些實施例中,基底900實質上類似於圖1所示基底100。
參照圖1及圖9,在一些實施例中,基底100或基底900中的任一者包括半導體基底。在一個實施例中,基底100或900包括晶體矽基底或摻雜半導體基底(例如,p型半導體基底或n型半導體基底)。在某些實施例中,依據設計要求而定,基底100或900包括一或多個摻雜區或者各種類型的摻雜區。在一些實施例中,摻雜區摻雜有p型摻雜劑及/或n型摻雜劑。舉例而言,p型摻雜劑是硼或二氟化硼(BF2)且n型摻雜劑是磷或砷。摻雜區可被配置用於n型金屬氧化物半導體(metal-oxide-semiconductor,MOS)電晶體或p型MOS(p-type MOS,PMOS)電晶體。在一些替代實施例中,基底100或900包括由以下材料製成的半導體基底:其它合適的元素半導體,例如金剛石或鍺;合適的化合物半導體,例如砷化鎵、碳化矽、砷化銦、或磷化銦;或者合適的合金半導體,例如碳化矽鍺、磷化鎵砷、或磷化鎵銦。
在一些實施例中,如圖9中所示,基底900包括形成於半導體基底901中的電晶體,例如NMOS 902及PMOS 904。在一個實施例中,NMOS 902及/或PMOS 904是在互補式MOS(complementary MOS,CMOS)製程之後形成。如圖9中所示,在一些實施例中,在半導體基底901中形成多於一個隔離結構906。在某些實施例中,隔離結構906是溝渠隔離結構。在其他實施例中,隔離結構906包括局部矽氧化(local oxidation of silicon,LOCOS)結構。在一些實施例中,隔離結構906的絕緣體材料包括氧化矽、氮化矽、氮氧化矽、旋塗介電材料或低介電常數(low dielectric constant,low-k)介電材料。在一個實施例中,絕緣體材料可藉由化學氣相沈積(chemical vapor deposition,CVD)(例如高密度電漿化學氣相沈積(high-density-plasma chemical vapor deposition,HDP-CVD)及亞大氣壓CVD(sub-atmospheric CVD,SACVD))形成,或者藉由旋塗形成。在某些實施例中,電晶體(例如NMOS 902及PMOS 904)以及隔離結構906是在前段(front-end-of-line,FEOL)製程期間形成於基底900中。
在一些實施例中,基底900包括嵌置於絕緣層910中的 金屬化結構908。如圖9中所示,絕緣層910及金屬化結構908位於半導體基底901中形成的電晶體之上。在一些實施例中,絕緣層910包括一或多個介電層。在一些實施例中,絕緣層910的材料包括氧化矽、旋塗介電材料、低k介電材料或其組合。絕緣層910的形成包括例如藉由化學氣相沈積(CVD)或藉由旋塗來執行一或多個製程。在一些實施例中,金屬化結構908包括內連結構,例如金屬線、通孔及接觸插塞。在某些實施例中,金屬化結構908的材料包括鋁(Al)、鋁合金、銅(Cu)、銅合金、鎢(W)、或其組合。在示例性實施例中,電晶體(例如NMOS 902及PMOS 904)與金屬化結構908電性連接,且電晶體中的一些電晶體藉由金屬化結構908進一步電性內連。本文中所示的金屬化結構908僅是出於例示目的,且金屬化結構908可包括其他配置且可包括一或多個穿孔及/或鑲嵌結構。
返回參照圖1,在一些實施例中,嵌置於基底100中的連接結構102可為基底100中的金屬化結構的用於電性連接及內連的一部分,且基底100中的金屬化結構類似於圖9中繪示的金屬化結構908。在一個實施例中,連接結構102包括導電的通孔。在本文中,連接結構102可為可選的且是出於電性連接目的而代表性地示出。在圖1中,在基底100之上以毯覆方式形成覆蓋連接結構的閘極材料層110。在一個實施例中,閘極材料層110與連接結構102直接接觸。在一些實施例中,閘極材料層110包括一或多個金屬材料層。在一些實施例中,閘極材料層110的形成包 括選自化學氣相沈積(CVD)(例如,電漿增強型CVD(plasma enhanced CVD,PECVD)及雷射輔助CVD)、原子層沈積(atomic layer deposition,ALD)、以及物理氣相沈積(physical vapor deposition,PVD)(例如,濺鍍及電子束蒸鍍)中的一或多種沈積製程。在一些實施例中,閘極材料層110的形成包括鍍覆製程。在一些實施例中,閘極材料層110被形成為具有介於約5奈米至約100奈米的範圍內的厚度。在一些實施例中,閘極材料層110被形成為具有介於約1奈米至約50奈米的範圍內的厚度。在一些實施例中,閘極材料層110的材料包括鋁(Al)、鈦(Ti)、鎢(W)、鉭(Ta)、其氮化物、其組合及/或其合金。舉例而言,閘極材料層110可包含TiN、TaN、W/TiN、TiN/TiAl/TiN或TiN/TiAl/TaN的一或多個堆疊層。
在圖1中,在一些實施例中,在閘極材料層110之上全域地形成閘極介電材料層120。在一些實施例中,閘極介電材料層120包含鐵電材料。在某些實施例中,閘極介電材料層120的材料包括非晶鐵電材料及/或多晶鐵電材料。在某些實施例中,閘極介電材料層120包含非晶鐵電材料及晶體鐵電材料。在一些實施例中,閘極介電材料層120包含選自氧化鉿鋯(或摻雜有鋯的氧化鉿)、或者摻雜有矽、鋁、鑭(La)、及/或釓(Gd)的氧化鉿中的一或多種的材料。在一個實施例中,閘極介電材料層120的材料包括氧化鉿鋯(表示為Hf(x)Zr(1-x)O2,其中x介於自0.1至0.9(0.1≦x≦0.9)的範圍內)。在一個實施例中,閘極介電材料層120 的材料包括摻雜矽的氧化鉿(HfSiO)、摻雜鋁的氧化鉿(HfAlO)、摻雜鑭的氧化鉿(HfLaO)及/或摻雜釓的氧化鉿(HfGdO)。在一些實施例中,閘極介電材料層120的形成包括選自CVD(例如,PECVD及雷射輔助CVD)、ALD及PVD(例如,濺鍍及電子束蒸鍍)中的一或多種沈積製程。舉例而言,可藉由ALD對氧化鉿鋯層進行沈積而形成閘極介電材料層120。在一些實施例中,閘極介電材料層120被形成為具有介於約3奈米至約20奈米的範圍內的厚度。
在一些實施例中,在形成閘極介電材料層120之後,在閘極介電材料層120之上形成半導體材料層130,以形成堆疊結構10。在一些實施例中,半導體材料層130的材料包括金屬氧化物材料。在一些實施例中,半導體材料層130的形成包括選自CVD(例如,PECVD及雷射輔助CVD)、ALD及PVD(例如,濺鍍、脈衝雷射沈積(pulse laser deposition,PLD)及電子束蒸鍍)中的一或多種沈積製程。舉例而言,半導體材料層130的形成包括CVD製程或ALD製程。在一個實施例中,半導體材料層130被形成為具有介於約1奈米至約30奈米的範圍內的厚度。在一些實施例中,半導體材料層130的材料包括氧化銦鎵鋅(indium gallium zinc oxide,IGZO)。在一些實施例中,半導體材料層130的材料包括導電氧化物半導體材料,例如氧化鎵(例如Ga2O3)、氧化銦(例如In2O3)、氧化鋅(ZnO)、氧化鈦(例如TiO2)、氧化鋁(例如Al2O3)或其組合。
參照圖1及圖2,在一些實施例中,對具有閘極材料層110、閘極介電材料層120及半導體材料層130的堆疊結構10執行圖案化製程,使得堆疊結構10被圖案化以形成圖案化堆疊結構12,圖案化堆疊結構12具有自底部至頂部依次堆疊的閘極層111、閘極介電層121及半導體層131。在一些實施例中,具有閘極材料層110、閘極介電材料層120及半導體材料層130的堆疊結構10是在一個連續的圖案化製程中被圖案化成圖案化堆疊結構12。在一些實施例中,藉由多個圖案化製程將閘極材料層110、閘極介電材料層120及半導體材料層130依序圖案化。如圖2中所示,在示例性實施例中,圖案化圖案化堆疊結構12設置於連接結構102上,暴露出基底100。圖2中的圖案化堆疊結構12的側壁可被示出為垂直地對準或共面,且圖案化堆疊結構12可被示出為被圖案化成實質上相同的圖案設計或配置。然而,應理解,依據產品設計而定,圖案化堆疊結構12的各個層可具有不同的圖案或配置。在一些實施例中,圖案化堆疊結構12的圖案化及形成包括執行黃光微影製程及非等向性蝕刻製程。在一些實施例中,可將光阻圖案(未示出)用作蝕刻罩幕,使得在蝕刻製程期間移除堆疊結構10的未被光阻圖案覆蓋的部分,然後藉由剝離製程移除光阻圖案。
在圖3中,對圖案化堆疊結構12的半導體層131及閘極介電層121執行加壓處理PT,使得半導體層131及閘極介電層121分別轉變為低摻雜半導體層131P及晶體鐵電層121P,其中在低摻雜半導體層131P與晶體鐵電層121P之間形成有介面層140。 在一些實施例中,加壓處理PT包括在氧氣(O2)的環境中執行高壓退火(high pressure annealing,HPA)處理。在一個實施例中,在100% O2的環境中,在攝氏約300度至攝氏約450度的溫度範圍內,在壓力至少高於1個大氣壓的退火腔體中,以介於約1分鐘至5小時的範圍內的加工時間執行HPA處理。在一個實施例中,在退火腔體中以更高的壓力(高於1個大氣壓力)及少於1小時的加工時間執行HPA處理。在一個實施例中,以介於攝氏約300度至攝氏約450度的範圍內的溫度執行HPA處理,所述溫度相對低於結晶退火溫度。應理解,即使未在圖式中清晰地示出或者在上下文中闡述被暴露出的基底100,但被暴露出的基底100在處理期間處於以下兩種狀態中的任一者:保持不變或者可受到保護。在一些實施例中,由於閘極層111的材料相當穩定,因此閘極層111在加壓處理PT期間保持不變。
在一些實施例中,閘極介電層121中的非晶鐵電材料藉由在HPA處理中使用的高壓及較低退火溫度可轉變成多晶態,以形成晶體鐵電層121P。亦即,HPA處理使閘極介電層121的非晶鐵電材料形成結晶態,且閘極介電層121被調整成晶體鐵電層121P。在一個實施例中,晶體鐵電層121P的材料中存在多於50%或60%的鐵電相(ferroelectric phase)。在一個實施例中,晶體鐵電層121P的材料中存在多於70%或80%的鐵電相。在一個實施例中,晶體鐵電層121P的材料中存在多於90%的鐵電相。舉例而言,藉由加壓處理PT,閘極介電層121的非晶氧化鉿鋯材料被形成結 晶態,且其中存在至少50%的鐵電相(例如斜方晶系)。由於材料中存在鐵電相,因此晶體鐵電層121P被形成為具有良好的鐵電性質及結晶度。在一些實施例中,例如在鐵電相包含HfO2的情況下,鐵電相是斜方晶系。由於閘極層111引入的晶體結構及應變將影響晶體鐵電層121P的結晶度,因此某些參數(例如金屬閘極的材料選擇)可能對鐵電材料的鐵電反應(ferroelectric response)產生影響。由於晶體鐵電層121P中形成鐵電相,因此晶體鐵電層121P會產生鐵電反應。閘極層111的材料的選擇不受嚴格限制且與鐵電層的鐵電相無關。在一些實施例中,藉由在HPA處理中使用的退火及有氧環境,將半導體層131的半導體材料固化且使半導體層131的氧空缺(oxygen vacancy)減少且更加穩定,使得半導體層131的摻雜濃度降低(與未處理的半導體層131相比)且形成低摻雜半導體層131P。亦即,在低摻雜半導體層131P中存在較少的氧空缺。在一個實施例中,低摻雜半導體層131P具有較低的電子摻雜濃度(例如,具有介於自1E17cm-3至1E19cm-3的摻雜濃度值)。低溫退火與後段製程兼容且由於半導體層131對高溫的低耐受性而對半導體層131較有利。使用具有較低退火溫度的HPA處理,形成的半導體層131具有良好的品質及令人滿意的摻雜濃度。
參照圖3,在一些實施例中,在執行加壓處理PT之後,在晶體鐵電層121P與低摻雜半導體層131P之間形成介面層140。在一個實施例中,介面層140被形成為具有介於約0.1奈米至約2 奈米的範圍內的厚度。藉由在加壓處理PT期間閘極介電層121與半導體層131之間的相互作用,介面層140由來自上層及下層的相同或相似的元素形成。在一些實施例中,形成的介面層140包含主要來自閘極介電層121的元素或成份。在一些實施例中,形成的介面層140包含主要來自半導體層131的元素或要素。在一些實施例中,形成的介面層140包含在不同反應條件下來自閘極介電層121及半導體層131二者的化學計量比率不同的材料或者元素或成份。在一些實施例中,形成的介面層140包括成份梯度區,且成份可自一層至另一層逐漸變化。在一些實施例中,介面層140的材料包括氧化鉿、氧化鋁或其組合。在一些實施例中,介面層140可形成於晶體鐵電層121P與低摻雜半導體層131P之間,且在晶體鐵電層121P與低摻雜半導體層131P之間不具有明顯的介面。舉例而言,可由於熱力學平衡(thermodynamic equilibrium)及元素擴散而形成介面層140。介面層140的形成可有助於防止在晶體鐵電層121P中形成非鐵電相且可以增強晶體鐵電層121P的鐵電性質。
在一些替代實施例中,藉由調整加壓處理PT的條件,在合適的反應條件下,在晶體鐵電層121P與低摻雜半導體層131P之間不形成介面層。
參照圖4,在基底100之上形成具有接觸開口155的層間介電(interlayer dielectric,ILD)層150。在一些實施例中,ILD層150的材料包括氧化矽、氮化矽、氮氧化矽、或者一或多種低k 介電材料。低k介電材料的實例包括矽酸鹽玻璃,例如氟矽酸鹽玻璃(fluoro-silicate-glass,FSG)、磷矽酸鹽玻璃(phospho-silicate-glass,PSG)及硼磷矽酸鹽玻璃(boro-phospho-silicate-glass,BPSG)、黑金剛石®(BLACK DIAMOND®)、西爾克®(SILK®)、弗萊爾®(FLARE®)、氫倍半矽氧烷(hydrogen silsesquioxane,HSQ)、氟化氧化矽(SiOF)、非晶氟化碳、聚對二甲苯、雙苯並環丁烯(bis-benzocyclobutene,BCB)、或其組合。應理解,ILD層150可包含一或多種介電材料或者一或多個介電層。在一些實施例中,藉由CVD(例如可流動CVD(flowable CVD,FCVD)、PECVD、高密度電漿CVD(high density plasma CVD,HDPCVD)、亞大氣壓CVD(sub-atmospheric CVD,SACVD)及低壓CVD(low-pressure CVD,LPCVD))、旋塗、或其他合適的方法將ILD層150形成為合適的厚度。舉例而言,可藉由PECVD形成ILD層150,以覆蓋被暴露出的基底100及具有閘極層111、晶體鐵電層121P、低摻雜半導體層131P及介面層140的圖案化堆疊結構12。隨後,在ILD層150中形成暴露出低摻雜半導體層131P的接觸開口155。舉例而言,接觸開口155的形成可包括在ILD層150之上形成圖案化罩幕層(未示出),使用圖案化罩幕層作為罩幕對ILD層150進行非等向性蝕刻以形成暴露出低摻雜半導體層131P的頂表面131Pt的接觸開口155。如圖4中所見,接觸開口155被示出為具有實質上垂直的側壁。應理解,若可行,接觸開口可形成有傾斜的側壁。
此後,在圖5中,在接觸開口155中形成接觸端子160,且接觸端子160與低摻雜半導體層131P直接接觸。在一些實施例中,在接觸開口155之上沈積障壁層162,且障壁層162共形地覆蓋接觸開口155的側壁且覆蓋低摻雜半導體層131P的頂表面131Pt。在一些實施例中,在接觸開口155之上及障壁層162上形成晶種層164。在一些實施例中,在形成晶種層164之前形成障壁層162,以防止晶種層164的材料向外擴散。在形成用於覆蓋接觸開口155的側壁及底部的晶種層164之後,然後在接觸開口155內的晶種層164上形成金屬接觸件166且金屬接觸件166填充接觸開口155。如圖5中所見,接觸端子160直接形成於低摻雜半導體層131P上。
在一些實施例中,在接觸開口155之上依序形成障壁材料(未示出)及晶種材料(未示出)且障壁材料(未示出)及晶種材料(未示出)共形地覆蓋被暴露出的低摻雜半導體層131P及接觸開口155的側壁,且然後將金屬材料(未示出)填充至接觸開口155中及晶種材料上,以形成金屬接觸件166。障壁材料、晶種材料及金屬材料可分別包括例如選自鎢(W)、釕(Ru)、鉬(Mo)、鉭(Ta)、鈦(Ti)、其合金、及其氮化物中的一或多種材料。在一些實施例中,藉由CVD或PVD形成障壁材料。在一些實施例中,藉由CVD或PVD形成晶種材料。在一些實施例中,藉由CVD或PVD形成金屬材料。在替代實施例中,金屬材料的形成可包括執行鍍覆製程(例如電化學鍍覆(electrochemical plating,ECP))。在一些實施例中,障壁材料包括藉由金屬有機CVD(metal organic CVD,MOCVD)製程形成的氮化鈦(TiN),晶種材料包括藉由CVD形成的鎢,且金屬材料包括藉由CVD製程(尤其是鎢CVD製程)形成的鎢。舉例而言,金屬接觸件166包括鎢接觸件且障壁層162包括氮化鈦障壁層。
在一些實施例中,可藉由執行平坦化製程、蝕刻製程或其他合適的製程移除額外的障壁材料、額外的晶種材料及額外的金屬材料。在一些實施例中,平坦化製程可包括執行化學機械拋光(chemical mechanical polishing,CMP)製程。在一些實施例中,障壁層162、晶種層164及金屬接觸件166構成接觸端子160。如圖5中所見,ILD層150的頂表面150t與接觸端子160的頂表面160t實質上平齊及齊平。在一些實施例中,接觸端子160用作電晶體的源極端子及汲極端子。在圖5中,獲得電晶體結構50。電晶體結構50包括:圖案化堆疊結構12,具有自底部至頂部依序堆疊的閘極層111、晶體鐵電層121P、介面層140及低摻雜半導體層131P;以及接觸端子160,位於圖案化堆疊結構12上。低摻雜半導體層131P用作電晶體結構50的通道層。在一些實施例中,電晶體結構50是底部閘極型電晶體結構(bottom-gated transistor structure)或背部閘極型電晶體結構(back-gate transistor structure)。
鐵電場效電晶體(ferroelectric field effect transistor,FE-FET)是包含夾置於元件的閘極電極與源極-汲極導電區之間的 鐵電材料的電晶體。在一些實施例中,電晶體結構50包括鐵電場效電晶體(FE-FET),且晶體鐵電層121P用作電晶體結構的閘極絕緣體或閘極介電層。
參照圖6,在某些實施例中,在ILD層150上及接觸端子160之上形成內連結構170,且形成半導體裝置結構60。在一個實施例中,內連結構170與接觸端子160直接接觸且與電晶體結構50的接觸端子160電性連接,使得電晶體結構50進一步電性連接至其他元件或裝置。在一些實施例中,內連結構170包括形成於第一襯墊層174上的第一金屬線172及被第二襯墊層178環繞的第一金屬通孔176。在一些實施例中,在ILD層150上及接觸端子160的頂表面160t上直接形成第一襯墊材料(未示出),在第一襯墊材料上形成第一金屬層(未示出),且然後使用黃光微影及蝕刻技術將第一襯墊材料及第一金屬層圖案化成第一金屬線172及第一襯墊層174。可藉由例如PVD(例如濺鍍)或CVD等形成第一襯墊材料。在一些實施例中,第一襯墊材料包括例如鉭、氮化鉭、鈦、氮化鈦、鎢、氮化鎢、其組合、或其他合適的材料。在一些實施例中,第一襯墊層174可防止第一金屬線172的材料向外擴散及/或改善第一金屬線172的黏合力。在一些實施例中,可藉由執行鍍覆製程(例如電化學鍍覆(ECP)或無電鍍覆)、PVD製程或CVD製程形成第一金屬層。在一些實施例中,第一金屬層包含例如銅、銅鋁合金、鉭、鈦、鎢、其合金、或其他合適的金屬材料。
在一些實施例中,如圖6中所示,第一金屬線172與接觸端子160直接接觸且電性連接。舉例而言,第一金屬線172可包含銅或銅合金,且可藉由執行PVD製程及CVD製程來形成。在一個實施例中,可根據設計要求來調整第一金屬線172的厚度。如圖6中所示,在某些實施例中,在ILD層150及第一金屬線172之上形成另一ILD層180。ILD層180的材料及形成方法可類似於ILD層150的材料及形成方法,且為了簡潔起見,本文中將省略其詳細說明。隨後,在ILD層180中形成用於局部地暴露出下伏的第一金屬線172的通孔開口V。形成通孔開口的方法類似於形成接觸開口155的方法。如圖6中所見,通孔開口V被示出為具有傾斜的側壁。應理解,若可行,通孔開口可形成有實質上垂直的側壁。
在一些實施例中,在圖6中,在通孔開口V中形成覆蓋通孔開口V的側壁及底部的第二襯墊層178,然後在第二襯墊層178上及通孔開口V內形成第一金屬通孔176。在一些實施例中,在通孔開口V之上形成第二襯墊材料(未示出)且第二襯墊材料(未示出)共形地覆蓋通孔開口V的被暴露出的表面,然後在ILD層180之上形成第二金屬層(未示出)且將第二金屬層(未示出)填充至開口V中。第二襯墊層178的形成方法及材料類似於第一襯墊層174的形成方法及材料。第一金屬通孔176的形成方法及材料類似於第一金屬線172的形成方法及材料。為了簡潔起見,本文中將略過詳細說明。然而,應理解,第一金屬線172的材料 可不同於第一金屬通孔176的材料,且第一襯墊層174的材料可不同於第二襯墊層178的材料。
圖6中所示的內連結構170的金屬線及/或金屬通孔的數目及配置僅用於例示,在一些替代實施例中,可根據實際設計要求形成多於兩個金屬線或金屬通孔。此外,可形成用於電性連接及內部連接的多層內連結構。
半導體裝置結構60示出積體電路或積體電路的部分。在一些實施例中,半導體裝置結構60包括主動裝置,例如氧化物半導體薄膜電晶體、高壓電晶體、及/或其他合適的元件。在一些實施例中,半導體裝置結構60附加地包括被動元件,例如電阻器、電容器、電感器、及/或熔絲。在一些實施例中,對於所述方法的附加實施例,可在自圖1至圖6所繪示的製程步驟之前、期間及之後提供附加步驟,且可替換或消除上述的步驟中的一些步驟。
在所示實施例中,所闡述的方法及結構可與當前的半導體製造製程兼容地形成。在示例性實施例中,在後段(back-end-of-line,BEOL)製程期間形成所闡述的方法及結構。在一些實施例中,可在中段(middle-of-line,MOL)製程期間形成所闡述的方法及結構。
在上述實施例中,藉由加壓處理,將閘極介電層及半導體層分別處理且轉變為晶體鐵電層及低摻雜半導體層。藉由一個單次加壓處理(包括在有氧環境中的HPA處理),非晶鐵電層變成具有良好鐵電性質且達成鐵電反應的晶體鐵電層。同時,藉由 執行單次加壓處理,半導體通道層具有更佳的穩定性,將半導體通道層的氧空缺及摻雜濃度微調至期望的濃度,且適當地設定鐵電電晶體的臨限值電壓。藉由調整加壓處理的參數及/或條件,可精細地對晶體鐵電層及低摻雜半導體層的性質進行微調且提高半導體元件的效能。代替多次處理,僅執行單次加壓處理來製作電晶體結構,此使得產量及生產良率得到改善。
在一些實施例中,在低摻雜半導體層與晶體鐵電層之間形成的介面層會對低摻雜半導體層與晶體鐵電層之間的介面特性進行調製且增強晶體鐵電層的鐵電性質。
圖7是示出根據本揭露一些實施例的半導體裝置的示意性剖視圖。可按照如圖1至圖6所示的先前實施例中所述類似的製程步驟來製作圖7中所示的示例性結構,但應理解,可利用任何其他兼容的製程步驟或方法且可進行可理解的修改或調整以形成本揭露的示例性結構。參照圖7,在一些實施例中,半導體裝置結構70包括具有自底部至頂部依序堆疊的閘極層710、晶體鐵電層720、介面層740及低摻雜半導體層730的堆疊結構。在一些實施例中,半導體裝置結構70包括位於低摻雜半導體層730上的源極端子760A及汲極端子760B。在一些實施例中,源極端子760A及汲極端子760B藉由位於源極端子760A與汲極端子760B之間的層間介電(interlayer dielectric,ILD)層750彼此分開。在一些實施例中,源極端子760A包括障壁層762A且汲極端子760B亦包括障壁層762B。在一些實施例中,低摻雜半導體層730與源極 端子760A及汲極端子760B直接接觸。在圖7中,介面層740夾置於低摻雜半導體層730與晶體鐵電層720之間。在先前實施例中闡述了用於各個層或元件的適用材料在本文中將不再重複。
圖8是示出根據本揭露一些實施例的半導體裝置的示意性剖視圖。可按照如自圖1至圖6所示的先前實施例中所述類似的製程步驟來製作圖8中所示的示例性結構。然而,在一些實施例中,藉由調整加壓處理的參數及條件,不會形成清晰的介面層。圖8中所示的結構類似於但不同於圖7中所示的結構,且主要的結構差異在不包括如圖8中所示的半導體裝置結構80中的介面層。參照圖8,在一些實施例中,半導體裝置結構80包括具有自底部至頂部依序堆疊的閘極層810、晶體鐵電層820及低摻雜半導體層830的堆疊結構。在一些實施例中,半導體裝置結構80包括位於低摻雜半導體層830上的源極端子860A及汲極端子860B。在一些實施例中,源極端子860A及汲極端子860B與低摻雜半導體層830接觸,且藉由層間介電(ILD)層850彼此分開。在一些實施例中,位於源極端子860A與汲極端子860B之間的ILD層850與低摻雜半導體層830直接接觸。在圖8中,源極端子860A包括障壁層862A且汲極端子860B亦包括障壁層862B。
圖10至圖15是根據本揭露一些實施例的半導體裝置的製造方法中的各個階段的示意性剖視圖。
參照圖10,在一些實施例中,提供基底300。在圖10至圖16中,出於例示目的,示出基底300的僅一部分。在一些實 施例中,基底300類似於前述實施例中的基底100、900,且基底300可包括:一或多個主動元件,例如電晶體、二極體、光電裝置;及/或一或多個被動元件,例如電容器、電感器及電阻器。在一些實施例中,如圖10中所示,在基底300之上形成半導體層330及隔離結構305。在一些實施例中,藉由在基底300之上形成半導體材料層(未示出)且將半導體材料層圖案化成半導體層330來形成半導體層330,且藉由圖案化製程來界定主動區AR。隨後,在環繞主動區AR的非主動區NAR中形成用於隔離的隔離結構305。在一個實施例中,半導體層330被形成為具有介於約1奈米至約5奈米的範圍內的厚度。在一些實施例中,半導體材料層的材料包括氧化銦鎵鋅(IGZO)。在一些實施例中,半導體材料層的材料包括導電氧化物半導體材料,例如氧化鎵(例如Ga2O3)、氧化銦(例如In2O3)、氧化鋅(ZnO)、氧化鈦(例如TiO2)、氧化鋁(例如Al2O3)、或其組合。在一些實施例中,半導體材料層的形成包括選自CVD、ALD及PVD中的一或多種沈積製程。在一個實施例中,半導體層330由藉由PVD形成的IGZO製成。參照圖10,在一些實施例中,在基底300上形成多於一個隔離結構305。在某些實施例中,隔離結構305是溝渠隔離結構,且隔離結構305的絕緣體材料包括氧化矽、氮化矽、氮氧化矽、旋塗介電材料、或低k介電材料。
參照圖10,在半導體層330及隔離結構305之上形成閘極介電材料層320。在一些實施例中,閘極介電材料層320包含鐵 電材料。在某些實施例中,閘極介電材料層320的材料包括非晶鐵電材料。在一些實施例中,閘極介電材料層320的材料包括非晶鐵電材料及晶體鐵電材料。在一些實施例中,閘極介電材料層320包含選自氧化鉿鋯(或摻雜有鋯的氧化鉿)、或者摻雜有矽、鋁、鑭(La)、及/或釓(Gd)的氧化鉿中的一或多種材料。在一個實施例中,閘極介電材料層320的材料包括氧化鉿鋯(表示為Hf(x)Zr(1-x)O2,其中x介於自0.1至0.9(0.1≦x≦0.9)的範圍內)。在一個實施例中,閘極介電材料層320的材料包括摻雜矽的氧化鉿(HfSiO)、摻雜鋁的氧化鉿(HfAlO)、摻雜鑭的氧化鉿(HfLaO)、及/或摻雜釓的氧化鉿(HfGdO)。在一些實施例中,閘極介電材料層320的形成包括選自CVD(例如,PECVD及雷射輔助CVD)、ALD及PVD(例如,濺鍍及電子束蒸鍍)中的一或多種沈積製程。舉例而言,可藉由藉由ALD對氧化鉿鋯層進行沈積而形成閘極介電材料層120。在一些實施例中,閘極介電材料層320被形成為具有介於約3奈米至約20奈米的範圍內的厚度。
參照圖11,對半導體層330及閘極介電材料層320執行加壓處理PT,使得半導體層330及閘極介電材料層320分別轉變為低摻雜半導體層331及晶體鐵電材料層321,其中在低摻雜半導體層331與晶體鐵電材料層321之間形成有介面層340。由於半導體層330位於主動區AR中,因此介面層340主要位於主動區AR中。在一些實施例中,加壓處理PT包括在具有氧氣(O2)的環境中執行高壓退火(HPA)處理。在一個實施例中,在100% O2的 環境中,在攝氏約300度至攝氏約450度的溫度範圍內,在壓力至少高於1個大氣壓的退火腔體中,以介於約1分鐘至5小時的範圍內的加工時間執行HPA處理。在一個實施例中,在退火腔體中以更高的壓力(高於1個大氣壓)及少於1小時的加工時間執行HPA處理。在一個實施例中,以介於攝氏約300度至攝氏約450度的範圍內的溫度執行HPA處理,所述溫度相對低於結晶退火溫度。應理解,基底300及隔離結構305在加壓處理PT期間可保持不變。
在一些實施例中,介面層340形成於晶體鐵電材料層321與低摻雜半導體層331之間。在一個實施例中,介面層340被形成為具有介於約0.1奈米至約2奈米的範圍內的厚度。在一些實施例中,形成的介面層340包含在不同反應條件下來自閘極介電材料層320及半導體層330中的任一者或二者的化學計量比率不同某些元素或成份。在一些實施例中,形成的介面層340包括成份梯度區,且成份可自一層至另一層逐漸變化。在一些實施例中,介面層340的材料包括氧化鉿、氧化鋁或其組合。在一些實施例中,介面層340可形成於晶體鐵電材料層321與低摻雜半導體層331之間,且在晶體鐵電材料層321與低摻雜半導體層331之間不具有明顯的介面。舉例而言,介面層340的形成可有助於防止在晶體鐵電材料層321中形成非鐵電相,且可以增強晶體鐵電材料層321的鐵電性質。
參照圖12,執行圖案化製程以界定堆疊於低摻雜半導體 層331上的層,進而形成閘極層310、晶體鐵電層321P。在加壓處理PT之後,在晶體鐵電材料層321之上形成閘極材料層(未示出)且隨後將閘極材料層(未示出)圖案化成閘極層310。在圖案化製程期間,不僅晶體鐵電材料層321被圖案化成晶體鐵電層321P,晶體鐵電材料層321下方的介面層340亦被圖案化成介面層340P。在一些實施例中,閘極層310、晶體鐵電層321P及介面層340P依次堆疊於低摻雜半導體層331上。在一些實施例中,圖案化製程包括黃光微影及蝕刻製程。在一些實施例中,閘極層310的材料包括鋁(Al)、鈦(Ti)、鎢(W)、鉭(Ta)、其氮化物、其組合、及/或其合金。舉例而言,閘極層310可包含TiN、TaN、W/TiN、TiN/TiAl/TiN或TiN/TiAl/TaN的一或多個堆疊層。在一些實施例中,閘極材料層的形成包括選自CVD、ALD及PVD中的一或多個沈積製程。
如圖12中所示,在示例性實施例中,設置於低摻雜半導體層331上的具有閘極層310、晶體鐵電層321P及介面層340P的堆疊結構31可被稱為閘極結構。在一些實施例中,堆疊結構31局部地覆蓋下伏的低摻雜半導體層331,暴露出低摻雜半導體層331的部分。
在一些實施例中,如圖12中所見,具有閘極層310、晶體鐵電層321P及介面層340P的堆疊結構31位於主動區AR內。圖12中的具有閘極層310、晶體鐵電層321P及介面層340P的堆疊結構31的側壁可被示出為垂直地對準或共面,且低摻雜半導體 層331可具有與具有閘極層310、晶體鐵電層321P及介面層340P的堆疊結構31的圖案不同的圖案。然而,應理解,依據產品設計而定,堆疊結構的各個層可具有不同的圖案或配置。
在圖13中,在基底300之上形成具有接觸開口355、356的ILD層350,ILD層350覆蓋具有閘極層310、晶體鐵電層321P及介面層340P的堆疊結構31、被暴露出的低摻雜半導體層331及隔離結構305。ILD層350的材料及形成方法類似於以上段落中闡述的ILD層的材料及形成方法,且為了簡潔起見,本文中將省略細節。
參照圖13,在ILD層350中形成接觸開口355及356,以分別暴露出低摻雜半導體層331的部分及閘極層310的部分。在一些實施例中,接觸開口355暴露出半導體層331的頂表面331t的部分。在一些實施例中,接觸開口356暴露出閘極層310。如圖13中所見,接觸開口355及356被示出為具有實質上垂直的側壁。應理解,若可行,接觸開口可形成有傾斜的側壁。接觸開口的數目或大小並不限於圖式中所繪示的數目或大小。
此後,在圖14中,在一些實施例中,在接觸開口355中及接觸開口356中形成接觸端子360。在一些實施例中,形成於接觸開口355中的接觸端子360分別位於低摻雜半導體層331的正上方。在某些實施例中,接觸端子360形成於低摻雜半導體層331的頂表面331t的正上方,且接觸端子360的底表面360b在接觸開口355中與低摻雜半導體層331的頂表面331t直接接觸。在 某些實施例中,在接觸開口355、356之上沈積障壁層362,且障壁層362共形地覆蓋接觸開口355、356的側壁及底部。形成接觸端子160的類似材料及形成方法可用於形成接觸端子360,且接觸端子360可被形成為具有晶種層及/或黏合層,但為了簡潔起見,本文中將略過細節。在一些實施例中,形成於接觸開口356中的接觸端子360直接連接至閘極層310。
參照圖14,在一些實施例中,獲得電晶體結構30,且將接觸端子360作為電晶體的源極端子及汲極端子。在圖14中,電晶體結構30包括低摻雜半導體層331、具有閘極層310、晶體鐵電層321P及介面層340P的堆疊結構31、以及位於半導體層331上的接觸端子360。低摻雜半導體層331用作通道層,且位於晶體鐵電層321P與低摻雜半導體層331之間的介面層340P有助於增強晶體鐵電層321P的鐵電性質。在一些實施例中,電晶體結構30是頂部閘極型電晶體結構或前閘極型電晶體結構。
參照圖15,在某些實施例中,在ILD層350上形成內連結構370及另一ILD層380,且形成半導體裝置結構40。在一些實施例中,內連結構370形成於接觸端子360上且與接觸端子360直接接觸,並且與電晶體結構30的接觸端子360電性連接,使得電晶體結構30進一步電性連接至其他元件或裝置。在一些實施例中,內連結構370包括金屬線372及連接至金屬線372的金屬通孔376。形成內連結構170的類似材料及形成方法可用於形成內連結構370,且內連結構370可被形成為具有襯墊層、晶種層及 /或障壁/黏合層,且可形成用於電性連接及內連的內連結構的多個層級。
儘管將所述方法的步驟示出並闡述為一系列的動作或事件,但應理解,此類動作或事件的所示出的排序不應以限制意義進行解釋。另外,並不要求進行所有所示出的製程或步驟來實施本揭露的一或多個實施例。
圖16是示出根據本揭露一些實施例的半導體裝置的示意性剖視圖。參照圖16,在一些實施例中,半導體裝置結構42包括具有依序堆疊於低摻雜半導體層1630上(自頂部至底部)的閘極層1610、晶體鐵電層1620及介面層1640的閘極結構1600。在一些實施例中,半導體裝置結構42包括直接位於低摻雜半導體層1630上的源極端子1660A及汲極端子1660B。在一些實施例中,源極端子1660A與汲極端子1660B位於閘極結構1600的兩個相對側且藉由位於源極端子1660A與汲極端子1660B之間的層間介電(ILD)層1650與閘極結構1600分開。在一些實施例中,源極端子1660A及汲極端子1660B可更包括晶種層及/或黏合/障壁層。在一些實施例中,介面層1640觸及且鄰接晶體鐵電層1620及低摻雜半導體層1630。在一些實施例中,夾置於源極端子1660A與汲極端子1660B之間的ILD層1650直接位於低摻雜半導體層1630上。在圖16中,介面層1640的底表面1640b與低摻雜半導體層1630的頂表面1630t接觸。
圖17是示出根據本揭露一些實施例的半導體裝置的示 意性剖視圖。圖17中所示的結構類似於但不同於圖16中所示的結構,且主要的結構差異在於如圖17所示的半導體裝置結構44中不存在介面層。參照圖17,在一些實施例中,半導體裝置結構44包括具有堆疊於低摻雜半導體層1730上的閘極層1710及晶體鐵電層1720的閘極結構1700。在一些實施例中,半導體裝置結構44包括直接位於低摻雜半導體層1730上的源極端子1760A及汲極端子1760B。在一些實施例中,源極端子1760A及汲極端子1760B與下伏的低摻雜半導體層1730實體分開(但電性連接)。在一些實施例中,閘極結構1700被ILD層1750覆蓋,且晶體鐵電層1720與低摻雜半導體層1730直接接觸。
圖18及圖19是示出根據本揭露一些實施例的半導體裝置的示意性三維視圖。圖18示出形成源極端子及汲極端子之前的結構,而圖19示出形成源極端子及汲極端子之後的結構。圖20及圖21分別是沿線A-A’及B-B’的示意性剖視圖,示出根據本揭露一些實施例的圖19所示半導體裝置。
參照圖18,在一些實施例中,半導體裝置結構46包括低摻雜半導體層1930、位於低摻雜半導體層1930上且環繞低摻雜半導體層1930的晶體鐵電層1920以及位於低摻雜半導體層1930與晶體鐵電層1920之間的介面層1940。自圖18、圖19、圖20及圖21觀察到,介面層1940佔據低摻雜半導體層1930與晶體鐵電層1920之間的介面,並且不僅在頂表面1930t之上延伸而且在低摻雜半導體層1930的兩個相對的側表面1930s之上延伸。在一 些實施例中,倒U形的閘極層1910、倒U形的晶體鐵電層1920及倒U形的介面層1940環繞低摻雜半導體層1930,且介面層1940與低摻雜半導體層1930的頂表面1930t及所述兩個相對的側表面1930s實體接觸。亦即,介面層1940覆蓋低摻雜半導體層1930的至少三個側面且被晶體鐵電層1920及閘極層1910環繞。參照圖19、圖20及圖21,在低摻雜半導體層1930的頂側及所述兩個相對側上且環繞所述頂側及所述兩個相對側設置具有閘極層1910、晶體鐵電層1920及介面層1940的閘極結構1900。參照圖19及圖21,在一些實施例中,閘極結構1900可具有包繞於半導體層1930周圍的倒U形。在一些實施例中,半導體裝置結構46包括直接位於低摻雜半導體層1930上的源極端子及汲極端子1960,且源極端子及汲極端子1960各自可具有包繞於低摻雜半導體層1930周圍的倒U形。在一些實施例中,源極端子及汲極端子1960位於閘極結構1900的兩個相對側且藉由位於源極端子及汲極端子1960之間的層間介電(ILD)層(未示出)與閘極結構1900分開。在圖19、圖20及圖21中,為了簡潔起見,未示出ILD層。在一些實施例中,源極端子及汲極端子1960可更包括晶種層及/或黏合/障壁層。在一些實施例中,半導體裝置結構46包括雙閘極電晶體結構。
在示例性實施例中,通道層(例如低摻雜半導體層)與晶體鐵電層之間的介面層的形成會增強鐵電層的鐵電性質。總體而言,半導體裝置的效能得到增強。
在本揭露的一些實施例中,闡述一種半導體裝置。所述半導體裝置包括閘極層、低摻雜半導體層、晶體鐵電層以及源極端子及汲極端子。所述晶體鐵電層設置於所述閘極層與所述低摻雜半導體層之間。所述源極端子及所述汲極端子設置於所述低摻雜半導體層上。在一些實施例中,所述的半導體裝置,更包括介面層,所述介面層位於所述晶體鐵電層與所述低摻雜半導體層之間。在一些實施例中,所述的半導體裝置,其中所述介面層包含所述低摻雜半導體層的第一材料及所述晶體鐵電層的第二材料。在一些實施例中,所述的半導體裝置,其中所述低摻雜半導體層的所述第一材料包括氧化銦鎵鋅(IGZO)、氧化鎵、氧化銦、氧化鋅、氧化鈦、氧化鋁、或其組合,且所述晶體鐵電層的所述第二材料包括氧化鉿鋯或摻雜氧化鉿。在一些實施例中,所述的半導體裝置,其中所述閘極層位於所述低摻雜半導體層的第一側,而所述源極端子及汲極端子位於所述低摻雜半導體層的與所述第一側相對的第二側。在一些實施例中,所述的半導體裝置,其中所述閘極層與所述源極端子及汲極端子位於所述低摻雜半導體層的同一側,且所述源極端子及汲極端子位於所述閘極層的兩個相對側。在一些實施例中,所述的半導體裝置,其中所述源極端子及汲極端子位於所述閘極層與所述晶體鐵電層的閘極堆疊的兩個相對側,且所述低摻雜半導體層的三個側被所述閘極堆疊以及所述源極端子及汲極端子覆蓋。在一些實施例中,所述的半導體裝置,其中所述晶體鐵電層是多晶的。
在本揭露的一些實施例中,闡述一種半導體裝置。所述半導體裝置包括半導體材料層、閘極層、鐵電層、介面層以及源極及汲極。所述閘極層設置於所述半導體材料層之上。所述鐵電層設置於所述閘極層與所述半導體材料層之間。所述介面層設置於所述鐵電層與所述半導體材料層之間。所述源極及所述汲極設置於所述半導體材料層上。所述介面層包含所述半導體材料層的材料及所述鐵電層的材料中的至少一種。在一些實施例中,所述的半導體裝置,其中所述介面層的材料包括氧化鉿、氧化鋁或其組合。在一些實施例中,所述的半導體裝置,其中所述鐵電層及所述閘極層環繞所述半導體材料層,且所述鐵電層藉由在所述半導體材料層的三個側之上延伸的所述介面層與所述半導體材料層連接。在一些實施例中,所述的半導體裝置,其中所述閘極層與所述源極及所述汲極位於所述半導體材料層的同一側。在一些實施例中,所述的半導體裝置,其中所述源極與所述汲極位於所述半導體材料層的一側,所述半導體材料層的所述一側與所述半導體材料層的所述閘極層所處的另一側相對。
在本揭露的一些實施例中,闡述一種形成半導體裝置的方法。形成半導體層及形成介電層。執行加壓處理以將所述半導體層轉變為低摻雜半導體層且將所述介電層轉變為晶體鐵電層。形成閘極層。在所述閘極層、所述晶體鐵電層及所述低摻雜半導體層之上形成絕緣層。在所述絕緣層中形成暴露出所述低摻雜半導體層的部分的接觸開口。在所述低摻雜半導體層上形成源極端 子及汲極端子。在一些實施例中,所述閘極層是在形成所述半導體層及形成所述介電層之前形成,且所述半導體層及所述介電層依序形成於所述閘極層上。在一些實施例中,所述閘極層、所述介電層及所述半導體層在執行所述加壓處理之前被圖案化。在一些實施例中,所述閘極層是在執行所述加壓處理之後形成於所述晶體鐵電層上,且所述閘極層及所述晶體鐵電層被圖案化以形成閘極結構。在一些實施例中,所述加壓處理包括在具有氧氣的環境中執行高壓退火(HPA)處理。在一些實施例中,所述高壓退火處理是在至少高於1個大氣壓的壓力下且在攝氏約300度至攝氏約450度的溫度範圍內執行。在一些實施例中,所述加壓處理包括在所述低摻雜半導體層與所述晶體鐵電層之間形成介面層。
以上概述了若干實施例的特徵,以使熟習此項技術者可更佳地理解本揭露的各個態樣。熟習此項技術者應理解,他們可容易地使用本揭露作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的及/或達成與本文中所介紹的實施例相同的優點。熟習此項技術者亦應認識到,該些等效構造並不背離本揭露的精神及範圍,而且他們可在不背離本揭露的精神及範圍的條件下在本文中作出各種改變、代替及變更。
70:半導體裝置結構 710:閘極層 720:晶體鐵電層 730:低摻雜半導體層 740:介面層 750:層間介電(ILD)層 760A:源極端子 760B:汲極端子 762A、762B:障壁層

Claims (9)

  1. 一種半導體裝置,包括:閘極層;低摻雜半導體層;晶體鐵電層,設置於所述閘極層與所述低摻雜半導體層之間;介面層,位於所述晶體鐵電層與所述低摻雜半導體層之間,所述介面層包含來自所述閘極層及所述低摻雜半導體層任一者或二者的成份,且所述介面層包括成份梯度區,其中所述成份自所述晶體鐵電層至所述低摻雜半導體層之間逐漸變化;以及源極端子及汲極端子,設置於所述低摻雜半導體層上。
  2. 如請求項1所述的半導體裝置,其中所述源極端子及汲極端子包括金屬接觸件。
  3. 如請求項1所述的半導體裝置,其中所述閘極層位於所述低摻雜半導體層的第一側,而所述源極端子及汲極端子位於所述低摻雜半導體層的與所述第一側相對的第二側。
  4. 如請求項1所述的半導體裝置,其中所述閘極層與所述源極端子及汲極端子位於所述低摻雜半導體層的同一側,且所述源極端子及汲極端子位於所述閘極層的兩個相對側。
  5. 如請求項1所述的半導體裝置,其中所述源極端子及汲極端子位於所述閘極層與所述晶體鐵電層的閘極堆疊的兩個相對側,且所述低摻雜半導體層的三個側被所述閘極堆疊以及所述源極端子及汲極端子覆蓋。
  6. 一種半導體裝置,包括:半導體材料層;閘極層,設置於所述半導體材料層之上;鐵電層,設置於所述閘極層與所述半導體材料層之間;介面層,設置於所述鐵電層與所述半導體材料層之間,其中所述鐵電層及所述閘極層環繞所述半導體材料層,且所述鐵電層藉由在所述半導體材料層的三個側之上延伸的所述介面層與所述半導體材料層連接;以及源極及汲極,設置於所述半導體材料層上,其中所述介面層包含所述半導體材料層的材料及所述鐵電層的材料中的至少一種。
  7. 一種製造半導體裝置的方法,包括:形成半導體層及形成介電層;執行加壓處理以將所述半導體層轉變為低摻雜半導體層且將所述介電層轉變為晶體鐵電層;形成閘極層;在所述閘極層、所述晶體鐵電層及所述低摻雜半導體層之上形成絕緣層;在所述絕緣層中形成暴露出所述低摻雜半導體層的部分的接觸開口;以及在所述低摻雜半導體層上形成源極端子及汲極端子。
  8. 如請求項7所述的方法,其中所述閘極層是在形成 所述半導體層及形成所述介電層之前形成,且所述半導體層及所述介電層依序形成於所述閘極層上。
  9. 如請求項7所述的方法,其中所述閘極層是在執行所述加壓處理之後形成於所述晶體鐵電層上,且所述閘極層及所述晶體鐵電層被圖案化以形成閘極結構。
TW110107698A 2020-06-18 2021-03-04 半導體裝置及半導體裝置的製造方法 TWI763346B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202063040681P 2020-06-18 2020-06-18
US63/040,681 2020-06-18
US17/123,982 2020-12-16
US17/123,982 US20210399136A1 (en) 2020-06-18 2020-12-16 Semiconductor device and manufacturing method thereof

Publications (2)

Publication Number Publication Date
TW202201783A TW202201783A (zh) 2022-01-01
TWI763346B true TWI763346B (zh) 2022-05-01

Family

ID=77934541

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110107698A TWI763346B (zh) 2020-06-18 2021-03-04 半導體裝置及半導體裝置的製造方法

Country Status (5)

Country Link
US (2) US20210399136A1 (zh)
KR (1) KR102465102B1 (zh)
CN (1) CN113488539A (zh)
DE (1) DE102020135008A1 (zh)
TW (1) TWI763346B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11705516B2 (en) * 2021-01-08 2023-07-18 Taiwan Semiconductor Manufacturing Company, Ltd. Polarization enhancement structure for enlarging memory window
US11855226B2 (en) * 2021-07-30 2023-12-26 Taiwan Semiconductor Manufacturing Company, Ltd. Thin film transistor, semiconductor device and method of fabricating thin film transistor

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201803121A (zh) * 2016-04-01 2018-01-16 英特爾公司 具有用於增強型通路狀態及關閉狀態效能的臨界電壓切換之以鐵電性材料為主的場效電晶體
TW201929091A (zh) * 2017-12-22 2019-07-16 比利時商愛美科公司 用於形成鐵電場效電晶體之方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5851903A (en) * 1996-08-20 1998-12-22 International Business Machine Corporation Method of forming closely pitched polysilicon fuses
WO2002071477A1 (en) * 2001-03-02 2002-09-12 Cova Technologies Incorporated Single transistor rare earth manganite ferroelectric nonvolatile memory cell
JP2006121029A (ja) * 2004-09-27 2006-05-11 Tokyo Institute Of Technology 固体電子装置
JP5032145B2 (ja) * 2006-04-14 2012-09-26 株式会社東芝 半導体装置
KR20090017758A (ko) * 2007-08-16 2009-02-19 삼성전자주식회사 강유전체 커패시터의 형성 방법 및 이를 이용한 반도체장치의 제조 방법
JP5781720B2 (ja) * 2008-12-15 2015-09-24 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
US8921226B2 (en) * 2013-01-14 2014-12-30 United Microelectronics Corp. Method of forming semiconductor structure having contact plug
KR20150102302A (ko) * 2014-02-28 2015-09-07 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법
US9704704B2 (en) * 2014-10-28 2017-07-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the same
JP6751866B2 (ja) * 2016-04-22 2020-09-09 国立研究開発法人産業技術総合研究所 半導体強誘電体記憶素子の製造方法及び半導体強誘電体記憶トランジスタ
CN106340521B (zh) * 2016-09-30 2018-06-12 中国科学院微电子研究所 存储器件及其制造方法及包括该存储器件的电子设备
KR20180111304A (ko) * 2017-03-31 2018-10-11 에스케이하이닉스 주식회사 강유전성 메모리 장치
CN109087674A (zh) * 2017-06-14 2018-12-25 萨摩亚商费洛储存科技股份有限公司 铁电内存及其数据读取、写入与制造方法和电容结构
US10505040B2 (en) * 2017-09-25 2019-12-10 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a semiconductor device having a gate with ferroelectric layer
WO2019066948A1 (en) * 2017-09-29 2019-04-04 Intel Corporation DOUBLE GRID FERROELECTRIC FIELD EFFECT TRANSISTOR
US10460788B2 (en) * 2017-10-27 2019-10-29 Ferroelectric Memory Gmbh Memory cell and methods thereof
US10438645B2 (en) * 2017-10-27 2019-10-08 Ferroelectric Memory Gmbh Memory cell and methods thereof
US10741678B2 (en) * 2017-10-30 2020-08-11 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
WO2019175708A1 (ja) 2018-03-16 2019-09-19 株式会社半導体エネルギー研究所 半導体装置、および半導体装置の作製方法
KR102606923B1 (ko) * 2018-06-21 2023-11-27 삼성디스플레이 주식회사 표시장치
US20200091274A1 (en) * 2018-09-18 2020-03-19 Abhishek Sharma Non-linear gate dielectric material for thin-film transistors
US11138499B2 (en) * 2018-09-28 2021-10-05 Intel Corporation Applications of back-end-of-line (BEOL) capacitors in compute-in-memory (CIM) circuits
US20220254897A1 (en) * 2021-02-09 2022-08-11 Taiwan Semiconductor Manufacturing Company Limited Thin film transistor including a compositionally-graded gate dielectric and methods for forming the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201803121A (zh) * 2016-04-01 2018-01-16 英特爾公司 具有用於增強型通路狀態及關閉狀態效能的臨界電壓切換之以鐵電性材料為主的場效電晶體
TW201929091A (zh) * 2017-12-22 2019-07-16 比利時商愛美科公司 用於形成鐵電場效電晶體之方法

Also Published As

Publication number Publication date
US20210399136A1 (en) 2021-12-23
TW202201783A (zh) 2022-01-01
US20220384658A1 (en) 2022-12-01
CN113488539A (zh) 2021-10-08
US11916144B2 (en) 2024-02-27
KR20210157298A (ko) 2021-12-28
KR102465102B1 (ko) 2022-11-09
DE102020135008A1 (de) 2021-12-23

Similar Documents

Publication Publication Date Title
KR101319982B1 (ko) 낮은 접촉저항을 갖는 cmos 회로 및 그 제조를 위한 방법
US11901295B2 (en) Dielectric film for semiconductor fabrication
US20140308787A1 (en) Monolithically integrated active snubber
US11916144B2 (en) Semiconductor device and manufacturing method thereof
US11450748B2 (en) Semiconductor device and manufacturing method thereof
TWI775281B (zh) 半導體元件及其製造方法
TWI759082B (zh) 半導體元件及其製造方法
US20220367194A1 (en) Semiconductor devices and methods of manufacturing
US11837638B2 (en) Semiconductor device
US20230047356A1 (en) Semiconductor device and fabrication method thereof
TW202236669A (zh) 半導體元件、積體電路及其製造方法