TWI761029B - 用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法 - Google Patents
用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法 Download PDFInfo
- Publication number
- TWI761029B TWI761029B TW110101199A TW110101199A TWI761029B TW I761029 B TWI761029 B TW I761029B TW 110101199 A TW110101199 A TW 110101199A TW 110101199 A TW110101199 A TW 110101199A TW I761029 B TWI761029 B TW I761029B
- Authority
- TW
- Taiwan
- Prior art keywords
- value
- resistance
- weight
- data
- accumulated
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/56—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/062—Differential amplifiers of non-latching type, e.g. comparators, long-tailed pairs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N3/00—Computing arrangements based on biological models
- G06N3/02—Neural networks
- G06N3/06—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
- G06N3/063—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
- G06N3/065—Analogue means
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
- G11C2013/0054—Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/06—Sense amplifier related aspects
- G11C2207/063—Current sense amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Measurement Of Current Or Voltage (AREA)
Abstract
一種用於記憶體內運算的記憶體裝置,包含多個資料通道、記憶單元陣列、最大累加權重產生陣列、最小累加權重產生陣列、參考值產生器以及比較器。資料通道依據資料輸入而具有一開啟數量。記憶單元陣列依據資料通道開啟數量、第一阻值及第二阻值產生累加資料權重值。最大累加權重產生陣列依據資料通道開啟數量及第一阻值產生最大累加權重值。最小累加權重產生陣列依據資料通道開啟數量及第二阻值產生最小累加權重值。參考值產生器依據最大累加權重值及最小累加權重值產生參考值。比較器比較累加資料權重值與參考值以產生資料權重狀態。
Description
本發明係關於一種記憶體裝置,特別係關於一種用於記憶體內運算的記憶體裝置。
可變電阻式記憶體(Resistive random-access memory,ReRAM)可以藉由多個記憶元件之不同阻值狀態以儲存不同資料,且透過參考電流或電壓來取得記憶元件的阻值狀態,便可辨別記憶體所儲存之資料。目前而言,參考電流或電壓多設定為固定數值或從多組固定數值中擇一。
然而,當輸入資料之通道數量改變時,所適用之參考電流或電壓亦有所不同,以固定數值作為參考電流或電壓之資料判斷架構將限制記憶體裝置僅能操作於固定資料通道數量。因此,對於有輸入資料通道變動需求的記憶體裝置,特別係應用於記憶體內運算的記憶體裝置,其操作模式將遭受限制。
鑒於上述,本發明提供一種用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法。
依據本發明一實施例的用於記憶體內運算的記憶體裝置,包含多個資料通道、記憶單元陣列、最大累加權重產生陣列、最小累加權重產生陣列、參考值產生器以及比較器。資料通道依據資料輸入而具有一開啟數量。記憶單元陣列連接於資料通道,且用於依據資料通道開啟數量、第一阻值及第二阻值產生累加資料權重值,其中第一阻值小於第二阻值。最大累加權重產生陣列連接於資料通道,且用於依據資料通道開啟數量及第一阻值產生最大累加權重值。最小累加權重產生陣列連接於資料通道,且用於依據資料通道開啟數量及第二阻值產生最小累加權重值。參考值產生器連接於最大累加權重產生陣列及最小累加權重產生陣列,且用於依據最大累加權重值及最小累加權重值產生至少一參考值。比較器連接於記憶單元陣列及參考值產生器,且用於比較累加資料權重值與所述至少一參考值,以產生並輸出資料權重狀態。
依據本發明一實施例的用於記憶體內運算的資料權重狀態判斷方法,適用於包含多個資料通道及一記憶單元陣列的記憶體裝置。所述資料權重狀態判斷方法包含:依據資料通道的開啟數量及第一阻值產生最大累加權重值;依據資料通道的開啟數量及第二阻值產生最小累加權重值;依據最大累加權重值及最小累加權重值產生至少一參考值;以及比較記憶單元陣列的累加資料權重及所述至少一參考值,以產生並輸出資料權重狀態;其中第一阻值小於第二阻值。
藉由上述結構,本案所揭示之用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法,藉由跟隨資料通道開啟數量而產生上下基準值再據以產生參考值,可以不受固定操作模式限制而能夠操作於各種資料通道開啟數量,具有高適應性。
以上之關於本揭露內容之說明及以下之實施方式之說明係用以示範與解釋本發明之精神與原理,並且提供本發明之專利申請範圍更進一步之解釋。
以下在實施方式中詳細敘述本發明之詳細特徵以及優點,其內容足以使任何熟習相關技藝者了解本發明之技術內容並據以實施,且根據本說明書所揭露之內容、申請專利範圍及圖式,任何熟習相關技藝者可輕易地理解本發明相關之目的及優點。以下之實施例係進一步詳細說明本發明之觀點,但非以任何觀點限制本發明之範疇。
請參考圖1,圖1為依據本發明一實施例所繪示的用於記憶體內運算的記憶體裝置1。如圖1所示,記憶體裝置1包含多個資料通道11、記憶單元陣列12、最大累加權重產生陣列13、最小累加權重產生陣列14、參考值產生器15以及比較器16。其中,資料通道11電性連接於記憶單元陣列12、最大累加權重產生陣列13以及最小累加權重產生陣列14,參考值產生器15電性連接於最大累加權重產生陣列13以及最小累加權重產生陣列14,且比較器16電性連接於記憶單元陣列12及參考值產生器15。
資料通道11用於接收資料輸入,並依據資料輸入而具有一開啟數量。進一步來說,資料輸入可以包含資料電壓Data<0>、Data<1>……Data<M>,其中屬於高電位之資料電壓的數量便作為資料通道11的開啟數量。
記憶單元陣列12可以為憶阻器(Memristor)式記憶體,如可變電阻式記憶體(Resistive random-access memory,ReRAM)、磁阻式記憶體(Magnetoresistive Memory)等,亦可以電晶體(Transistor)之導通電阻實施。記憶單元陣列12包含多個記憶單元分別連接於資料通道11,且每個記憶單元具有第一阻值或第二阻值,其中第一阻值小於第二阻值。進一步來說,具有第一阻值的記憶單元處於低阻態,存有權重1,具有第二阻值的記憶單元則處於高阻態,存有權重0。記憶單元陣列12可以依據資料通道11的開啟數量、第一阻值及第二阻值來產生累加資料權重值。進一步來說,記憶單元陣列12可以包含相同於資料通道11之數量的記憶單元,一對一地連接於資料通道11,當資料通道11開啟時,對應的記憶單元便會提供所儲存的權重(即提供第一阻值或第二阻值),記憶單元陣列12可以累加對應於開啟之資料通道11的記憶單元提供之權重,並產生便對應於累加所得之權重的電參數(電流值或電壓值)來作為累加資料權重值。
最大累加權重產生陣列13用於依據資料通道11的開啟數量及第一阻值來產生最大累加權重值。如前所述,第一阻值對應於權重1,最大累加權重產生陣列13所執行之運作可視為累加開啟數量的權重1,並產生對應於累加所得之權重的電參數(電流值或電壓值)來作為最大累加權重值。最小累加權重產生陣列14則用於依據資料通道11的開啟數量及第二阻值來產生最小累加權重值。如前所述,第二阻值對應於權重0,最小累加權重產生陣列14所執行之運作可視為累加開啟數量的權重0,並產生對應於累加所得之權重的電參數(電流值或電壓值)來作為最小累加權重值。
參考值產生器15用於依據最大累加權重值及最小累加權重值來產生至少一參考值。進一步來說,參考值產生器15可以產生介於最大累加權重與最小累加權重之間的至少一參考值。特別來說,參考值的數量可以取決於資料通道11的開啟數量,例如為資料通道11的開啟數量減一。
比較器16用於比較記憶單元陣列12所產生之累加資料權重值以及參考值產生器15所產生之參考值,以產生並輸出資料權重狀態WS。進一步來說,當參考值的數量為一時,比較器16可以判斷累加資料權重值大於或小於參考值,並將判斷結果作為資料權重狀態WS,而當參考值的數量為多個時,比較器16可以分別比較累加資料權重值與所述多個參考值以產生多個比較結果,且所述多個比較結果組成資料權重狀態WS。
藉由上述記憶體裝置1內各元件的運作,記憶體裝置1可以跟隨資料通道11的開啟數量的變動而調整用於產生參考值的上下基準值,藉此產生合適的參考值。以圖式來說明,請參考圖2,圖2係依據本發明一實施例所繪示的最大累加權重值、最小累加權重值與資料通道開啟數量的關係圖。如圖2所示,對於可變電阻式記憶體來說,隨著資料通道開啟數量的增加,則記憶體之每行記憶單元所能具有之最大累加權重∑Wtop將增加,且最大累加權重∑Wtop所對應的電流值(累加權重電流值)也將增加,而每行記憶單元所能具有之最小累加權重∑Wbottom雖維持為0,然最小累加權重∑Wbottom所對應的累加權重電流值將增加。
因此,固定之參考值僅適用於資料通道開啟數量固定的運作架構。相較之下,本案記憶體裝置1可以取得最大累加權重值(如上述最大累加權重∑Wtop所對應的累加權重電流值)及最小累加權重值(如上述最小累加權重∑Wbottom所對應的累加權重電流值) 來作為產生參考值的上下基準值,故可操作於各種資料通道開啟數量,具有高適應性。
進一步來說明記憶體裝置1之記憶單元陣列12、最大累加權重產生陣列13以及最小累加權重產生陣列14之電路架構,請參考圖3,圖3係依據本發明一實施例所繪示的記憶體裝置的電路示意圖。如圖3所示,記憶體裝置1的資料通道11各具有輸入端111,用於接收資料輸入。記憶單元陣列12可以包含多個記憶單元121a及121b、多個感測放大器(Sense Amplifier,SA)122a及122b以及切換電路123。其中,記憶單元121a及121b排列為兩行,分別連接於感測放大器122a及122b,且感測放大器122a及122b皆連接於切換電路123。
第一行記憶單元121a分別連接於資料通道11,且用於依據資料通道11的開啟數量提供一分流電阻。進一步來說,記憶單元121a可以為一個電晶體搭配一個電阻(1T1R)的結構。當資料通道11接收到高電位訊號(即開啟)時,記憶單元121a的電晶體會被致能而使電流流經電阻。對應於開啟之資料通道11的記憶單元121a中的電阻相互並聯而形成分流電阻。感測放大器122a用於依據第一行記憶單元121a所提供的分流電阻產生第一權重值。進一步來說,感測放大器122a可以產生對應於第一行記憶單元121a所提供的分流電阻的電參數(電流值或電壓值)來作為第一權重值。同理於第一行記憶單元121a及感測放大器122a之運作,第二行記憶單元121b分別連接於資料通道11且用於依據資料通道11的開啟數量提供一分流電阻,感測放大器122b則用於依據此分流電阻產生第二權重值。
切換電路123用於切換以取得第一權重值及第二權重值中的一者以作為累加資料權重值。進一步來說,切換電路123可以包含多個開關元件分別連接於感測放大器122a與比較器16之間以及感測放大器122b與比較器16之間。這些開關元件可以受訊號或人為控制而導通感測放大器122a與比較器16之間的電路或感測放大器122b與比較器16之間的電路。
圖3示例性地繪示記憶單元陣列12包含兩行記憶單元及兩個感測放大器122a及122b,而於其他實施例中,記憶單元陣列可以包含一或兩行以上的記憶單元及對應數量的感測放大器。於兩行以上之記憶單元的實施例中,切換電路可以切換以導通比較器與其中一行記憶單元之間的電路以取得累加資料權重值。於一行記憶單元行的實施例中,記憶單元陣列可以不設置切換電路,記憶單元依據資料通道的開啟數量提供一分流電阻,感測放大器便依據此分流電阻產生累加資料權重值。
於圖3中,最大累加權重產生陣列13包含多個第一電阻單元131及感測放大器132,其中所述多個第一電阻單元131彼此串接並連接於感測放大器132。所述多個第一電阻單元131各具有第一阻值且分別連接於資料通道11,且用於依據資料通道11的開啟數量提供一分流電阻。進一步來說,第一電阻單元131可以為一個電晶體搭配一個電阻(1T1R)的結構,其中所述電阻具有第一阻值。如前所述,第一阻值指示低阻態,以下將具有第一阻值的電阻稱為低阻態電阻。當資料通道11接收到高電位訊號(即開啟)時,第一電阻單元131的電晶體會被致能而使電流流經低阻態電阻。對應於開啟之資料通道11的第一電阻單元131中的低阻態電阻並聯而形成分流電阻。也就是說,所述多個第一電阻單元131所提供之分流電阻係由同於資料通道開啟數量之數量的低阻態電阻並聯而成。感測放大器132用於依據所述多個第一電阻單元131所提供的分流電阻產生最大累加權重值。進一步來說,感測放大器132可以產生對應於所述多個第一電阻單元131所提供的分流電阻的電參數(電流值或電壓值)來作為最大累加權重值。
最小累加權重產生陣列14包含多個第二電阻單元141及感測放大器142,其中所述多個第二電阻單元141彼此串接並連接於感測放大器142。所述多個第二電阻單元141各具有第二阻值且分別連接於資料通道11,且用於依據資料通道11的開啟數量提供一分流電阻。進一步來說,第二電阻單元141可以為一個電晶體搭配一個電阻(1T1R)的結構,其中所述電阻具有第二阻值。如前所述,第二阻值指示高阻態,以下將具有第二阻值的電阻稱為高阻態電阻。當資料通道11接收到高電位訊號(即開啟)時,第二電阻單元141的電晶體會被致能而使電流流經高阻態電阻。對應於開啟之資料通道11的第二電阻單元141中的高阻態電阻並聯而形成分流電阻。也就是說,所述多個第二電阻單元141所提供之分流電阻係由同於資料通道開啟數量之數量的高阻態電阻並聯而成。感測放大器142用於依據所述多個第二電阻單元141所提供的分流電阻產生最小累加權重值。進一步來說,感測放大器142可以產生對應於所述多個第二電阻單元141所提供的分流電阻的電參數(電流值或電壓值)來作為最小累加權重值。
參考值產生器15連接於最大累加權重陣列13及最小累加權重陣列14,且可以依據最大累加權重值及最小累加權重值產生至少一參考值。比較器16連接於記憶單元陣列12及參考產生器15,可以將從記憶單元陣列12取得之累加資料權重值與至少一參考值比對以產生資料權重狀態,並將資料權重狀態藉由輸出端162輸出。
進一步說明參考值產生器15之電路架構,請參考圖4,圖4係依據本發明一實施例所繪示的記憶體裝置之參考值產生器的電路示意圖。如圖4所示,參考值產生器15可以包含由多個電阻串接而成的電阻串R1~R4,電阻串R1~R4的兩端可以分別接收最大累加權重值Vtop與最小累加權重值Vbottom,即分別連接於最大累加權重陣列13及最小累加權重陣列14。電阻串R1~R4中每兩個電阻之間具有一參考值輸出端,用於提供一參考值,即該參考值輸出端的電壓值。以包含四個電阻的電阻串R1~R4為例,其具有三個參考值輸出端分別輸出參考值Ref2、Ref1及Ref0,而此三個參考值Ref2、Ref1及Ref0可以用以區分四種資料權重狀態,例如11
2、10
2、01
2及00
2。
於此要特別說明的是,圖4僅示例性地繪示四個電阻及其產生的三個參考值,非意圖限制參考值產生器15所含之電阻的數量及其產生之參考值的數量。另外,圖4所示之電路架構適用於最大累加權重值及最小累加權重值為電壓值的實施態樣,而對於最大累加權重值及最小累加權重值為電流值的實施態樣來說,參考值產生器15可以更包含電流電壓轉換電路連接於最大累加權重陣列13與電阻串之間,且連接於最小累加權重陣列14與電阻串之間,並用於將最大累加權重值及最小累加權重值轉換為電壓值。
請一併參考圖4、圖5A及圖5B,其中圖5A係依據本發明一實施例所繪示的記憶體裝置所產生的參考值分布示意圖,圖5B則係依據本發明另一實施例所繪示的記憶體裝置所產生的參考值分布示意圖。於圖5A的實施例中,電阻串R1~R4中的每個電阻具有相同的阻值,因此如圖5A所示,參考值Ref2、Ref1及Ref0平均分布於最大累加權重值Vtop與最小累加權重值Vbottom之間,即由參考值Ref2、Ref1及Ref0所區分的四個資料權重狀態11
2、10
2、01
2及00
2的判斷區間大小相等。於圖5B的實施例中,電阻串R1~R4的電阻數量為2的倍數,且電阻串R1~R4中的電阻阻值由電阻串R1~R4的兩端向中心遞減。舉例來說,電阻R1及R4的阻值為電阻R2及R3的10倍。如此一來,如圖5B所示,資料權重狀態11
2、10
2、01
2及00
2的判斷區間大小可以呈常態分布,特別適用於人工智能(Artificial intelligence,AI)運算。圖5A及圖5B示例性地呈現兩種參考值分布設定,然本發明不限於此。
進一步說明比較器16之電路架構,請參考圖6係依據本發明一實施例所繪示的記憶體裝置的部分電路示意圖。如圖6所示,比較器16包含多個比較元件161a、161b及161c。其中,比較器16在執行比較作業時所使用之比較元件161a、161b及161c的數量對應於參考值Ref2、Ref1及Ref0的數量。比較元件161a、161b及161c可以比較累加資料權重值與各參考值Ref2、Ref1及Ref0的大小,且可以將比較結果以數位或類比形式輸出。以數位形式來舉例說明,當累加資料權重值大於參考值Ref2時,比較元件161a可以輸出1,而當累加資料權重值小於參考值Ref2時,比較元件161a可以輸出0。比較元件161b及161c亦具相同比較機制。
比較元件161a、161b及161c各自輸出的比較結果可以組成資料權重狀態WS1、WS2、WS3或WS4。圖6示例性地繪示出對應於三個參考值Ref2、Ref1及Ref0的四種資料權重狀態WS1~WS4,其中資料權重狀態WS1指示00
2,資料權重狀態WS2指示01
2,資料權重狀態WS3指示10
2,資料權重狀態WS4則指示11
2。於此要特別說明的是,圖6僅示例性地繪示三個參考值及其所區分的四種資料權重狀態,非意圖限制參考值產生器15所產生之參考值的數量及其區分之資料權重狀態數量。
請參考圖7,圖7係依據本發明另一實施例所繪示的記憶體裝置的功能方塊圖。如圖7所示,記憶體裝置1’除了前列實施例所述之資料通道11、記憶單元陣列12、最大累加權重產生陣列13、最小累加權重產生陣列14、參考值產生器15及比較器16之外,更包含相對位置放大器17。其中,資料通道11、記憶單元陣列12、最大累加權重產生陣列13、最小累加權重產生陣列14、參考值產生器15及比較器16 之運作如同前列實施例所述,於此不再贅述。
相對位置放大器17具有三個輸入端分別連接於記憶單元陣列12、最大累加權重產生陣列13及最小累加權重產生陣列14。相對位置放大器17用於放大累加資料權重值、最大累加權重值與最小累加權重值之間的多個電壓差,再透過連接於參考值產生器15的兩個輸出端,分別將經放大處理的最大累加權重值及最小累加權重值輸出至參考值產生器15,以供參考值產生器15產生一或多個參考值,並透過連接於比較器16的輸出端,將經放大處理的累加資料權重值輸出至比較器16,以供比較器16判斷資料權重狀態WS。
進一步說明相對位置放大器17之電路架構,請參考圖8及圖9,其中圖8係依據本發明一實施例所繪示的記憶體裝置之相對位置放大器的電路示意圖,圖9則係依據本發明一實施例所繪示的記憶體裝置之電流電壓轉換電路的電路示意圖。
如圖8所示,相對位置放大器17具有三個輸入端171a~171c及三個輸出端172a~172c,且包含三個電流電壓轉換電路173a~173c及多個電晶體M1~M6。輸入端171a~171c分別連接於記憶單元陣列12、最大累加權重產生陣列13及最小累加權重產生陣列14,以分別接收累加資料權重值、最大累加權重值及最小累加權重值。電流電壓轉換電路173a~173c分別連接於輸入端171a~171c以將累加資料權重值、最大累加權重值及最小累加權重值分別轉換為電壓值。如圖9所示,電流電壓轉換電路173a可以包含電晶體M7及M8,其中電晶體M7的源極連接輸入端171a,用於接收記憶單元陣列12產生的電流Iweight,電晶體M7的閘極則用於接收鉗位電壓Vclamp,電晶體M7的汲極連接電晶體M8的汲極,電晶體M8的源極用於接收工作電壓VDD,而電晶體M8的閘極便可提供對應於電流Iweight的電壓值,作為經轉換的累加資料權重值Vweight。電晶體M8的閘極連接於圖8之電晶體M1的閘極,以將經轉換的累加資料權重值提供至電晶體M1~M6組成之放大電路來進行放大處理。電流電壓轉換電路173b及173c的組成及運作機制皆同於電流電壓轉換電路173a,因此不予贅述。
特別來說,設置有電流電壓轉換電路173a~173c的相對位置放大器17適用於最大累加權重值及最小累加權重值為電流值的實施態樣,而對於最大累加權重值及最小累加權重值為電壓值的實施態樣來說,相對位置放大器17不需設置電流電壓轉換電路173a~173c。
於圖8中,電晶體M1、M3、M4及M6組成第一差動放大器,用於將累加資料權重值與最小累加權重值間之電壓差放大特定倍率。進一步來說,第一差動放大器可以基於最小累加權重值所對應的電流I3,產生累加資料權重值與最小累加權重值間之電壓差放大特定倍率後所對應的電流I1。電晶體M1及M3的閘極分別接收累加資料權重值及最小累加權重值,電晶體M1及M3的源極皆接收工作電壓VDD,電晶體M1及M3的汲極分別連接於電晶體M4及M6的汲極,電晶體M4及M6組成電流鏡,於此便不詳述兩者的連接關係。
電晶體M2、M3、M5及M6則組成第二差動放大器,用於將最大累加權重值與最小累加權重值間之電壓差放大特定倍率。進一步來說,第二差動放大器可以基於對應於的最小累加權重值的電流I3,產生累加資料權重值與最大累加權重值間之電壓差放大特定倍率後所對應的電流I2。進一步來說,電晶體M2的閘極接收最大累加權重值,源極接收工作電壓VDD,而汲極則連接於電晶體M5的汲極,電晶體M5及M6亦組成電流鏡,於此便不詳述兩者的連接關係。
輸出端172a~172c分別連接於電晶體M1、M2及M3的汲極以取得經放大處理後的累加資料權重值、最大累加權重值及最小累加權重值。其中,輸出端172a連接於比較器16以提供經放大處理後的累加資料權重值至比較器16,而輸出端172b及172c則連接於參考值產生器15以提供經放大處理後的最大累加權重值及最小累加權重值至參考值產生器15。以上示例性地描述以最小累加權重值作為基準來進行放大處理的實施態樣,於其他實施態樣中,相對位置放大器17亦可以最大累加權重值或累加資料權重值作為基準來進行放大處理。
本發明亦提供用於記憶體內運算的資料權重狀態判斷方法。請參考圖10,圖10係依據本發明一實施例所繪示的資料權重狀態判斷方法的流程圖。如圖10所示,資料權重狀態判斷方法包含步驟S1:依據資料通道的開啟數量及第一阻值產生最大累加權重值;步驟S2:依據資料通道的開啟數量及第二阻值產生最小累加權重值;步驟S3:依據最大累加權重值及最小累加權重值產生至少一參考值;步驟S4:比較記憶單元陣列的累加資料權重值及所述至少一參考值以產生並輸出資料權重狀態。上述資料權重狀態判斷方法可適用於包含多個資料通道及一記憶單元陣列的記憶體裝置,例如前列實施例所述之記憶體裝置1或1’。進一步來說,上列步驟S1可以由圖1所示之記憶體裝置1或圖7所示之記憶體裝置1’的最大累加權重產生陣列13執行,步驟S2可以由最小累加權重產生陣列14執行,步驟S3可以由參考值產生器15執行,步驟S4則可以比較器16執行。步驟S1~S4之詳細運作皆如前列實施例所述之各元件的運作,於此不再贅述。
藉由上述結構,本案所揭示之用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法,藉由跟隨資料通道開啟數量而產生上下基準值再據以產生參考值,可以不受固定操作模式限制而能夠操作於各種資料通道開啟數量,具有高適應性。
雖然本發明以前述之實施例揭露如上,然其並非用以限定本發明。在不脫離本發明之精神和範圍內,所為之更動與潤飾,均屬本發明之專利保護範圍。關於本發明所界定之保護範圍請參考所附之申請專利範圍。
1、1’:記憶體裝置
11:資料通道
12:記憶單元陣列
13:最大累加權重產生陣列
14:最小累加權重產生陣列
15:參考值產生器
16:比較器
17:相對位置放大器
111:輸入端
121a、121b:記憶單元
131:第一電阻單元
141:第二電阻單元
122a、122b、132、142:感測放大器
123:切換電路
161a、161b、161c:比較元件
162:輸出端
171a、171b、171c:輸入端
172a、172b、172c:輸出端
173a、173b、173c:電流電壓轉換電路
R1~R4:電阻串
M1~M8:電晶體
Data<0>、Data<1>……Data<M>:資料電壓
WS:資料權重狀態
Wtop:最大累加權重
Wbottom:最小累加權重
Vtop:最大累加權重值
Vbottom:最小累加權重值
Vweight:累加資料權重值
VDD:工作電壓
Vclamp:鉗位電壓
I1、I2、I3、Iweight:電流
Ref0、Ref1、Ref2:參考值
11
2、10
2、01
2、00
2:資料權重狀態
WS1~WS4:資料權重狀態
S1~S4:步驟
圖1係依據本發明一實施例所繪示的記憶體裝置的功能方塊圖。
圖2係依據本發明一實施例所繪示的最大累加權重值、最小累加權重值與資料通道開啟數量的關係圖。
圖3係依據本發明一實施例所繪示的記憶體裝置的電路示意圖。
圖4係依據本發明一實施例所繪示的記憶體裝置之參考值產生器的電路示意圖。
圖5A係依據本發明一實施例所繪示的記憶體裝置所產生的參考值分布示意圖。
圖5B係依據本發明另一實施例所繪示的記憶體裝置所產生的參考值分布示意圖。
圖6係依據本發明一實施例所繪示的記憶體裝置的部分電路示意圖。
圖7係依據本發明另一實施例所繪示的記憶體裝置的功能方塊圖。
圖8係依據本發明一實施例所繪示的記憶體裝置之相對位置放大器的電路示意圖。
圖9係依據本發明一實施例所繪示的記憶體裝置之電流電壓轉換電路的電路示意圖。
圖10係依據本發明一實施例所繪示的資料權重狀態判斷方法的流程圖。
1:記憶體裝置
11:資料通道
12:記憶單元陣列
13:最大累加權重產生陣列
14:最小累加權重產生陣列
15:參考值產生器
16:比較器
Data<0>、Data<1>......Data<M>:資料電壓
WS:資料權重狀態
Claims (9)
- 一種用於記憶體內運算的記憶體裝置,包含:多個資料通道,依據一資料輸入而具有一開啟數量;一記憶單元陣列,連接於該些資料通道,用於依據該開啟數量、一第一阻值及一第二阻值產生一累加資料權重值;一最大累加權重產生陣列,連接於該些資料通道,且用於依據該開啟數量及該第一阻值產生一最大累加權重值,其中該最大累加權重產生陣列包含:多個第一電阻單元,各具有該第一阻值且分別連接於該些資料通道,並用於依據該些資料通道的該開啟數量提供一第一分流電阻;以及一第一感測放大器,連接於該些第一電阻單元,且用於依據該第一分流電阻產生該最大累加權重值;一最小累加權重產生陣列,連接於該些資料通道,且用於依據該開啟數量及該第二阻值產生一最小累加權重值,其中該最小累加權重產生陣列包含:多個第二電阻單元,各具有該第二阻值且分別連接於該些資料通道,並用於依據該些資料通道的該開啟數量提供一第二分流電阻;以及一第二感測放大器,連接於該些第二電阻單元,且用於依據該第二分流電阻產生該最小累加權重值; 一參考值產生器,連接於該最大累加權重產生陣列及該最小累加權重產生陣列,且用於產生介於該最大累加權重值及該最小累加權重值之間的至少一參考值;以及一比較器,連接於該記憶單元陣列及該參考值產生器,且用於比較該累加資料權重值與每一該至少一參考值,以產生至少一比較結果以組成一資料權重狀態,並輸出該資料權重狀態;其中該第一阻值小於該第二阻值。
- 如請求項1所述的記憶體裝置,更包含:一相對位置放大器,具有三個輸入端分別連接於該記憶單元陣列、該最大累加權重產生陣列及該最小累加權重產生陣列,用於放大該資料權重值、該最大累加權重值與該最小累加權重值之間的多個電壓差,透過連接於該參考值產生器的兩個輸出端分別將經放大處理的該最大累加權重值及該最小累加權重值輸出至該參考值產生器,且透過連接於該比較器的一輸出端將經放大處理的累加資料權重值輸出至該比較器。
- 如請求項2所述的記憶體裝置,其中該相對位置放大器包含:一第一差動放大器,用於將該累加資料權重值與該最小累加權重值之間的電壓差放大一特定倍率;以及一第二差動放大器,用於將該最大累加權重值與該最小累加權重值之間的電壓差放大該特定倍率。
- 如請求項1所述的記憶體裝置,其中該參考值產生器包含: 一電阻串,具有兩端分別連接於該最大累加權重產生陣列及該最小累加權重產生陣列,該電阻串中每兩個電阻之間具有一參考值輸出端,且該參考值輸出端用於提供該至少一參考值。
- 如請求項4所述的記憶體裝置,其中該電阻串中的多個電阻具有相同阻值。
- 如請求項4所述的記憶體裝置,其中該電阻串的電阻數量為2的倍數,且該電阻串中的多個電阻之阻值由該電阻串之兩端向中心遞減。
- 如請求項1所述的記憶體裝置,其中該至少一參考值的數量為多個,且該比較器包含:多個比較元件,分別比較該累加資料權重值與該些參考值以產生多個比較結果,其中該些比較結果組成該資料權重狀態。
- 如請求項1所述的記憶體裝置,其中該記憶單元陣列包含:多個第一記憶單元,分別連接於該些資料通道,用於依據該些資料通道的該開啟數量提供一第三分流電阻,且每一該些第一記憶單元具有該第一阻值或該第二阻值;多個第二記憶單元,分別連接於該些資料通道,用於依據該些資料通道的該開啟數量提供一第四分流電阻,且每一該些第二記憶單元具有該第一阻值或該第二阻值;一第三感測放大器,連接於該些第一記憶單元,且用於依據該第三分流電阻產生一第一權重值; 一第四感測放大器,連接於該些第二記憶單元,且用於依據該第四分流電阻產生一第二權重值;以及一切換電路,連接於該第三感測放大器及該第四感測放大器,且用於切換以將該第一權重值及該第二權重值中的一者作為該累加資料權重值並透過一輸出端輸出至該比較器。
- 一種用於記憶體內運算的的資料權重狀態判斷方法,適用於包含多個資料通道及一記憶單元陣列的一記憶體裝置,且包含:以一最大累加權重產生陣列依據該些資料通道的一開啟數量及一第一阻值產生一最大累加權重值,其中該最大累加權重產生陣列包含:多個第一電阻單元,各具有該第一阻值且分別連接於該些資料通道,並用於依據該些資料通道的該開啟數量提供一第一分流電阻;以及一第一感測放大器,連接於該些第一電阻單元,且用於依據該第一分流電阻產生該最大累加權重值;以一最小累加權重產生陣列依據該些資料通道的該開啟數量及一第二阻值產生一最小累加權重值,其中該最小累加權重產生陣列包含:多個第二電阻單元,各具有該第二阻值且分別連接於該些資料通道,並用於依據該些資料通道的該開啟數量提供一第二分流電阻;以及一第二感測放大器,連接於該些第二電阻單元,且用於依據該第二分流電阻產生該最小累加權重值;產生介於該最大累加權重值及該最小累加權重值之間的至少一參考值;以及 比較該記憶單元陣列的一累加資料權重值與每一該至少一參考值,以產生至少一比較結果以組成一資料權重狀態,並輸出該資料權重狀態;其中該第一阻值小於該第二阻值。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110101199A TWI761029B (zh) | 2021-01-13 | 2021-01-13 | 用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法 |
CN202110234506.9A CN114765044A (zh) | 2021-01-13 | 2021-03-03 | 用于存储器内运算的存储器装置及数据权重状态判断方法 |
US17/322,509 US11423983B2 (en) | 2021-01-13 | 2021-05-17 | Memory device and data weight state determining method for in-memory computation |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110101199A TWI761029B (zh) | 2021-01-13 | 2021-01-13 | 用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI761029B true TWI761029B (zh) | 2022-04-11 |
TW202228128A TW202228128A (zh) | 2022-07-16 |
Family
ID=82199116
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110101199A TWI761029B (zh) | 2021-01-13 | 2021-01-13 | 用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11423983B2 (zh) |
CN (1) | CN114765044A (zh) |
TW (1) | TWI761029B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI837802B (zh) * | 2022-09-02 | 2024-04-01 | 旺宏電子股份有限公司 | 用於記憶體內運算之記憶體裝置、其運算方法及其運算晶胞 |
US12057162B2 (en) | 2022-09-02 | 2024-08-06 | Macronix International Co., Ltd. | Memory device for in-memory computing, computing method and computing cell thereof |
CN115831198B (zh) * | 2023-01-06 | 2023-05-02 | 芯天下技术股份有限公司 | 片选使能控制装置、读取装置、擦写装置及快闪存储器 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103425222A (zh) * | 2012-05-18 | 2013-12-04 | 联发科技(新加坡)私人有限公司 | 电压调整系统与电压调整方法 |
US20140093881A1 (en) * | 2012-01-31 | 2014-04-03 | Life Technologies Corporation | Methods and Computer Program Products for Compression of Sequencing Data |
TW201720118A (zh) * | 2015-07-28 | 2017-06-01 | 壯生和壯生視覺關懷公司 | 可張眼提示及資料登錄之具有閉眼感測器的電子眼用鏡片 |
TW202009929A (zh) * | 2018-08-28 | 2020-03-01 | 日商東芝記憶體股份有限公司 | 半導體積體電路 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5097141A (en) * | 1990-12-12 | 1992-03-17 | Motorola, Inc. | Simple distance neuron |
US8203862B2 (en) | 2008-10-10 | 2012-06-19 | Seagate Technology Llc | Voltage reference generation with selectable dummy regions |
US10832746B2 (en) * | 2009-07-16 | 2020-11-10 | Gsi Technology Inc. | Non-volatile in-memory computing device |
KR20120010052A (ko) | 2010-07-23 | 2012-02-02 | 삼성전자주식회사 | 이퀄라이징 기능을 갖는 저항성 메모리 및 이를 포함하는 3차원 반도체 장치 |
US10073733B1 (en) * | 2017-09-01 | 2018-09-11 | Purdue Research Foundation | System and method for in-memory computing |
US11263522B2 (en) | 2017-09-08 | 2022-03-01 | Analog Devices, Inc. | Analog switched-capacitor neural network |
US10340003B1 (en) | 2018-07-06 | 2019-07-02 | National Tsing Hua University | Input-pattern aware reference generation system and computing-in-memory system including the same |
-
2021
- 2021-01-13 TW TW110101199A patent/TWI761029B/zh active
- 2021-03-03 CN CN202110234506.9A patent/CN114765044A/zh active Pending
- 2021-05-17 US US17/322,509 patent/US11423983B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140093881A1 (en) * | 2012-01-31 | 2014-04-03 | Life Technologies Corporation | Methods and Computer Program Products for Compression of Sequencing Data |
CN103425222A (zh) * | 2012-05-18 | 2013-12-04 | 联发科技(新加坡)私人有限公司 | 电压调整系统与电压调整方法 |
TW201720118A (zh) * | 2015-07-28 | 2017-06-01 | 壯生和壯生視覺關懷公司 | 可張眼提示及資料登錄之具有閉眼感測器的電子眼用鏡片 |
TW202009929A (zh) * | 2018-08-28 | 2020-03-01 | 日商東芝記憶體股份有限公司 | 半導體積體電路 |
Also Published As
Publication number | Publication date |
---|---|
US20220223202A1 (en) | 2022-07-14 |
CN114765044A (zh) | 2022-07-19 |
TW202228128A (zh) | 2022-07-16 |
US11423983B2 (en) | 2022-08-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI761029B (zh) | 用於記憶體內運算的記憶體裝置及資料權重狀態判斷方法 | |
TWI657381B (zh) | 電子裝置及其相關方法 | |
US8416604B2 (en) | Method of implementing memristor-based multilevel memory using reference resistor array | |
US10332592B2 (en) | Hardware accelerators for calculating node values of neural networks | |
JP6333477B2 (ja) | ドット積を求めるためのメムリスティブクロスバーアレイ | |
JP6481667B2 (ja) | ニューラルネットワーク回路 | |
US7535783B2 (en) | Apparatus and method for implementing precise sensing of PCRAM devices | |
KR100809339B1 (ko) | 저항체를 이용한 비휘발성 메모리 장치 및 그 구동 방법 | |
US20080067996A1 (en) | Reference current generator adjustable by a variable current source | |
JP2003288779A5 (zh) | ||
US10748613B2 (en) | Memory sense amplifiers and memory verification methods | |
JP2003323791A5 (zh) | ||
US10007517B2 (en) | Multiply-accumulate with voltage tracking modulation | |
KR102497616B1 (ko) | 메모리 내 데이터 판독을 위한 디바이스 및 방법 | |
TW201905932A (zh) | 記憶體功能測試器以及記憶體裝置的測試方法與製造方法 | |
Reuben et al. | A time-based sensing scheme for multi-level cell (mlc) resistive ram | |
KR102486224B1 (ko) | 메모리 회로 및 이를 동작시키는 방법 | |
US11942144B2 (en) | In-memory computation system with drift compensation circuit | |
US11615840B2 (en) | Memory device | |
KR102214249B1 (ko) | Rram 회로 및 방법 | |
US7834682B2 (en) | Reference voltage generation circuit and semiconductor storage apparatus using the same | |
US9025365B2 (en) | Reading memory elements within a crossbar array | |
CN113921059B (zh) | 纵横式数组装置及其写入方法 | |
US12002509B2 (en) | Data readout circuit of resistive random access memory and resistive random access memory circuit | |
CN113541691B (zh) | 基于阈值电压型忆阻器阵列的并行转存模数转换器及方法 |