TWI758675B - 微控制電路及印刷電路板 - Google Patents

微控制電路及印刷電路板 Download PDF

Info

Publication number
TWI758675B
TWI758675B TW108148544A TW108148544A TWI758675B TW I758675 B TWI758675 B TW I758675B TW 108148544 A TW108148544 A TW 108148544A TW 108148544 A TW108148544 A TW 108148544A TW I758675 B TWI758675 B TW I758675B
Authority
TW
Taiwan
Prior art keywords
external device
transmission interface
control circuit
bypass
circuit
Prior art date
Application number
TW108148544A
Other languages
English (en)
Other versions
TW202127799A (zh
Inventor
馬紀哲
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW108148544A priority Critical patent/TWI758675B/zh
Priority to CN202011594547.0A priority patent/CN113126541B/zh
Publication of TW202127799A publication Critical patent/TW202127799A/zh
Application granted granted Critical
Publication of TWI758675B publication Critical patent/TWI758675B/zh

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25257Microcontroller

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Information Transfer Systems (AREA)
  • Small-Scale Networks (AREA)

Abstract

一種微控制電路,設置於一印刷電路板上,並包括一第一傳輸介面、一第二傳輸介面、一旁路電路以及一控制電路。第一傳輸介面用以耦接一第一外部裝置。第一外部裝置設置於印刷電路板之外。第二傳輸介面用以耦接一第二外部裝置。第二外部裝置設置於印刷電路板之上。旁路電路耦接於第一及第二傳輸介面之間。當旁路電路被觸發時,第一外部裝置透過旁路電路與第二外部裝置溝通。控制電路根據一設定值,觸發旁路電路。

Description

微控制電路及印刷電路板
本發明係有關於一種微控制電路,特別是有關於一種應用於一印刷電路板中的微控制電路。
在習知的印刷電路板中,通常具有至少一微控制電路與多個內部裝置。在測試階段,測試人員可能耦接不同的外部裝置至印刷電路板。該等外部裝置透過微控制電路與印刷電路板的多個內部裝置溝通。由於不同的外部裝置具有不同的傳輸介面,故印刷電路板必須提供相對應的傳輸介面,才能耦接不同的外部裝置。
本發明提供一種微控制電路,設置於一印刷電路板上,並包括一第一傳輸介面、一第二傳輸介面、一旁路電路以及一控制電路。第一傳輸介面用以耦接一第一外部裝置。第一外部裝置設置於印刷電路板之外。第二傳輸介面用以耦接一第二外部裝置。第二外部裝置設置於印刷電路板之上。旁路電路耦接於第一及第二傳輸介面之間。當旁路電路被觸發時,第一外部裝置透過旁路電路與第二外部裝置溝通。控制電路根據一設定值,觸發旁路電路。
本發明更提供一種印刷電路板,用以耦接一外部裝置,並包括一第一內部裝置以及一微控制電路。微控制電路包括一第一傳輸介面、一第二傳輸介面、一旁路電路以及一控制電路。第一傳輸介面用以耦接外部裝置。外部裝置設置於印刷電路板之外。第二傳輸介面用以耦接第一內部裝置。旁路電路耦接於第一及第二傳輸介面之間。當旁路電路被觸發時,外部裝置透過旁路電路與第一內部裝置溝通。控制電路根據一設定值,觸發旁路電路。
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出實施例,並配合所附圖式,做詳細之說明。本發明說明書提供不同的實施例來說明本發明不同實施方式的技術特徵。其中,實施例中的各元件之配置係為說明之用,並非用以限制本發明。另外,實施例中圖式標號之部分重覆,係為了簡化說明,並非意指不同實施例之間的關聯性。
第1圖為本發明之操作系統的示意圖。如圖所示,操作系統100包括一印刷電路板101以及一外部裝置102。在本實施例中,外部裝置102係獨立於印刷電路板101之外。當使用者將外部裝置102接上印刷電路板101時,印刷電路板101根據外部裝置102所提供的信號而動作,如除錯或更新。
本發明並不限定外部裝置102的種類。在一可能實施例中,外部裝置102係為一除錯器,用以檢查印刷電路板101內部的元件是否正常運作。在另一可能實施例中,外部裝置102係為一燒錄器,用以將一程式碼(program code)燒錄在印刷電路板101中,用以升級或更新印刷電路板101內部的程式碼。當外部裝置102未耦接印刷電路板101時,印刷電路板101根據本身所儲存的程式碼而動作。
印刷電路板101包括一內部裝置110以及一微控制電路120。內部裝置110與微控制電路120整合於印刷電路板101之中,但內部裝置110獨立於微控制電路120之外。因此,對於微控制電路120而言,內部裝置110也可稱為一外部裝置。本發明並不限定內部裝置110的種類。在一可能實施例中,內部裝置110係為一非揮發性記憶體,如一電子抹除式可複寫唯讀記憶體(Electrically-Erasable Programmable Read-Only Memory;EEPROM)。在另一可能實例中,內部裝置110係為一無線網路模組,如一物聯網(Internet of Things;IoT)設備。本發明並不限定內部裝置的數量。在其它實施例中,印刷電路板101具有更多的內部裝置。在此例中,該等內部裝置均耦接微控制電路120。
在一可能實施例中,微控制電路120係為一微控制器(Microcontroller Unit;MCU),並包括一外部傳輸介面IF1 、一內部傳輸介面IF2 、一旁路電路(bypass circuit)121以及一控制電路122。外部傳輸介面IF1 用以耦接印刷電路板101以外的裝置,如外部裝置102。本發明並不限定外部傳輸介面的數量。在其它實施例中,微控制電路120具有更多的外部傳輸介面,用以耦接更多的外部裝置。本發明並不限定外部傳輸介面IF1 的種類。在一可能實施例中,外部傳輸介面IF1 為一通用非同步收發傳輸器(Universal Asynchronous Receiver/Transmitter;UART)介面、一積體電路間(Inter-Integrated Circuit;I2C)介面或是一串列週邊介面(Serial Peripheral Interface;SPI)。
內部傳輸介面IF2 用以耦接獨立於微控制電路120之外,但整合於印刷電路板101之內的裝置,如內部裝置110。本發明並不限定內部傳輸介面的數量。在其它實施例中,微控制電路120具有更多的內部傳輸介面,用以耦接更多的內部裝置。本發明並不限定內部傳輸介面IF2 的種類。在一可能實施例中,內部傳輸介面IF2 的種類相同於外部傳輸介面IF1 的種類。在另一可能實施例中,內部傳輸介面IF2 為一UART介面、一I2C介面或是一SPI。
在其它實施例中,內部傳輸介面IF2 的種類可能相同於外部傳輸介面IF1 的種類。舉例而言,外部傳輸介面IF1 及內部傳輸介面IF2 均為UART介面。在另一可能實施例中,內部傳輸介面IF2 的種類不同於外部傳輸介面IF1 的種類。舉例而言,外部傳輸介面IF1 為UART介面、I2C介面及SPI之一者,而內部傳輸介面IF2 為UART介面、I2C介面及SPI之另一者。
在本實施例中,旁路電路121耦接於外部傳輸介面IF1 與內部傳輸介面IF2 之間。當旁路電路121被觸發時,旁路電路121提供一傳輸路徑,用以在外部裝置102與內部裝置110之間傳送信號。此時,內部裝置110可透過旁路電路121接收到來自外部裝置102的信號,或是透過旁路電路121提供信號予外部裝置102。因此,即使外部傳輸介面IF1 的種類(如UART介面)不同於內部傳輸介面IF2 的種類(如I2C介面),內部裝置110仍可透過旁路電路121接收到來自外部裝置102的信號。然而,當旁路電路121未被觸發時,旁路電路121切斷傳輸路徑,用以停止在外部裝置102與內部裝置110之間傳送信號。
本發明並不限定旁路電路121的架構。在本實施例中,旁路電路121包括一旁路開關SW1 。旁路開關SW1 耦接於外部傳輸介面IF1 與IF2 之間,並接收觸發信號ST1 。當觸發信號ST1 被致能時,旁路開關SW1 導通,用以傳送外部傳輸介面IF1 的信號至內部傳輸介面IF2 或是傳送內部傳輸介面IF2 的信號予外部傳輸介面IF1 。當觸發信號ST1 不被致能時,旁路開關SW1 不導通,用以停止傳送信號。在其它實施例中,當微控制電路120具有更多的外部傳輸介面或更多的內部傳輸介面時,旁路電路121具有更多的旁路開關。在此例中,每一旁路開關耦接一相對應的外部傳輸介面以及一相對應的內部傳輸介面之間。
控制電路122根據一設定值SV,決定是否觸發旁路電路121。舉例而言,當設定值SV為一第一數值時,控制電路122觸發旁路電路121。因此,旁路電路121導通外部傳輸介面IF1 與內部傳輸介面IF2 之間的至少一傳輸路徑。此時,外部裝置102可能輸出一程式碼,用以更新內部裝置110的程式碼。在另一可能實施例中,外部裝置102可能提供一測試信號予內部裝置110,並根據內部裝置110的回覆,判斷內部裝置110是否正常運作。然而,當設定值SV為一第二數值時,控制電路122不觸發旁路電路121。因此,旁路電路121切斷外部傳輸介面IF1 與內部傳輸介面IF2 之間的傳輸路徑。
本發明並不限定設定值SV的產生方式。在一可能實施例中,設定值SV係由一韌體寫入暫存器123中。在另一可能實施例中,設定值SV係由控制電路122所寫入。在此例中,控制電路122根據外部波形設定設定值SV。在本實施例中,微控制電路120更包括一中央處理器124以及一記憶體125。
中央處理器124讀取並執行記憶體125所儲存的程式碼PRC,用以產生設定值SV,並將設定值SV儲存於暫存器123中。暫存器123可能整合於控制電路122之中,但並非用以限制本發明。在另一實施例中,暫存器123可能獨立於控制電路122之外。在其它實施例中,暫存器123及記憶體125之至少一者係整合於中央處理器124中。本發明並不限定暫存器123及記憶體125的種類。在一可能實施例中,暫存器123係為一揮發性記憶體,而記憶體125係為一非揮發性記憶體。
在其它實施例中,印刷電路板101更包括一按鈕126。按鈕126係為一機械式開關,如指撥開關。當使用者按下按鈕126時,中央處理器124設定暫存器123的設定值SV為第一數值。當使用者未按下按鈕126時,中央處理器124設定暫存器123的設定值SV為第二數值。在其它實施例中,控制電路122直接偵測按鈕126的狀態。當按鈕126被按下時,控制電路122觸發旁路電路121。當按鈕126未被按下時,控制電路122不觸發旁路電路121。
第2A圖為本發明之操作系統的另一可能實施例。如圖所示,操作系統200A包括一印刷電路板201以及一外部裝置202。在本實施例中,外部裝置202具有傳輸介面203及204。傳輸介面203的種類可能相同或不同於傳輸介面204的種類。在一可能實施例中,傳輸介面203係為一UART介面,而傳輸介面204係為一SPI。由於外部裝置202的特性與第1圖的外部裝置102的特性相似,故不再贅述。
在本實施例中,印刷電路板201包括內部裝置210、230以及一微控制電路220。內部裝置210及230分別耦接微控制電路220。本發明並不限定內部裝置210及230的種類。在一可能實施例中,內部裝置210係為一記憶裝置,如EEPROM,而內部裝置230係為一無線網路模組,如IoT設備。
在本實施例中,微控制電路220包括外部傳輸介面IF1 、IF3 、內部傳輸介面IF2 、IF4 、一旁路電路221以及一控制電路222。外部傳輸介面IF1 及IF3 分別用以耦接外部裝置202的傳輸介面203及204。由於外部傳輸介面IF3 的特性與外部傳輸介面IF1 的特性相同,故不再贅述。
內部傳輸介面IF2 、IF4 分別耦接內部裝置210及230。由於內部傳輸介面IF4 的特性與內部傳輸介面IF2 的特性相同,故不再贅述。在一可能實施例中,內部傳輸介面IF2 係為一UART介面,而內部傳輸介面IF4 係為一I2C介面。
旁路電路221用以在外部傳輸介面IF1 或IF3 與內部傳輸介面IF2 或IF4 之間傳送信號。舉例而言,當觸發信號ST1 被致能時,旁路電路221導通外部傳輸介面IF1 與內部傳輸介面IF2 之間的至少一傳輸路徑。因此,外部裝置202可透過傳輸介面203與內部裝置210溝通。當觸發信號ST2 被致能時,旁路電路221導通外部傳輸介面IF3 與內部傳輸介面IF2 之間的至少一傳輸路徑。因此,外部裝置202可透過傳輸介面204與內部裝置210溝通。當觸發信號ST3 被致能時,旁路電路221導通外部傳輸介面IF1 與內部傳輸介面IF4 之間的至少一傳輸路徑。因此,外部裝置202可透過傳輸介面203與內部裝置230溝通。當觸發信號ST4 被致能時,旁路電路221導通外部傳輸介面IF3 與內部傳輸介面IF4 之間的至少一傳輸路徑。因此,外部裝置202可透過傳輸介面204與內部裝置230溝通。
本發明並不限定旁路電路221的架構。在本實施例中,旁路電路221包括旁路開關SW1 ~SW4 。旁路開關SW1 ~SW4 排列成一旁路矩陣(bypass matrix)。如圖所示,旁路開關SW1 耦接於外部傳輸介面IF1 與內部傳輸介面IF2 之間。當觸發信號ST1 被致能時,旁路開關SW1 導通,用以在外部傳輸介面IF1 與內部傳輸介面IF2 之間傳送信號。當觸發信號ST1 不被致能時,旁路開關SW1 不導通,用以停止傳送信號。
旁路開關SW2 耦接於外部傳輸介面IF3 與內部傳輸介面IF2 之間。當觸發信號ST2 被致能時,旁路開關SW2 導通,用以在外部傳輸介面IF3 與內部傳輸介面IF2 之間傳送信號。當觸發信號ST2 不被致能時,旁路開關SW2 不導通,用以停止傳送信號。
旁路開關SW3 耦接於外部傳輸介面IF1 與內部傳輸介面IF4 之間。當觸發信號ST3 被致能時,旁路開關SW3 導通,用以在外部傳輸介面IF1 與內部傳輸介面IF4 之間傳送信號。當觸發信號ST3 不被致能時,旁路開關SW3 不導通,用以停止傳送信號。
旁路開關SW4 耦接於外部傳輸介面IF3 與內部傳輸介面IF4 之間。當觸發信號ST4 被致能時,旁路開關SW4 導通,用以在外部傳輸介面IF3 與內部傳輸介面IF4 之間傳送信號。當觸發信號ST4 不被致能時,旁路開關SW4 不導通,用以停止傳送信號。
在本實施例中,控制電路222根據設定值SV產生觸發信號ST1 ~ST4 。在一可能實施例中,設定值SV具有許多位元。在此例中,控制電路222根據每一位元的數值,致能或不致能觸發信號ST1 ~ST4 。本發明並不限定設定值SV的產生方式。在一可能實施例中,設定值SV係由韌體產生。在此例中,中央處理器224執行記憶體225的程式碼PRC,用以產生設定值SV,並將設定值SV儲存於暫存器223中。在另一可能實施例中,中央處理器224根據按鈕226的狀態,寫入設定值SV至暫存器223。
第2B圖為本發明之操作系統的另一可能實施例。第2B圖相似第2A圖,不同之處在於,第2B圖的操作系統200B更包括一外部裝置205。在此例中,外部裝置202耦接外部傳輸介面IF1 ,而外部裝置205耦接外部傳輸介面IF3 。由於外部裝置205的特性與第1圖的外部裝置102的特性相似,故不再贅述。
在本實施例中,外部裝置202透過外部傳輸介面IF1 ,與內部裝置210及230之至少一者溝通。同樣地,外部裝置205透過外部傳輸介面IF3 ,與內部裝置210及230之至少一者。在一可能實施例中,當外部裝置202與內部裝置210及230之一者溝通時,外部裝置205與內部裝置210及230之另一者溝通。在其它實施例中,外部裝置202可能同時與內部裝置210及230溝通。在此例中,由於外部裝置202透過單一外部傳輸介面(如IF1 )與多個內部裝置溝通,故可減少微控制電路220的外部傳輸介面的數量。
第3圖為本發明之操作系統的另一可能實施例。第3圖相似第1圖,不同之處在於,旁路電路321包括旁路開關SW31 及SW32 。旁路開關SW31 耦接於外部傳輸介面IF1 的接腳P11 與內部傳輸介面IF2 的接腳P21 之間。當觸發信號ST1 被致能時,旁路開關SW31 導通。此時,外部裝置302透過接腳P11 與內部裝置310溝通。當觸發信號ST1 不被致能時,旁路開關SW31 不導通,用以停止傳送信號。
旁路開關SW32 耦接於外部傳輸介面IF1 的接腳P12 與內部傳輸介面IF2 的接腳P22 之間。當觸發信號ST2 被致能時,旁路開關SW32 導通。此時,外部裝置302透過接腳P12 與內部裝置310溝通。當觸發信號ST2 不被致能時,旁路開關SW32 不導通,用以停止傳送信號。
本發明並不限定旁路開關SW31 與SW32 的導通時間。在一可能實施例中,旁路開關SW31 與SW32 可能同時導通。在其它實施例中,當旁路開關SW31 與SW32 之一者導通時,旁路開關SW31 與SW32 之另一者不導通。由於外部裝置302、內部裝置310、控制電路322、中央處理器324、記憶體325的特性與第1圖的外部裝置102、內部裝置110、控制電路122、中央處理器124、記憶體125的特性相同,故不再贅述。
第4圖為本發明之操作系統的另一可能實施例。如圖所示,操作系統400包括一印刷電路板401以及一外部裝置402。外部裝置402具有傳輸介面403及404,用以耦接印刷電路板401。當傳輸介面403傳送信號時,傳輸介面404可能傳送或不傳送信號。由於外部裝置402的特性與第1圖的外部裝置102相似,故不再贅述。
印刷電路板401包括內部裝置410、430以及一微控制電路420。內部裝置410及430耦接微控制電路420,並獨立於微控制電路420之外。由於內部裝置410及430的特性與第1圖的內部裝置110相似,故不再贅述。微控制電路420包括外部傳輸介面IF1 、IF3 、內部傳輸介面IF2 、IF4 、一旁路電路421以及一控制電路422。外部傳輸介面IF1 及IF3 用以耦接外部裝置402。內部傳輸介面IF2 及IF4 用以耦接內部裝置410及430。
在本實施例中,控制電路422判斷外部裝置402所輸出的波形是否為一特定波形。當外部裝置402所輸出的波形為一特定波形,控制電路422根據外部裝置402所輸出的波形的旁路成分,控制旁路電路421,使得外部裝置402透過旁路電路421與內部裝置410及430之至少一者溝通。
在一可能實施例中,控制電路422解碼外部裝置402所輸出的波形,用以得知一特定碼、一密碼成分、一腳位成分以及一旁路成分。在此例中,控制電路422根據特定碼的數值,得知外部裝置402想要與內部裝置410與430之至少一者溝通。當外部裝置402想要傳送信號予內部裝置410或430時,控制電路422判斷密碼成分是否符合一金鑰,若是,控制電路422根據腳位成分,得知外部裝置402想要透過外部傳輸介面IF1 或IF3 輸出信號,並根據旁路成分,得知外部裝置402想要與內部裝置410及/或430溝通。因此,控制電路422導通旁路電路421裡相對應的旁路開關。
在本實施例中,控制電路422具有一認證功能。當外部裝置402所輸出的波形裡的密碼成分符合一金鑰時,控制電路422導通旁路電路421裡相對應的旁路開關。因此,可提高內部裝置410及430的安全性,以避免內部裝置410及430的資料被不當修改。在一可能實施例中,該金鑰可事先儲存於一非揮發性記憶體(未顯示)中。
在本實施例中,旁路電路421具有複數旁路開關,每一旁路開關耦接於節點A~D之一者與節點1-4之一者之間。在一可能實施例中,節點A~D係耦接至外部傳輸介面IF1 及IF3 。在此例中,節點1-4耦接至內部傳輸介面IF2 及IF4 。舉例而言,節點A係耦接至外部傳輸介面IF1 的一第一接腳(未顯示),節點B係耦接至外部傳輸介面IF1 的一第二接腳(未顯示),節點C係耦接至外部傳輸介面IF3 的一第一接腳(未顯示),節點D係耦接至外部傳輸介面IF3 的一第二接腳(未顯示)。在其它實施例中,當微控制電路420具有四外部傳輸介面時,節點A-D分別耦接一外部傳輸介面。
在一些實施例中,節點1係耦接至內部傳輸介面IF4 的一第一接腳(未顯示),節點2係耦接至內部傳輸介面IF4 的一第二接腳(未顯示),節點3係耦接至內部傳輸介面IF2 的一第一接腳(未顯示),節點4係耦接至內部傳輸介面IF2 的一第二接腳(未顯示)。在其它實施例中,當微控制電路420具有四內部傳輸介面時,節點1-4分別耦接一內部傳輸介面。在一些實施例中,節點A~D係耦接至內部傳輸介面IF2 及IF4 。在此例中,節點1-4耦接至外部傳輸介面IF1 及IF3
由於旁路電路421可傳送外部傳輸介面IF1 的信號予內部裝置410及430之至少一者,故可減少外部傳輸介面的數量。再者,即使外部裝置402的傳輸介面不同於內部裝置410及/或430的傳輸介面,由於旁路電路421耦接於外部裝置402與內部裝置410及430之間,故內部裝置410及430可透過旁路電路421,接收到來自外部裝置402的信號。
除非另作定義,在此所有詞彙(包含技術與科學詞彙)均屬本發明所屬技術領域中具有通常知識者之一般理解。此外,除非明白表示,詞彙於一般字典中之定義應解釋為與其相關技術領域之文章中意義一致,而不應解釋為理想狀態或過分正式之語態。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾。舉例來,本發明實施例所述之系統、裝置或是方法可以硬體、軟體或硬體以及軟體的組合的實體實施例加以實現。因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、200A、200B、300、400:操作系統 101、201、301、401:印刷電路板 102、202、205、302、402:外部裝置 110、210、230、310、410、430:內部裝置 120、220、320、420:微控制電路 121、221、321、421:旁路電路 122、222、322、422:控制電路 123、223、323:暫存器 124、224、324:中央處理器 125、225、325:記憶體 126、226:按鈕 203、204、403、404:傳輸介面 IF1 、IF3 :外部傳輸介面 IF2 、IF4 :內部傳輸介面 SW1 ~SW4 、SW31 、SW32 :旁路開關 ST1 ~ST4 :觸發信號 SV:設定值 P11 、P12 、P21 、P22 :接腳 A~D、1~4:節點
第1圖為本發明之操作系統的示意圖。 第2A圖為本發明之操作系統的另一可能實施例。 第2B圖為本發明之操作系統的另一可能實施例。 第3圖為本發明之操作系統的另一可能實施例。 第4圖為本發明之操作系統的另一可能實施例。
400:操作系統
401:印刷電路板
402:外部裝置
403、404:傳輸介面
410、430:內部裝置
420:微控制電路
421:旁路電路
422:控制電路
IF1 、IF3 :外部傳輸介面
IF2 、IF4 :內部傳輸介面

Claims (9)

  1. 一種微控制電路,設置於一印刷電路板上,並包括:一第一傳輸介面,用以耦接一第一外部裝置,其中該第一外部裝置設置於該印刷電路板之外;一第二傳輸介面,用以耦接一第二外部裝置,其中該第二外部裝置設置於該印刷電路板之上;一旁路電路,耦接於該第一及第二傳輸介面之間,當該旁路電路被觸發時,該第一外部裝置透過該旁路電路與該第二外部裝置溝通;以及一控制電路,根據一設定值,觸發該旁路電路;其中該第一外部裝置及該第二外部裝置獨立於該微控制電路之外,該第一傳輸介面的接腳數量不同於該第二傳輸介面的接腳數量;其中該控制電路解碼該第一外部裝置所輸出的波形,用以得知一密碼成分,該控制電路判斷該密碼成分是否符合一金鑰,當該密碼成分是否符合該金鑰時,該控制電路觸發該旁路電路。
  2. 如申請專利範圍第1項所述之微控制電路,更包括:一中央處理器,執行一程式碼,用以產生該設定值。
  3. 如申請專利範圍第2項所述之微控制電路,更包括:一暫存器,用以儲存該設定值。
  4. 如申請專利範圍第1項所述之微控制電路,更包括:一第三傳輸介面,用以耦接該第一外部裝置;其中當該旁路電路被觸發時,該第一外部裝置透過該第一或第三傳 輸介面與該第二外部裝置溝通。
  5. 如申請專利範圍第4項所述之微控制電路,其中該第一傳輸介面係為一通用非同步收發傳輸器介面,該第三傳輸介面係為一串列週邊介面。
  6. 如申請專利範圍第4項所述之微控制電路,更包括:一第四傳輸介面,用以耦接一第三外部裝置,其中該第三外部裝置設置於該印刷電路板之中。
  7. 如申請專利範圍第6項所述之微控制電路,其中該第二傳輸介面係為一通用非同步收發傳輸器介面,該第四傳輸介面係為一積體電路間介面。
  8. 如申請專利範圍第1項所述之微控制電路,其中該旁路電路具有複數旁路開關,該等旁路開關排列成一旁路矩陣。
  9. 一種印刷電路板,用以耦接一外部裝置,並包括:一內部裝置;以及一微控制電路,包括:一第一傳輸介面,用以耦接該外部裝置,其中該外部裝置設置於該印刷電路板之外;一第二傳輸介面,用以耦接該內部裝置;一旁路電路,耦接於該第一及第二傳輸介面之間,當該旁路電路被觸發時,該外部裝置透過該旁路電路與該內部裝置溝通;以及一控制電路,根據一設定值,觸發該旁路電路;其中該內部裝置獨立於該微控制電路之外,該第一傳輸介面的接腳數量不同於該第二傳輸介面的接腳數量; 其中該控制電路解碼該外部裝置所輸出的波形,用以得知一密碼成分,該控制電路判斷該密碼成分是否符合一金鑰,當該密碼成分是否符合該金鑰時,該控制電路觸發該旁路電路。
TW108148544A 2019-12-31 2019-12-31 微控制電路及印刷電路板 TWI758675B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108148544A TWI758675B (zh) 2019-12-31 2019-12-31 微控制電路及印刷電路板
CN202011594547.0A CN113126541B (zh) 2019-12-31 2020-12-29 微控制电路及印刷电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108148544A TWI758675B (zh) 2019-12-31 2019-12-31 微控制電路及印刷電路板

Publications (2)

Publication Number Publication Date
TW202127799A TW202127799A (zh) 2021-07-16
TWI758675B true TWI758675B (zh) 2022-03-21

Family

ID=76772295

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108148544A TWI758675B (zh) 2019-12-31 2019-12-31 微控制電路及印刷電路板

Country Status (2)

Country Link
CN (1) CN113126541B (zh)
TW (1) TWI758675B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6262594B1 (en) * 1999-11-05 2001-07-17 Ati International, Srl Apparatus and method for configurable use of groups of pads of a system on chip
US20050005052A1 (en) * 2000-05-31 2005-01-06 Fernald Kenneth W. Cross-bar matrix for connecting digital resources to I/O pins of an integrated circuit
US20050021874A1 (en) * 2003-07-25 2005-01-27 Georgiou Christos J. Single chip protocol converter
TW200625093A (en) * 2005-01-06 2006-07-16 Abocom Sys Inc Multifuction adapter
TW200734854A (en) * 2006-03-10 2007-09-16 Mitac Int Corp Circuit structure of connection interface
US20180006595A1 (en) * 2016-06-30 2018-01-04 UBTECH Robotics Corp. Master controller, servo actuator and servo controlling system

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU658014B2 (en) * 1991-11-19 1995-03-30 Macrovision Corporation Method and apparatus for scrambling and descrambling of video signals with edge fill
US5666516A (en) * 1993-12-16 1997-09-09 International Business Machines Corporation Protected programmable memory cartridge having selective access circuitry
JP5076337B2 (ja) * 2006-03-13 2012-11-21 ソニー株式会社 電池パック装置及び電池パック装置の制御方法
JP4117008B2 (ja) * 2006-10-30 2008-07-09 シャープ株式会社 暗号化装置
US7872483B2 (en) * 2007-12-12 2011-01-18 Samsung Electronics Co., Ltd. Circuit board having bypass pad
CN102208975B (zh) * 2011-04-07 2013-09-18 泉州天地星电子有限公司 一种信号编码加密传输的方法
TWI548216B (zh) * 2015-07-02 2016-09-01 威盛電子股份有限公司 控制晶片及具有控制晶片的控制裝置
KR102433040B1 (ko) * 2017-12-12 2022-08-18 삼성전자주식회사 메모리 모듈, 메모리 시스템 및 메모리 모듈의 동작 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6262594B1 (en) * 1999-11-05 2001-07-17 Ati International, Srl Apparatus and method for configurable use of groups of pads of a system on chip
US20050005052A1 (en) * 2000-05-31 2005-01-06 Fernald Kenneth W. Cross-bar matrix for connecting digital resources to I/O pins of an integrated circuit
US20050021874A1 (en) * 2003-07-25 2005-01-27 Georgiou Christos J. Single chip protocol converter
TW200625093A (en) * 2005-01-06 2006-07-16 Abocom Sys Inc Multifuction adapter
TW200734854A (en) * 2006-03-10 2007-09-16 Mitac Int Corp Circuit structure of connection interface
US20180006595A1 (en) * 2016-06-30 2018-01-04 UBTECH Robotics Corp. Master controller, servo actuator and servo controlling system

Also Published As

Publication number Publication date
TW202127799A (zh) 2021-07-16
CN113126541A (zh) 2021-07-16
CN113126541B (zh) 2024-04-05

Similar Documents

Publication Publication Date Title
US7441236B2 (en) Software test environment for regression testing ground combat vehicle software
JP4757958B2 (ja) 試験装置および試験方法
US7577776B2 (en) Multiple virtual USB devices with virtual HUB implemented using one USB device controller
CN106471483B (zh) 设置、捕获、处理及扫描模块及其操作方法、包括模块的装置及混合信号总线
JP5067111B2 (ja) 半導体集積回路及びデバッグモード決定方法
CN101680932A (zh) 具有用于验证外部接口的功能性的自测试特征的集成电路
US11507718B1 (en) Chip verification system and verification method therefor
US20090198770A1 (en) System and method of updating codes in controller
WO2015079725A1 (ja) プログラマブルコントローラ
US7013409B2 (en) Method and apparatus for debugging a data processing system
US20090210690A1 (en) Method of updating basic input output system and module and computer system implementing the same
TWI758675B (zh) 微控制電路及印刷電路板
US8250128B2 (en) Apparatus and methods for autonomous testing of random number generators
JP2004222299A (ja) トランシーバシステム
US20060182229A1 (en) SATA device having self-test function for OOB-signaling
CN101593123A (zh) 闪存烧录插件的固化方法以及终端设备
TWI426388B (zh) 超級輸入輸出模組、電腦系統及其控制方法
CN114253784A (zh) 芯片测试模式的配置方法、装置、soc芯片及电子设备
US10193694B1 (en) Method and apparatus for securely configuring parameters of a system-on-a-chip (SOC)
CN109586810B (zh) 一种分布式动态射频测试接口装置和测试方法
EP0467448A2 (en) Processing device and method of programming such a processing device
JP4466372B2 (ja) マイクロプロセッサのモニタ回路により伝送されるメッセージの時間的相関
TWI760673B (zh) 電子裝置
US20090296796A1 (en) Method and apparatus for improved storage area network link integrity testing
US11757772B2 (en) Stacking switch unit and method used in stacking switch unit