TWI754926B - 無損傷的導體形成 - Google Patents

無損傷的導體形成 Download PDF

Info

Publication number
TWI754926B
TWI754926B TW109114713A TW109114713A TWI754926B TW I754926 B TWI754926 B TW I754926B TW 109114713 A TW109114713 A TW 109114713A TW 109114713 A TW109114713 A TW 109114713A TW I754926 B TWI754926 B TW I754926B
Authority
TW
Taiwan
Prior art keywords
conductive material
etching
chamber
semiconductor substrate
etching operation
Prior art date
Application number
TW109114713A
Other languages
English (en)
Other versions
TW202107565A (zh
Inventor
任河
金鍾文
麥克斯米利安 克雷蒙斯
于敏銳
梅伍爾 奈克
正操 殷
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202107565A publication Critical patent/TW202107565A/zh
Application granted granted Critical
Publication of TWI754926B publication Critical patent/TWI754926B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • H01L21/32137Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas of silicon-containing layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Drying Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

蝕刻半導體基板的示例性方法可以包括使含鹵素前驅物流入半導體處理腔室的處理區域。處理區域可以容納具有導電材料和上覆光罩材料的基板。導電材料的特徵可以在於與光罩材料接觸的第一表面,並且光罩材料可以限定導電材料的邊緣區域。該方法可以包括使導電材料的邊緣區域與含鹵素前驅物和含氧前驅物接觸。該方法可以包括在第一蝕刻操作中將導電材料的邊緣區域蝕刻穿過導電材料的部分深度,以產生沿著導電材料的邊緣區域突出的導電材料的基腳。該方法還可包括在第二蝕刻操作中去除導電材料的基腳。

Description

無損傷的導體形成
本技術涉及半導體處理和設備。更具體地,本技術涉及蝕刻導電材料。
透過在基板表面上產生複雜地經圖案化的材料層的處理,使得積體電路成為可能。在基板上生產經圖案化材料需要受控的方法以去除暴露的材料。化學蝕刻用於多種目的,包括將光阻中的圖案傳送進底層、變薄層或表面上已經存在的特徵的變薄橫向尺寸。通常期望具有比另一種促進圖案傳送處理的蝕刻處理更快地蝕刻一種材料的蝕刻處理。據說這種蝕刻處理對第一材料是選擇性的。由於材料、電路和處理的多樣性,已經開發出對多種材料具有選擇性的蝕刻處理。
基於處理中使用的材料,蝕刻處理可以稱為濕式或乾式。濕式HF蝕刻優先於其他介電質和材料而去除氧化矽。但是,濕式處理可能難以穿透某些受約束的溝槽,並且有時可能會使其餘材料變形。在基板處理區域內形成的局部電漿中產生的乾式蝕刻可以穿透更多受約束的溝槽,並表現出較小的精細的殘留結構的變形。但是,局部電漿在放電時會透過電弧的產生而損壞基板。
因此,需要可用於生產高品質元件和結構的改進的系統和方法。這些和其他需求由本技術解決。
蝕刻半導體基板的示例性方法可以包括使含鹵素前驅物流入半導體處理腔室的處理區域。處理區域可以容納具有導電材料和上覆光罩材料的基板。導電材料的特徵可以在於與光罩材料接觸的第一表面,並且光罩材料可以限定導電材料的邊緣區域。該方法可以包括使含氧前驅物流入半導體處理腔室的處理區域。該方法可以包括使導電材料的邊緣區域與含鹵素前驅物和含氧前驅物接觸。該方法可以包括在第一蝕刻操作中將導電材料的邊緣區域加以蝕刻到藉由導電材料的部分深度,以產生沿著導電材料的邊緣區域突出的導電材料的基腳。該方法還可包括在第二蝕刻操作中去除導電材料的基腳。
在一些實施例中,第二蝕刻操作可以包括使導電材料的基腳與被配置為從導電材料濺射基腳的離子接觸。第一蝕刻操作可以進行在第一方向上而通過導電材料的厚度,並且第二蝕刻操作可以在基本上垂直於第一方向的方向上傳遞離子。第二蝕刻操作可以在低於或大約5kW的離子源功率下執行。半導體處理腔室可以是第一腔室,並且第二蝕刻操作可以在與第一腔室不同的第二腔室中執行。第一腔室和第二腔室可以與單個處理系統耦合。該方法還可包括將基板從第一腔室傳送到第二腔室。在從第一腔室到第二腔室的傳送期間,可以將基板保持在真空條件下。
含鹵素前驅物可以包括含氯前驅物和含氟前驅物中的至少一種。該方法可以在低於或大約150℃的腔室溫度下執行。導電材料可以包括一種或多種選自鈦、鉑、鎳、鉭、鉬、矽或釕的元素。導電材料可以包括按體積計大於90%的單矽化鎳。
本技術的一些實施例還可以包括蝕刻半導體基板的方法。該方法可以包括使蝕刻劑前驅物流入半導體處理腔室的處理區域。處理區域可以容納具有導電材料和上覆光罩材料的基板。導電材料的特徵可以在於與光罩材料接觸的第一表面,並且光罩材料可以限定導電材料的邊緣區域。該方法可以包括使導電材料的邊緣區域與蝕刻劑前驅物接觸。該方法可以包括在第一蝕刻操作中將導電材料的邊緣區域蝕刻到部分深度。可以在第一蝕刻操作期間至少部分地保持導電材料。該方法還可以包括在第二蝕刻操作中濺射至少部分地保持的導電材料。
在一些實施例中,蝕刻劑前驅物可以是或包括含鹵素前驅物和含氧前驅物。含鹵素前驅物或含氧前驅物中的至少一個可以在第一蝕刻操作期間被電漿增強。含鹵素前驅物可以是或包括含氯前驅物和含氟前驅物的組合。導電材料可以是或包括鈦、鎳、鉑、鉭、鎢、鈷或鉬的矽化物。光罩材料可以是或包括過渡金屬氮化物。第一蝕刻操作可以在第一方向上進行而通過導電材料的厚度。第二蝕刻操作可以在基本垂直於第一方向的方向上傳遞離子。
本技術的一些實施例還可以包括蝕刻半導體基板的方法。該方法可以包括使蝕刻劑前驅物流入第一半導體處理腔室的處理區域。處理區域可以容納具有導電材料的基板。該方法可以包括使導電材料的邊緣區域與蝕刻劑前驅物接觸。該方法可以包括在第一蝕刻操作中將導電材料的邊緣區域蝕刻到部分深度。可以在第一蝕刻操作期間至少部分地保持導電材料。該方法可以包括在保持真空條件的同時將基板從第一半導體處理腔室傳送到第二半導體處理腔室。該方法還可包括在第二蝕刻操作中在第二半導體處理腔室中濺射至少部分地保持的導電材料。在一些實施例中,第一蝕刻操作可以在第一方向上進行而通過導電材料的厚度。第二蝕刻操作可以在基本垂直於第一方向的方向上傳遞離子。
這樣的技術可以提供優於常規系統和技術的許多益處。例如,所述處理可以提供以經改良的電特性為特徵的導電材料。另外,該方法可以限制對導電結構的損壞。結合以下描述和附圖更詳細地描述了這些和其他實施例以及它們的許多優點和特徵。
隨著電子元件尺寸的不斷縮小,過渡至未來技術節點已經發現了縮放半導體材料的挑戰。例如,基於金屬的較低電阻率,銅已被用作互連或佈線材料。然而,隨著臨界尺寸的不斷減小,已顯示出銅表現出增加的電阻率。對於相對較大的線寬,銅可以保持較低的電阻率,以保持元件效能。雖然,當佈線減小到50nm以下時,銅的電阻率會由於散射而急劇增加。散射可能與隨電流流動的電子有關。當電子到達側壁時,在某種意義上,電子可能會失去動量,有效電阻開始增加。在較低的線寬處,電子平均自由路徑減小,散射增加,並且對於銅,電阻率可以比標準體電阻率增加五倍以上。
因為銅的特徵在於低電阻率,所以該材料在較大的線寬處仍可勝過其他材料。當過渡到較小的線寬時,銅電阻率的急劇增加可能會導致其他材料開始勝過銅。例如,金屬矽化物的特徵在於在較大的線寬處比銅具有更大的電阻率。然而,這些材料的特徵在於在元件縮放期間電阻率的戲劇性增加較小,在特定的線寬處,其電阻率可能小於銅。作為一個非限制性實例,矽化鎳的特徵在於體電阻率大於銅。但是,隨著臨界尺寸或溝槽面積的減小,矽化鎳的電阻率增加的速度比銅慢得多,並且在低於約500nm2 的溝槽寬度處開始表現優於銅。
然而,由於金屬矽化物的多元素性質,其形成和蝕刻可能比銅更困難。例如,再次以矽化鎳的非限制性實例為例,矽化鎳的特徵在於元素的許多相或結構組合,其中單矽化鎳(NiSi)提供比鎳的其他矽化物優越的電功能。對於可用於導體形成的許多其他矽化物或材料合金,可能會進行相同的情況,並且描述類似地涵蓋了那些材料。形成單矽化鎳的層可能包括許多與維持元素的化學計量比為1:1關係有關的挑戰。另外,蝕刻單矽化鎳可能由於膜的氧化而引起材料的進一步劣化。
例如,單矽化鎳通常形成有覆蓋層,例如氮化物,其可以促進矽化物的鈍化,並且可以在隨後的操作中被去除。為了去除該層,常規技術可以使用氧化劑例如食人魚溶液(Piranha solution)。在去除覆蓋層之後,可以進一步蝕刻導體材料。但是,此處理會將矽化物薄膜的頂部暴露在食人魚溶液中,這可能會增加薄膜的損壞。例如,氧化反應可能會從矽化鎳中形成一定數量的氧化矽,這可能使化學計量關係從1:1變為剩餘材料的更富鎳的比例2:1或更大,這可能會增加材料體積的電阻率,並克服了使用該材料的先前好處。因此,即使當最初形成的膜可能表現出金屬與矽化物的1:1關係時,常規技術在蝕刻反應期間保持適當的化學計量的能力受到限制。
類似地,當可以執行膜修整時,使用氧化劑的乾式蝕刻可引起類似的側壁損壞。本技術透過執行兩部分蝕刻來克服這些問題。與常規技術不同,在本技術的一些實施例中,可以在將氮化物覆蓋層保持在導電材料的(要不然會暴露的)表面上方時執行蝕刻處理。這可以保護與覆蓋層接觸的表面不被氧化。兩部分側壁蝕刻可以包括第一蝕刻處理,其中在控制的輸送中使用氧化劑以提供穿過導體膜的深度的部分蝕刻。隨後,可以執行可以不含氧化材料的第二蝕刻以修整導電材料的剩餘部分。已經表明這些處理將單矽化鎳的化學計量保持為1:1,該化學計量可透過剩餘的導電材料體積基本保持。
儘管其餘公開內容將常規地利用所公開的技術來識別特定的蝕刻處理,但是將容易理解,該系統和方法同樣適用於所描述的腔室中可能進行的沉積和清潔處理。因此,該技術不應被視為僅限於僅與蝕刻處理或腔室一起使用的技術。而且,儘管描述了示例性腔室以為本技術提供基礎,但是應當理解,本技術可以在可以被配置為執行所描述的操作的任何數量的半導體處理腔室中執行。類似地,儘管將描述特定的材料蝕刻,但是應當理解,這些處理可以等同地應用於可以進行材料蝕刻的其他處理。因此,不應將給出的示例視為限制所描述技術的範圍。
圖1示出了根據實施例的沉積、蝕刻、烘烤和固化腔室的處理系統100的一個實施例的俯視圖。圖1所示的工具或處理系統100可以包含多個處理腔室114A-D、傳送腔室110、服務腔室116、整合的計量腔室117和一對裝載閘腔室106A-B。處理腔室可包括與關於圖2描述的結構或組件相似的結構或部件,以及額外的處理腔室。
為了在各腔室之間傳送基板,傳送腔室110可以包含機器人輸送機構113。輸送機構113可具有一對基板輸送刀片113A,其分別附接到可延伸臂113B的遠端。基板輸送刀片113A可用於將單個基板運送至處理腔室和從處理腔室運送單個基板。在操作中,諸如輸送機構113的基板輸送刀片113A之類的基板輸送刀片可從諸如裝載閘腔室 106A-B之類的裝載閘腔室中的一個取回基板W,並將基板W運送至處理的第一階段,例如,如下所述在處理腔室114A-D中進行蝕刻處理。可以包括這些腔室以執行所描述的技術的單獨或組合的操作。例如,雖然一者或多者腔室可以被配置為執行沉積或形成操作,但是一者或多者其他腔室可以被配置為執行所描述的第一蝕刻操作和/或第二蝕刻操作。本技術涵蓋任何數目的配置,其還可執行通常在半導體處理中執行的任何數目的額外製造操作。
如果腔室被佔用,則機器人可以等待直到處理完成,然後用一個基板輸送刀片113A從腔室中取出處理過的基板,並可以使用第二個刀片(未示出)插入新的基板。一旦處理了基板,就可以將其移至處理的第二階段。對於每一移動,輸送機構113通常可以具有一個承載基板的刀片和一個空的刀片以執行基板更換。輸送機構113可以在每個腔室等待,直到可以完成更換為止。
一旦在處理腔室內完成處理,輸送機構113可以將基板W從最後一個處理腔室內移出,並將基板W傳送到裝載閘腔室106A-B內的盒子。基板可以從裝載閘腔室106A-B移動到工廠界面104中。工廠界面104通常可用於在大氣壓清潔環境中的吊艙裝載器105A-D與裝載閘腔室106A-B之間傳送基板。工廠界面104中的清潔環境通常可以透過例如空氣過濾處理,例如HEPA過濾來提供。工廠界面104還可以包括基板定向器/對準器(未示出),其可以用於在處理之前適當地對準基板。至少一個基板機器 人,例如機器人108A-B,可以定位在工廠界面104中,以在工廠界面104內的各個位置/地點之間輸送基板,以及輸送至與其通信的其他位置。機器人108A-B可以被配置為沿著工廠界面104內的軌道系統從工廠界面104的第一端到第二端行進。
處理系統100還可包括整合的計量腔室117,以提供控制信號,該控制信號可對在處理腔室中執行的任何處理提供自適應控制。整合的計量腔室117可以包括多種計量元件中的任何一種以測量各種膜性質,例如厚度、粗糙度、成分,並且計量元件還可以能夠表徵光柵參數,例如臨界尺寸、側壁角度和以自動方式在真空下的高度。
現在轉向圖2,其示出了根據本技術的實施例的示例性多陰極物理氣相沉積腔室200的示意性截面視圖,該腔室可用於形成待蝕刻的一者或多者膜。多陰極物理氣相沉積腔室200具有一者或多者側壁201、腔室蓋202和腔室基座203,它們一起可以限定處理容積204。處理容積204可以與真空流體耦合,例如耦合到一者或多者專用真空泵,其可以將處理容積204保持在低於大氣壓的條件下,並在處理期間排空處理氣體和其他氣體。
設置在處理容積204中的基板支撐件205可以設置在密封地延伸穿過腔室基座203的可移動支撐軸206上,例如在腔室基座203下方的區域中由波紋管包圍時。多陰極物理氣相沉積腔室200可透過一者或多者側壁201之一中的開口208將元件400傳送至基板支撐件205或從 基板支撐件205傳送,該開口可在基板處理期間用門或閥密封。在一些實施例中,支撐軸206可以進一步與致動器連接,該致動器被配置為在基板處理期間圍繞軸線A旋轉支撐軸206,從而使設置在基板支撐205上的元件400旋轉。在某些處理條件下,該旋轉可以改善元件400表面上的沉積層的厚度和/或覆蓋均勻性。
多陰極物理氣相沉積腔室200還可以具有多個陰極209。陰極209中的一者或多者可以包括設置在處理容積204中的靶組件210、與靶組件210耦合的陰極殼體211(其中陰極殼體211和靶組件可以限定殼體容積212),以及設置在殼體容積212中的磁體組件213。在一些實施例中,靶組件210可包括設置在靶背板215上並與靶背板215結合的濺射靶214。在其他實施例中,靶組件210可包括由待濺射的靶材料形成的單體。在一些實施例中,磁體組件213可以與可旋轉軸216耦合,該可旋轉軸216可以被配置為使磁體組件213在靶組件210的後部非濺射側上繞軸線B旋轉。陰極209中的每一者可以與電源217耦合,諸如耦合至RF頻率電源、DC電源或脈衝DC電源。在一些實施例中,可透過與殼體流體連通的冷卻流體源將具有相對高電阻率的冷卻流體提供給殼體容積212,以冷卻磁體組件213和相鄰的靶組件210。
多陰極物理氣相沉積腔室200還可以包括設置在處理容積204內的屏蔽組件,該屏蔽組件可以在相鄰的靶組件210之間延伸。屏蔽可以被配置或定位成在共濺射處 理期間限制或防止第一陰極電源和第二陰極電源之間的串擾或電干擾。屏蔽還可限制或防止跨靶污染或在共濺射、順序濺射或單濺射處理期間材料從第一陰極的靶到另一陰極的靶上的不期望的沉積。
每個陰極209可以包括波紋管220和角度調整機構,該波紋管可以與腔室蓋202的外部耦合且耦合到陰極殼體211。波紋管220可用於透過防止大氣氣體進入處理容積204中以及防止處理氣體從處理容積204洩漏到周圍環境來維持處理容積204的真空狀態。波紋管可防止這種氣體通過,同時允許相對於腔室主體調整陰極殼體211的角度。角度調整機構可以用於相對於元件400的表面以一定角度來改變(以及接著固定)陰極殼體211的位置,並因此改變耦合到其的靶214的濺射表面。
根據一個實施例,圖2B示出了當元件400處於經升高的基板處理位置時,陰極209中的任一者的靶214與元件400的相對位置。靶214可與元件400的表面的平面間隔開垂直距離Z,該垂直距離Z是從靶214的最接近基板的表面的平面的部分測量的。垂直距離Z可以在大約100mm與大約400mm之間、在大約150mm與大約250mm之間、在大約200mm與大約300mm之間,或者在大約225mm與大約275mm之間。靶214的濺射表面可以相對於元件400的表面呈大約10度與大約50度之間、大約20度與大約40度之間、大約20度與大約30度之間,或大約30度到40度之間的角度θ。
元件400的特徵可以在於直徑為300mm或更大,而靶214的特徵可以在於直徑小於元件400的直徑,例如小於300mm。靶214的特徵在於直徑低於或大約200mm、低於或大約150mm、在大約50mm和大約200mm之間、在大約50mm和大約150mm之間,或大約100mm。在一些實施例中,靶的厚度,例如形成靶的金屬矽合金的厚度可以在約2mm至約5mm之間。
圖3示出了形成半導體結構的方法300,該方法的操作可以例如在多陰極物理氣相沉積腔室200中以及如前所述在多腔室處理系統100中結合的多個腔室中執行。方法300可包括在所述方法操作開始之前的一者或多者操作,包括前端處理、沉積、蝕刻、拋光、清潔或可在所述操作之前執行的任何其他操作。該方法可以包括如圖所示的多個可選操作,其可以或可以不具體地與根據本技術的方法相關聯。例如,描述了許多操作以提供更廣泛的結構形成處理的範圍,但是對技術不是關鍵的,或者可以透過替代方法來執行的,如將在下面進一步討論的。方法300描述了圖4A-4C中示意性示出的操作。參照圖4A-4C,將結合方法300的操作來描述其圖示。應當理解,圖4僅示出了部分示意圖,並且基板可以包含具有如圖所示的態樣的任何數量的電晶體部分和附加材料。
方法300可以包括將半導體結構開發為特定製造操作的可選操作。儘管在一些實施例中,方法300可以在基腳結構上執行,但是在一些實施例中,該方法可以在其 他材料形成之後執行,例如在上述多陰極物理氣相沉積腔室200中形成的含金屬膜。如圖4A所示,在完成某些處理之後,半導體結構可以代表元件400。例如,基板405可以是平面材料,或者可以是經結構化的元件,其可以包括被配置為或限定柱、溝槽或其他結構的一種或多種材料,如將被本技術類似地涵蓋的。基板405可以包括任何數量的材料,包括矽或諸如矽的氧化物、氮化物和碳化物的含矽材料,以及可以結合在結構內的任何其他材料。
一者或多者材料層可以形成在基板405的一些或全部上,並且至少部分地形成在基板內,以產生在實施例中可以是平坦化或結構化的材料的結構。作為一個非限制性示例,基板405上方或內部可以是已經沉積在多陰極物理氣相沉積腔室200中的含金屬的材料或導電材料410。導電材料410可以包括任何導電材料,並且在一些實施例中可以是覆蓋或延伸進或延伸通過基板405的矽化物或合金材料。導電材料可以包括任何數量的元素,包括一種或多種過渡金屬或其他導電金屬。例如,作為非限制性示例,導電材料410可以包括矽化物,該矽化物包括鈦、鎳、鉑、鉭、釕、鎢、鈷、鉬或能夠形成導電矽化物的其他材料中的一種或多種。另外,導電材料410可以包括一種或多種合金材料,該合金材料包括任何所述金屬或可以與任何所述金屬合金化的其他金屬。如前所述,導電材料410可以被形成為對於所使用的任何材料表現出特定的化學計量。剩餘的討論將基於是矽化鎳的材料410的非限制性示例, 儘管應當理解,導電材料410可以是這些其他材料中的任何一種,其也被本技術類似地涵蓋。
可以在導電材料410上形成附加材料層,該附加材料層可以是或包括光罩材料415。如前所述,光罩材料415可以是特定的硬光罩材料或來自先前操作的殘留材料。例如,在形成導電材料410之後,可以在多陰極物理氣相沉積腔室200或某些其他腔室中執行第二形成以產生上覆的光罩材料415。如先前所討論的,可以首先形成材料以鈍化膜,並且可以打算去除該材料。然而,與常規操作不同,在本技術的一些實施例中,可在蝕刻導電材料410之後去除光罩材料415。光罩材料415可以是過渡金屬氮化物,例如氮化鈦、氮化鉭,或可以在導電材料上方形成的任何其他氮化物材料或介電材料,並且可以促進隨後的操作,例如高壓形成操作,其被配置成產生特定的化學計量的導電材料410。
如上所述,導電材料410可以是可由許多化學計量或相來表徵的材料。繼續非限制性示例,矽化鎳可以包括許多形式,其中幾種可以表現出降低的電性質。單矽化鎳(NiSi)可以在低於或大約50nm的線徑上表現出優越的(例如相對於銅)電阻率,並且可以形成為導電材料410。在蝕刻操作期間,可能難以維持材料的化學計量比為1:1,因此,本技術可在保持或基本維持在形成期間產生的化學計量比的情況下蝕刻導電材料410。
隨後形成導電材料410和光罩材料415,可以將基板405傳送到半導體處理腔室中以進行第一蝕刻操作。如前所述,光罩材料415可以是在矽化鎳形成期間或直接在其後形成的材料,並且可以在當前的蝕刻操作期間保持在導電材料上方。這可能與其他處理不同,在其他處理中,可以在蝕刻導電材料410之前用氧化蝕刻劑去除光罩材料415。因此,本技術可以在光罩材料415至少部分地保持在導電材料上方的同時執行導電材料410的蝕刻。
在一些實施例中,光罩材料415可以被部分蝕刻,或者可以至少部分地限定導電材料410的區域。例如,在一些實施例中,光罩材料415可以限定或暴露導電材料的邊緣區域412,根據本技術的實施例,該邊緣區域可以用於在蝕刻操作期間去除。透過特定的形成或透過受控的去除,光罩材料415可以為導電材料410的頂表面提供一定量的覆蓋,同時提供對導電材料的側部區域的進入。側部區域可以是指導電材料410的從導電材料410的一者或多者側向或外部邊緣向內延伸特定距離的任何部分。例如,如圖4A所示,光罩材料415可以覆蓋導電材料410的中心區域並且接觸導電材料的第一表面。光罩材料可以暴露或提供對導電材料410的外部的進入,該外部可以是或包圍側部區域。由於蝕刻操作可能會對光罩材料產生一定數量的底割,因此提供對導電材料的進入可能會包含一個可理解的底割區域,該區域可在以下所述的操作期間被蝕刻,並且也可能構成側部區域的一部分。
基板的傳送可以包括在包含多個腔室的處理系統內的傳送。這可以允許在保持真空條件的同時進行傳送,這可以限制空氣或導電材料410的其他氧氣暴露。第一處理腔室可以是蝕刻腔室,並且基板可以位於腔室的處理區域中。蝕刻腔室可以被配置為執行多種類型的蝕刻中的任一種,並且在一些實施例中,可以被配置為執行包括反應性離子蝕刻的電漿蝕刻。含鹵素前驅物可以被輸送到腔室的處理區域中。含氧前驅物也可以被輸送到腔室的處理區域中,並且在一些實施例中,該輸送可以與含鹵素前驅物的輸送同時進行。前驅物可以由蝕刻劑前驅物或者是在操作305的方法300期間輸送到處理區域中的前驅物所組成。
在一些實施例中,包括所有蝕刻劑前驅物的一者或多者可以在第一處理腔室內被電漿增強。前驅物可以一起流動或順序地流動。可以進行任何類型的電漿增強,其可以在實施例中局部形成或遠程形成。然後可以在操作310中使蝕刻劑前驅物流動以接觸要去除的導電材料的邊緣區域。可以在操作315處執行第一蝕刻操作,該第一蝕刻操作可以蝕刻導電材料的邊緣區域的一部分。可以執行蝕刻以在從光罩材料415朝向基板405的方向上部分地蝕刻穿過導電材料410。在一些實施例中,第一蝕刻操作可以不完全蝕刻穿過導電材料的側部區域的深度。如圖4B所示,第一蝕刻操作可以部分地延伸穿過導電材料410的深度,而沒有完全蝕刻穿過導電材料的側部區域。
當執行氧化劑乾式蝕刻以完全去除導電材料的側部區域時,導電材料的劣化可能進行。如上所述,隨著對氧化劑的暴露增加,矽化鎳或其他材料膜的化學計量比可能轉變為更富鎳的化學計量比,這可能降低膜的電效能。但是,當進行部分蝕刻時,可以限制暴露於含氧前驅物的量,並且可以保持剩餘的膜的化學計量。氧化蝕刻劑可用於限定待去除的導電材料的殘留部分,其可包括基腳418,基腳418作為導電材料410的邊緣區域上的剩餘部分。基腳418可以是在第一蝕刻操作中執行的部分蝕刻的結果。第一蝕刻操作的部分蝕刻可以在側部區域處去除高達、大於或大約10%的導電材料的深度,並且在實施例中,第一蝕刻操作可以去除大於或大約20%的導電材料、大於或大約30%的導電材料、大於或大約40%的導電材料、大於或大約50%的導電材料、大於或大約60%的導電材料、大於或大約70%的導電材料、大於或大約80%的導電材料、大於或大約90%的導電材料、或更多,儘管第一蝕刻操作可去除少於100%的側部區域。在第一蝕刻操作之後,側部區域的剩餘深度可以構成基腳418。
在第一蝕刻操作之後,可以在可選操作320將基板傳送到第二處理腔室。在一些實施例中,可以執行第二蝕刻操作,該第二蝕刻操作可以在與第一蝕刻操作不同的腔室中執行。當在第二處理腔室中執行時,第一腔室和第二腔室可以都在相同的處理系統上,這又可以允許在真空條件下傳送。因為進一步的氧化可能使暴露的導電材料劣 化,所以可以在維持真空條件並限制或防止暴露於大氣條件的同時執行第一蝕刻操作和第二蝕刻操作。
在操作325,可執行第二蝕刻操作以去除基腳418,並完成對導電材料的側部區域的蝕刻。可以在限制或防止任何進一步的氧化蝕刻劑接觸導電材料的同時執行第二蝕刻操作,並且在一些實施例中,第二蝕刻操作可以是無氧蝕刻操作。第二蝕刻操作可包括使用惰性氣體,該惰性氣體可用於從導電材料410濺射基腳418。例如,離子束可以從一種或多種惰性前驅物產生,並用於濺射基腳材料418。在實施方案中,惰性前驅物可以是貴金屬前驅物,例如氦、氬、氖或氙。離子可以從前驅體產生並在基腳處傳遞,以完成對導電材料的蝕刻。
類似於第一蝕刻操作,也可以執行離子濺射操作以僅去除側部區域的一部分導電材料。當可以執行離子濺射以去除整個側部區域時,導電材料的污染會增加,並降低材料的電效能。因此,可以使用包括氧化材料的蝕刻劑來執行第一蝕刻操作,並且可以使用離子濺射來執行第二蝕刻操作。透過限制導電材料暴露於離子前驅物和氧化前驅物的程度,可以限制或防止由於向富鎳材料的傳送以及離子轟擊造成的污染而導致膜的劣化。
在一些實施例中,可以在與第一蝕刻操作不同的方向上執行第二蝕刻操作。例如,雖然第一蝕刻操作可以在從光罩材料415到基板405的穿過導電材料的方向上執行,但是離子濺射可以在垂直於第一方向的第二方向上執 行。如圖4C所示,惰性前驅物的離子420可以被輸送穿過基板以將基腳材料濺射下來。儘管離子420被示出為朝著基板層延伸,但是離子實際上可以在二維圖中的方向上延伸,例如相對於用於二維示意圖的可能存在的xy維度而在穿過圖像或頁面的z方向上延伸。這可以允許離子從基腳材料上濺射下來,同時限制對其餘導電材料的衝擊污染。因為可以對離子束進行方向控制,所以在第二蝕刻操作期間可以改變方向,並且該方向可以不完全垂直於第一蝕刻操作中的蝕刻方向。例如,在第二蝕刻操作期間的任何時間,可以將離子束調整到從垂直於第一蝕刻操作的蝕刻方向的任何角度以平行於第一蝕刻操作的蝕刻方向。
為了控制第二蝕刻操作的濺射,可以使用低能離子束。例如,在一些實施例中,第二蝕刻操作可以在小於或約5,000W的源功率下執行,並且可以在小於或約4,500W、小於或約4,000W、小於或約3500W、小於或約3,000W、小於或約2500W、小於或約2,000W、小於或約1,500W、小於或約1,000W、小於或約500W、小於或約250W或更少的源功率下執行。
在第一蝕刻操作中使用的前驅物可以包括含鹵素前驅物。在蝕刻操作期間,含鹵素前驅物可以包括一種或多種鹵素前驅物。例如,在一些實施方案中,含鹵素前驅物可包括一種或多種含氟前驅物以及如前所述的含氯前驅物。透過本公開的非限制性示例,矽化鎳包括兩個元素, 其可以包括不同的蝕刻特性。因此,在一些實施方案中,透過包括兩種含鹵素前驅物,可以進行鎳和矽的受控蝕刻。
示例性的含氟前驅物可以是含碳的氟前驅物,其可以流入處理區域。其他氟源可與前驅物結合使用或替代。例如,含氟前驅物可包括一種或多種材料,包括NF3、HF、F2、CF4、CHF3、C2F6、C3F6、BrF3、ClF3、SF6或另外的氟被取代的烴,或含氟的材料。在第一蝕刻操作中的一者或多者前驅物也可以包括任意數量的載氣,其可以包括氮氣、氦氣、氬氣或其他稀有、惰性或有用的前驅物。載氣可用於稀釋前驅物,這可進一步降低蝕刻速率以允許充分擴散而通過孔。含氯前驅物可以包括雙原子氯(Cl2),或者可以包括含氯化合物。含氯化合物可以包括與其他元素形成離子或共價鍵的氯。
如先前所論述,第一蝕刻操作可包含與含鹵素前驅物結合的氧化蝕刻劑。在實施方案中,可以使用可以與含金屬或導電材料反應的任何含氧前驅物。例如,含氧前驅物可以是或包括水、雙原子氧、臭氧、含羥基的前驅物(例如過氧化氫或醇)、含氮和氧的前驅物、包括局部或遠程增強的電漿增強的氧、或可以被輸送到處理區域以促進第一蝕刻操作的包括氧的任何其他材料。
處理條件也可能影響方法300中執行的操作。在實施例中,方法300的每個操作可以在恆定溫度下執行,而在一些實施例中,可以在不同的操作期間調整溫度。例如,在氧化物形成期間的基板,基座或腔室溫度可以保持在低 於或大約150℃的溫度,並且在實施例中可以保持低於或大約140℃、低於或大約130℃、低於或大約120℃、低於或大約110℃、低於或大約100℃、低於或大約90℃、低於或大約80℃,低於或大約70℃、低於或約60℃、低於或約50℃、低於或約40℃、低於或約30℃或更低的溫度。將處理腔室或基板的溫度維持在較低的相對溫度可以促進對所執行的蝕刻的控制。
可以在方法300期間控制處理腔室內的壓力。例如,在執行蝕刻操作時,可以將處理腔室內的壓力維持在低於或約為5托。另外,在實施例中,處理腔室內的壓力可維持在低於或約4托、低於或約3托、低於或約2托、低於或約1托、低於或約500mTorr、低於或約250mTorr、低於或約200mTorr、低於或約150mTorr、低於或約100mTorr、低於或約80mTorr、低於或約60mTorr、低於或約50mTorr、低於或約45mTorr、低於或約40mTorr、低於或約約35mTorr、低於或約30mTorr、低於或約25mTorr、低於或約20mTorr、低於或約15mTorr、低於或約10mTorr、低於或約5mTorr或更低,儘管也可以包括在這些陳述的數字中的任何兩個之間的範圍內的壓力,或在任何陳述的範圍所涵蓋的任何較小範圍內的壓力。
根據本技術的一些實施例,透過執行多操作蝕刻,可以提供對材料化學計量的改進控制。例如,在單矽化鎳的非限制性示例中,在去除了導電材料的側部區域之後, 可以透過保持化學計量來表徵剩餘的材料,其中,繼續相同的示例,大於或大約為金屬矽化物的80%的剩餘的膜會構成單矽化鎳,在一些實施例中,大於或約85%的剩餘的膜可構成單矽化鎳、大於或約90%的剩餘的膜可構成單矽化鎳、大於或約95%的剩餘的膜可以構成單矽化鎳、大於或約97%的剩餘的膜的可以構成單矽化鎳、大於或約99%的剩餘的膜可以構成單矽化鎳,或者基本上或實質上整個膜可以保持化學計量上一致的單矽化鎳。因此,根據本技術的實施例,表徵線寬減小的元件可以提供改善的電阻率,這是由於線生產的改進。
圖5示出了可以根據本技術的實施例執行的處理操作的附加示例。圖5示出了在製造半導體結構的方法500中的所選操作。該圖可以示出上述方法300的其他態樣,並且可以包括先前描述的一些或全部操作。方法500可以可選地包括形成圖4所示的材料層,並在圖3的蝕刻操作之前與先前描述的蝕刻一起形成。
例如,方法500可以包括在可選操作505中形成導電材料。導電材料可以是或包括前述的任何導電材料,並且在一個非限制性實施例中,可以包括矽化鎳。形成或沉積可以進行在先前描述的多陰極物理氣相沉積腔室200中。方法500還可以包括在可選操作510中形成光罩材料。光罩材料可以是或可以包括任何先前提到的材料,並且在一些實施例中可以包括氮化物或氧化物材料,例如非限制性材料氮化鈦。光罩材料也可以在多陰極物理氣相沉積腔 室200或可配置成產生如上所述的層的任何其他腔室中形成或沉積。在一些實施例中,導電材料和光罩材料兩者可以在同一腔室中形成,並且在一些實施例中可以在形成操作期間在不從處理腔室移除基板的實施例下形成。
方法500還可以包括在可選操作515中進一步處理基板,這可以產生導電材料的特定化學計量。例如,可以執行高壓操作以調整沉積後的膜的性質。該操作可以在諸如大於或約5atm的高壓下進行,並且可以在大於或約10atm、大於或約20atm、大於或約50atm或更高的壓力下進行。在矽化鎳的例子中,該處理可以產生1:1的形成,例如產生單矽化鎳。在一些實施例中,可以執行去除操作以蝕刻回光罩材料。但是,如前所述,與常規技術不同,可以保留至少一部分光罩材料,例如覆蓋導電材料410的光罩材料415。這樣的維護可以確保導電材料410不會被諸如食人魚或其他氧化性蝕刻劑的蝕刻劑材料氧化。
然後,方法500可以類似於先前描述的方法300進行,並且可以被方法500涵蓋。例如,可以在操作525處遞送一種或多種蝕刻劑前驅物。在操作530,蝕刻劑前驅物可以接觸導電材料的邊緣區域,並且在操作535,蝕刻劑前驅物可以蝕刻導電材料。這些操作可以包括上述任何處理材料或條件,並且可以部分地蝕刻或去除導電材料至第一深度。如前所述,可以在可選操作540將基板傳送到單獨的腔室中,並且在操作545可以進行另外的去除操作, 例如轟擊操作。如上所述,去除操作可以去除在先前的蝕刻操作之後所保持的基腳或殘留材料。
在先前的描述中,出於解釋的目的,已經闡述了許多細節以便提供對本技術的各種實施例的理解。然而,對於本領域技術人員將顯而易見的是,可以在沒有這些細節中的一些或具有其他細節的情況下實踐某些實施例。
已經公開了幾個實施例,本領域技術人員將認識到,在不脫離實施例的精神的情況下,可以使用各種修改、替代構造和等同物。另外,為了避免不必要地混淆本技術,沒有描述許多公知的處理和元件。因此,以上描述不應被視為限制本技術的範圍。另外,方法或處理可以被描述為順序的或分步的,但是應當理解,操作可以同時執行,或者以與所列順序不同的順序執行。
在提供若干值的範圍的情況下,應理解的是,除非上下文另外明確指出,否則該範圍的上限和下限之間的每個中間值(下限值的最小單位的值)也特別地披露。涵蓋在規定範圍內的任何陳述值或未陳述的中間值與該陳述範圍內的任何其他陳述或中間值之間的任何較窄範圍。這些較小範圍的上限和下限可以獨立地包含或排除在該範圍內,並且每個範圍(之其一(或皆無、或皆)包含在較小範圍內的)也包括在技術中,其受規定範圍內任何明確排除的限制。在所述範圍包括一個或兩個限制的情況下,還包括排除那些所包括的限制中的一個或兩個的範圍。
如本文和所附請求項書中所使用的,單數形式「一個」、「一種」和「該」包括複數引用,除非上下文另外明確指出。因此,例如,對「前驅物」的引用包括多個這樣的前驅物,而對「層」的引用包括對一個或多個層及其本領域技術人員已知的等同物的引用,等等。
另外,當在本說明書和以下請求項中使用時詞語「包括(comprise(s))」、「包含(comprising)」、「包含(contain(s))」、「包含(containing)」、「包含(include(s))」,和「包含(including)」時,其旨在指定所陳述的特徵、整數、組件或操作的存在,但是它們不排除一個或多個其他特徵、整數、組件、操作、動作或群組的存在或增加。
100:處理系統
114A-D:處理腔室
110:傳送腔室
116:服務腔室
117:計量腔室
106A-B:裝載閘腔室
113:輸送機構
113A:基板輸送刀片
113B:可延伸臂
W:基板
104:工廠界面
105A-D:吊艙裝載器
108A-B:機器人
200:多陰極物理氣相沉積腔室
201:側壁
202:腔室蓋
203:腔室基座
204:處理容積
205:基板支撐件
203:腔室基座
206:支撐軸
208:開口
400:元件
A:軸線
209:陰極
210:靶組件
211:陰極殼體
212:殼體容積
213:磁體組件
215:靶背板
214:靶
216:可旋轉軸
B:軸線
217:電源
220:波紋管
Z:垂直距離
θ:角度
300:方法
405:基板
410:導電材料
415:光罩材料
412:邊緣區域
305:操作
300:方法
310:操作
418:基腳
320:操作
325:操作
420:離子
500:方法
505:操作
510:操作
515:操作
525:操作
530:操作
535:操作
520:操作
540:操作
545:操作
透過參考說明書的其餘部分和附圖,可以實現對所公開技術的性質和優點的進一步理解。
圖1示出了根據本技術的一些實施例的示例性處理系統的俯視圖。
圖2A示出了根據本技術的一些實施例的示例性處理腔室的示意性截面視圖。
圖2B示出了根據本技術的一些實施例,在基板處理期間,靶和設置於圖1A的腔室中的基板的相對位置。
圖3示出了根據本技術的一些實施例的蝕刻方法中的所選操作。
圖4A至圖4C示出了根據本技術的一些實施例的在其上執行選擇的操作的基板材料的截面視圖。
圖5示出了根據本技術的一些實施例的蝕刻方法中的所選操作。
包括幾個附圖作為示意圖。應當理解,附圖僅用於說明目的,除非特別說明是按比例繪製的,否則不應視為按比例繪製的。另外,作為示意圖,提供了附圖以幫助理解,並且與實際表示相比,附圖可能不包括所有態樣或信息,並且出於說明目的,附圖可能包括誇大的材料。
在附圖中,相似的組件和/或特徵可以具有相同的元件符號。此外,相同類型的各種組件可以透過在元件符號後面加上一個在相似組件之間進行區分的字母來進行區分。如果在說明書中僅使用第一元件符號,則該描述適用於具有相同第一元件符號的任何類似部件,而與字母無關。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
300:方法
305:操作
300:方法
310:操作
320:操作
325:操作

Claims (20)

  1. 一種蝕刻半導體基板的方法,該方法包括以下步驟:使一含鹵素前驅物流入一半導體處理腔室的一處理區域,其中該處理區域容納具有一導電材料和一上覆光罩材料的一基板,其中該導電材料的特徵在於與該光罩材料接觸的一第一表面,且其中該光罩材料限定了該導電材料的一邊緣區域;使一含氧前驅物流入該半導體處理腔室的該處理區域;使該導電材料的該邊緣區域與該含鹵素前驅物和該含氧前驅物接觸;在一第一蝕刻操作中,將該導電材料的該邊緣區域蝕刻到穿過該導電材料的一部分深度,以產生沿該導電材料的該邊緣區域突出的一導電材料的基腳;和在一第二蝕刻操作中去除該導電材料的基腳。
  2. 根據請求項1所述的蝕刻半導體基板的方法,其中,該第二蝕刻操作包括使該導電材料的基腳與被配置為從該導電材料濺射該基腳的離子相接觸。
  3. 根據請求項2所述的蝕刻半導體基板的方法,其中,該第一蝕刻操作在穿過該導電材料的一厚度的一第一方向上進行,並且其中該第二蝕刻操作在基本垂直於該第一方向的一方向上傳遞離子。
  4. 根據請求項2所述的蝕刻半導體基板的方法, 其中,該第二蝕刻操作在低於或大約5kW的一離子源功率下執行。
  5. 根據請求項1所述的蝕刻半導體基板的方法,其中,該半導體處理腔室是一第一腔室,並且其中該第二蝕刻操作在與該第一腔室不同的一第二腔室中進行。
  6. 根據請求項5所述的蝕刻半導體基板的方法,其中,該第一腔室和該第二腔室兩者與一單個處理系統耦合,其中,該方法還包括以下步驟:將該基板從該第一腔室傳送到該第二腔室。
  7. 根據請求項6所述的蝕刻半導體基板的方法,其中在從該第一腔室到該第二腔室的傳送期間,將該基板保持在真空條件下。
  8. 根據請求項1所述的蝕刻半導體基板的方法,其中,該含鹵素前驅物包括一含氯前驅物和一含氟前驅物中的至少一種。
  9. 根據請求項1所述的蝕刻半導體基板的方法,其中,該方法在低於或大約150℃的一腔室溫度下執行。
  10. 根據請求項1所述的蝕刻半導體基板的方法,其中,該導電材料包括一種或多種選自鈦、鉑、鎳、鉭、鉬、矽和釕所構成之群組的元素。
  11. 根據請求項10所述的蝕刻半導體基板的方法,其中,該導電材料包括按體積計大於90%的單矽化鎳。
  12. 一種蝕刻半導體基板的方法,該方法包括以下步驟:使一蝕刻劑前驅物流入一半導體處理腔室的一處理區域,其中該處理區域容納具有一導電材料和一上覆光罩材料的一基板,其中該導電材料的特徵在於與該光罩材料接觸的一第一表面,並且其中該光罩材料限定該導電材料的一邊緣區域;使該導電材料的該邊緣區域與該蝕刻劑前驅物接觸;在一第一蝕刻操作中將該導電材料的該邊緣區域蝕刻到一部分深度,其中在該第一蝕刻操作期間至少部分地保持該導電材料;和在一第二蝕刻操作中濺射至少部分保持的該導電材料。
  13. 根據請求項12所述的蝕刻半導體基板的方法,其中,該蝕刻劑前驅物包括一含鹵素前驅物和一含氧前驅物。
  14. 根據請求項13所述的蝕刻半導體基板的方法,其中,在該第一蝕刻操作期間,電漿增強該含鹵素前驅物或該含氧前驅物中的至少一個。
  15. 根據請求項13所述的蝕刻半導體基板的方法,其中,該含鹵素前驅物包括一含氯前驅物和一含氟前驅物的一組合。
  16. 根據請求項12所述的蝕刻半導體基板的方法,其中,該導電材料包括鈦、鎳、鉑、鉭、鎢、鈷或 鉬的矽化物。
  17. 根據請求項12所述的蝕刻半導體基板的方法,其中,該光罩材料包括一過渡金屬氮化物。
  18. 根據請求項12所述的蝕刻半導體基板的方法,其中,該第一蝕刻操作在穿過該導電材料的一厚度的一第一方向上進行,並且其中該第二蝕刻操作在基本垂直於該第一方向的一方向上傳遞離子。
  19. 一種蝕刻半導體基板的方法,該方法包括以下步驟:使一蝕刻劑前驅物流入一第一半導體處理腔室的一處理區域,其中該處理區域容納具有一導電材料的一基板;使該導電材料的一邊緣區域與該蝕刻劑前驅物接觸;在一第一蝕刻操作中將該導電材料的該邊緣區域蝕刻到一部分深度,其中在該第一蝕刻操作期間至少部分地保持該導電材料;在保持真空條件的同時將該基板從該第一半導體處理腔室傳送到一第二半導體處理腔室;和在一第二蝕刻操作中,在該第二半導體處理腔室中濺射至少部分地保持的該導電材料。
  20. 根據請求項19所述的蝕刻半導體基板的方法,其中,該第一蝕刻操作在穿過該導電材料的一厚度的一第一方向上進行,並且其中該第二蝕刻操作在基本垂直於該第一方向的一方向上傳遞離子。
TW109114713A 2019-05-01 2020-05-01 無損傷的導體形成 TWI754926B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/400,737 2019-05-01
US16/400,737 US10685849B1 (en) 2019-05-01 2019-05-01 Damage free metal conductor formation

Publications (2)

Publication Number Publication Date
TW202107565A TW202107565A (zh) 2021-02-16
TWI754926B true TWI754926B (zh) 2022-02-11

Family

ID=71075194

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109114713A TWI754926B (zh) 2019-05-01 2020-05-01 無損傷的導體形成

Country Status (3)

Country Link
US (2) US10685849B1 (zh)
TW (1) TWI754926B (zh)
WO (1) WO2020222982A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10685849B1 (en) * 2019-05-01 2020-06-16 Applied Materials, Inc. Damage free metal conductor formation

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050064322A1 (en) * 2003-09-19 2005-03-24 Babich Katherina E. Water and aqueous base soluble antireflective coating/hardmask materials
TW201201257A (en) * 2010-03-23 2012-01-01 Tokyo Electron Ltd Differential metal gate etching process
US20160308112A1 (en) * 2015-04-20 2016-10-20 Lam Research Corporation Dry plasma etch method to pattern mram stack
US20180138075A1 (en) * 2016-11-14 2018-05-17 Applied Materials, Inc. Airgap formation with damage-free copper
TW201822275A (zh) * 2016-09-09 2018-06-16 美商應用材料股份有限公司 氮化物間隔物之基腳移除

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5904863A (en) * 1997-04-30 1999-05-18 Coates Asi, Inc. Process for etching trace side walls
US7208424B2 (en) * 2004-09-17 2007-04-24 Freescale Semiconductor, Inc. Method of forming a semiconductor device having a metal layer
US20140127906A1 (en) * 2012-11-07 2014-05-08 International Business Machines Corporation Sputter and surface modification etch processing for metal patterning in integrated circuits
US10685849B1 (en) * 2019-05-01 2020-06-16 Applied Materials, Inc. Damage free metal conductor formation

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050064322A1 (en) * 2003-09-19 2005-03-24 Babich Katherina E. Water and aqueous base soluble antireflective coating/hardmask materials
TW201201257A (en) * 2010-03-23 2012-01-01 Tokyo Electron Ltd Differential metal gate etching process
US20160308112A1 (en) * 2015-04-20 2016-10-20 Lam Research Corporation Dry plasma etch method to pattern mram stack
TW201822275A (zh) * 2016-09-09 2018-06-16 美商應用材料股份有限公司 氮化物間隔物之基腳移除
US20180138075A1 (en) * 2016-11-14 2018-05-17 Applied Materials, Inc. Airgap formation with damage-free copper

Also Published As

Publication number Publication date
TW202107565A (zh) 2021-02-16
WO2020222982A1 (en) 2020-11-05
US11289342B2 (en) 2022-03-29
US20200350178A1 (en) 2020-11-05
US10685849B1 (en) 2020-06-16

Similar Documents

Publication Publication Date Title
US10242908B2 (en) Airgap formation with damage-free copper
US10600639B2 (en) SiN spacer profile patterning
US10629473B2 (en) Footing removal for nitride spacer
KR102653066B1 (ko) 반도체 제조시 금속 도핑된 탄소계 하드마스크 제거
JP2017199909A (ja) Aleおよび選択的蒸着を用いた基板のエッチング
TW201719712A (zh) 原子層蝕刻平坦度:半導體工業內部及外部
US11462412B2 (en) Etching method
KR20030007457A (ko) 소재의 플라즈마 세정장치 및 방법
JP7357778B2 (ja) 金属の原子層エッチング
TWI811856B (zh) 半導體結構及在其中形成反射像素材料的方法
US20230298896A1 (en) Metal-based liner protection for high aspect ratio plasma etch
US11908696B2 (en) Methods and devices for subtractive self-alignment
TWI754926B (zh) 無損傷的導體形成
TWI790675B (zh) 用於半導體裝置效能增益的無氟介面
KR20150095593A (ko) Ge-함유 반도체 장치에의 컨택 형성
US20240096641A1 (en) In-situ carbon liner for high aspect ratio features
TWI853200B (zh) 溝槽結構內的選擇性鎢沉積
US20220336224A1 (en) Method of etching film and plasma processing apparatus
US20220351972A1 (en) Plasma etching of mask materials
TW202418371A (zh) 使用循環沉積和蝕刻進行高深寬比間隙填充
JP2023127349A (ja) ハードマスク、基板処理方法、およびハードマスクの除去方法
TW202025301A (zh) 將半導體元件上的矽化鎳層圖案化之方法
JP2002261077A (ja) ドライエッチング方法