TWI754502B - 發光二極體顯示器及其製作方法 - Google Patents
發光二極體顯示器及其製作方法 Download PDFInfo
- Publication number
- TWI754502B TWI754502B TW109146062A TW109146062A TWI754502B TW I754502 B TWI754502 B TW I754502B TW 109146062 A TW109146062 A TW 109146062A TW 109146062 A TW109146062 A TW 109146062A TW I754502 B TWI754502 B TW I754502B
- Authority
- TW
- Taiwan
- Prior art keywords
- light
- emitting diode
- conductive
- emitting diodes
- integrated circuit
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 22
- 239000000758 substrate Substances 0.000 claims abstract description 205
- 238000004806 packaging method and process Methods 0.000 claims description 88
- 238000004519 manufacturing process Methods 0.000 claims description 28
- 230000002159 abnormal effect Effects 0.000 claims description 5
- 210000004508 polar body Anatomy 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 32
- 101000746134 Homo sapiens DNA endonuclease RBBP8 Proteins 0.000 description 14
- 101000969031 Homo sapiens Nuclear protein 1 Proteins 0.000 description 14
- 102100021133 Nuclear protein 1 Human genes 0.000 description 14
- 230000008569 process Effects 0.000 description 8
- 239000003086 colorant Substances 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 230000008439 repair process Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 230000007717 exclusion Effects 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 239000004615 ingredient Substances 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000003466 welding Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
- H01L22/22—Connection or disconnection of sub-entities or redundant parts of a device in response to a measurement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0095—Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
- H01L2933/0066—Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Led Device Packages (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本發明係揭露一種發光二極體顯示器及其製作方法,發光二極體顯示器包含一驅動背板與複數個畫素單元,每一畫素單元包含至少一個發光二極體與至少一個封裝基板。封裝基板之頂面具有至少一個導電位置及其對應之至少一個導電空位,導電位置上設有發光二極體,導電位置電性連接其上的發光二極體。每一畫素單元之封裝基板之底面設於驅動背板上,驅動背板電性連接其上的每一畫素單元之發光二極體與其對應之導電空位。本發明將封裝基板設於發光二極體與驅動背板之間,降低驅動背板之電路的複雜度。
Description
本發明係關於一種顯示器之製作技術,且特別關於一種發光二極體顯示器及其製作方法。
發光二極體被視為新一代顯示技術,次世代的顯示技術霸主。國內外大批廠商紛紛強攻,其市場前景備受看好。發光二極體具有微米等級的間距、高亮度、低功耗、超高解析度與色彩飽和度。發光二極體最大的優勢都來自於它最大的特點,每一點畫素都能定址控制及單點驅動發光。
在製程中又以巨量轉移最為關鍵,巨量轉移非一次轉移一顆微發光二極體,而是將非常多顆的微發光二極體,從成長基板,例如藍寶石基板或是砷化鎵基板,以符合最終顯示器的像素間距的方式,將其搬運到最終的薄膜電晶體基板或電路基板上,此為目前許多廠商所採用的方式。在巨量的轉移過程中,晶粒容易脫落、位置偏移、假焊造成無法點亮的狀況。因為晶粒的尺寸小至30微米以下,若要於原本的焊點之間進行修補與置換發光二極體非常困難。故目前大多都於驅動背板上先預留需要修補的位置,將壞的發光二極體晶粒移除,將新的發光二極體晶粒,直接轉移到預留的修補位置。於驅動背板上預留修補位置雖可以解決巨量轉移中的壞點修補問題,但會提高電路的設計複雜度,另外也直接影響到未來在高解析度顯示螢幕下面積利用率的問題。
因此,本發明係在針對上述的困擾,提出一種發光二極體顯示器及其製作方法,以解決習知所產生的問題。
本發明提供一種發光二極體顯示器及其製作方法,其係減少驅動背板之電路複雜度,增加發光面積之利用率,適用於高解析度產品之應用。此外,利用一封裝基板同時將多個發光二極體轉移至驅動背板上,以降低轉移次數並提高轉移成功率。
在本發明之一實施例中,一種發光二極體顯示器,包含一驅動背板與複數個畫素單元。每一畫素單元包含至少一個發光二極體與至少一個封裝基板。封裝基板之頂面具有至少一個導電位置及其對應之至少一個導電空位,導電位置上設有發光二極體,導電位置電性連接其上的發光二極體。每一畫素單元之封裝基板之底面設於驅動背板上,驅動背板電性連接其上的每一畫素單元之發光二極體與其對應之導電空位。
在本發明之一實施例中,發光二極體為紅色發光二極體、綠色發光二極體或藍色發光二極體。
在本發明之一實施例中,發光二極體顯示器更包含至少一個備用發光二極體,其係設於導電空位上,以電性連接驅動背板及其上的備用發光二極體。
在本發明之一實施例中,至少一個導電位置包含複數個導電位置,至少一個發光二極體包含複數個發光二極體,所有發光二極體分別設於所有導電位置上,並分別電性連接所有導電位置,所有發光二極體之數量與所有導電位置之數量相同。
在本發明之一實施例中, 所有發光二極體包含紅色發光二極體、綠色發光二極體與藍色發光二極體。
在本發明之一實施例中, 至少一個導電空位包含複數個導電空位,所有導電空位分別對應所有導電位置,所有導電空位之數量與所有導電位置之數量相同。
在本發明之一實施例中,發光二極體為次毫米發光二極體或微發光二極體。
在本發明之一實施例中,每一畫素單元更包含至少一個電壓補償電路與一積體電路。積體電路設於封裝基板與電壓補償電路之間,並設於導電位置及其對應之導電空位上,電壓補償電路設於積體電路與發光二極體之間,且位於導電位置及其對應之導電空位之正上方,發光二極體透過電壓補償電路與積體電路電性連接導電位置,電壓補償電路透過積體電路電性連接對應之導電空位。積體電路用以產生至少一個控制電壓,電壓補償電路用以接收控制電壓,並將其進行電壓補償,以產生至少一個顯示電壓,且傳送顯示電壓給發光二極體。
在本發明之一實施例中,至少一個封裝基板包含一第一封裝基板與一第二封裝基板。第一封裝基板之頂面具有導電位置,第二封裝基板之頂面具有導電空位,第一封裝基板與第二封裝基板之底面設於驅動背板上,以電性連接驅動背板及其上的發光二極體與其對應之導電空位。
在本發明之一實施例中,每一畫素單元更包含至少一個第一電壓補償電路與一第一積體電路。第一積體電路設於第一封裝基板與第一電壓補償電路之間,並設於導電位置上,第一電壓補償電路設於第一積體電路與發光二極體之間,且位於導電位置之正上方,發光二極體透過第一電壓補償電路與第一積體電路電性連接導電位置。第一積體電路用以產生至少一個第一控制電壓,第一電壓補償電路用以接收第一控制電壓,並將其進行電壓補償,以產生至少一個第一顯示電壓,且傳送第一顯示電壓給發光二極體。
在本發明之一實施例中,每一畫素單元更包含至少一個第二電壓補償電路與一第二積體電路。第二積體電路設於第二封裝基板與第二電壓補償電路之間,並設於導電空位上,第二電壓補償電路設於第二積體電路上,且位於導電空位之正上方,第二電壓補償電路透過第二積體電路電性連接對應之導電空位。第二積體電路用以產生至少一個第二控制電壓,第二電壓補償電路用以接收第二控制電壓,並將其進行電壓補償,以產生至少一個第二顯示電壓,且傳送第二顯示電壓給導電空位。
在本發明之一實施例中,一種發光二極體顯示器之製作方法,其係包含下列步驟:提供複數個畫素單元,其中每一畫素單元包含至少一個封裝基板與至少一個發光二極體,封裝基板之頂面具有至少一個導電位置及其對應之至少一個導電空位,導電位置上設有發光二極體,導電位置電性連接其上的發光二極體;以及轉移封裝基板之底面至一驅動背板,以電性連接驅動背板及其上的發光二極體與其對應之個導電空位。
在本發明之一實施例中,在提供所有畫素單元之步驟後,判斷每一畫素單元之封裝基板及其上的發光二極體是否正常:若是,進行轉移正常之封裝基板之底面至驅動背板,以電性連接驅動背板及其上的發光二極體與其對應之導電空位之步驟;以及若否,分離不正常之封裝基板與驅動背板。
在本發明之一實施例中,在轉移封裝基板之底面至驅動背板,以電性連接驅動背板及其上的發光二極體與其對應之導電空位之步驟中,轉移每一畫素單元之封裝基板之底面至驅動背板,以電性連接驅動背板、每一畫素單元之導電空位與每一畫素單元上的發光二極體。
在本發明之一實施例中,發光二極體為紅色發光二極體、綠色發光二極體或藍色發光二極體。
在本發明之一實施例中,發光二極體顯示器之製作方法,更包含下列步驟:判斷驅動背板上的發光二極體是否發光:若否,轉移至少一個備用發光二極體導電空位,以電性連接驅動背板及其上的備用發光二極體;以及若是,結束。
在本發明之一實施例中,至少一個導電位置包含複數個導電位置,至少一個發光二極體包含複數個發光二極體,所有發光二極體分別設於所有導電位置上,並分別電性連接所有導電位置,所有發光二極體之數量與所有導電位置之數量相同。
在本發明之一實施例中,所有發光二極體包含紅色發光二極體、綠色發光二極體與藍色發光二極體。
在本發明之一實施例中,至少一個導電空位包含複數個導電空位,所有導電空位分別對應所有導電位置,所有導電空位之數量與所有導電位置之數量相同。
在本發明之一實施例中,發光二極體為次毫米發光二極體或微發光二極體。
在本發明之一實施例中,至少一個封裝基板包含一第一封裝基板與一第二封裝基板,第一封裝基板之頂面具有導電位置,第二封裝基板之頂面具有導電空位。在轉移封裝基板之底面至驅動背板之步驟中,轉移第一封裝基板與第二封裝基板之底面至驅動背板。
在本發明之一實施例中,在提供所有畫素單元之步驟後,判斷每一畫素單元之第一封裝基板及其上的發光二極體是否正常:若是,進行轉移正常之第一封裝基板與其對應之第二封裝基板之底面至驅動背板,以電性連接驅動背板及其上的發光二極體與其對應之導電空位之步驟;以及若否,將不正常之第一封裝基板與其對應之第二封裝基板分離驅動背板。
在本發明之一實施例中,在轉移封裝基板之底面至驅動背板,以電性連接驅動背板及其上的發光二極體與其對應之導電空位之步驟中,轉移所有畫素單元之第一封裝基板與第二封裝基板之底面至驅動背板,以電性連接驅動背板與每一畫素單元之發光二極體與導電空位。
基於上述,發光二極體顯示器及其製作方法將封裝基板設於驅動背板與發光二極體之間,將原來形成在驅動背板上的電路轉移到封裝基板上,以減少驅動背板之電路複雜度,並增加發光面積之利用率,適用於高解析度產品之應用。此外,利用一封裝基板同時將多個發光二極體轉移至驅動背板上,以降低轉移次數並提高轉移成功率。
茲為使 貴審查委員對本發明的結構特徵及所達成的功效更有進一步的瞭解與認識,謹佐以較佳的實施例圖及配合詳細的說明,說明如後:
本發明之實施例將藉由下文配合相關圖式進一步加以解說。盡可能的,於圖式與說明書中,相同標號係代表相同或相似構件。於圖式中,基於簡化與方便標示,形狀與厚度可能經過誇大表示。可以理解的是,未特別顯示於圖式中或描述於說明書中之元件,為所屬技術領域中具有通常技術者所知之形態。本領域之通常技術者可依據本發明之內容而進行多種之改變與修改。
當一個元件被稱為『在…上』時,它可泛指該元件直接在其他元件上,也可以是有其他元件存在於兩者之中。相反地,當一個元件被稱為『直接在』另一元件,它是不能有其他元件存在於兩者之中間。如本文所用,詞彙『及/或』包含了列出的關聯項目中的一個或多個的任何組合。
於下文中關於“一個實施例”或“一實施例”之描述係指關於至少一實施例內所相關連之一特定元件、結構或特徵。因此,於下文中多處所出現之“一個實施例”或 “一實施例”之多個描述並非針對同一實施例。再者,於一或多個實施例中之特定構件、結構與特徵可依照一適當方式而結合。
揭露特別以下述例子加以描述,這些例子僅係用以舉例說明而已,因為對於熟習此技藝者而言,在不脫離本揭示內容之精神和範圍內,當可作各種之更動與潤飾,因此本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。在通篇說明書與申請專利範圍中,除非內容清楚指定,否則「一」以及「該」的意義包含這一類敘述包括「一或至少一」該元件或成分。此外,如本揭露所用,除非從特定上下文明顯可見將複數個排除在外,否則單數冠詞亦包括複數個元件或成分的敘述。而且,應用在此描述中與下述之全部申請專利範圍中時,除非內容清楚指定,否則「在其中」的意思可包含「在其中」與「在其上」。在通篇說明書與申請專利範圍所使用之用詞(terms),除有特別註明,通常具有每個用詞使用在此領域中、在此揭露之內容中與特殊內容中的平常意義。某些用以描述本揭露之用詞將於下或在此說明書的別處討論,以提供從業人員(practitioner)在有關本揭露之描述上額外的引導。在通篇說明書之任何地方之例子,包含在此所討論之任何用詞之例子的使用,僅係用以舉例說明,當然不限制本揭露或任何例示用詞之範圍與意義。同樣地,本揭露並不限於此說明書中所提出之各種實施例。
此外,若使用「電(性)耦接」或「電(性)連接」一詞在此係包含任何直接及間接的電氣連接手段。舉例而言,若文中描述一第一裝置電性耦接於一第二裝置,則代表該第一裝置可直接連接於該第二裝置,或透過其他裝置或連接手段間接地連接至該第二裝置。另外,若描述關於電訊號之傳輸、提供,熟習此技藝者應該可了解電訊號之傳遞過程中可能伴隨衰減或其他非理想性之變化,但電訊號傳輸或提供之來源與接收端若無特別敘明,實質上應視為同一訊號。舉例而言,若由電子電路之端點A傳輸(或提供)電訊號S給電子電路之端點B,其中可能經過一電晶體開關之源汲極兩端及/或可能之雜散電容而產生電壓降,但此設計之目的若非刻意使用傳輸(或提供)時產生之衰減或其他非理想性之變化而達到某些特定的技術效果,電訊號S在電子電路之端點A與端點B應可視為實質上為同一訊號。
可了解如在此所使用的用詞「包含(comprising)」、「包含(including)」、「具有(having)」、「含有(containing)」、「包含(involving)」等等,為開放性的(open-ended),即意指包含但不限於。另外,本發明的任一實施例或申請專利範圍不須達成本發明所揭露之全部目的或優點或特點。此外,摘要部分和標題僅是用來輔助專利文件搜尋之用,並非用來限制發明作之申請專利範圍。
第1圖為本發明之第一實施例之發光二極體顯示器之結構立體圖。請參閱第1圖,以下介紹本發明之第一實施例之發光二極體顯示器1。發光二極體顯示器1包含一驅動背板10與複數個畫素單元11,每一畫素單元11包含至少一個發光二極體110與至少一個封裝基板111,發光二極體110為,但不限於紅色發光二極體、綠色發光二極體或藍色發光二極體。此外,發光二極體110之尺寸不受限,可為次毫米發光二極體或微發光二極體。如第1圖所示,發光二極體110具有不同的剖面線代表不同顏色的發光二極體。封裝基板111之頂面具有至少一個導電位置1111及其對應之至少一個導電空位1112。在第一實施例中,係以一個發光二極體110、一個封裝基板111、一個導電位置1111及一個導電空位1112為例,但本發明並不以此為限。導電位置1111上設有發光二極體110,導電位置1111電性連接其上的發光二極體110。每一畫素單元11之封裝基板111之底面設於驅動背板10上,驅動背板10電性連接其上的每一畫素單元11之發光二極體110與其對應之導電空位1112。在現有技術中,因為發光二極體並未覆蓋驅動背板上的電路,故發光二極體彼此之間的間距較大。由於本發明之封裝基板111設於驅動背板10與發光二極體110之間,將原來形成在驅動背板10上的電路轉移到封裝基板111上,故減少驅動背板10之電路複雜度,發光二極體110可以緊密排列,以增加發光面積之利用率,使發光二極體顯示器1適用於高解析度產品之應用。
第2圖為本發明之一實施例之封裝基板之頂面示意圖。第3圖為本發明之一實施例之封裝基板之底面示意圖。第4圖為本發明之矽穿孔之結構剖視圖。第5圖為本發明之一實施例之驅動背板之結構立體圖。第6圖為本發明之一實施例之發光二極體、備用發光二極體與封裝基板設於驅動背板之結構立體圖。第7圖為本發明之第一實施例對應第6圖之等效電路圖。請參閱第2圖、第3圖、第4圖、第5圖、第6圖與第7圖,以下以一個發光二極體110、一個封裝基板111、一個導電位置1111及一個導電空位1112為例,說明發光二極體顯示器1之結構。在本發明之一實施例中,導電位置1111可具有一第一陽極A1與一第一陰極C1,導電空位1112可具有一第二陽極A2與一第二陰極C2,封裝基板111之底面可具有至少一個第三陽極A3、至少一個第四陽極A4與一第一共同陰極COM1。第三陽極A3的數量與導電位置1111的數量相同,且第四陽極A4的數量與導電空位1112的數量相同。第一陽極A1電性連接第三陽極A3,第二陽極A2電性連接第四陽極A4,第一陰極C1與第二陰極C2電性連接第一共同陰極COM1,第一陽極A1與第一陰極C1上設有發光二極體110,以電性連接第一陽極A1、第一陰極C1與發光二極體110。換言之,發光二極體110之導電接點是在同一側。上述電極可透過矽穿孔(through silicon via, TSV)相關技術彼此電性連接。舉例來說,如第4圖所示,一頂部電極2透過矽基板3之矽穿孔31電性連接一底部電極4。在本發明之一實施例中,驅動背板10之表面可具有至少一個第五陽極A5、至少一個第六陽極A6與一第二共同陰極COM2。第五陽極A5之數量與導電位置1111之數量相同,第六陽極A6之數量與導電空位1112之數量相同。第五陽極A5電性連接第六陽極A6,第三陽極A3電性連接第五陽極A5,第四陽極A4電性連接第六陽極A6,第一共同陰極COM1電性連接第二共同陰極COM2,進而電性連接驅動背板10及其上的發光二極體110與其對應之導電空位1112。驅動背板10具有一驅動積體電路100,驅動積體電路100電性連接第一陽極A1、第二陽極A2、第三陽極A3、第四陽極A4、第五陽極A5、第六陽極A6與發光二極體110,並提供驅動電壓Vd給發光二極體110與第二陽極A2。由於第二共同陰極COM2接收接地電壓GND,故能將接地電壓GND傳送給發光二極體110與第二陰極C2。當有發光二極體110壞掉時,發光二極體顯示器1更可包含至少一個備用發光二極體112,其係設於對應壞掉之發光二極體110的導電空位1112上,以電性連接驅動背板10及其上的備用發光二極體112。具體而言,備用發光二極體112設於第二陽極A2與第二陰極C2上,並電性連接第二陽極A2與第二陰極C2,以接收驅動電壓Vd與接地電壓GND。因此,備用發光二極體112之導電接點也是位於同一側。
第8圖為本發明之另一實施例之封裝基板之頂面示意圖。第9圖為本發明之另一實施例之封裝基板之底面示意圖。第10圖為本發明之一實施例之積體電路與電壓補償電路設於封裝基板之結構立體圖。第11圖為本發明之另一實施例之驅動背板之結構立體圖。第12圖為本發明之一實施例之發光二極體、備用發光二極體、積體電路、電壓補償電路與封裝基板設於驅動背板之結構立體圖。第13圖為本發明之第一實施例對應第12圖之等效電路圖。請參閱第8圖、第9圖、第10圖、第11圖、第12圖與第13圖,以下以一個發光二極體110、一個封裝基板111、一個導電位置1111及一個導電空位1112為例,說明發光二極體顯示器1之結構。在本發明之另一實施例中,每一畫素單元11更包含至少一個電壓補償電路113與一積體電路114。在第一實施例中,一個畫素單元11之發光二極體110與電壓補償電路113之數量是相同的。積體電路114設於封裝基板111與電壓補償電路113之間,並設於導電位置1111及其對應之導電空位1112上。電壓補償電路113設於積體電路114與發光二極體110之間,且位於導電位置1111及其對應之導電空位1112之正上方。發光二極體110透過電壓補償電路113與積體電路114電性連接導電位置1111,電壓補償電路113透過積體電路114電性連接對應之導電空位1112。積體電路114與電壓補償電路113之位置並不受限。在本發明之某些實施例中,積體電路114與電壓補償電路113可直接設於封裝基板111之表面。積體電路114用以產生至少一個控制電壓Vc。電壓補償電路113用以接收控制電壓Vc,並將其進行電壓補償,以產生至少一個顯示電壓Vs,且傳送顯示電壓Vs給發光二極體110。舉例來說,一個畫素單元11之控制電壓Vc與顯示電壓Vs之數量是相同的,可以皆等於一個畫素單元11之發光二極體110之數量。由於對應控制電壓Vc的電流會受到薄膜電晶體的遷移率與閥值電壓、發光二極體110之驅動電壓及電源電壓的影響,故電壓補償電路113可包含電容、電阻與電感,以消除這些因素的影響,例如薄膜電晶體的閥值電壓之變化、導電線路上的電壓降與發光二極體110之閥值電壓之飄移。
具體而言,導電位置1111可具有一第一陰極c1,導電空位1112可具有一第二陰極c2,封裝基板111之底面可具有一第一陽極a1、一第二陽極a2、一第三陽極a3與一第一共同陰極com1。第一陰極c1與第二陰極c2可透過矽穿孔電性連接第一共同陰極com1。導電位置1111與導電空位1112上設有積體電路114,以電性連接導電位置1111、導電空位1112與積體電路114。積體電路114上設有電壓補償電路113,並與其電性連接。電壓補償電路113之頂面具有一第四陽極a4與一第五陽極a5。發光二極體110可透過第一導電接墊115與第二導電接墊116分別設於第四陽極a4與第一陰極c1上,以電性連接第四陽極a4、第一陰極c1與發光二極體110。換言之,發光二極體110之導電接點是在同一側。在本發明之一實施例中,驅動背板10之表面可具有一第六陽極a6、一第七陽極a7、一第八陽極a8與一第二共同陰極com2。第六陽極a6電性連接第一陽極a1,第七陽極a7電性連接第二陽極a2,第八陽極a8電性連接第三陽極a3,第二共同陰極com2電性連接第一共同陰極com1。驅動背板10具有一第一驅動積體電路101與一第二驅動積體電路102,其中第一驅動積體電路101是用於驅動掃瞄線,第二驅動積體電路102是用於驅動資料線,但本發明並不以此為限。第一驅動積體電路101電性連接第六陽極a6、第一陽極a1與積體電路114,並提供第一驅動電壓Vd1給積體電路114。第二驅動積體電路102電性連接第七陽極a7、第二陽極a2與積體電路114,並提供第二驅動電壓Vd2給積體電路114。由於第八陽極a8接收電源電壓Vdd,故能將電源電壓Vdd傳送給積體電路114。由於第二共同陰極com2接收接地電壓GND,故能將接地電壓GND傳送給發光二極體110與積體電路114。積體電路114因應第一驅動電壓Vd1、第二驅動電壓Vd2與電源電壓Vdd產生控制電壓Vc。當有發光二極體110壞掉時,發光二極體顯示器1更可包含至少一個備用發光二極體112,其係設於對應壞掉之發光二極體110的導電空位1112上,以電性連接驅動背板10及其上的備用發光二極體112。具體而言,備用發光二極體112可透過第三導電接墊117與第四導電接墊118分別設於第五陽極a5與第二陰極c2上,以電性連接第五陽極a5、第二陰極c2與備用發光二極體112。換言之,備用發光二極體112之導電接點也是在同一側。
第14(a)圖至為第14(c)圖為本發明之第一實施例之製作發光二極體顯示器之各步驟結構示意圖。請參閱第14(a)圖至為第14(c)圖,以下介紹本發明之第一實施例之發光二極體顯示器之製作方法。首先,如第14(a)圖所示,提供複數個畫素單元11,其中每一畫素單元11包含至少一個封裝基板111與至少一個發光二極體110,封裝基板111之頂面具有至少一個導電位置1111及其對應之至少一個導電空位1112,導電位置1111上設有發光二極體110,導電位置1111電性連接其上的發光二極體110。在第一實施例中,係以一個發光二極體110、一個封裝基板111、一個導電位置1111及一個導電空位1112為例。假設所有的發光二極體110與所有的封裝基板111都是正常的,則可如第14(b)圖所示,轉移部分之封裝基板111之底面至驅動背板10,以電性連接驅動背板10及其上的發光二極體110與其對應之導電空位1112;或者,轉移每一畫素單元11之封裝基板111之底面至驅動背板10,以電性連接驅動背板10、每一畫素單元11之導電空位1112與每一畫素單元11上的發光二極體110。若無法判斷所有的發光二極體110與所有的封裝基板111之正常性,則可在提供所有畫素單元11後,先施加電壓給封裝基板111,以判斷每一畫素單元11之封裝基板111及其上的發光二極體110是否正常。若是,則轉移正常之封裝基板111之底面至驅動背板10,以電性連接驅動背板10及其上的發光二極體110與其對應之導電空位1112。若否,分離不正常之封裝基板111與驅動背板10。最後,判斷驅動背板10上的發光二極體110是否發光。若否,則如第14(c)圖所示,轉移至少一個備用發光二極體112至導電空位1112,以電性連接驅動背板10及其上的備用發光二極體112。若是,則結束整個流程。
第15圖為本發明之一實施例之載體及其上之備用發光二極體之結構立體圖。第16(a)圖至第16(b)圖為本發明之一實施例之形成備用發光二極體於封裝基板上之各步驟結構示意圖。第16(b)圖之驅動背板10、封裝基板11與備用發光二極體112為第14(c)圖沿A-A’線之結構剖視圖。請參閱第14(c)圖、第15圖第16(a)圖與第16(b)圖。當轉移至少一個備用發光二極體112至導電空位1112,以電性連接驅動背板10及其上的備用發光二極體112時,先提供一載體5,其上設有複數個備用發光二極體112,備用發光二極體112的排列方式相同於導電位置1111與導電空位1112的排列方式,如第15圖所示。若欲在導電位置1111與導電空位1112之第二列之第一行與第二列之第四行形成備用發光二極體112,則根據載體5上備用發光二極體112的位置與間距,利用雷射L照射載體5上備用發光二極體112,將備用發光二極體112焊接至導電空位1112上。
第17(a)圖至第17(d)圖為本發明之一實施例之提供畫素單元之各步驟結構示意圖。請參閱第17(a)圖至第17(d)圖,以下介紹提供畫素單元11之流程。如第17(a)圖所示,提供一生長基板6,其上形成有複數個同色的發光二極體110。如第17(b)圖所示,提供具有導電位置1111與導電空位1112之一母封裝基板7,並將發光二極體110以晶圓對晶圓的方式,轉移至母封裝基板7之導電位置1111上。如第17(c)圖所示,色彩化母封裝基板7上的發光二極體110,使母封裝基板7上的發光二極體110具有不同顏色。可於發光二極體110上形成量子點,以色彩化發光二極體110,但本發明不限於此。如第17(d)圖所示,分割母封裝基板7,以形成畫素單元11。由於生長基板6只能形成單色的發光二極體110,現有技術要轉移發光二極體110至驅動背板的次數與發光二極體110之色數相同。因此,只要第17(c)圖之步驟能夠形成超過二種顏色的發光二極體110,將發光二極體110從生長基板6轉移到驅動背板的次數就可以少於現有技術從不同生長基板將不同顏色的發光二極體直接轉移到驅動背板的次數。
第18圖為本發明之第二實施例之發光二極體顯示器之結構立體圖。請參閱第18圖,第二實施例與第一實施例差別在於同一個畫素單元11之發光二極體110與導電位置1111之數量。在第二實施例中,發光二極體110與導電位置1111皆為複數個,所有發光二極體110分別設於所有導電位置1112上,並分別電性連接所有導電位置1112,所有發光二極體110之數量與所有導電位置1112之數量相同。發光二極體110包含紅色發光二極體、綠色發光二極體與藍色發光二極體,但本發明並不以此為限。
第19圖為本發明之第二實施例對應第6圖之等效電路圖。請參閱第2圖、第3圖、第4圖、第5圖、第6圖與第19圖,以下以複數個發光二極體110、一個封裝基板111、複數個導電位置1111及一個導電空位1112為例,說明發光二極體顯示器1之結構。第二實施例之結構與第一實施例之結構相似,以下僅說明不同處。在第二實施例中,每一導電位置1111可具有一第一陽極A1與一第一陰極C1,所有第一陽極A1分別電性連接所有第三陽極A3,所有第一陰極C1與第二陰極C2電性連接第一共同陰極COM1,所有第三陽極A3分別電性連接所有第五陽極A5。驅動積體電路100電性連接所有第一陽極A1、第二陽極A2、所有第三陽極A3、第四陽極A4、所有第五陽極A5、第六陽極A6與所有發光二極體110,並提供驅動電壓Vd給所有發光二極體110與第二陽極A2。
第20圖為本發明之再一實施例之封裝基板之頂面示意圖。第21圖為本發明之再一實施例之封裝基板之底面示意圖。第22圖為本發明之另一實施例之積體電路與電壓補償電路設於封裝基板之結構立體圖。第23圖為本發明之再一實施例之驅動背板之結構立體圖。第24圖為本發明之另一實施例之發光二極體、備用發光二極體、積體電路、電壓補償電路與封裝基板設於驅動背板之結構立體圖。第25圖為本發明之第二實施例對應第24圖之等效電路圖。請參閱第20圖、第21圖、第22圖、第23圖、第24圖與第25圖,以下以複數個發光二極體110、一個封裝基板111、複數個導電位置1111及一個導電空位1112為例,說明發光二極體顯示器1之結構。在本發明之另一實施例中,每一畫素單元11更包含複數個電壓補償電路113與一積體電路114。在第二實施例中,一個畫素單元11之導電位置1111與導電空位1112之總數量與電壓補償電路113之數量是相同的。積體電路114設於封裝基板111與所有電壓補償電路113之間,並設於導電位置1111及其對應之導電空位1112上。電壓補償電路113之其中一者設於積體電路114上,並位於導電空位1112之正上方,其餘電壓補償電路113設於積體電路114與發光二極體110之間,且分別位於導電位置1111之正上方。發光二極體110透過電壓補償電路113與積體電路114分別電性連接導電位置1111,電壓補償電路113透過積體電路114電性連接對應之導電空位1112。積體電路114用以產生複數個控制電壓Vc。電壓補償電路113用以分別接收所有控制電壓Vc,並將其進行電壓補償,以產生複數個顯示電壓Vs,且傳送顯示電壓Vs給發光二極體110。舉例來說,一個畫素單元11之控制電壓Vc與顯示電壓Vs之數量是相同的,可以皆等於一個畫素單元11之導電位置1111與導電空位1112之總數量。
具體而言,每一導電位置1111可具有一第一陰極c1,導電空位1112可具有一第二陰極c2,封裝基板111之底面可具有一第一陽極a1、一第二陽極a2、一第三陽極a3與一第一共同陰極com1。第一陰極c1與第二陰極c2可透過矽穿孔電性連接第一共同陰極com1。所有導電位置1111與導電空位1112上設有積體電路114,以電性連接所有導電位置1111、導電空位1112與積體電路114。積體電路114上設有所有電壓補償電路113,並與其電性連接。每一電壓補償電路113之頂面具有一第四陽極a4或一第五陽極a5。發光二極體110可透過第一導電接墊115與第二導電接墊116分別設於第四陽極a4與第一陰極c1上,以電性連接第四陽極a4、第一陰極c1與發光二極體110。換言之,發光二極體110之導電接點是在同一側。在本發明之一實施例中,驅動背板10之表面可具有一第六陽極a6、一第七陽極a7、一第八陽極a8與一第二共同陰極com2。第六陽極a6電性連接第一陽極a1,第七陽極a7電性連接第二陽極a2,第八陽極a8電性連接第三陽極a3,第二共同陰極com2電性連接第一共同陰極com1。驅動背板10具有一第一驅動積體電路101與一第二驅動積體電路102。第一驅動積體電路101電性連接第六陽極a6、第一陽極a1與積體電路114,並提供第一驅動電壓Vd1給積體電路114。第二驅動積體電路102電性連接第七陽極a7、第二陽極a2與積體電路114,並提供第二驅動電壓Vd2給積體電路114。由於第八陽極a8接收電源電壓Vdd,故能將電源電壓Vdd傳送給積體電路114。由於第二共同陰極com2接收接地電壓GND,故能將接地電壓GND傳送給發光二極體110與積體電路114。積體電路114因應第一驅動電壓Vd1、第二驅動電壓Vd2與電源電壓Vdd產生所有控制電壓Vc。當有發光二極體110壞掉時,發光二極體顯示器1更可包含至少一個備用發光二極體112,其係設於對應壞掉之發光二極體110的導電空位1112上,以電性連接驅動背板10及其上的備用發光二極體112。具體而言,備用發光二極體112可透過第三導電接墊117與第四導電接墊118分別設於第五陽極a5與第二陰極c2上,以電性連接第五陽極a5、第二陰極c2與備用發光二極體112。換言之,備用發光二極體112之導電接點也是在同一側。積體電路114可以根據壞掉的發光二極體110所對應之控制電壓Vc,提供精準的控制電壓Vc給備用發光二極體112及其對應之電壓補償電路113,以減少導電空位1112佔據之面積。
以下介紹本發明之第二實施例之發光二極體顯示器之製作方法。第二實施例之發光二極體顯示器之製作方法與第一實施例之發光二極體顯示器之製作方法差別僅在畫素單元11之結構,其餘特徵皆與第一實施例相同,於此不再贅述。由於第二實施例之每一封裝基板111設有複數個發光二極體110,故能降低發光二極體110之轉移次數並提高發光二極體110之轉移成功率。
第26圖為本發明之第三實施例之發光二極體顯示器之結構立體圖。請參閱第26圖,以下介紹本發明之第三實施例之發光二極體顯示器1。第三實施例與第一實施例差別在於導電位置1111與導電空位1112之數量及其對應元件之數量。在第三實施例中,導電位置1111、導電空位1112與發光二極體110皆有複數個。所有發光二極體110分別設於所有導電位置1111上,並分別電性連接所有導電位置1111,所有發光二極體110之數量與所有導電位置1111之數量相同。發光二極體110包含紅色發光二極體、綠色發光二極體與藍色發光二極體。所有導電空位1112分別對應所有導電位置1111,所有導電空位1112之數量與所有導電位置1111之數量相同。
第27圖為本發明之第三實施例對應第6圖之等效電路圖。請參閱第2圖、第3圖、第4圖、第5圖、第6圖與第27圖,以下以複數個發光二極體110、一個封裝基板111、複數個導電位置1111及複數個導電空位1112為例,說明發光二極體顯示器1之結構。然而,第三實施例之各元件的連接關係與第一實施例之各元件的連接與結構關係相同,於此不再贅述。
第28圖為本發明之第三實施例對應第12圖之等效電路圖。請參閱第8圖、第9圖、第10圖、第11圖、第12圖與第28圖,以下以複數個發光二極體110、一個封裝基板111、複數個電壓補償電路113、複數個導電位置1111及複數個導電空位1112為例,說明發光二極體顯示器1之結構。然而,第三實施例之各元件的連接關係與第一實施例之各元件的連接與結構關係相同,於此不再贅述。
以下介紹本發明之第三實施例之發光二極體顯示器之製作方法。第三實施例之發光二極體顯示器之製作方法與第一實施例之發光二極體顯示器之製作方法差別僅在畫素單元11之結構,其餘特徵皆與第一實施例相同,於此不再贅述。由於第三實施例之每一封裝基板111設有複數個發光二極體110,故能降低發光二極體110之轉移次數並提高發光二極體110之轉移成功率。
第29圖為本發明之第四實施例之發光二極體顯示器之結構立體圖。請參閱第29圖,以下介紹本發明之第四實施例之發光二極體顯示器1’。發光二極體顯示器1’包含一驅動背板10’與複數個畫素單元11’,每一畫素單元11’包含至少一個發光二極體110’、一第一封裝基板111’與一第二封裝基板111”,發光二極體110’為紅色發光二極體、綠色發光二極體或藍色發光二極體,但本發明不限於此。此外,發光二極體110’之尺寸不受限,可為次毫米發光二極體或微發光二極體。如第29圖所示,發光二極體110’具有不同的剖面線代表不同顏色的發光二極體。第一封裝基板111’之頂面具有至少一個導電位置1111’,第二封裝基板111”之頂面具有至少一個導電空位1112’。在第四實施例中,係以一個發光二極體110’、一個導電位置1111’及一個導電空位1112’為例,但本發明並不以此為限。導電位置1111’上設有發光二極體110’,導電位置1111’電性連接其上的發光二極體110’。每一畫素單元11’之第一封裝基板111’與第二封裝基板111”之底面設於驅動背板10’上,以電性連接驅動背板10’及其上的發光二極體110’與其對應之導電空位1112’。由於第一封裝基板111’設於驅動背板10’與發光二極體110’之間,將原來形成在驅動背板10’上的電路轉移到第一封裝基板111’上,故減少驅動背板10’之電路複雜度,發光二極體110’可以緊密排列,以增加發光面積之利用率,使發光二極體顯示器1’適用於高解析度產品之應用。
第30圖為本發明之一實施例之第一封裝基板與第二封裝基板之頂面示意圖。第31圖為本發明之一實施例之第一封裝基板與第二封裝基板之底面示意圖。第32圖為本發明之一實施例之驅動背板之結構立體圖。第33圖為本發明之一實施例之發光二極體、備用發光二極體、第一封裝基板與第二封裝基板設於驅動背板之結構立體圖。第34圖為本發明之第四實施例對應第33圖之等效電路圖。請參閱第30圖、第31圖、第32圖、第33圖與第34圖,以下以一個發光二極體110’、一個導電位置1111’及一個導電空位1112’為例,說明發光二極體顯示器1’之結構。在本發明之一實施例中,導電位置1111’可具有一第一陽極A1’與一第一陰極C1’,導電空位1112’可具有一第二陽極A2’與一第二陰極C2’,第一封裝基板111’之底面可具有至少一個第三陽極A3’與一第一共同陰極COM1’, 第二封裝基板111”之底面可具有至少一個第四陽極A4’與一第二共同陰極COM1”。第三陽極A3’的數量與導電位置1111’的數量相同,且第四陽極A4’的數量與導電空位1112’的數量相同。第一陽極A1’電性連接第三陽極A3’,第二陽極A2’電性連接第四陽極A4’,第一陰極C1’電性連接第一共同陰極COM1’,第二陰極C2’電性連接第二共同陰極COM1”,第一陽極A1’與第一陰極C1’上設有發光二極體110’,以電性連接第一陽極A1’、第一陰極C1’與發光二極體110。換言之,發光二極體110’之導電接點是在同一側。上述電極可透過矽穿孔彼此電性連接。在本發明之一實施例中,驅動背板10之表面可具有至少一個第五陽極A5’、至少一個第六陽極A6’與一第二共同陰極COM2’。第五陽極A5’之數量與導電位置1111’之數量相同,第六陽極A6’之數量與導電空位1112’之數量相同。第五陽極A5’電性連接第六陽極A6’,第三陽極A3’電性連接第五陽極A5’,第四陽極A4’電性連接第六陽極A6’,第一共同陰極COM1’、第二共同陰極COM1”與第三共同陰極COM2’電性連接,進而電性連接驅動背板10’及其上的發光二極體110’與其對應之導電空位1112’。驅動背板10’具有一驅動積體電路100’,驅動積體電路100’電性連接第一陽極A1’、第二陽極A2’、第三陽極A3’、第四陽極A4’、第五陽極A5’、第六陽極A6’與發光二極體110’,並提供驅動電壓Vd給發光二極體110’與第二陽極A2’。由於第三共同陰極COM2’接收接地電壓GND,故能將接地電壓GND傳送給發光二極體110’與第二陰極C2’。當有發光二極體110’壞掉時,發光二極體顯示器1’更可包含至少一個備用發光二極體112’,其係設於對應壞掉之發光二極體110’的導電空位1112’上,以電性連接驅動背板10’及其上的備用發光二極體112’。具體而言,備用發光二極體112’設於第二陽極A2’與第二陰極C2’上,並電性連接第二陽極A2’與第二陰極C2’,以接收驅動電壓Vd與接地電壓GND。因此,備用發光二極體112’之導電接點也是位於同一側。
第35圖為本發明之一實施例之第一積體電路、第二積體電路、第一電壓補償電路與第二電壓補償電路設於第一封裝基板與第二封裝基板之結構立體圖。第36圖為本發明之一實施例之發光二極體、備用發光二極體、第一積體電路、第二積體電路、第一電壓補償電路、第二電壓補償電路、第一封裝基板與第二封裝基板設於驅動背板之結構立體圖。第37圖為本發明之第一實施例對應第36圖之等效電路圖。請參閱第35圖、第36圖與第37圖,以下以一個發光二極體110’、一個導電位置1111’及一個導電空位1112’為例,說明發光二極體顯示器1’之結構。在本發明之另一實施例中,每一畫素單元11更包含至少一個第一電壓補償電路113’、至少一個第二電壓補償電路113”、一第一積體電路114’與一第二積體電路114”。在第四實施例中,一個畫素單元11’之發光二極體110’與第一電壓補償電路113’之數量是相同的。第一積體電路114’設於第一封裝基板111’與第一電壓補償電路113’之間,並設於導電位置1111’上。第一電壓補償電路113’設於第一積體電路114’與發光二極體110’之間,且位於導電位置1111’之正上方。第一積體電路114’與第一電壓補償電路113’之位置並不受限。在本發明之某些實施例中,第一積體電路114’與第一電壓補償電路113’可直接設於第一封裝基板111’之表面。發光二極體110’透過第一電壓補償電路113’與第一積體電路114’電性連接導電位置1111’。第一積體電路114’用以產生至少一個第一控制電壓Vc1。第一電壓補償電路113’用以接收第一控制電壓Vc1,並將其進行電壓補償,以產生至少一個第一顯示電壓Vs1,且傳送第一顯示電壓Vs1給發光二極體110’。舉例來說,一個畫素單元11’之第一控制電壓Vc1與第一顯示電壓Vs1之數量是相同的,可以皆等於一個畫素單元11’之發光二極體110’之數量。由於對應第一控制電壓Vc1的電流會受到薄膜電晶體的遷移率與閥值電壓、發光二極體110’之驅動電壓及電源電壓的影響,故第一電壓補償電路113’可包含電容、電阻與電感,以消除這些因素的影響,例如薄膜電晶體的閥值電壓之變化、導電線路上的電壓降與發光二極體110’之閥值電壓之飄移。
在第四實施例中,一個畫素單元11’之導電空位1112’與第二電壓補償電路113”之數量是相同的。第二積體電路114”設於第二封裝基板111”與第二電壓補償電路113”之間,並設於導電空位1112’上。第二電壓補償電路113”設於第二積體電路114”上,且位於導電空位1112’之正上方。第二積體電路114”與第二電壓補償電路113”之位置並不受限。在本發明之某些實施例中,第二積體電路114”與第二電壓補償電路113”可直接設於第二封裝基板111”之表面。第二電壓補償電路113”透過第二積體電路114”電性連接導電空位1112’。第二積體電路114”用以產生至少一個第二控制電壓Vc2。第二電壓補償電路113”用以接收第二控制電壓Vc2,並將其進行電壓補償,以產生至少一個第二顯示電壓Vs2,且傳送第二顯示電壓Vs2給導電空位1112’。舉例來說,一個畫素單元11’之第二控制電壓Vc2與第二顯示電壓Vs2之數量是相同的,可以皆等於一個畫素單元11’之導電空位1112’之數量。第二電壓補償電路113”與第一電壓補償電路113’之功能相同,於此不再贅述。
具體而言,導電位置1111’可具有一第一陰極c1’,導電空位1112’可具有一第二陰極c2’。導電位置1111’上設有第一積體電路114’,以電性連接導電位置1111’與第一積體電路114’。導電空位1112’上設有第二積體電路114”,以電性連接導電空位1112’與第二積體電路114”。第一積體電路114’上設有第一電壓補償電路113’,並與其電性連接。第一電壓補償電路113’之頂面具有一第四陽極a4’。第二積體電路114”上設有第二電壓補償電路113”,並與其電性連接。第二電壓補償電路113”之頂面具有一第五陽極a5’。發光二極體110’可透過第一導電接墊115’與第二導電接墊116’分別設於第四陽極a4’與第一陰極c1’上,以電性連接第四陽極a4’、第一陰極c1’與發光二極體110’。換言之,發光二極體110’之導電接點是在同一側。驅動背板10’具有一第一驅動積體電路101’與一第二驅動積體電路102’。第一驅動積體電路101’電性連接第一封裝基板111’、第二封裝基板111”、第一積體電路114’與第二積體電路114”,並提供第一驅動電壓Vd1給第一積體電路114’與第二積體電路114”。第二驅動積體電路102’電性連接第一封裝基板111’、第二封裝基板111”、第一積體電路114’與第二積體電路114”,並提供第二驅動電壓Vd2給第一積體電路114’與第二積體電路114”。由於驅動背板10’接收電源電壓Vdd與接地電壓GND,故能將電源電壓Vdd與接地電壓GND傳送給第一積體電路114’與第二積體電路114”,亦能傳送接地電壓GND給發光二極體110’。第一積體電路114’因應第一驅動電壓Vd1、第二驅動電壓Vd2與電源電壓Vdd產生第一控制電壓Vc1。第二積體電路114”因應第一驅動電壓Vd1、第二驅動電壓Vd2與電源電壓Vdd產生第二控制電壓Vc2。當有發光二極體110’壞掉時,發光二極體顯示器1’更可包含至少一個備用發光二極體112’,其係設於對應壞掉之發光二極體110’的導電空位1112’上,以電性連接驅動背板10’及其上的備用發光二極體112’。具體而言,備用發光二極體112’可透過第三導電接墊117’與第四導電接墊118’分別設於第五陽極a5’與第二陰極c2’上,以電性連接第五陽極a5’、第二陰極c2’與備用發光二極體112’。換言之,備用發光二極體112’之導電接點也是在同一側。
第38(a)圖至為第38(c)圖為本發明之第四實施例之製作發光二極體顯示器之各步驟結構示意圖。請參閱第38(a)圖至為第38(c)圖,以下介紹本發明之第四實施例之發光二極體顯示器之製作方法。首先,如第38(a)圖所示,提供複數個畫素單元11’,其中每一畫素單元11’包含一第一封裝基板111’與一第二封裝基板111”與至少一個發光二極體110’,第一封裝基板111’之頂面具有至少一個導電位置1111’,第二封裝基板111”支頂面具有至少一個導電空位1112’,導電位置1111’上設有發光二極體110’,導電位置1111’電性連接其上的發光二極體110’。在第四實施例中,係以一個發光二極體110’、一個導電位置1111’及一個導電空位1112’為例。假設所有的發光二極體110’、所有的第一封裝基板111’與所有的第二封裝基板111”都是正常的,則可如第38(b)圖所示,轉移部分之第一封裝基板111’與部分之第二封裝基板111”之底面至驅動背板10’,以電性連接驅動背板10’及其上的發光二極體110’與其對應之導電空位1112’;或者,轉移所有畫素單元11’之第一封裝基板111’與第二封裝基板111”之底面至驅動背板10’,以電性連接驅動背板10’與每一畫素單元11’之發光二極體110’與導電空位1112’。 若無法判斷所有的發光二極體110’與所有的第一封裝基板111’之正常性,則可在提供所有畫素單元11’後,先施加電壓給第一封裝基板111’,以判斷每一畫素單元11’之第一封裝基板111’及其上的發光二極體110’是否正常。若是,轉移正常之第一封裝基板111’與其對應之第二封裝基板111”之底面至驅動背板10’,以電性連接驅動背板10及其上的發光二極體110’與其對應之導電空位1112’。若否,將不正常之第一封裝基板111’與其對應之第二封裝基板111”分離驅動背板10’。 最後,判斷驅動背板10’上的發光二極體110’是否發光。若否,則如第38(c)圖所示,轉移至少一個備用發光二極體112’至導電空位1112’,以電性連接驅動背板10’及其上的備用發光二極體112’。若是,則結束整個流程。
第四實施例對應之形成備用發光二極體112’於第二封裝基板111”上之流程與提供所有畫素單元11’之流程與第一實施例對應之流程差別僅在於畫素單元之結構,於此不再贅述。
第39圖為本發明之第五實施例之發光二極體顯示器之結構立體圖。請參閱第39圖,第五實施例與第四實施例差別在於同一個畫素單元11之發光二極體110’與導電位置1111’之數量。在第五實施例中,發光二極體110’與導電位置1111’皆為複數個,所有發光二極體110’分別設於所有導電位置1112’上,並分別電性連接所有導電位置1112’,所有發光二極體110’之數量與所有導電位置1112’之數量相同。發光二極體110’包含紅色發光二極體、綠色發光二極體與藍色發光二極體,但本發明並不以此為限。
第40圖為本發明之第五實施例對應第33圖之等效電路圖。請參閱第30圖、第31圖、第32圖、第33圖與第40圖,以下以複數個發光二極體110’、複數個導電位置1111’及一個導電空位1112’為例,說明發光二極體顯示器1’之結構。第五實施例之結構與第四實施例之結構相似,以下僅說明不同處。在第五實施例中,每一導電位置1111’可具有一第一陽極A1’與一第一陰極C1’,所有第一陽極A1’分別電性連接所有第三陽極A3’,所有第一陰極C1’電性連接第一共同陰極COM1’,所有第三陽極A3’分別電性連接所有第五陽極A5’。驅動積體電路100’電性連接所有第一陽極A1’、第二陽極A2’、所有第三陽極A3’、第四陽極A4’、所有第五陽極A5’、第六陽極A6’與所有發光二極體110’,並提供驅動電壓Vd給所有發光二極體110’與第二陽極A2’。
第41圖為本發明之另一實施例之第一積體電路、第二積體電路、第一電壓補償電路與第二電壓補償電路設於第一封裝基板與第二封裝基板之結構立體圖。第42圖為本發明之另一實施例之發光二極體、備用發光二極體、第一積體電路、第二積體電路、第一電壓補償電路、第二電壓補償電路、第一封裝基板與第二封裝基板設於驅動背板之結構立體圖。第43圖為本發明之第五實施例對應第42圖之等效電路圖。請參閱第41圖、第42圖與第43圖,以下以複數個發光二極體110’、複數個導電位置1111’及一個導電空位1112’為例,說明發光二極體顯示器1’之結構。第五實施例之結構與第四實施例之結構相似,以下僅說明不同處。在第五實施例中,所有第一電壓補償電路113’設於第一積體電路114’與所有發光二極體110’之間,且分別位於所有導電位置1111’之正上方。所有發光二極體110’分別設於所有第一電壓補償電路113’上。發光二極體110’透過第一電壓補償電路113’與第一積體電路114’分別電性連接導電位置1111’。
具體而言,每一導電位置1111’可具有一第一陰極c1’,所有導電位置1111’上設有第一積體電路114’,以電性連接所有導電位置1111’與第一積體電路114’。第一積體電路114’上設有所有第一電壓補償電路113’,並與其電性連接。每一第一電壓補償電路113’之頂面具有一第四陽極a4’。
以下介紹本發明之第五實施例之發光二極體顯示器之製作方法。第五實施例之發光二極體顯示器之製作方法與第四實施例之發光二極體顯示器之製作方法差別僅在畫素單元11’之結構,其餘特徵皆與第五實施例相同,於此不再贅述。由於第四實施例之每一第一封裝基板111’設有複數個發光二極體110’,故能降低發光二極體110’之轉移次數並提高發光二極體110’之轉移成功率。
第44圖為本發明之第六實施例之發光二極體顯示器之結構立體圖。請參閱第44圖,以下介紹本發明之第六實施例之發光二極體顯示器1’。第六實施例與第四實施例差別在於導電位置1111’與導電空位1112’之數量及其對應元件之數量。在第六實施例中,導電位置1111’、導電空位1112’與發光二極體110’皆有複數個。所有發光二極體110’分別設於所有導電位置1111’上,並分別電性連接所有導電位置1111’,所有發光二極體110’之數量與所有導電位置1111’之數量相同。發光二極體110’包含紅色發光二極體、綠色發光二極體與藍色發光二極體。所有導電空位1112’分別對應所有導電位置1111’,所有導電空位1112’之數量與所有導電位置1111’之數量相同。
第45圖為本發明之第六實施例對應第33圖之等效電路圖。請參閱第30圖、第31圖、第32圖、第33圖與第45圖,以下以複數個發光二極體110’、複數個導電位置1111’及複數個導電空位1112’為例,說明發光二極體顯示器1’之結構。然而,第六實施例之各元件的連接關係與第四實施例之各元件的連接與結構關係相同,於此不再贅述。
第46圖為本發明之第六實施例對應第36圖之等效電路圖。請參閱第35圖、第36圖與第46圖,以下以複數個發光二極體110’、複數個第一電壓補償電路113’、複數個第二電壓補償電路113”、複數個導電位置1111’及複數個導電空位1112’為例,說明發光二極體顯示器1’之結構。然而,第六實施例之各元件的連接關係與第四實施例之各元件的連接與結構關係相同,於此不再贅述。
以下介紹本發明之第六實施例之發光二極體顯示器之製作方法。第六實施例之發光二極體顯示器之製作方法與第四實施例之發光二極體顯示器之製作方法差別僅在畫素單元11’之結構,其餘特徵皆與第四實施例相同,於此不再贅述。由於第六實施例之每一第一封裝基板111’設有複數個發光二極體110’,故能降低發光二極體110’之轉移次數並提高發光二極體110’之轉移成功率。
根據上述實施例,發光二極體顯示器及其製作方法將封裝基板設於驅動背板與發光二極體之間,將原來形成在驅動背板上的電路轉移到封裝基板上,以減少驅動背板之電路複雜度,並增加發光面積之利用率,適用於高解析度產品之應用。此外,利用一封裝基板同時將多個發光二極體轉移至驅動背板上,以降低轉移次數並提高轉移成功率。
以上所述者,僅為本發明一較佳實施例而已,並非用來限定本發明實施之範圍,故舉凡依本發明申請專利範圍所述之形狀、構造、特徵及精神所為之均等變化與修飾,均應包括於本發明之申請專利範圍內。
1、1’:發光二極體顯示器
10、10’:驅動背板
100、100’:驅動積體電路
101、101’:第一驅動積體電路
102、102’:第二驅動積體電路
11、11’:畫素單元
110、110’:發光二極體
111:封裝基板
111’:第一封裝基板
111”:第二封裝基板
1111、1111’:導電位置
1112、1112’:導電空位
112、112’:備用發光二極體
113:電壓補償電路
113’:第一電壓補償電路
113”:第二電壓補償電路
114:積體電路
114’:第一積體電路
114”:第二積體電路
115、115’:第一導電接墊
116、116’:第二導電接墊
117、117’:第三導電接墊
118、118’:第四導電接墊
2:頂部電極
3:矽基板
31:矽穿孔
4:底部電極
5:載體
6:生長基板
7:母封裝基板
L:雷射
A1、A1’:第一陽極
C1、C1’:第一陰極
A2、A2’:第二陽極
C2、C2’:第二陰極
A3、A3’:第三陽極
A4、A4’:第四陽極
COM1、COM1’:第一共同陰極
COM1”:第二共同陰極
A5、A5’:第五陽極
A6、A6’:第六陽極
COM2:第二共同陰極
COM2’:第三共同陰極
Vd:驅動電壓
GND:接地電壓
Vc:控制電壓
Vc1:第一控制電壓
Vc2:第二控制電壓
Vs:顯示電壓
Vs1:第一顯示電壓
Vs2:第二顯示電壓
c1、c1’:第一陰極
c2、c2’:第二陰極
a1:第一陽極
a2:第二陽極
a3:第三陽極
com1:第一共同陰極
a4、a4’:第四陽極
a5、a5’:第五陽極
a6:第六陽極
a7:第七陽極
a8:第八陽極
com2:第二共同陰極
Vd1:第一驅動電壓
Vd2:第二驅動電壓
Vdd:電源電壓
第1圖為本發明之第一實施例之發光二極體顯示器之結構立體圖。
第2圖為本發明之一實施例之封裝基板之頂面示意圖。
第3圖為本發明之一實施例之封裝基板之底面示意圖。
第4圖為本發明之矽穿孔之結構剖視圖。
第5圖為本發明之一實施例之驅動背板之結構立體圖。
第6圖為本發明之一實施例之發光二極體、備用發光二極體與封裝基板設於驅動背板之結構立體圖。
第7圖為本發明之第一實施例對應第6圖之等效電路圖。
第8圖為本發明之另一實施例之封裝基板之頂面示意圖。
第9圖為本發明之另一實施例之封裝基板之底面示意圖。
第10圖為本發明之一實施例之積體電路與電壓補償電路設於封裝基板之結構立體圖。
第11圖為本發明之另一實施例之驅動背板之結構立體圖。
第12圖為本發明之一實施例之發光二極體、備用發光二極體、積體電路、電壓補償電路與封裝基板設於驅動背板之結構立體圖。
第13圖為本發明之第一實施例對應第12圖之等效電路圖。
第14(a)圖至為第14(c)圖為本發明之第一實施例之製作發光二極體顯示器之各步驟結構示意圖。
第15圖為本發明之一實施例之載體及其上之備用發光二極體之結構立體圖。
第16(a)圖至第16(b)圖為本發明之一實施例之形成備用發光二極體於封裝基板上之各步驟結構示意圖。
第17(a)圖至第17(d)圖為本發明之一實施例之提供畫素單元之各步驟結構示意圖。
第18圖為本發明之第二實施例之發光二極體顯示器之結構立體圖。
第19圖為本發明之第二實施例對應第6圖之等效電路圖。
第20圖為本發明之再一實施例之封裝基板之頂面示意圖。
第21圖為本發明之再一實施例之封裝基板之底面示意圖。
第22圖為本發明之另一實施例之積體電路與電壓補償電路設於封裝基板之結構立體圖。
第23圖為本發明之再一實施例之驅動背板之結構立體圖。
第24圖為本發明之另一實施例之發光二極體、備用發光二極體、積體電路、電壓補償電路與封裝基板設於驅動背板之結構立體圖。
第25圖為本發明之第二實施例對應第24圖之等效電路圖。
第26圖為本發明之第三實施例之發光二極體顯示器之結構立體圖。
第27圖為本發明之第三實施例對應第6圖之等效電路圖。
第28圖為本發明之第三實施例對應第12圖之等效電路圖。
第29圖為本發明之第四實施例之發光二極體顯示器之結構立體圖。
第30圖為本發明之一實施例之第一封裝基板與第二封裝基板之頂面示意圖。
第31圖為本發明之一實施例之第一封裝基板與第二封裝基板之底面示意圖。
第32圖為本發明之一實施例之驅動背板之結構立體圖。
第33圖為本發明之一實施例之發光二極體、備用發光二極體、第一封裝基板與第二封裝基板設於驅動背板之結構立體圖。
第34圖為本發明之第四實施例對應第33圖之等效電路圖。
第35圖為本發明之一實施例之第一積體電路、第二積體電路、第一電壓補償電路與第二電壓補償電路設於第一封裝基板與第二封裝基板之結構立體圖。
第36圖為本發明之一實施例之發光二極體、備用發光二極體、第一積體電路、第二積體電路、第一電壓補償電路、第二電壓補償電路、第一封裝基板與第二封裝基板設於驅動背板之結構立體圖。
第37圖為本發明之第一實施例對應第36圖之等效電路圖。
第38(a)圖至為第38(c)圖為本發明之第四實施例之製作發光二極體顯示器之各步驟結構示意圖。
第39圖為本發明之第五實施例之發光二極體顯示器之結構立體圖。
第40圖為本發明之第五實施例對應第33圖之等效電路圖。
第41圖為本發明之另一實施例之第一積體電路、第二積體電路、第一電壓補償電路與第二電壓補償電路設於第一封裝基板與第二封裝基板之結構立體圖。
第42圖為本發明之另一實施例之發光二極體、備用發光二極體、第一積體電路、第二積體電路、第一電壓補償電路、第二電壓補償電路、第一封裝基板與第二封裝基板設於驅動背板之結構立體圖。
第43圖為本發明之第五實施例對應第42圖之等效電路圖。
第44圖為本發明之第六實施例之發光二極體顯示器之結構立體圖。
第45圖為本發明之第六實施例對應第33圖之等效電路圖。
第46圖為本發明之第六實施例對應第36圖之等效電路圖。
1:發光二極體顯示器
10:驅動背板
11:畫素單元
110:發光二極體
111:封裝基板
1111:導電位置
1112:導電空位
Claims (16)
- 一種發光二極體顯示器,包含:一驅動背板;以及複數個畫素單元,每一該畫素單元包含:至少一個發光二極體;以及至少一個封裝基板,其頂面具有至少一個導電位置及其對應之至少一個導電空位,該至少一個導電位置上設有該至少一個發光二極體,該至少一個導電位置電性連接其上的該至少一個發光二極體,每一該畫素單元之該至少一個封裝基板之底面設於該驅動背板上,該驅動背板電性連接其上的每一該畫素單元之該至少一個發光二極體與其對應之該至少一個導電空位;其中每一該畫素單元更包含至少一個電壓補償電路與一積體電路,該積體電路設於該至少一個封裝基板與該至少一個電壓補償電路之間,並設於該至少一個導電位置及其對應之該至少一個導電空位上,該至少一個電壓補償電路設於該積體電路與該至少一個發光二極體之間,且位於該至少一個導電位置及其對應之該至少一個導電空位之正上方,該至少一個發光二極體透過該至少一個電壓補償電路與該積體電路電性連接該至少一個導電位置,該至少一個電壓補償電路透過該積體電路電性連接對應之該至少一個導電空位,該積體電路用以產生至少一個控制電壓,該至少一個電壓補償電路用以接收該至少一個控制電壓,並將其進行電壓補償,以產生至少一個顯示電壓,且 傳送該至少一個顯示電壓給該至少一個發光二極體。
- 如請求項1所述之發光二極體顯示器,其中該至少一個發光二極體為紅色發光二極體、綠色發光二極體或藍色發光二極體。
- 如請求項1所述之發光二極體顯示器,更包含至少一個備用發光二極體,其係設於該至少一個導電空位上,以電性連接該驅動背板及其上的該至少一個備用發光二極體。
- 如請求項1所述之發光二極體顯示器,其中該至少一個導電位置包含複數個導電位置,該至少一個發光二極體包含複數個發光二極體,該些發光二極體分別設於該些導電位置上,並分別電性連接該些導電位置,該些發光二極體之數量與該些導電位置之數量相同。
- 如請求項4所述之發光二極體顯示器,其中該些發光二極體包含紅色發光二極體、綠色發光二極體與藍色發光二極體。
- 如請求項4所述之發光二極體顯示器,其中該至少一個導電空位包含複數個導電空位,該些導電空位分別對應該些導電位置,該些導電空位之數量與該些導電位置之數量相同。
- 如請求項1所述之發光二極體顯示器,其中該至少一個發光二極體為次毫米發光二極體或微發光二極體。
- 一種發光二極體顯示器之製作方法,其係包含下列步驟:提供複數個畫素單元,其中每一該畫素單元包含至少一個封裝基板與至少一個發光二極體,該至少一個封裝基板之頂面具有至少一個導電位置及其對應之至少一個導電空位,該至少一 個導電位置上設有該至少一個發光二極體,該至少一個導電位置電性連接其上的該至少一個發光二極體;以及轉移該至少一個封裝基板之底面至一驅動背板,以電性連接該驅動背板及其上的該至少一個發光二極體與其對應之該至少一個導電空位;其中每一該畫素單元更包含至少一個電壓補償電路與一積體電路,該積體電路設於該至少一個封裝基板與該至少一個電壓補償電路之間,並設於該至少一個導電位置及其對應之該至少一個導電空位上,該至少一個電壓補償電路設於該積體電路與該至少一個發光二極體之間,且位於該至少一個導電位置及其對應之該至少一個導電空位之正上方,該至少一個發光二極體透過該至少一個電壓補償電路與該積體電路電性連接該至少一個導電位置,該至少一個電壓補償電路透過該積體電路電性連接對應之該至少一個導電空位,該積體電路用以產生至少一個控制電壓,該至少一個電壓補償電路用以接收該至少一個控制電壓,並將其進行電壓補償,以產生至少一個顯示電壓,且傳送該至少一個顯示電壓給該至少一個發光二極體。
- 如請求項8所述之發光二極體顯示器之製作方法,其中在提供該些畫素單元之步驟後,判斷每一該畫素單元之該至少一個封裝基板及其上的該至少一個發光二極體是否正常:若是,進行轉移正常之該至少一個封裝基板之該底面至該驅動背板,以電性連接該驅動背板及其上的該至少一個發光二極體與其對應之該至少一個導電空位之步驟;以及若否,分離不正常之該至少一個封裝基板與該驅動背板。
- 如請求項8所述之發光二極體顯示器之製作方法,其中在轉移該至少一個封裝基板之該底面至該驅動背板,以電性連接該驅動背板及其上的該至少一個發光二極體與其對應之該至少一個導電空位之步驟中,轉移每一該畫素單元之該至少一個封裝基板之該底面至該驅動背板,以電性連接該驅動背板、每一該畫素單元之該至少一個導電空位與每一該畫素單元上的該至少一個發光二極體。
- 如請求項8所述之發光二極體顯示器之製作方法,其中該至少一個發光二極體為紅色發光二極體、綠色發光二極體或藍色發光二極體。
- 如請求項8所述之發光二極體顯示器之製作方法,更包含下列步驟:判斷該驅動背板上的該至少一個發光二極體是否發光:若否,轉移至少一個備用發光二極體至該至少一個導電空位,以電性連接該驅動背板及其上的該至少一個備用發光二極體;以及若是,結束。
- 如請求項8所述之發光二極體顯示器之製作方法,其中該至少一個導電位置包含複數個導電位置,該至少一個發光二極體包含複數個發光二極體,該些發光二極體分別設於該些導電位置上,並分別電性連接該些導電位置,該些發光二極體之數量與該些導電位置之數量相同。
- 如請求項13所述之發光二極體顯示器之製作方法,其中該些發光二極體包含紅色發光二極體、綠色發光二極體與藍色發光二極體。
- 如請求項13所述之發光二極體顯示器之製作方法,其中該至少一個導電空位包含複數個導電空位,該些導電空位分別對應該些導電位置,該些導電空位之數量與該些導電位置之數量相同。
- 如請求項8所述之發光二極體顯示器之製作方法,其中該至少一個發光二極體為次毫米發光二極體或微發光二極體。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011529827.3 | 2020-12-22 | ||
CN202011529827.3A CN112669714B (zh) | 2020-12-22 | 2020-12-22 | 发光二极体显示器及其制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI754502B true TWI754502B (zh) | 2022-02-01 |
TW202226571A TW202226571A (zh) | 2022-07-01 |
Family
ID=75407654
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109146062A TWI754502B (zh) | 2020-12-22 | 2020-12-24 | 發光二極體顯示器及其製作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11538400B2 (zh) |
CN (1) | CN112669714B (zh) |
TW (1) | TWI754502B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117316973A (zh) * | 2018-09-07 | 2023-12-29 | 株式会社半导体能源研究所 | 显示装置、显示模块及电子设备 |
CN114660845B (zh) * | 2022-04-21 | 2024-02-09 | 业成光电(深圳)有限公司 | 显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20170187976A1 (en) * | 2015-12-23 | 2017-06-29 | X-Celeprint Limited | Serial row-select matrix-addressed system |
JP2017142529A (ja) * | 2017-04-20 | 2017-08-17 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、表示モジュール及び電子機器 |
US20180102492A1 (en) * | 2013-03-15 | 2018-04-12 | Apple Inc. | Light emitting diode display with redundancy scheme |
CN111524928A (zh) * | 2020-04-30 | 2020-08-11 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
TW202046277A (zh) * | 2019-06-13 | 2020-12-16 | 友達光電股份有限公司 | 畫素補償電路 |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7544977B2 (en) * | 2006-01-27 | 2009-06-09 | Hewlett-Packard Development Company, L.P. | Mixed-scale electronic interface |
CN100498464C (zh) * | 2006-05-12 | 2009-06-10 | 启萌科技有限公司 | 背光模组及发光二极管驱动板 |
KR101186254B1 (ko) * | 2006-05-26 | 2012-09-27 | 엘지디스플레이 주식회사 | 유기 발광다이오드 표시장치와 그의 구동방법 |
US8344475B2 (en) * | 2006-11-29 | 2013-01-01 | Rambus Inc. | Integrated circuit heating to effect in-situ annealing |
US7675240B2 (en) * | 2007-12-12 | 2010-03-09 | Asian Power Devices Inc. | Light emitting diode circuit having even current |
US9509313B2 (en) * | 2009-04-14 | 2016-11-29 | Monolithic 3D Inc. | 3D semiconductor device |
US9219005B2 (en) * | 2011-06-28 | 2015-12-22 | Monolithic 3D Inc. | Semiconductor system and device |
WO2012015550A2 (en) * | 2010-07-30 | 2012-02-02 | Monolithic 3D, Inc. | Semiconductor device and structure |
US8642416B2 (en) * | 2010-07-30 | 2014-02-04 | Monolithic 3D Inc. | Method of forming three dimensional integrated circuit devices using layer transfer technique |
US10098197B2 (en) * | 2011-06-03 | 2018-10-09 | Cree, Inc. | Lighting devices with individually compensating multi-color clusters |
US9029173B2 (en) * | 2011-10-18 | 2015-05-12 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
US8987765B2 (en) * | 2013-06-17 | 2015-03-24 | LuxVue Technology Corporation | Reflective bank structure and method for integrating a light emitting device |
CN103354080B (zh) * | 2013-06-26 | 2016-04-20 | 京东方科技集团股份有限公司 | 有源矩阵有机发光二极管像素单元电路以及显示面板 |
US9647048B2 (en) * | 2013-11-26 | 2017-05-09 | Apple Inc. | Capacitor structures for display pixel threshold voltage compensation circuits |
US9437782B2 (en) * | 2014-06-18 | 2016-09-06 | X-Celeprint Limited | Micro assembled LED displays and lighting elements |
US20160063922A1 (en) * | 2014-08-26 | 2016-03-03 | Apple Inc. | Organic Light-Emitting Diode Display |
US10304364B2 (en) * | 2015-01-23 | 2019-05-28 | Vuereal Inc. | Identifying and repairing defects for micro-device integrated systems |
TWI616116B (zh) * | 2016-12-02 | 2018-02-21 | 錼創科技股份有限公司 | 顯示器及其修補方法 |
TWI649741B (zh) * | 2018-01-30 | 2019-02-01 | 友達光電股份有限公司 | 臨界電壓補償電路以及顯示面板 |
CN108417544A (zh) * | 2018-04-13 | 2018-08-17 | 业成科技(成都)有限公司 | 散热元件、应用其的电子装置和电子装置的制作方法 |
CN108364607B (zh) * | 2018-05-25 | 2020-01-17 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN109003996B (zh) * | 2018-07-27 | 2021-07-09 | 上海天马微电子有限公司 | 显示面板、显示面板的检修方法及显示装置 |
CN111105720A (zh) * | 2018-10-09 | 2020-05-05 | 财团法人工业技术研究院 | 拼接显示装置 |
TWI683431B (zh) * | 2018-11-26 | 2020-01-21 | 友達光電股份有限公司 | 發光元件基板及其修復方法 |
JP7320970B2 (ja) * | 2019-03-28 | 2023-08-04 | 株式会社ジャパンディスプレイ | 表示装置 |
US11430830B2 (en) * | 2019-04-05 | 2022-08-30 | Nanosys, Inc. | White light emitting diode (LED) and method of repairing light emitting device using same |
US20210407411A1 (en) * | 2019-08-23 | 2021-12-30 | Boe Technology Group Co., Ltd. | Temperature compensation method for display panel, display panel, and electronic device |
US10847083B1 (en) * | 2019-10-14 | 2020-11-24 | Shaoher Pan | Integrated active-matrix light emitting pixel arrays based devices by laser-assisted bonding |
US11742455B2 (en) * | 2019-11-18 | 2023-08-29 | Vuereal Inc. | Identifying and repairing defects micro-device integrated system |
CN111145684A (zh) * | 2020-02-17 | 2020-05-12 | 重庆康佳光电技术研究院有限公司 | 一种像素电路、显示基板和显示装置 |
CN111445852A (zh) * | 2020-05-06 | 2020-07-24 | Oppo广东移动通信有限公司 | 像素补偿电路、显示装置及补偿方法 |
CN111653584B (zh) * | 2020-06-18 | 2022-08-05 | 厦门天马微电子有限公司 | 显示面板及其制作方法、显示装置 |
-
2020
- 2020-12-22 CN CN202011529827.3A patent/CN112669714B/zh active Active
- 2020-12-24 TW TW109146062A patent/TWI754502B/zh active
-
2021
- 2021-02-09 US US17/171,271 patent/US11538400B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180102492A1 (en) * | 2013-03-15 | 2018-04-12 | Apple Inc. | Light emitting diode display with redundancy scheme |
US20170187976A1 (en) * | 2015-12-23 | 2017-06-29 | X-Celeprint Limited | Serial row-select matrix-addressed system |
JP2017142529A (ja) * | 2017-04-20 | 2017-08-17 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、表示モジュール及び電子機器 |
TW202046277A (zh) * | 2019-06-13 | 2020-12-16 | 友達光電股份有限公司 | 畫素補償電路 |
CN111524928A (zh) * | 2020-04-30 | 2020-08-11 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112669714A (zh) | 2021-04-16 |
US11538400B2 (en) | 2022-12-27 |
US20220198996A1 (en) | 2022-06-23 |
CN112669714B (zh) | 2022-09-20 |
TW202226571A (zh) | 2022-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6754410B2 (ja) | Ledディスプレイ装置 | |
US9786646B2 (en) | Matrix addressed device repair | |
TWI754502B (zh) | 發光二極體顯示器及其製作方法 | |
US10839756B2 (en) | Micro display device and display integrated circuit having dual chips stacked with each other | |
US12080836B2 (en) | Electronic device | |
US20220199597A1 (en) | Display device | |
JP2018195826A (ja) | 電子装置及びその製造方法 | |
US20220278260A1 (en) | Display apparatus using semiconductor light emitting device | |
US20220238503A1 (en) | Display module | |
US20160321972A1 (en) | Organic light emitting diode display | |
US20190155564A1 (en) | Modular module | |
KR102411327B1 (ko) | 표시 장치 | |
CN110890393A (zh) | 微发光二极管显示面板 | |
US20220399380A1 (en) | Display device | |
US20220293577A1 (en) | Display device and display unit | |
CN112567522B (zh) | 使用半导体发光二极管的显示装置及其制造方法 | |
US11869416B2 (en) | Display device using semiconductor light-emitting element | |
US20230275200A1 (en) | Display device using semiconductor light-emitting element, and method for manufacturing same | |
TWI744893B (zh) | 電子裝置及其製造方法 | |
US20230326929A1 (en) | Display device using semiconductor light-emitting diodes | |
US12118922B2 (en) | Display apparatus | |
US20230006116A1 (en) | Display device | |
KR20220051782A (ko) | 디스플레이 모듈 | |
KR20230086715A (ko) | 반도체 발광 소자를 이용한 디스플레이 장치 | |
CN101783339A (zh) | 电子元件模块 |