TWI751819B - 半導體裝置之製造方法 - Google Patents
半導體裝置之製造方法 Download PDFInfo
- Publication number
- TWI751819B TWI751819B TW109142374A TW109142374A TWI751819B TW I751819 B TWI751819 B TW I751819B TW 109142374 A TW109142374 A TW 109142374A TW 109142374 A TW109142374 A TW 109142374A TW I751819 B TWI751819 B TW I751819B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- opening
- etching step
- barrier layer
- etching
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 77
- 239000004065 semiconductor Substances 0.000 title claims abstract description 41
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 31
- 238000005530 etching Methods 0.000 claims abstract description 148
- 230000004888 barrier function Effects 0.000 claims abstract description 77
- 229910052751 metal Inorganic materials 0.000 claims abstract description 70
- 239000002184 metal Substances 0.000 claims abstract description 70
- 239000000758 substrate Substances 0.000 claims abstract description 17
- 229920002120 photoresistant polymer Polymers 0.000 claims description 21
- 230000008569 process Effects 0.000 description 50
- 239000000463 material Substances 0.000 description 14
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 10
- 229910052710 silicon Inorganic materials 0.000 description 10
- 239000010703 silicon Substances 0.000 description 10
- 238000011109 contamination Methods 0.000 description 9
- 239000007789 gas Substances 0.000 description 9
- 230000009977 dual effect Effects 0.000 description 6
- 238000001459 lithography Methods 0.000 description 6
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 5
- 239000007769 metal material Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 238000005137 deposition process Methods 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 239000001257 hydrogen Substances 0.000 description 3
- 229910052739 hydrogen Inorganic materials 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 239000007943 implant Substances 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 229910052757 nitrogen Inorganic materials 0.000 description 2
- 238000007517 polishing process Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- UGFAIRIUMAVXCW-UHFFFAOYSA-N Carbon monoxide Chemical compound [O+]#[C-] UGFAIRIUMAVXCW-UHFFFAOYSA-N 0.000 description 1
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 1
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 1
- 229910002601 GaN Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000006117 anti-reflective coating Substances 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 238000000231 atomic layer deposition Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 229910002091 carbon monoxide Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000001627 detrimental effect Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 229910001873 dinitrogen Inorganic materials 0.000 description 1
- 229910001882 dioxygen Inorganic materials 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 150000002431 hydrogen Chemical class 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- 239000002243 precursor Substances 0.000 description 1
- 238000002203 pretreatment Methods 0.000 description 1
- 238000004886 process control Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 235000012431 wafers Nutrition 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
- H01L21/76808—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving intermediate temporary filling with material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
- H01L21/76813—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving a partial via etch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76816—Aspects relating to the layout of the pattern or to the size of vias or trenches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
- H01L21/31116—Etching inorganic layers by chemical means by dry-etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76834—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
在此提供一種半導體裝置之製造方法。此方法包括形成金屬層於基板中,且依序形成阻障層及絕緣層於基板上。此方法包括進行第一蝕刻步驟,以形成開口於絕緣層中,且開口並未暴露出阻障層。在第一蝕刻步驟之後,形成間隙填充層於絕緣層上且填滿開口。此方法包括進行第二蝕刻步驟,以在間隙填充層中形成與開口連通的第一通孔,並將開口的上部分拓寬而形成溝槽。此方法包括進行第三蝕刻步驟,以移除位於開口的底部的間隙填充層,並加深溝槽及開口的深度。此方法包括在阻障層中形成與開口連通的第二通孔,以暴露出金屬層。
Description
本發明係有關於一種半導體裝置,且特別係有關於一種使用雙鑲嵌製程的半導體裝置之製造方法。
在半導體裝置的製程中,為了使半導體元件與控制電路連線,會在半導體元件之上形成內連線結構。內連線結構為多層結構,其包括多層的絕緣層,以及形成於絕緣層中的金屬層。形成內連線結構的製程中,通常會蝕刻絕緣層,以形成通孔或溝槽。之後,將金屬填入通孔或溝槽中,藉以分別形成導電插塞或導電線路。
雙鑲嵌(dual damascene)製程經常用以形成內連線結構。依據通孔與溝槽的形成順序,雙鑲嵌製程可分為通孔優先(via first)與溝槽優先(trench first)兩種。通孔之尺寸較小,且形成通孔的微影製程比形成溝槽的微影製程更為困難。通孔優先製程是在平坦的平面上進行形成通孔的微影製程。因此,相較於溝槽優先製程,通孔優先製程的製程控制較為容易,且製程視窗(process window)也較大。
為了形成具有多層結構的內連線結構,可重複進行數次雙鑲嵌製程。更具體而言,當形成第一層的金屬層(例如,導電插塞及/或導電線路)於第一層的絕緣層中之後,會形成一層阻障層於此第一層的導電線路上。之後,再形成第二層的絕緣層於阻障層上。當對第二層的絕緣層進行蝕刻製程而形成通孔時,此阻障層可作為蝕刻停止層。換言之,此蝕刻製程會在暴露出阻障層之後停止。
在習知的通孔優先製程中,為了避免金屬層中的金屬在製程中外洩而造成汙染,會以上述阻障層覆蓋金屬層的表面。然而,阻障層的熱膨脹係數與金屬層的熱膨脹係數通常不匹配。當接收到製程中的熱能時,熱膨脹係數不匹配所造成的應力會使金屬層表面產生突出部,從而使覆蓋於金屬層表面的阻障層的表面也不平坦。並且,金屬層的突出部的尺寸、數量及位置皆無法控制。因此,當進行習知的通孔優先雙鑲嵌製程時,於形成通孔的蝕刻製程中,金屬層的突出部可能被暴露出。再者,位於金屬層的突出部上的阻障層可能會受到應力的影響而改變其分子的排列。因此,可能會增加阻障層的蝕刻速率,而暴露出下方的金屬層。如此一來,金屬層中的金屬(例如,銅)可能會外洩而散佈在絕緣層中、基板的表面上、製程腔體中及/或氣體管路中,進而造成無法控制的汙染,導致產品的良率及可靠度降低。
為了解決上述金屬所造成的汙染問題,在習知的雙鑲嵌製程中,採取了以下的方法以避免形成金屬層的突出部。在一些習知技術中,在形成阻障層之前,對金屬層進行前處理製程,例如,預退火(pre-anneal)。在另一些習知技術中,對金屬層進行預退火時加入氣體(例如,氫氣、氮氣、或是氫氣與氮氣的混合氣體)。在另一些習知技術中,在形成阻障層之前,使用含矽前驅物(例如,SiH
4)對金屬層表面進行處理。然而,這些方法都無法完全避免在金屬層表面產生突出部。即使可以減少突出部的數量,這些方法也有可能導致金屬層的電阻值提高,因而不利於半導體裝置的操作。
另一方面,在習知的通孔優先製程中,在形成通孔的蝕刻期間,需要完全移除通孔底部的絕緣層。當後續移除阻障層時,若是位於通孔底部的絕緣層沒有完全移除,則有可能無法完全露出金屬層的表面,進而導致導電插塞的電阻值過高或是失效。為了避免此問題,在習知的通孔優先製程中,通常會過度蝕刻絕緣層,以確保暴露出阻障層。然而,為了避免金屬所造成的汙染問題,在形成通孔的蝕刻期間,阻障層不可被蝕刻穿透。因此,蝕刻製程的控制難度非常高。在裝置微小化(即,阻障層的厚度變薄)時,蝕刻製程的控制將更加困難。
因此,在本技術領域中,對於且具有高良率及高可靠度的半導體裝置及其製造方法仍有所需求。
本發明實施例提供一種半導體裝置之製造方法,能夠避免習知的通孔優先製程的金屬汙染問題。
本發明之一實施例係揭示一種半導體裝置之製造方法,包括:形成金屬層於基板中;形成阻障層於基板上,使阻障層覆蓋金屬層;形成絕緣層於阻障層上;進行第一蝕刻步驟,以形成開口於絕緣層中,其中在第一蝕刻步驟之後,開口並未暴露出阻障層;在第一蝕刻步驟之後,形成間隙填充層於絕緣層上且填滿開口,其中間隙填充層具有平坦的頂表面;進行第二蝕刻步驟,以在間隙填充層中形成與開口連通的第一通孔,並移除一部分的絕緣層以將開口的上部分拓寬而形成溝槽,其中在第二蝕刻步驟之後,一部分的間隙填充層位於開口的底部;進行第三蝕刻步驟,以移除位於開口的底部的間隙填充層,並加深溝槽的深度及開口的深度;以及在阻障層中形成與開口連通的第二通孔,以暴露出金屬層。
在本發明實施例所提供的半導體裝置之製造方法中,藉由控制第一蝕刻步驟中的蝕刻深度,可避免在進行第三蝕刻步驟之前暴露出金屬層。因此,能夠避免金屬所造成的汙染,進而能夠大幅改善半導體裝置的良率及可靠度。
為使本發明之上述和其他目的、特徵、優點能更明顯易懂,下文特舉出較佳實施例,並配合所附圖式,作詳細說明如下。再者,本發明的不同範例中可能使用重複的參考符號及/或用字。這些重複符號或用字係為了簡化與清晰的目的,並非用以限定各個實施例及/或所述外觀結構之間的關係。
在此,「約」、「大約」之用語通常表示在一給定值或範圍的20%之內,較佳是10%之內,且更佳是5%之內。在此給定的數量為大約的數量,意即在沒有特定說明的情況下,仍可隱含「約」、「大約」之含義。
本發明提供一種半導體裝置之製造方法,第1A圖至第1E圖為本發明一些實施例之半導體裝置100在製程各個階段的剖面示意圖。
請參照第1A圖,形成金屬層104於基板102中。更具體而言,可形成開口或溝槽於基板102中,接著將金屬材料填入此開口或溝槽中。之後,進行平坦化製程(例如,化學機械研磨製程),以移除多餘的金屬材料。平坦化製程之後,基板102與金屬層104具有平坦的頂表面。
基板102的材料可包括矽、砷化鎵、氮化鎵、矽化鍺、絕緣層上覆矽(SOI)、其他合適的材料或上述材料之組合。在本實施例中,基板102為矽基板。在一些實施例中,亦可在基板102中形成其他的結構,例如,隔離結構、p型佈植區或n型佈植區(未繪示)。金屬層104的材料可包括銅、鋁、銀、金或其他合適的金屬。在本實施例中,金屬層104為銅。可藉由合適的沉積製程形成金屬層104,例如,化學氣相沉積製程、原子層沈積製程、電鍍製程或上述製程之組合。
接著,形成阻障層106於基板102上,且使阻障層106覆蓋金屬層104。之後,形成絕緣層108於阻障層106上。阻障層106能夠避免金屬層104中的金屬在製程中外洩而造成汙染。阻障層106的材料可包括氮化物、碳氮化物或其他合適的阻障材料。在本實施例中,阻障層106為碳氮化矽(silicon nitricarbide, SiCN)。絕緣層108的材料可包括氧化物、氮化物、氮氧化物、其他合適的介電材料或上述之組合。在本實施例中,絕緣層108為氧化矽。可各自獨立地藉由合適的沉積製程形成阻障層106與絕緣層108,例如,化學氣相沉積製程、物理氣相沉積製程或其他合適之沉積製程。
接著,進行第一蝕刻步驟,以形成開口115於絕緣層108中。在一些實施例中,在第一蝕刻步驟之後,開口115並未暴露出阻障層106,如第1A圖所繪示。第一蝕刻步驟可包括非等向性蝕刻步驟。在本實施例中,第一蝕刻步驟為乾式蝕刻步驟。
請參照第1B圖,在第一蝕刻步驟之後,形成間隙填充層112於絕緣層108上且填滿開口115。間隙填充層112具有平坦的頂表面。接著,形成罩幕層114於間隙填充層112上,且形成經過圖案化的光阻層116於罩幕層114上。經過圖案化的光阻層116的開口的位置與開口115的位置對應,且經過圖案化的光阻層116的開口的口徑大於開口115的口徑,以暴露出填入於開口115中的間隙填充層112上方的罩幕層114。在一些實施例中,間隙填充層112為流動性較佳的材料,且間隙填充層112具有平坦的頂表面。因此,罩幕層114與經過圖案化的光阻層116各自獨立地具有實質上均一的厚度。再者,經過圖案化的光阻層116的厚度可相同於一般微影製程的光阻層的厚度。如此一來,可改善生產效率。
在一些實施例中,間隙填充層112、罩幕層114及經過圖案化的光阻層116可為微影製程常用的光阻堆疊結構。舉例而言,間隙填充層112可包括底部抗反射塗層(bottom anti-reflective coating, BARC)材料。在一些實施例中,間隙填充層112可為有機抗反射材料或無機抗反射材料,例如,碳氧化矽(silicon oxycarbide, SiON)。舉例而言,罩幕層114可為富含矽的底部抗反射塗層(Si-rich BARC)材料。在一些實施例中,罩幕層114可為富含矽的氧化矽、富含矽的氮氧化矽或富含矽的碳氧化矽。經過圖案化的光阻層116可包括一般的光阻材料。須注意的是,本發明並不限制光阻堆疊結構僅由三層所組成,可視微影製程及後續蝕刻製程需求調整罩幕層114的層數。
請參照第1C圖,使用經過圖案化的光阻層116作為罩幕進行第二蝕刻步驟,以移除部分的罩幕層114、間隙填充層112與絕緣層108。在第二蝕刻步驟之後,在間隙填充層112中形成與開口115連通的第一通孔135,並且將開口115的上部分拓寬而形成溝槽125。再者,在第二蝕刻步驟完成後,仍存在剩餘的間隙填充層112於開口115的底部,且剩餘的間隙填充層112的頂表面低於溝槽125的底表面。第二蝕刻步驟可包括非等向性蝕刻步驟。在本實施例中,第二蝕刻步驟為乾式蝕刻步驟。
請參照第1D圖,進行第三蝕刻步驟,以移除位於開口115底部的剩餘的間隙填充層112,並且同時加深溝槽125的底表面的深度及開口115的底表面的深度,然後移除被開口115暴露出的阻障層106,以暴露出金屬層104。在第三蝕刻步驟之後,在阻障層106中形成與開口115連通的第二通孔145。在本實施例中,在移除被開口115暴露出的阻障層106的同時,可再次加深溝槽125的底表面的深度。如此一來,容易將溝槽125的底表面的深度控制為第三深度D3。第三蝕刻步驟可包括非等向性蝕刻步驟。在本實施例中,第三蝕刻步驟為乾式蝕刻步驟。
請參照第1E圖,填入金屬材料於具有溝槽125的開口115中。接著,進行平坦化製程(例如,化學機械研磨製程),以移除多餘的金屬材料。在平坦化製程之後,導電線路134形成於溝槽125中,導電插塞132形成於溝槽125下方的開口115中,且導電線路134的頂表面與絕緣層108的頂表面共平面。導電插塞132及導電線路134的材料與形成方法可與金屬層104的材料與形成方法相同或相似,在此不再詳述。
之後,可進行其他習知的製程,以完成半導體裝置100。舉例而言,可視實際需要而重複進行一次或多次如第1A圖至第1E圖所繪示的製程。如此一來,可形成具有多層結構的內連線結構。
在本實施例所提供之半導體裝置100的製造方法中,藉由控制第一蝕刻步驟中的蝕刻深度,可避免在進行第三蝕刻步驟之前暴露出金屬層。這樣的方法能夠明顯改善半導體裝置的良率及可靠度,並且不會明顯增加製程的複雜度及生產成本。
請參照第1A圖,在第一蝕刻步驟之後,開口115並未暴露出阻障層106,如此一來,即使在金屬層104的表面產生突出部,仍可避免在進行第三蝕刻步驟之前暴露出金屬層。可藉由控制第一蝕刻步驟的蝕刻參數(例如,蝕刻氣體、蝕刻時間、蝕刻功率等),以調整開口115的深度。舉例而言,可使用氬氣、氧氣、氮氣、一氧化碳、含碳、氫及氟的氣體或上述之組合作為蝕刻氣體,且蝕刻時間可控制在約10秒到約300秒之間。在一些實施例中,絕緣層108具有第一厚度T1,且在第一蝕刻步驟之後,開口115具有第一深度D1。為了使後續的第三蝕刻步驟的控制變得更容易,第一厚度T1相對於第一深度D1的比率T1/D1可為1.0-2.0。在一些實施例中,在第一蝕刻步驟之後且第二蝕刻步驟之前所形成的開口115的底表面與阻障層106的頂表面具有最短距離S1,且最短距離S1為50-500 nm。為了使後續的第三蝕刻步驟的控制變得更容易,第一厚度T1相對於最短距離S1的比率T1/S1可為5.0-20.0。
請參照第1C圖,在第二蝕刻步驟之後,間隙填充層112的一部分殘留於開口115之底部。在第二蝕刻步驟中,絕緣層108的蝕刻速率可與間隙填充層112的蝕刻速率相同或相近。因此,可良好的控制開口115與溝槽125的剖面輪廓。可藉由控制第二蝕刻步驟的蝕刻參數(例如,蝕刻氣體、蝕刻時間、蝕刻功率等),以調整絕緣層108與間隙填充層112的蝕刻速率。在一些實施例中,在第二蝕刻步驟中,絕緣層108的蝕刻速率R1相對於間隙填充層112的蝕刻速率R2之比率(R1/R2)為0.5-3.0。
請參照第1D圖,在本實施例中,在第三蝕刻步驟之後,位於開口115底部的阻障層106被移除而暴露出金屬層104。在第三蝕刻步驟中,絕緣層108的蝕刻速率可與阻障層106的蝕刻速率相同或相近。因此,可完全移除位於開口115底部的阻障層106。可藉由控制第三蝕刻步驟的蝕刻參數(例如,蝕刻氣體、蝕刻時間、蝕刻功率等),以調整絕緣層108與阻障層106的蝕刻速率。在本實施例中,在第三蝕刻步驟中,絕緣層108的蝕刻速率R3相對於阻障層106的蝕刻速率R4之比率R3/R4為0.5-3.0。
在未繪示的另一實施例中,以阻障層106為蝕刻停止層,進行第三蝕刻步驟。在第三蝕刻步驟之後,位於開口115底部的阻障層106並未被完全移除。在這樣的實施例中,在第三蝕刻步驟之後,可進行第四蝕刻步驟,以移除位於開口115底部的阻障層106。在第四蝕刻步驟之後,開口115暴露出金屬層104,如第1D圖所繪示。在這樣的實施例中,在第三蝕刻步驟中,絕緣層108的蝕刻速率可遠大於阻障層106的蝕刻速率。因此,可使用阻障層106作為第三蝕刻步驟的蝕刻停止層。再者,在第四蝕刻步驟中,阻障層106的蝕刻速率可遠大於絕緣層108的蝕刻速率。因此,可良好的控制開口115與溝槽125的剖面輪廓,並且可確保位於開口115底部的阻障層106被完全移除。可藉由控制第三蝕刻步驟及第四蝕刻步驟的蝕刻參數(例如,蝕刻氣體、蝕刻時間、蝕刻功率等),以調整絕緣層108與阻障層106的蝕刻速率。在這樣的實施例中,在第三蝕刻步驟中,絕緣層108的蝕刻速率R5相對於阻障層106的蝕刻速率R6之比率R5/R6為3.0-20.0,並且在第四蝕刻步驟中,阻障層106的蝕刻速率R7相對於絕緣層108的蝕刻速率R8之比率R7/R8為3.0-20.0。
請參照第1C圖,在進行第二蝕刻步驟之後且進行第三蝕刻步驟之前,溝槽125具有第二深度D2。請參照第1D圖,在該第三蝕刻步驟之後,溝槽125具有第三深度D3。在一些實施例中,第三深度D3相對於第二深度D2的比率D3/D2為1.2-2.0。如此一來,可良好的控制開口115與溝槽125的剖面輪廓,並且可使溝槽125具有足夠大的深度,使得導電線路134的電阻值較低。
第2A圖至第2D圖為本發明另一些實施例之半導體裝置200在製程各個階段的剖面示意圖。在第2A圖至第2D圖中,使用相同的標號表示相同於第1A圖至第1D圖所繪示的元件。為了簡化說明,關於相同於第1A圖至第1D圖所繪示的元件及其形成製程步驟,在此不再詳述。
第2A圖與第1A圖相似,差異在於第2A圖的金屬層104具有兩個突出部。換言之,第2A圖至第2D圖繪示了金屬層具有多個突出部的實施例。於本實施例中,阻障層106的熱膨脹係數小於金屬層104的熱膨脹係數。在一些實施例中,金屬層104具有第一熱膨脹係數,阻障層106具有第二熱膨脹係數,且第一熱膨脹係數相對於第二熱膨脹係數之比率為9.0-15.0。
在一些實施例中,請參照第2A圖,在進行第一蝕刻步驟之前,第一突出部135a具有第一高度H1。第二突出部135b具有第二高度H2,且第二高度H2小於第一高度H1。接著,進行第一蝕刻步驟,以形成第一開口115a、第二開口115b及第三開口115c於絕緣層108中。其中,第一開口115a位於第一突出部135a的上方,且第二開口115b位於第二突出部135b的上方。
如第2A圖所示,共形地形成在具有突出部的金屬層上的阻障層106具有非平坦的表面。此外,於一實施例中,絕緣層108亦具有非平坦的頂表面。在本發明實施例所提供的半導體裝置之製造方法中,可依據突出部之高度決定在第一蝕刻步驟中所形成的開口的深度。因此,可避免在進行第三蝕刻步驟之前暴露出金屬層。更具體而言,可藉由穿透式電子顯微鏡對採用相同製程的多片晶圓的其中一片晶圓量測各突出部的高度,並判斷出最大高度。接著,依據突出部之最大高度決定在第一蝕刻步驟之後的開口的深度。
在本實施例中,在第一蝕刻步驟之後,突出部的最大高度為第一高度H1,如第2A圖所繪示。第一開口115a (第二開口115b或第三開口115c)的底表面與阻障層106的頂表面具有最短距離S1。最短距離S1相對於最大高度H1的比率S1/H1為0.5-5.0。在一些實施例中,最短距離S1為50-500 nm。在一些實施例中,絕緣層108具有第一厚度T1。在第一蝕刻步驟之後,第一開口115a (第二開口115b或第三開口115c)具有第一深度D1。第一厚度T1相對於第一深度D1的比率T1/D1為1.0-2.0。第一厚度T1相對於最短距離S1的比率T1/S1可為5.0-20.0。因此,在第一蝕刻步驟之後,不會暴露出阻障層106。
第2B圖到第2D圖分別與第1B圖到第1D圖相似,差別在於經過圖案化的光阻層116的開口的位置同時與第一開口115a、第二開口115b及第三開口115c的位置對應,且經過圖案化的光阻層116的開口的口徑大於第一開口115a、第二開口115b及第三開口115c的口徑的總合。
請參照第2C圖,進行第二蝕刻步驟,以形成同時與第一開口115a、第二開口115b及第三開口115c連通的溝槽125。再者,在第二蝕刻步驟中,絕緣層108的蝕刻速率可與間隙填充層112的蝕刻速率相同或相近。因此,在本實施例中,在第二蝕刻步驟之後,殘留於第一開口115a、第二開口115b及第三開口115c的間隙填充層112的頂表面彼此共平面。
請參照第2D圖,進行第三蝕刻步驟,以移除位於第一開口115a、第二開口115b及第三開口115c底部的阻障層106而暴露出金屬層104。
在另一實施例中,在第三蝕刻步驟之後,位於第一開口115a、第二開口115b及第三開口115c的阻障層106並未移除。隨後可進行第四蝕刻步驟,以移除位於第一開口115a、第二開口115b及第三開口115c底部的阻障層106,而暴露出金屬層104。
之後,可進行其他習知的製程,以完成半導體裝置200。舉例而言,可進行如第1E圖所繪示的製程,以形成導電插塞及導電線路。再者,亦可形成具有多層結構的內連線結構。
應可理解的是,第2A圖所繪示的突出部之數量、尺寸及相對位置僅用於說明,並非用以限定本發明。舉例而言在其他實施例中,一個突出部可位於多個開口的正下方(亦即,突出部的面積大於開口的面積)。
綜上所述,在本發明實施例所提供的半導體裝置之製造方法中,藉由保留一部分的絕緣層於第一蝕刻步驟所形成的開口底部,可避免在進行第三蝕刻步驟之前暴露出金屬層。因此,能夠避免金屬所造成的汙染,進而能夠大幅改善半導體裝置的良率及可靠度。再者,在本發明實施例所提供之半導體裝置的製造方法中,僅需要調整第一蝕刻步驟中的蝕刻深度,即可避免金屬所造成的汙染。此外,在本發明實施例所提供之半導體裝置的製造方法中,即使金屬層形成突出部,仍能夠避免金屬所造成的汙染。換言之,在形成阻障層之前,不需要對金屬層進行前處理製程。因此,如此的製造方法可輕易地整合至既有的製程中,而不需額外更換或修改生產設備。如此一來,不會明顯增加製程的複雜度及生產成本。
雖然本發明已以數個較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者在不脫離本發明之精神和範圍內,當可作任意之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100:半導體裝置
200:半導體裝置
102:基板
104:金屬層
106:阻障層
108:絕緣層
112:間隙填充層
114:罩幕層
115:開口
115a:第一開口
115b:第二開口
115c:第三開口
116:經過圖案化的光阻層
125:溝槽
132:導電插塞
134:導電線路
135:第一通孔
135a:第一突出部
135b:第二突出部
145:第二通孔
D1:第一深度
D2:第二深度
D3:第三深度
H1:第一高度
H2:第二高度
S1:最短距離
T1:第一厚度
第1A圖至第1E圖為本發明一些實施例之半導體裝置在製程各個階段的剖面示意圖。
第2A圖至第2D圖為本發明另一些實施例之半導體裝置在製程各個階段的剖面示意圖。
100:半導體裝置
102:基板
104:金屬層
106:阻障層
108:絕緣層
132:導電插塞
134:導電線路
Claims (11)
- 一種半導體裝置之製造方法,包括:形成一金屬層於一基板中;形成一阻障層於該基板上,使該阻障層覆蓋該金屬層;形成一絕緣層於該阻障層上;進行一第一蝕刻步驟,以形成一開口於該絕緣層中,其中在該第一蝕刻步驟之後,該開口並未暴露出該阻障層;在該第一蝕刻步驟之後,形成一間隙填充層於該絕緣層上且填滿該開口,其中該間隙填充層具有平坦的一頂表面;進行一第二蝕刻步驟,以在該間隙填充層中形成與該開口連通的一第一通孔,並移除一部分的該絕緣層以將該開口的上部分拓寬而形成一溝槽,其中在該第二蝕刻步驟之後,一部分的該間隙填充層位於該開口的底部;進行一第三蝕刻步驟,以移除位於該開口的底部的該間隙填充層,並加深該溝槽的深度及該開口的深度;以及在該阻障層中形成與該開口連通的一第二通孔,以暴露出該金屬層,其中該第二通孔在該第三蝕刻步驟之後的一第四蝕刻步驟中形成,在該第三蝕刻步驟中,該絕緣層的蝕刻速率相對於該阻障層的蝕刻速率之比率為3.0-20.0,且在該第四蝕刻步驟中,該阻障層的蝕刻速率相對於該絕緣層的蝕刻速率之比率為3.0-20.0。
- 如請求項1所述之半導體裝置之製造方法,更包括: 形成一經過圖案化的光阻層於該間隙填充層上,其中該經過圖案化的光阻層具有一光阻開口,該光阻開口的位置與該開口的位置對應,且光阻開口的口徑大於該開口的口徑,其中該第二蝕刻步驟是使用該經過圖案化的光阻層作為罩幕。
- 如請求項1所述之半導體裝置之製造方法,其中該絕緣層具有一第一厚度T1,且在該第一蝕刻步驟之後且該第二蝕刻步驟之前,該開口具有一第一深度D1,且其中該第一厚度T1相對於該第一深度D1的比率T1/D1為1.0-2.0。
- 如請求項1所述之半導體裝置之製造方法,其中在該第一蝕刻步驟之後且該第二蝕刻步驟之前,該開口的底表面與該阻障層的頂表面具有一最短距離S1,且該最短距離S1為50-500nm。
- 如請求項1所述之半導體裝置之製造方法,其中進行該第三蝕刻步驟包括:在移除位於該開口底部的該間隙填充層之後,以該阻障層作為蝕刻停止層,同時加深該溝槽的底表面的深度及該開口的底表面的深度;以及移除被該開口暴露出的該阻障層,以暴露出該金屬層,其中在移除該阻障層的同時,再次加深該溝槽的底表面的深度。
- 如請求項1所述之半導體裝置之製造方法,其中該金屬層具有一第一熱膨脹係數,該阻障層具有一第二熱膨脹係數,且該第一熱膨脹係數相對於該第二熱膨脹係數之比率為9.0-15.0。
- 如請求項1所述之半導體裝置之製造方法,其中在該第三蝕刻步驟中形成該第二通孔,且該絕緣層的蝕刻速率相對於該阻障層的蝕刻速率之比率為0.5-3.0。
- 如請求項1所述之半導體裝置的製造方法,其中在進行該第三蝕刻步驟之前,該溝槽具有一第二深度D2,在該第三蝕刻步驟之後,該溝槽具有一第三深度D3,且其中該第三深度D3相對於該第二深度D2的比率D3/D2為1.2-2.0。
- 如請求項1所述之半導體裝置之製造方法,其中在形成該絕緣層之後,該金屬層具有複數個突出部,且該開口位於該等突出部的至少一者的上方。
- 如請求項9所述之半導體裝置的製造方法,更包括:在形成該絕緣層之後,量測該等突出部之每一者的高度,其中該等突出部具有一最大高度H1;以及依據該最大高度H1決定在該第一蝕刻步驟之後的該開口的一第一深度D1。
- 如請求項10所述之半導體裝置的製造方法,其中在該第一蝕刻步驟之後,該開口的一底表面與該阻障層的一頂表面具有一最短距離S1,且該最短距離S1相對於該最大高度H1的比率S1/H1為0.5-5.0。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109142374A TWI751819B (zh) | 2020-12-02 | 2020-12-02 | 半導體裝置之製造方法 |
US17/540,552 US11990365B2 (en) | 2020-12-02 | 2021-12-02 | Method for manufacturing semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109142374A TWI751819B (zh) | 2020-12-02 | 2020-12-02 | 半導體裝置之製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI751819B true TWI751819B (zh) | 2022-01-01 |
TW202224097A TW202224097A (zh) | 2022-06-16 |
Family
ID=80809147
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109142374A TWI751819B (zh) | 2020-12-02 | 2020-12-02 | 半導體裝置之製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11990365B2 (zh) |
TW (1) | TWI751819B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020089063A1 (en) * | 2001-01-08 | 2002-07-11 | Ahn Kie Y. | Copper dual damascene interconnect technology |
TW201005028A (en) * | 2008-07-17 | 2010-02-01 | Az Electronic Materials Usa | Dual damascene via filling composition |
TW201532143A (zh) * | 2014-01-24 | 2015-08-16 | Applied Materials Inc | 蝕刻雙鑲嵌結構中的介電阻隔層之方法 |
US20160351669A1 (en) * | 2015-05-29 | 2016-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming via profile of interconnect structure of semiconductor device structure |
TW201737312A (zh) * | 2016-01-11 | 2017-10-16 | 台灣積體電路製造股份有限公司 | 形成導孔的方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000106396A (ja) * | 1998-09-29 | 2000-04-11 | Sharp Corp | 半導体装置の製造方法 |
US6107185A (en) * | 1999-04-29 | 2000-08-22 | Advanced Micro Devices, Inc. | Conductive material adhesion enhancement in damascene process for semiconductors |
US7119006B2 (en) * | 2002-11-26 | 2006-10-10 | Texas Instruments Incorporated | Via formation for damascene metal conductors in an integrated circuit |
JP2006210508A (ja) | 2005-01-26 | 2006-08-10 | Sony Corp | 半導体装置およびその製造方法 |
CN103515301B (zh) | 2012-06-29 | 2016-02-03 | 中芯国际集成电路制造(上海)有限公司 | 沟槽的形成方法 |
-
2020
- 2020-12-02 TW TW109142374A patent/TWI751819B/zh active
-
2021
- 2021-12-02 US US17/540,552 patent/US11990365B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020089063A1 (en) * | 2001-01-08 | 2002-07-11 | Ahn Kie Y. | Copper dual damascene interconnect technology |
TW201005028A (en) * | 2008-07-17 | 2010-02-01 | Az Electronic Materials Usa | Dual damascene via filling composition |
TW201532143A (zh) * | 2014-01-24 | 2015-08-16 | Applied Materials Inc | 蝕刻雙鑲嵌結構中的介電阻隔層之方法 |
US20160351669A1 (en) * | 2015-05-29 | 2016-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming via profile of interconnect structure of semiconductor device structure |
TW201737312A (zh) * | 2016-01-11 | 2017-10-16 | 台灣積體電路製造股份有限公司 | 形成導孔的方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202224097A (zh) | 2022-06-16 |
US20220172986A1 (en) | 2022-06-02 |
US11990365B2 (en) | 2024-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI559447B (zh) | 半導體裝置與其形成方法 | |
US9245792B2 (en) | Method for forming interconnect structures | |
JP4377040B2 (ja) | 半導体の製造方法 | |
US7268071B2 (en) | Dual damascene interconnections having low K layer with reduced damage arising from photoresist stripping | |
US7176571B2 (en) | Nitride barrier layer to prevent metal (Cu) leakage issue in a dual damascene structure | |
US5607880A (en) | Method of fabricating multilevel interconnections in a semiconductor integrated circuit | |
US7242096B2 (en) | Semiconductor device and method for manufacturing the same | |
JP2003197738A (ja) | 半導体装置のマスク層および二重ダマシーン相互接続構造 | |
CN102054761B (zh) | 双镶嵌结构的形成方法、半导体结构 | |
US7253112B2 (en) | Dual damascene process | |
TWI751819B (zh) | 半導體裝置之製造方法 | |
KR20000044892A (ko) | 반도체 소자의 금속 배선 형성 방법 | |
CN114725008A (zh) | 半导体装置的制造方法 | |
KR100399909B1 (ko) | 반도체 소자의 층간 절연막 형성 방법 | |
US20060166491A1 (en) | Dual damascene interconnection having low k layer and cap layer formed in a common PECVD process | |
KR100670666B1 (ko) | 반도체 소자 제조 방법 | |
KR100900773B1 (ko) | 반도체 소자의 콘택홀 제조방법 | |
KR100356476B1 (ko) | 반도체 소자의 다마신 공정에서 금속층간 절연막 형성 방법 | |
KR100642486B1 (ko) | 반도체 소자의 듀얼 다마신 배선용 트렌치 형성 방법 | |
KR20010058563A (ko) | 쌍상감법을 이용한 반도체 메모리 소자의 패턴 형성 방법 | |
KR100338092B1 (ko) | 반도체소자의제조방법 | |
KR100400251B1 (ko) | 반도체 소자의 유기 반사 방지막 식각방법 | |
JP2005217223A (ja) | 半導体装置の製造方法 | |
KR20240151387A (ko) | 반도체 장치 제조 방법 | |
KR20020032698A (ko) | 반도체 소자의 구리 배선 형성 방법 |