TWI751673B - 具有降噪功能的電子裝置以及降噪方法 - Google Patents

具有降噪功能的電子裝置以及降噪方法 Download PDF

Info

Publication number
TWI751673B
TWI751673B TW109129813A TW109129813A TWI751673B TW I751673 B TWI751673 B TW I751673B TW 109129813 A TW109129813 A TW 109129813A TW 109129813 A TW109129813 A TW 109129813A TW I751673 B TWI751673 B TW I751673B
Authority
TW
Taiwan
Prior art keywords
electronic device
noise reduction
parameter
controller
processor
Prior art date
Application number
TW109129813A
Other languages
English (en)
Other versions
TW202210999A (zh
Inventor
柯上德
洪偉傑
Original Assignee
仁寶電腦工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 仁寶電腦工業股份有限公司 filed Critical 仁寶電腦工業股份有限公司
Priority to TW109129813A priority Critical patent/TWI751673B/zh
Application granted granted Critical
Publication of TWI751673B publication Critical patent/TWI751673B/zh
Publication of TW202210999A publication Critical patent/TW202210999A/zh

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本發明提供一種電子裝置以及降噪方法。當電子裝置連接到外部電源時,電子裝置被指示以致能降噪功能以降低主機板所產生的噪聲。當電子裝置沒有連接到外部電源時,電子裝置被指示以禁能降噪功能。

Description

具有降噪功能的電子裝置以及降噪方法
本發明是有關於一種電子裝置以及降噪方法,且特別是有關於一種能夠降低電力消耗的電子裝置以及降噪方法。
一般來說,電子裝置在運行時,設置於主機板上的陶瓷電容會發出震動,進而產生噪聲。在一些電子裝置的降噪功能中,會控制電子裝置維持於一預設處理效能以上。在高於預設處理效能的情況下,陶瓷電容所發生的震動會被降低。因此,噪聲會被降低。然而,這樣的方式會大幅增加電子裝置的電力消耗,進而降低電子裝置的使用時間或待機時間。
本發明提供一種具有降噪功能的電子裝置以及降噪方法,能夠降低電子裝置的電力消耗。
本發明的電子裝置具有降噪功能。電子裝置包括主機板、電源偵測器、第一控制器以及第二控制器。電源偵測器經配置以當電子裝置連接到外部電源時產生第一偵測訊號,並且當電子裝置沒有連接到外部電源時產生第二偵測訊號。第一控制器耦接於電源偵測器。第一控制器經配置以反應於第一偵測訊號產生第一控制訊號,並反應於第二偵測訊號產生第二控制訊號。第二控制器耦接於第一控制器。第二控制器經配置以反應於第一控制訊號指示電子裝置致能降噪功能以降低主機板所產生的噪聲,並反應於第二控制訊號指示電子裝置禁能降噪功能。
本發明的降噪方法適用於降低電子裝置的主機板所產生的噪聲。降噪方法包括:判斷電子裝置是否連接到外部電源;當電子裝置連接到外部電源時產生第一偵測訊號,並且當電子裝置沒有連接到外部電源時產生第二偵測訊號;反應於第一偵測訊號產生第一控制訊號,並反應於第一控制訊號指示電子裝置致能降噪功能以降低主機板所產生的噪聲;以及反應於第二偵測訊號產生第二控制訊號,並反應於第二控制訊號指示電子裝置禁能降噪功能。
基於上述,本發明的電子裝置以及降噪方法是當電子裝置連接到外部電源時,電子裝置致能降噪功能,並且當電子裝置沒有連接到外部電源時,電子裝置禁能降噪功能。因此,當電子裝置沒有連接到外部電源時,電子裝置並不會執行降噪功能。如此一來,本發明能有效降低具有降噪功能的電子裝置的電力消耗。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
本發明的部份實施例接下來將會配合附圖來詳細描述,以下的描述所引用的元件符號,當不同附圖出現相同的元件符號將視為相同或相似的元件。這些實施例只是本發明的一部份,並未揭示所有本發明的可實施方式。更確切的說,這些實施例只是本發明的專利申請範圍中的裝置與方法的範例。
請參考圖1,圖1是依據本發明一實施例所繪示的電子裝置示意圖。在本實施例中,電子裝置100具有降噪功能。電子裝置100可例如是手機、平板電腦、筆記型電腦與桌上型電腦等裝置。電子裝置100是藉由外部電源P1來運行或者是藉由儲存於電池模組BT所內部電源P2來運行。電子裝置100包括主機板MB、電源偵測器110、第一控制器120以及第二控制器130。電源偵測器110會判斷電子裝置100是否連接到外部電源P1。在本實施例中,當電源偵測器110判斷出電子裝置100連接到外部電源P1時,電源偵測器110產生第一偵測訊號SD1。當電源偵測器110判斷出電子裝置100沒有連接到外部電源P1(電子裝置100藉由內部電源P2來運行)時,電源偵測器110則產生第二偵測訊號SD2。舉例來說,第一偵測訊號SD1以及第二偵測訊號SD2分別是不同電壓準位的訊號。第一偵測訊號SD1是高電壓準位訊號,第二偵測訊號SD2是低電壓準位訊號。本實施例的電源偵測器110可經由適配器、電源轉換器接收外部電源P1,或直接地接收外部電源P1。外部電源P1可以是直流電源或交流電源。
在本實施例中,第一控制器120耦接於電源偵測器110。第一控制器120會接收電源偵測器110所提供的第一偵測訊號SD1以及第二偵測訊號SD2的其中一者。當接收到第一偵測訊號SD1時,第一控制器120反應於第一偵測訊號SD1產生第一控制訊號SC1。在另一方面,當接收到第二偵測訊號SD2時,第一控制器120反應於第二偵測訊號SD2產生第二控制訊號SC2。
在本實施例中,第二控制器130耦接於第一控制器120。第一控制器120經由電源管理匯流排(Power Management Bus,PMBus)、系統管理匯流排(System Management Bus,SMBus)以及積體電路匯流排(Inter-Integrated Circuit,I 2C)的其中之一與第二控制器130電性耦接。第二控制器130會接收電源偵測器110所提供的第一控制訊號SC1以及第二控制訊號SC2的其中一者。當接收到第一控制訊號SC1時,第二控制器130會反應於第一控制訊號SC1指示電子裝置100致能降噪功能,從而降低主機板MB所產生的噪聲。在另一方面,當接收到第二控制訊號SC2時,第二控制器130則會反應於第二控制訊號SC2指示電子裝置100禁能降噪功能。也就是說,當電子裝置100連接到外部電源P1時,電子裝置100被指示以致能降噪功能。當電子裝置100沒有連接到外部電源P1時,電子裝置100被指示以禁能降噪功能。
申請人歷經長時間的分析及實驗,得知設置於主機板MB上的陶瓷電容(未示出)所發出的噪聲是在電子裝置100連接到外部電源P1時較為明顯。因此,本實施例的電子裝置100在接收到外部電源P1的情況下(例如是電子裝置100藉由外部電源P1來運行的情況或藉由外部電源P1來對電池模組BT進行充電的情況)。電子裝置100的效能會維持於一預設處理效能以上,使得降噪功能被致能。在另一方面,電子裝置100在沒有接收到外部電源P1的情況下(例如是電子裝置100藉由內部電源P2來運行)。電子裝置100會禁能降噪功能。因此,當降噪功能被禁能時,電子裝置100的效能不需要維持在預設處理效能以上。如此一來,電子裝置100的電力消耗可以被降低。
進一步來說,電子裝置100還包括處理器140。處理器140設置於主機板MB上。處理器140耦接於第二控制器130。在本實施例中,第二控制器130還經配置以監控該處理器140的運行。當降噪功能被致能時,第二控制器130控制處理器140的效能,使得處理器140的效能能夠持續地大於預設處理效能。也就是說,當降噪功能被致能時,一旦第二控制器130監控處理器140的效能下降到低於或等於預設處理效能,第二控制器130會控制處理器140的效能上升到高於預設處理效能。在本實施例中,處理器140可以是電子裝置100的運算核心。處理器140中央處理單元(Central Processing Unit,CPU)、微處理器(Microprocessor)或圖形處理單元(Graphics Processing Unit,GPU)。
在本實施例中,電子裝置100還包括電源切換電路150。電源切換電路150的第一端耦接於電池模組BT。電源切換電路150的第二端以及電源切換電路150的控制端耦接於電源偵測器110。當電子裝置100連接到外部電源P1時,電源切換電路150反應於電源偵測器110的控制被導通,使得電池模組BT能夠被充電。當電子裝置100沒有連接到外部電源P1時,電源切換電路150反應於電源偵測器110的控制被導通,使得電子裝置100藉由內部電源P2來運行。在本實施例中,電源偵測器110可以包括充電模組。本實施例的電源切換電路150可以是由至少一電晶體、至少一繼電器(relay)或至少一傳輸閘(Transmission Gate)來實現。
在本實施例中,電源偵測器110、第一控制器120以及第二控制器130並沒有被設置於主機板MB上。在一些實施例中,基於設計,電源偵測器110、第一控制器120以及第二控制器130的至少一者可以被設置於主機板MB上。本發明並不以本實施例為限。
請同時參考圖1以及圖2,圖2是依據本發明一實施例所繪示的降噪方法的方法流程圖。在本實施例中,降噪方法適用於電子裝置100。在步驟S110中,電子裝置100所接收到的電源會被判斷。在步驟S120中,當電子裝置100被偵測出接收到外部電源P1時,降噪方法會進入步驟S130。在步驟S130中,第一偵測訊號SD1會反應於電子裝置100接收到外部電源P1的偵測結果被產生。在本實施例中,步驟S110~S130可例如是由電源偵測器110來執行。
在步驟S140中,第一控制訊號SC1會反應於第一偵測訊號SD1被產生。在本實施例中,步驟S140可例如是由第一控制器120來執行。在步驟S150中,電子裝置100被指示以致能降噪功能。步驟S150例如是由第二控制器130來執行。降噪功能被致能之後,降噪方法會回到步驟S110。
請回到步驟S120,當電子裝置100被偵測出沒有接收到外部電源P1時,降噪方法會進入步驟S160。在步驟S160中,第二偵測訊號SD2會反應於電子裝置100沒有接收到外部電源P1的偵測結果被產生。在本實施例中,步驟S160可例如是由電源偵測器110來執行。
在步驟S170中,第二控制訊號SC2會反應於第二偵測訊號SD2被產生。在本實施例中,步驟S170可例如是由第一控制器120來執行。在步驟S180中,電子裝置100被指示以禁能降噪功能。步驟S180例如是由第二控制器130來執行。降噪功能被禁能之後,降噪方法會回到步驟S110。
在電子裝置100持續接收外部電源P1的情況下,降噪方法會形成步驟S110~S150的步驟迴圈,直到外部電源P1被移除。在電子裝置100持續沒有接收外部電源P1的情況下(例如是電子裝置100藉由內部電源P2來運行),降噪方法會形成步驟S110、S120、S160~S180的步驟迴圈,直到電子裝置100連接外部電源P1。
請參考圖3,圖3是依據本發明另一實施例所繪示的電子裝置示意圖。在本實施例中,電子裝置200包括主機板MB、電源偵測器110、第一控制器220、第二控制器230、處理器240以及電源切換電路150。在本實施例的主機板MB、電源偵測器110以及電源切換電路150的技術細節可以由圖1的實施例獲致足夠的教示,因此恕不在此重述。在本實施例中,當降噪功能被致能時,第二控制器230基於設定參數PR控制處理器240的運行。
在本實施例中,第一控制器220經由電源管理匯流排、系統管理匯流排以及積體電路匯流排的其中之一將設定參數PR寫入第二控制器230。在本實施例中,第一控制訊號SC1可包括設定參數PR。因此,第一控制器220可藉由第一控制訊號SC1將設定參數PR寫入第二控制器230。第二控制器230包括參數暫存器232。參數暫存器232會儲存設定參數PR。
舉例來說明,請同時參考圖3以及表1,表1是設定參數表。
表1:
設定參數 PR1 PR2
預設電壓參數(mV) 100 100
延遲時間參數(μs) 5000 1000
位址區塊 00 01
電壓參數的致能參數碼 0114 4501
延遲時間參數的參數碼 1388 03E8
在本例中,第一控制器220將設定參數PR1、PR2寫入參數暫存器232中。設定參數PR1、PR2分別包括預設電壓參數以及延遲時間參數。在本例中,預設電壓參數是關聯於處理器240的運行效能的電壓差值。延遲時間參數是關聯於降噪功能的執行時間長度。在本例中,設定參數PR1被儲存在參數暫存器232的位址區塊「00」中。設定參數PR1的電壓參數的致能參數碼為「0114」。電壓參數的致能參數碼是以16進制來表示。設定參數PR1的延遲時間參數的參數碼為「1388」。延遲時間參數的參數碼是以16進制來表示。設定參數PR2被儲存在參數暫存器232的位址區塊「01」中。設定參數PR2的電壓參數的致能參數碼為「4501」。設定參數PR2的延遲時間參數的參數碼為「03E8」。
在本例中,當第一控制器220接收到第一偵測訊號SD1時,第一控制器220可將「0114」的致能參數碼以及「1388」的延遲時間參數的參數碼提供到位址區塊「00」的內部位址。因此,第二控制器230會基於「0114」的致能參數碼以及「1388」的延遲時間參數的參數碼來使用設定參數PR1。因此,降噪功能被致能。第二控制器230會監控處理器240的運行所需要的電壓參數(電壓差值)。電壓參數的數值與處理器240的效能呈現正相關。也就是說,處理器240的效能越高,電壓參數的數值越大。當處理器240的電壓參數低於預設電壓參數(即,100毫伏)時,表示處理器240的處理效能開始降低。因此,第二控制器230基於設定參數PR1控制處理器240的運行。第二控制器230會將處理器240的電壓參數提高至高於或等於預設電壓參數(即,100毫伏)。此外,第二控制器230會基於延遲時間參數決定降噪功能的執行時間長度。也就是說,第二控制器230會基於設定參數PR1控制處理器240的電壓參數高於或等於100毫伏並維持5000微秒。
在本例中,當第一控制器220接收到第一偵測訊號SD1時,第一控制器220可將「4501」的致能參數碼以及「03E8」的延遲時間參數的參數碼提供到位址區塊「01」的內部位址。因此,第二控制器230會基於「4501」的致能參數碼以及「03E8」的延遲時間參數的參數碼來使用設定參數PR2。第二控制器230基於設定參數PR2控制處理器240的運行。因此,第二控制器230會基於設定參數PR2控制處理器240的電壓參數高於或等於100毫伏並維持1000微秒。
另舉例來說明,請同時參考圖3以及表2,表2是另一設定參數表。
表2:
設定參數 PR1 PR2
預設電壓參數(mV) 100 100
延遲時間參數(μs) 5000 1000
位址區塊 00 01
電壓參數的禁能參數碼 0014 0501
延遲時間參數的參數碼 1388 03E8
在本例中,應注意的是,表2示出設定參數PR1的電壓參數的禁能參數碼(例如是「0014」)以及設定參數PR2的電壓參數的禁能參數碼(例如是「0501」)。當第一控制器220接收到第二偵測訊號SD2時,第一控制器220可藉由第二控制訊號SC2將設定參數PR1、PR2的電壓參數的禁能參數碼寫入參數暫存器232。
在本例中,當第一控制器220接收到第二偵測訊號SD2時,第一控制器220可將「0014」的禁能參數碼提供到位址區塊「00」的內部位址。第二控制器230會基於禁能參數碼停止使用設定參數PR1。因此,第二控制器230不會使用設定參數PR1來控制處理器240的運行。同理,第一控制器220可將「0501」的禁能參數碼提供到位址區塊「01」的內部位址。因此,第二控制器230會基於禁能參數碼停止使用設定參數PR2。因此,第二控制器230不會使用設定參數PR2來控制處理器240的運行。
綜上所述,本發明的電子裝置以及降噪方法是當電子裝置連接到外部電源時,電子裝置被指示以致能降噪功能,並且當電子裝置沒有連接到外部電源時,電子裝置被指示以禁能降噪功能。因此,當電子裝置沒有連接到外部電源時,電子裝置並不會執行降噪功能。如此一來,本發明能有效降低具有降噪功能的電子裝置的電力消耗。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200:電子裝置 110:電源偵測器 120、220:第一控制器 130、230:第二控制器 140、240:處理器 150:電源切換電路 232:參數暫存器 BT:電池模組 MB:主機板 P1:外部電源 P2:內部電源 PR:設定參數 S110~S180:步驟 SC1:第一控制訊號 SC2:第二控制訊號 SD1:第一偵測訊號 SD2:第二偵測訊號
圖1是依據本發明一實施例所繪示的電子裝置示意圖。 圖2是依據本發明一實施例所繪示的降噪方法的方法流程圖。 圖3是依據本發明另一實施例所繪示的電子裝置示意圖。
100:電子裝置
110:電源偵測器
120:第一控制器
130:第二控制器
140:處理器
150:電源切換電路
BT:電池模組
MB:主機板
P1:外部電源
P2:內部電源
SC1:第一控制訊號
SC2:第二控制訊號
SD1:第一偵測訊號
SD2:第二偵測訊號

Claims (10)

  1. 一種具有降噪功能的電子裝置,包括: 一主機板; 一電源偵測器,經配置以當該電子裝置連接到一外部電源時產生一第一偵測訊號,並且當該電子裝置沒有連接到該外部電源時產生一第二偵測訊號; 一第一控制器,耦接於該電源偵測器,經配置以反應於該第一偵測訊號產生一第一控制訊號,並反應於該第二偵測訊號產生一第二控制訊號;以及 一第二控制器,耦接於該第一控制器,經配置以反應於該第一控制訊號指示該電子裝置致能一降噪功能,以降低該主機板所產生的噪聲,並反應於該第二控制訊號指示該電子裝置禁能該降噪功能。
  2. 如請求項1所述的電子裝置,還包括: 一處理器,設置於該主機板上,耦接於該第二控制器, 其中該第二控制器還經配置以監控該處理器的運行, 其中當該降噪功能被致能時,該第二控制器基於一設定參數控制該處理器的運行。
  3. 如請求項2所述的電子裝置,其中: 該設定參數包括關聯於該處理器的運行效能的一預設電壓參數, 當該降噪功能被致能並且該處理器的一電壓參數低於該預設電壓參數時,該第二控制器將該電壓參數提高至高於或等於該預設電壓參數。
  4. 如請求項2所述的電子裝置,其中: 該設定參數包括一延遲時間參數, 當該降噪功能被致能時,該第二控制器基於該延遲時間參數決定降噪功能的執行時間長度。
  5. 如請求項2所述的電子裝置,其中該第二控制器包括: 一參數暫存器,經配置以儲存該設定參數。
  6. 如請求項1所述的電子裝置,其中該第一控制器經由電源管理匯流排(Power Management Bus)、系統管理匯流排(System Management Bus)以及積體電路匯流排(Inter-Integrated Circuit)的其中之一與該第二控制器電性耦接。
  7. 一種降噪方法,適用於降低一電子裝置的一主機板所產生的噪聲,其中該降噪方法包括: 判斷該電子裝置是否連接到一外部電源; 當該電子裝置連接到該外部電源時產生一第一偵測訊號,並且當該電子裝置沒有連接到該外部電源時產生一第二偵測訊號; 反應於該第一偵測訊號產生一第一控制訊號,並反應於該第一控制訊號指示該電子裝置致能一降噪功能,以降低該主機板所產生的噪聲;以及 反應於該第二偵測訊號產生一第二控制訊號,並反應於該第二控制訊號指示該電子裝置禁能該降噪功能。
  8. 如請求項7所述的降噪方法,其中該電子裝置還包括一處理器,其中反應於該第一控制訊號指示該電子裝置致能該降噪功能的步驟包括: 控制該處理器基於一設定參數來運行。
  9. 如請求項8所述的降噪方法,其中該設定參數包括關聯於該處理器的運行效能的一預設電壓參數,其中控制該處理器基於該設定參數來運行的步驟包括: 當該處理器的一電壓參數低於該預設電壓參數時,將該電壓參數提高至高於或等於該預設電壓參數。
  10. 如請求項8所述的降噪方法,其中該設定參數包括一延遲時間參數,其中控制該處理器基於該設定參數來運行的步驟包括: 控制該處理器基於該延遲時間參數決定降噪功能的執行時間長度。
TW109129813A 2020-09-01 2020-09-01 具有降噪功能的電子裝置以及降噪方法 TWI751673B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW109129813A TWI751673B (zh) 2020-09-01 2020-09-01 具有降噪功能的電子裝置以及降噪方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109129813A TWI751673B (zh) 2020-09-01 2020-09-01 具有降噪功能的電子裝置以及降噪方法

Publications (2)

Publication Number Publication Date
TWI751673B true TWI751673B (zh) 2022-01-01
TW202210999A TW202210999A (zh) 2022-03-16

Family

ID=80809103

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109129813A TWI751673B (zh) 2020-09-01 2020-09-01 具有降噪功能的電子裝置以及降噪方法

Country Status (1)

Country Link
TW (1) TWI751673B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200613951A (en) * 2004-10-27 2006-05-01 Lg Electronics Inc Apparatus and method for controlling power management
CN101728946A (zh) * 2008-10-24 2010-06-09 联想(新加坡)私人有限公司 除去了噪音的电源装置
CN102445976A (zh) * 2010-10-12 2012-05-09 和硕联合科技股份有限公司 中央处理单元电源供应电路及其操作方法
TW201603654A (zh) * 2014-07-02 2016-01-16 啟碁科技股份有限公司 降低聲噪的電路板裝置和電路裝置
CN109582072A (zh) * 2018-12-26 2019-04-05 联想(北京)有限公司 一种控制方法、装置及电子设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200613951A (en) * 2004-10-27 2006-05-01 Lg Electronics Inc Apparatus and method for controlling power management
CN101728946A (zh) * 2008-10-24 2010-06-09 联想(新加坡)私人有限公司 除去了噪音的电源装置
CN102445976A (zh) * 2010-10-12 2012-05-09 和硕联合科技股份有限公司 中央处理单元电源供应电路及其操作方法
TW201603654A (zh) * 2014-07-02 2016-01-16 啟碁科技股份有限公司 降低聲噪的電路板裝置和電路裝置
CN109582072A (zh) * 2018-12-26 2019-04-05 联想(北京)有限公司 一种控制方法、装置及电子设备

Also Published As

Publication number Publication date
TW202210999A (zh) 2022-03-16

Similar Documents

Publication Publication Date Title
US6274949B1 (en) Back-up power accessory for a computer
JP5021954B2 (ja) 低電圧誤動作防止回路、方法ならびにそれを利用した電源回路および電子機器
US10042801B2 (en) System for detecting universal serial bus (USB) device and method thereof
JP5269290B2 (ja) パワーダウンモードでレギュレータによる電力消耗を防止する電子装置及び電力消耗防止方法
CA2986980A1 (en) Display with low voltage feature
JP6355410B2 (ja) 充電回路、パワーマネージメント回路、およびそれを用いた電子機器
JPH07200110A (ja) ポータブルコンピュータシステムおよびその電力管理方法
US7523328B2 (en) Computer power control
JP2016024561A (ja) パワーマネージメント回路、それを用いた電子機器
JP6377560B2 (ja) 情報処理装置、cpu印加電圧制御装置、情報処理装置の制御方法
TW201432432A (zh) 電源管理電路與方法以及電腦系統
US7719863B2 (en) Active start judgment circuit
TWI751673B (zh) 具有降噪功能的電子裝置以及降噪方法
JP2012022533A (ja) 電源投入制御回路
US7167992B2 (en) Method for controlling the switching of operating modes of an information processor according to the time of switching of the operating modes
KR102498254B1 (ko) 대기 전력을 줄이기 위한 방법 및 그 전자 장치
JP2010016998A (ja) 充電回路、充電回路を備えた電子機器および充電方法
JP2001344047A (ja) 電子機器および電子機器の電源投入制御方法
TW201535100A (zh) 電子裝置與電源管理方法
CN112332513B (zh) 一种电子设备的电力控制方法及电子设备
US10698466B2 (en) Power discharge control device, circuit and method using the same
US20230102777A1 (en) Method of power management
JP2001195160A (ja) バス接続形デバイス
JP2007172009A (ja) スロットリング制御方法、スロットリング制御システム
JPH10340140A (ja) 過電圧防止回路およびこれを用いたプロセッサ電源制御 方式