TWI750441B - 用於製造石墨烯電晶體及裝置之方法 - Google Patents

用於製造石墨烯電晶體及裝置之方法 Download PDF

Info

Publication number
TWI750441B
TWI750441B TW108101133A TW108101133A TWI750441B TW I750441 B TWI750441 B TW I750441B TW 108101133 A TW108101133 A TW 108101133A TW 108101133 A TW108101133 A TW 108101133A TW I750441 B TWI750441 B TW I750441B
Authority
TW
Taiwan
Prior art keywords
graphene
substrate
doped
doped region
inlets
Prior art date
Application number
TW108101133A
Other languages
English (en)
Other versions
TW201940422A (zh
Inventor
西蒙 湯瑪士
艾弗 圭奈
Original Assignee
英商佩拉葛拉夫有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英商佩拉葛拉夫有限公司 filed Critical 英商佩拉葛拉夫有限公司
Publication of TW201940422A publication Critical patent/TW201940422A/zh
Application granted granted Critical
Publication of TWI750441B publication Critical patent/TWI750441B/zh

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1606Graphene
    • CCHEMISTRY; METALLURGY
    • C01INORGANIC CHEMISTRY
    • C01BNON-METALLIC ELEMENTS; COMPOUNDS THEREOF; METALLOIDS OR COMPOUNDS THEREOF NOT COVERED BY SUBCLASS C01C
    • C01B32/00Carbon; Compounds thereof
    • C01B32/15Nano-sized carbon materials
    • C01B32/182Graphene
    • C01B32/184Preparation
    • C01B32/186Preparation by chemical vapour deposition [CVD]
    • CCHEMISTRY; METALLURGY
    • C01INORGANIC CHEMISTRY
    • C01BNON-METALLIC ELEMENTS; COMPOUNDS THEREOF; METALLOIDS OR COMPOUNDS THEREOF NOT COVERED BY SUBCLASS C01C
    • C01B32/00Carbon; Compounds thereof
    • C01B32/15Nano-sized carbon materials
    • C01B32/182Graphene
    • C01B32/184Preparation
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/04Coating on selected surface areas, e.g. using masks
    • C23C16/042Coating on selected surface areas, e.g. using masks using masks
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/26Deposition of carbon only
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/10Heating of the reaction chamber or the substrate
    • C30B25/105Heating of the reaction chamber or the substrate by irradiation or electric discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02115Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material being carbon, e.g. alpha-C, diamond or hydrogen doped carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02527Carbon, e.g. diamond-like carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/2636Bombardment with radiation with high-energy radiation for heating, e.g. electron beam heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Organic Chemistry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Metallurgy (AREA)
  • Inorganic Chemistry (AREA)
  • Mechanical Engineering (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Nanotechnology (AREA)
  • Ceramic Engineering (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Carbon And Carbon Compounds (AREA)
  • Thin Film Transistor (AREA)

Abstract

本發明提供一種化學摻雜的石墨烯電晶體,包含複數個石墨烯層並具有第一摻雜區,所述第一摻雜區藉由第三摻雜區與第二摻雜區分隔,其中所述第一和第二摻雜區具有與第三摻雜區相反的摻雜型態,且其中第一、第二和第三摻雜區中的各者分別包含獨立的電觸點。

Description

用於製造石墨烯電晶體及裝置之方法
本發明涉及石墨烯電晶體及製造石墨烯電晶體之方法。具體而言,本發明提供了基於精密生長之石墨烯層結構之改良的電晶體。
石墨烯是一種眾所周知的材料,該材料在理論上特殊的性質驅動了大量的建議應用。這些性質和應用的良好實例在A.K. Geim和K. S. Novoselev的「The Rise of Graphene」,Nature Materials,vol. 6,March 2007,183 - 191中有詳細描述。
WO2017/029470 (其內容通過引用併入本文)揭示了用於生產二維材料的方法。具體地,WO 2017/029470揭示了一種生產諸如石墨烯之二維材料的方法,包含:將保持在反應腔室內的基板加熱到在前驅物的分解範圍內之溫度,且所述溫度允許從被分解的前驅物釋放之物種形成石墨烯;建立陡峭的溫度梯度(較佳 > 1000°C /米),所述溫度梯度遠離基板表面朝向前驅物的入口延伸;以及通過相對冷的入口並跨越溫度梯度朝向基板表面引入前驅物。可以使用氣相磊晶(VPE)系統和金屬-有機化學氣相沉積(MOCVD)反應器來執行WO 2017/029470的方法。
WO2017/029470的方法提供了具有許多有利特性的二維材料,包括:非常好的晶體質量;材料顆粒尺寸大;最小的材料缺陷;片材尺寸大;且可自我支撐(self-supporting)。然而,仍需要從二維材料製造元件的快速且低成本的處理方法。
電晶體在本領域中是公知的,並且基本電晶體結構如第1圖所示。通過施加閘極偏壓,使得在本徵區域(5)中發生電子累積,來操作元件(1)。在足夠的閘極偏壓下,當本徵區域(5)的導帶與p型區域(10)的價帶對準時,發生穿隧效應。來自p型區域(10)的價帶之電子隧穿到本徵區域(5)的導帶中,並且電流可以流過元件(1)到n型區域(15)。隨著閘極偏壓的減小,頻帶變得不對準,且電流無法再流動。在該圖中,本徵區域設置在半導體晶圓(20)上,並且元件(1)設置有三個電極:源極(25),位於介電區域(31)上的閘極電極(30)和汲極電極(35)。
NPN電晶體的層必須具有連接在它們之間的正確電壓。閘極(G)的電壓必須比汲極(D)的電壓更正。源極(S)的電壓必須比基底的電壓更正。汲極提供電子。閘極從汲極拉出這些電子,因為它具有比汲極更正的電壓。電子的這種運動產生了通過電晶體的電流。
包含石墨烯之電晶體之實例是本領域已知的。例如,石墨烯可以類似的方式用作穿隧電晶體(G.Alymov 等,Scientific Reports 6,Article number:24654(2016))。在這種情況下,使用本徵石墨烯,並且將正電壓和負電壓分別施加到兩個摻雜閘極,以形成p-i-n結構,其中在控制閘極下的本徵石墨烯作為i區域。施加背柵電壓(VB)以打開小帶隙。在這種情況下,由於元件的穿隧操作,具有小的帶隙是實際上有益的。然而,在這個例子中,帶隙是必要的,p-i-n結構也是。
另一種方式是使用沒有帶隙的石墨烯,並用半導體或介電材料將石墨烯的兩個區域彼此實體分隔。這公開於,例如,D. A. Svintsov等人「Tunnel Field Effect Transistors with Graphene Channels」,IX INTERNATIONAL CONFERENCE “SILICON 2012”, ST. PETERSBURG,2012年7月9至13日。在這種情況下,石墨烯層被實體地分成兩部分,並且施加背柵電壓。當此背柵電壓增加時,石墨烯片中的狀態密度將增加,這將引起穿過間隙的隧道電流。或者,如果介電質/半導體間隙足夠小,則頂柵偏壓的施加也將能產生穿隧。此配置不一定需要帶隙,且其不需要pn接合或p-i-n接合。
EP 3015426揭示了石墨烯層、形成石墨烯層之方法、包括石墨烯層之裝置及製造所述裝置之方法。具體而言,此文獻教示使用金屬催化劑來產生石墨烯之CVD製程。
US 2012/0241069揭示了藉由沉積直接合成圖案化的石墨烯。具體地,此文獻教示使用金屬催化劑表面來生產石墨烯。
US 2017/0175258揭示了二維層狀材料的模板生長的容易途徑。具體地,此文獻涉及基於二元金屬的二維材料之生長而非石墨烯。
WO 2013/028826揭示了藉由從底部向上直接以所需圖案生長微結構化和奈米結構化石墨烯來生長微結構化和奈米結構化石墨烯的方法。具體地,此文獻教導了使用銅催化劑表面來生產石墨烯。
Kim等人「Chemical vapour deposition-assembled graphene field effect transistor on hexagonal boron nitride」,Applied Physics Letters,2011,98,262103涉及了藉由化學氣相沉積(CVD)組裝的單層石墨烯受到支撐基板材料之影響的電學性質。具體地,此文獻涉及使用CVD在銅表面上生長石墨烯,然後透過蝕刻從銅去除石墨烯,然後手動將石墨烯置於氮化硼上。
Perez-mas等人「Graphene patterning by nanosecond laser ablation: the effect of the substrate interaction with graphene」,Journal of Physics D: Applied Physics,2016,49,305301涉及了藉由綠色奈秒脈衝雷射輻照手段來發展圖案化的石墨烯/基板。具體地,此文獻涉及在金屬箔上之CVD生長的石墨烯,其從箔上移除然後手動放置在二氧化矽基板上。
Woong等人「Atomic layer etching for full graphene device fabrication」,Carbon,2012,50,429與製造全石墨烯元件有關。具體而言,此文獻涉及了藉由CVD在銅箔上生長石墨烯。然而,所產生的材料似乎不是石墨烯。
本發明之一目的是提供一種改進的石墨烯電晶體和生產石墨烯電晶體之方法,所生產之石墨烯電晶體克服或基本上減少了與先前技術相關的問題,或至少提供一種商業上有用的替代方案。
根據第一態樣,提供了一種化學摻雜的石墨烯電晶體,其包含複數個石墨烯層並具有第一摻雜區,第一摻雜區藉由第三摻雜區與第二摻雜區分隔,其中第一和第二摻雜區具有與第三摻雜區相反的摻雜型態,且其中第一、第二和第三摻雜區中的各者分別包含一獨立的電觸點。
現在將進一步描述本揭示內容。在以下段落中,更詳細地定義了本揭示內容的不同態樣/實施例。除非有明確的相反指示,否則如此界定之各態樣/實施例可與任何其他態樣/實施例或多個態樣/多個實施例組合。具體而言,任何被指示為較佳或有利的特徵可與任何其他被指為較佳或有利的特徵或多個特徵組合。
本發明涉及石墨烯電晶體。亦即,在石墨烯層結構的基礎上產生作用之電晶體。此類元件的範例是已知的,如上所述。然而,它們不具有本文所述之結構。實際上,發明人已發現到,可在如下文所述之直接生長製程中製造具有石墨烯的所有電性優點之電晶體。
石墨烯電晶體包含化學摻雜的石墨烯,所述化學摻雜的石墨烯包含複數個石墨烯層。本揭示內容使用術語「石墨烯層結構」來指稱如此配置之石墨烯的多層。較佳的石墨烯層結構具有從2至40個石墨烯層,較佳為2至10個石墨烯層。石墨烯是本案所屬技術領域中眾所周知的術語,且是指稱碳的同素異形體,其包含六方晶格中之單層碳原子。本文所用之術語「石墨烯」涵蓋了包含彼此堆疊之多個石墨烯層的結構。本文中之術語「石墨烯層」用於指稱石墨烯單層。所述石墨烯單層經摻雜以形成電晶體。本文揭示之石墨烯層結構與石墨不同,因為層結構可保持類石墨烯特性。
以下提供摻雜的石墨烯層結構之生長的一般性討論。經化學摻雜的石墨烯層結構具有第一摻雜區,該第一摻雜區藉由第三摻雜區與第二摻雜區分隔,其中第一和第二摻雜區的摻雜型態與第三摻雜區的摻雜型態相反。電晶體的第一、第二和第三區是由摻雜的石墨烯形成。因此,第一摻雜區為第一摻雜的石墨烯區域。也就是說,第一和第二摻雜區可為經N型摻雜或經p型摻雜,而第三摻雜區將為經P型摻雜或經N型摻雜。這些區域的作用如前文所討論之裝置的相應描述區域。層之N型和P型摻雜為本案所屬技術領域中所知,並在下文更詳細地討論。
此外,各個所述第一、第二及第三摻雜區分別包含獨立的電觸點。這些代表電晶體設計之習用源極、閘極和汲極。這些電極可由任何合適的材料形成,且可藉由任何習用技術施加。例如,可藉由濺射來施加銅電極。
較佳地,第三摻雜區直接接觸第一和第二摻雜區。實際上,如下文的方法中所述,這些區域可較佳地在單一步驟中一起形成,並在形成後改變摻雜。在一個實施例中,這三個摻雜區全部被製成為具有相同摻雜的單層,但第三區(或在沒這麼優選的實施例中,第一及第二區)接著被抗衡離子(counterion)摻雜,以實現相反的聚集摻雜。藉由仔細檢查這種材料可辨別出這種抗衡離子摻雜。
就具有超過1000V的擊穿電壓之高功率電晶體而言,電晶體的合適維度可達1至2 cm;除了中功率應用之外,1至10 mm等級之元件也可用於高功率應用。1至100 µm等級之元件通常用於低功率和高頻應用;1至100 nm等級之元件通常用於半導體製造,其中10 nm級在2017年普及,且5 nm預計在2020年普及。換句話說,取決於預期的終端應用,電晶體的尺寸可自1 nm到2 cm。
現在描述用於製造化學摻雜的石墨烯電晶體之三種方法。這些可被認為涵蓋:1) 離子佈植方法;2) 選擇性蝕刻方法;及3) 選擇性遮蔽方法。這些方法較佳地用於生產以上描述之化學摻雜的石墨烯電晶體。
根據第二態樣,描述了一種用於生產化學摻雜的石墨烯電晶體之方法,所述方法包含以下步驟: 提供基板至反應腔室中之經加熱基座上,腔室具有複數個經冷卻入口,經冷卻入口經排列以致,在使用時,入口跨基板分佈並與基板具有恆定間隔, 供應包含前驅物化合物之流體通過入口並進入反應腔室,從而分解前驅物化合物並於基板上形成複數個石墨烯層, 其中入口經冷卻至低於100°C,較佳為50至60°C,且基座經加熱至超過前驅物之分解溫度至少50°C之溫度, 其中包含前驅物化合物之流體包含N型摻雜劑源或P型摻雜劑源;以及 使用與包含前驅物化合物之該流體中存在之摻雜劑相反類型之摻雜劑,選擇性地反摻雜(counter-doping)基板上之石墨烯的一部分。
此態樣在本文中稱為離子佈植方法。
所述方法包含:在反應腔室中之經加熱基座上提供基板之第一步驟。本方法之基板可為任何已知的MOCVD或VPE基板。較佳的是,基板提供結晶表面,在其上產生石墨烯,因為有序的晶格位點提供規則的成核位點陣列,而有助於形成良好石墨烯晶體過度生長。最佳的基板提供高密度的成核位點。用於半導體沉積之基板之規則的可重複晶格是理想的,原子階狀表面提供擴散阻障物。合適的基板之實例包括矽、氮化物半導體材料(AlN、AlGaN、GaN、InGaN及其錯合物)、砷化物/磷化物半導體(GaAs、InP、AlInP及其錯合物)及鑽石。特別較佳的是藍寶石。
術語「MOCVD」用於描述供在基板上沉積層之特定方法所用的系統。雖然首字母縮寫代表金屬有機化學氣相沉積,但MOCVD為本案所屬技術領域中之術語,且可被理解為涉及一般製程和供所述製程所用之設備,且不必然被認為限於使用金屬有機反應物或限於生產金屬有機材料。反之,此術語的使用向本案所屬技術領域中具有通常知識者指出一組通用的製程及設備特徵。由於系統複雜度及準確性等特性,MOCVD能與CVD技術進一步區別。儘管CVD技術允許以直接的化學計量和結構進行反應,但MOCVD允許產生複雜的化學計量和結構。至少在氣體分佈系統、加熱及溫度控制系統和化學控制系統等特性方面,MOCVD系統與CVD系統相異。MOCVD系統的成本是典型CVD系統的至少10倍。無法使用CVD技術來達成高品質的石墨烯層結構。
MOCVD也可輕易地與原子層沈積(ALD)技術區隔。ALD依賴試劑之逐步反應,加上居間的沖洗步驟用以去除不需要的副產物及/或過量的試劑。它不依賴氣相中之試劑的分解或解離。其特別不適合使用具有低蒸氣壓力的試劑,如矽烷,因為會花費過量的時間來從反應腔室去除所述試劑。
通常,較佳的是盡可能薄的基板,以確保在石墨烯生產期間跨基板之熱均勻性。合適的厚度為50至300微米,較佳為100至200微米,且更佳為約150微米。然而,基板的最小厚度部分地取決於基板之機械性能和基板將被加熱之最高溫度。基板的最大面積由緊密耦合之反應腔室的尺寸來決定。較佳地,基板具有至少2英吋之直徑,較佳為2至24英吋,且更佳為6至12英吋。可在生長後使用任何已知方法切割此基板,以形成單獨的元件。
如本文所述,在反應腔室中之經加熱基座上提供基板。適用於本案之方法的合適反應器為習知,並包括能將基板加熱至所需溫度之經加熱基座。基座可包含電阻式加熱元件或其他用於加熱基板的手段。
腔室具有複數個冷卻入口,所述冷卻入口經佈置而使得,在使用中,所述入口跨基板分佈並與基板具有恆定間隔。可以水平層流(horizontal laminar flow)或可以實質上垂直的方式提供包含前驅物化合物之流體。適用於此類反應器之入口是眾所周知的,且包括可從Aixtron獲得之行星(Planetary)反應器和噴灑頭(噴灑頭)反應器。
介於其上形成石墨烯之基板表面與直接位於基板表面上方之反應器壁之間的間隔對反應器熱梯度具有顯著影響。較佳是,熱梯度盡可能的陡峭而與較佳為盡可能小的間距相關聯。較小的間距改變了基板表面處的邊界層條件,這又促進了石墨烯層形成的均勻性。較小的間距也是高度較佳的,因其允許精確控制製程變因,例如透過較低的輸入通量、較低的反應器溫度及因此所致之基板溫度而減少前驅物消耗,而較低的基板溫度減少了基板中之應力和不均勻性,致使在基板表面上產生更均勻的石墨烯,並因此,在大多數情況下,顯著減少了製程時間。
實驗表明,約100 mm的最大間距是合適的。然而,使用等於或小於約20 mm (如1至5 mm)等小得多之間距可生產更可靠且質量更佳之二維晶態材料;等於或小於約10 mm的間距促進在基板表面附近形成更強的熱電流,這提高了生產效率。
當使用具有相對低的分解溫度之前驅物,使得在前驅物入口之溫度下前驅物之分解程度可能小於可忽略的程度,則極佳的是10 mm以下的間距,以最小化前驅物到達基板所需的時間。
在生產方法期間,經由入口供應包含前驅物化合物之流體並進入反應腔室,從而分解前驅物化合物並於基板上形成石墨烯。包含前驅物化合物之流體可進一步包含稀釋氣體。下文將更詳細地討論合適的稀釋氣體。
較佳的前驅物化合物為烴。較佳的是在室溫下為液體的烴,且最佳為C5 至C10 烷烴。較佳是使用簡單的烴,因為這提供了純碳源,而氣態氫則為副產物。此外,由於烴在室溫下為液體,因此可以用低成本獲得高純度液體形式的烴。較佳的前驅物化合物包括己烷。
當經過加熱的基板時前驅物較佳為氣相。有兩個變數需要考慮:緊密耦接式反應腔室內的壓力和流進腔室的氣體流速。
較佳壓力的選擇取決於所選之前驅物。一般而言,當使用具有更高分子複雜度之前驅物,使用較低的壓力(如,小於500 mbar)可觀察到改善的二維晶態材料品質和生產速率。理論上而言,壓力越低越好,但非常低的壓力(如,小於200 mbar)所帶來的益處將被非常緩慢的石墨烯形成速率所抵銷。
相反地,對於較不複雜的分子前驅物而言,較高的壓力是較佳的。舉例而言,當使用甲烷作為前驅物用於石墨烯生產,600 mbar或更高的壓力可能是合適的。通常,不預期使用大於大氣壓之壓力,因為其對基板表面動力學和對系統施加的機械應力有不良影響。可通過簡單的經驗實驗為任何前驅物選擇合適的壓力,所述實驗可涉及,例如,使用50 mbar、950 mbar及前兩者之間的等距離間隔的其他三個相應壓力之五個測試運行。接著可在早先運行中確定的區間內之壓力下進行進一步的運行,以縮小最合適的範圍作為最合適者。就己烷而言,較佳的壓力為自50至800 mbar。
可用前驅物流速來控制石墨烯沉積速率。所選之流速將取決於前驅物內之物種的量和待生產之層的面積。前驅物氣體流速需要足夠高,以允許在基板表面上形成內聚的石墨烯層。若流速高於上閾值速率,則通常將會形成塊體材料(bulk material),如石墨,或將發生增加的氣相反應,導致懸浮在氣相中的固體顆粒,所述固體顆粒對石墨烯形成有害及/或可能汙染石墨烯層。理論上可使用本案所屬技術領域中具通常知識者已知的技術,藉由評估需要供應至基板之物種的量,來計算最小閾值流速,以確保在基板表面處有足夠的原子濃度來形成層。介於最小閾值流速與上閾值流速之間,就給定的壓力和溫度而言,流速與石墨烯層生長速率為線性相關。
較佳的是,前驅物與稀釋氣體的混合物通過緊密耦接式反應腔室內之經加熱的基板上方。稀釋氣體的使用允許進一步改進碳供應速率的控制。
較佳的是,稀釋氣體包括氫、氮、氬和氦中之一或多者。選擇這些氣體是因為它們在典型的反應器條件下將不易與大量的可用前驅物反應,也不會被包括在石墨烯層中。儘管如此,氫可能與某些前驅物反應。此外,氮可在某些條件下摻入石墨烯層內。在這樣的情況下,可使用其他稀釋氣體之一。
儘管存在這些潛在問題,但氫和氮是是特別較佳的,因為它們是MOCVD系統和VPE系統中所用之標準氣體。
將基座加熱至超過前驅物之分解溫度至少50 °C之溫度,更佳為超過前驅物之分解溫度100至200 °C。加熱基板的較佳溫度取決於所選擇之前驅物。所選之溫度需要足夠高以容許前驅物之至少部分分解,以釋放物種,但較佳的是不高到促使氣相重組速率遠離基板表面而增加並因而產生不需要的副產物。所選之溫度高於完全分解溫度,以促進改良的基板表面動力學,從而促進具有良好結晶品質之石墨烯的形成。就己烷而言,最佳的溫度為約1200 °C,如自1150至1250 °C。
為了在基板表面與前驅物的引入點之間有熱梯度,入口需要具有比基板更低的溫度。對於固定的間隔而言,較大的溫度差將提供更陡峭的溫度梯度。有鑑於此,較佳的是,至少引入前驅物的腔室壁被冷卻,且更佳的是腔室壁被冷卻。可使用冷卻系統達成冷卻,例如,使用流體,較佳為液體,最較佳為水,來冷卻。可藉由水冷卻將反應器的壁維持在恆定溫度。冷卻流體可圍繞(多個)入口流動,以確保有入口延伸之反應器壁的內表面之溫度,以及前驅物本身在通過入口並進入反應腔室的溫度,為實質上低於基板溫度。入口經冷卻至低於100°C,較佳為50至60 °C。
有必要摻雜石墨烯。這可藉由將摻雜元素引入緊密耦接式反應腔室並選擇基板的溫度、反應腔室的壓力和氣流速率以產生摻雜的石墨烯而實現。可使用簡單的經驗實驗,使用上文所述之指導說明來測定這些變量。可在有或無稀釋氣體的情況下使用此製程。對於可引入之摻雜元素沒有可感知的限制。常用於石墨烯之生產的摻雜元素包括:矽、鎂、鋅、砷、氧、硼、溴和氮。除了前驅物化合物之外可額外包括這些,或者這些可作為前驅物化合物的一部分(例如使用胺來提供氮)。
可以使用將向結構貢獻額外電子之任何元素來實現石墨烯之n型摻雜。此類元素包括氮、溴和磷等元素。實現n型摻雜的較佳方法包括:使用能將氮導入石墨烯晶格中之含氮前驅物,或可在反應器中分解並將氮導入所述晶格中之含氮載氣。這主要是由於容易獲得之前驅物和氣體之故。
可以使用將向結構貢獻額外電洞之任何元素來實現石墨烯之p型摻雜。此類元素包括鎂、硼和氧等諸多種元素。實現p型摻雜的較佳方法包括:使用含鎂或硼的前驅物以將鎂及硼導入石墨烯晶格中。同樣,這主要是由於容易獲得之前驅物之故。
在上述情況下,摻雜元素已透過含碳前驅物導入,同時為石墨烯生長提供碳。例如,使用Magnesocene可從環戊二烯基環之分解提供碳,同時從金屬有機鍵的解離提供鎂。類似地,可由三乙基或三甲基硼提供硼摻雜,其中CH3基團提供碳,且透過金屬-自由基解離提供硼。
較佳的摻雜程度在從1010個原子/cm3至1019個原子/cm3的範圍內。這可藉由van der Pauw Hall測量、電容-電壓剖面分析來測量。
較佳的是,藉由擴散、離子佈植、合金摻雜、氣相磊晶磁摻雜、中子遷變摻雜或調變摻雜來實施反摻雜,較佳的是其中藉由離子佈植來實施反摻雜。擴散包括氣相中的擴散、液相中的擴散、固態源擴散,且所有這些方法可在高溫或低溫及高壓或低壓下進行。此類摻雜技術在更廣泛之半導體領域中是習知的,但不一定與石墨烯層結構組合。
較佳的反摻雜程度在從1012個原子/cm3至1021個原子/cm3的範圍內。可以理解,需要反離子摻雜的程度來將層之整體摻雜從一種型態改變成另一種型態。因此,反摻雜層之最終表觀摻雜(final apparent doping)較佳為至少1010個原子/cm3至1019個原子/cm3。這可藉由van der Pauw Hall測量、電容-電壓剖面分析來測量。
根據進一步的態樣,提供一種用於生產化學摻雜的石墨烯電晶體之方法,所述方法包含以下步驟:提供基板至反應腔室中之經加熱基座上,腔室具有複數個經冷卻入口,經冷卻入口經排列以致,在使用時,入口跨基板分佈並與基板具有恆定間隔,供應包含前驅物化合物之第一流體通過入口並進入反應腔室,從而分解前驅物化合物並於基板上形成複數個石墨烯層, 其中入口經冷卻至低於100 °C,較佳為50至60 °C,且基座經加熱至超過前驅物之分解溫度至少50 °C的溫度,且其中包含前驅物化合物之流體包含N型摻雜劑源或P型摻雜劑源;以及 選擇性地移除石墨烯之一或多個部分,並使用第二流體選擇性地生長一或多個取代部分,其中第二流體包含前驅物化合物並包含與第一流體中存在之摻雜劑相反類型之摻雜劑。
上述用於離子佈植方法之所有的方法態樣可同等地應用在此進一步的態樣。也就是說,就離子佈植方法所討論之材料及製程特性的選擇通常也適用於此進一步的態樣。例如,選擇基板、前驅物和摻雜劑材料也適用於此態樣,且製程溫度、間隔距離、流速和壓力的選擇也適用於此第二態樣。
較佳的是,選擇性地移除石墨烯之一或多個部分之步驟包含:以雷射剝蝕石墨烯之一或多個部分,或化學性蝕刻石墨烯之一或多個部分。化學蝕刻方法為本案所屬技術領域中所熟知。
當使用雷射來選擇性地從基板剝蝕石墨烯時,合適的雷射具有超過600 nm之波長及小於50瓦之功率。較佳地,雷射具有自700至1500 nm之波長。較佳地,雷射具有自1至20瓦之功率。這允許輕易地移除石墨烯而不會傷害鄰近的石墨烯或基板。
較佳的是,將雷射光點尺寸保持為盡可能小(即,具有較好的解析度)。舉例而言,本案發明人已在25微米的光點尺寸下工作。焦點應盡可能精確。已發現到,為了防止基板損壞,脈衝雷射比連續雷射更好。
根據進一步的態樣,提供一種用於生產化學摻雜的石墨烯電晶體之方法,所述方法包含以下步驟: 在反應腔室中之經加熱基座上提供基板,腔室具有複數個經冷卻入口,經冷卻入口經排列以致,在使用時,入口跨基板分佈並與基板具有恆定間隔, 於基板與入口之間引入第一遮罩,以提供基板之第一被遮蔽部分和第一未遮蔽部分, 供應包含第一前驅物化合物之第一流體通過入口並進入反應腔室,從而分解前驅物化合物並於基板之第一未遮蔽部分上形成複數個石墨烯層, 於基板與入口之間引入第二遮罩,以提供基板之第二被遮蔽部分和第二未遮蔽部分, 供應包含第二前驅物化合物之第二流體通過入口並進入反應腔室,從而分解前驅物化合物並於基板之第二未遮蔽部分上形成複數個石墨烯層, 其中入口經冷卻至低於100 °C,較佳為50至60 °C,且基座經加熱至超過第一或第二前驅物之分解溫度至少50 °C之溫度,且 其中包含第一前驅物化合物之第一流體包含N型摻雜劑源或P型摻雜劑源;且包含第二前驅物化合物之第二流體包含與存在於第一流體中之摻雜劑相反類型之摻雜劑。
上述用於離子佈植方法和選擇性蝕刻方法之所有的方法態樣可同等地應用在此進一步的態樣。也就是說,就離子佈植方法所討論之材料及製程特性的選擇也適用於此進一步的態樣。例如,選擇基板、前驅物和摻雜劑材料也適用於此態樣,且製程溫度、間隔距離、流速和壓力的選擇也適用於此第二態樣。
較佳的是,第一前驅物化合物與第二前驅物化合物相異。
較佳的是,第一被遮蔽部分對應第二未遮蔽部分,且第二被遮蔽部分對應第一未遮蔽部分。在半導體元件生長,且特別是使用MOCVD之半導體元件生長中使用遮罩為所屬技術領域中所熟知。
現將更詳細地討論上述方法之元素。
緊密耦接式反應腔室在基板表面(所述基板表面上形成石墨烯)與進入點(前驅物在所述進入點處進入緊密耦接式反應腔室)之間提供間隔,所述間隔足夠小以使得在緊密耦接式反應腔室內於氣相中反應之前驅物的分量足夠低,以容許石墨烯形成。間隔的上限可依據所選的前驅物、基板溫度和緊密耦接式反應腔室內之壓力來變化。
相較於標準CVD系統的腔室而言,可提供上述間隔距離之緊密耦接式反應腔室的使用允許對供應至基板之前驅物的高度控制;在基板表面(所述基板表面上形成石墨烯)與入口(前驅物經由所述入口處進入緊密耦接式反應腔室)之間提供小距離可允許陡峭的熱梯度,從而提供對前驅物之分解的高度控制。
相較於標準CVD系統提供之相對大的間隔而言,介於基板表面與緊密耦接式反應腔室提供之腔室壁之間的相對小間隔可允許: 1) 介於前驅物的進入點與基板表面之間的陡峭熱梯度; 2) 介於前驅物進入點與基板表面之間的短流動路徑;以及 3) 前驅物進入點和石墨烯形成點的緊密接近。
這些益處增進了沉積參數(包括基板表面溫度、腔室壓力和前驅物通量)對前驅物至基板表面的遞送速率和跨基板表面之流體力學的控制程度之影響。
這些益處和由這些益處提供的更大控制能夠最小化腔室內對石墨烯的沉積有害之氣相反應;允許前驅物分解速率上的高度彈性,使物種能有效地遞送至基板表面;並控制基板表面處的原子配置,這是以標準CVD技術不可能達到的。
透過同時加熱基板並對入口處直接與基板表面相反之反應器之壁提供冷卻,可形成陡峭的熱梯度,從而使溫度在基板表面處為最大且朝向入口快速下降。這確保了基板表面上方之反應器容積具有比基板表面本身顯著更低之溫度,大幅降低了氣相中之前驅物反應的可能性,直到前驅物接近基板表面為止。
也可考慮MOCVD反應器的替代設計,已證實所述替代設計對本文所描述之石墨烯生長是有效率的。此替代設計是所謂的高旋轉速率(High Rotation Rate;HRR)或「渦流(Vortex)」流動系統。儘管上文所述之緊密耦接式反應器著重在使用非常高的熱梯度來產生石墨烯,但新式反應器在注入點與生長表面或基板之間具有顯著更寬的間隔。緊密耦接允許前驅物的極快速解離而將元素碳和其他可能的摻雜元素遞送至基板表面,從而允許形成石墨烯層。反觀新式設計依賴於前驅物之渦流。
在新式反應器設計中,為了促進表面上方的層流,此系統利用更高的旋轉速率來對注入的氣流產生高度的離心加速。這導致腔室內的渦流型流體流動。相較於其他反應器類型,此流動模式的效果是接近生長/基板表面之前驅物分子的顯著更高的駐留時間。對石墨烯的沉積而言,此增加的時間促進了元素層(elemental layer)的形成。
然而,此類型的反應器具有一些寄生問題(parasitic issue),首先,由於此流動狀態導致平均自由路徑縮減之故,實現與其他反應器相同量的生長所需之前驅物量增加,導致前驅物分子的更多碰撞而讓非石墨烯生長原子重組。然而,使用相對便宜的試劑(如己烷)意味著可輕易克服此問題。此外,離心運動對不同尺寸的原子和分子有不同的影響,導致不同元素以不同速度噴射。儘管因碳供應之均勻速率伴隨著非所欲的前驅物副產物之噴射之故而可能有助於石墨烯生長,但其可能對諸如元素摻雜等期望效果有害。
此類反應系統之一實例為Veeco Instruments Inc. Turbodisc technology,K455i或Propel工具。
較佳的是,本文使用之反應器為高旋轉速率反應器。此替代的反應器設計之特徵在於其增加的間距和高旋轉速率。較佳的間距為自50至120 mm,更佳為70至100 mm。旋轉速率較佳為自100 rpm至3000 rpm,較佳為1000 rpm至1500 rpm。
在第2圖中,藉由首先在基板205 (藍寶石等)上或在形成於基板上之半導體層215 (AlN等)上沉積n型石墨烯210,以製造元件200。接著透過遮罩將金屬觸點220沉積至n型石墨烯上。下一步,藉由在遮罩的位置處將p-摻雜劑導入石墨烯層中,藉由離子佈植、擴散等方式產生p型區域225。最後,將諸如Al2 O3 、ZnO2 、BN、SiO2 或SiN等介電層230沉積在p型區域的頂部上,並接著在其上之最終金屬觸點221,而完成電晶體結構。
第3圖的反應器經構造以透過氣相磊晶(VPE)之方法在基板上沉積石墨烯層,其中導入前驅物以在基板附近和基板上進行熱、化學和物理交互作用,以形成具有2至40個石墨烯層(較佳為2至10個石墨烯層)之石墨烯層結構。
所述設備包含緊密耦接式反應器1,所述反應器1具有腔室2,腔室2具有穿過壁1A提供之一入口或多個入口3和至少一個排放部4。基座5佈置成駐留在腔室2內。基座5包含一或多個凹槽5A,用以保持一或多個基板6。所述設備進一步包含使基座5在腔室2內旋轉的裝置;及加熱器7,例如包含電阻式加熱元件,或RF感應線圈,耦接至基座5以加熱基板6。加熱器7可包含能實現基板6的良好熱均勻度所需之單一或多個元件。使用腔室2內之一或多個感應器(未繪示)結合控制器(未繪示)來控制基板6的溫度。
藉由水冷卻將反應器1之壁的溫度維持在實質上恆定的溫度。
反應器壁界定了一或多個內部通道及/或充氣部8,其以實質上鄰近(通常相隔幾毫米遠)反應器壁的內表面之方式延伸,反應器壁的內表面包括壁1A之內表面1B。在操作期間,藉由泵9將水泵送通過通道/充氣部8,以將壁1A之內表面1B維持在200 °C或低於200 °C。部分因為入口3的直徑相對較窄,當前驅物(其通常儲存在遠低於內表面1B溫度之溫度下)通過入口3穿過壁1A進入腔室1時,前驅物的溫度將實質上與壁1A之內表面1B的溫度相同或更低。
在一區塊(所述區塊實質上等於或大於一或多個基板6的面積)上方將入口3排列成陣列,以在面對入口3之所述一或多個基板6之實質上整個表面6A上方提供實質上均勻的體積流。
可透過控制經過(多個)入口3之前驅物氣流和經過排放部4之廢氣,來控制腔室2內的壓力。藉由此方法,可控制腔室2中和跨基板表面6A之氣體的速度,以及進一步的從入口3至基板表面6A之分子的平均自由路徑。在使用稀釋氣體的情況下,對此的控制也可用於控制通過(多個)入口3的壓力。前驅物氣體較佳為己烷伴隨著摻雜劑(如作為稀釋氣體之氮)。
基座5由耐受沉積、前驅物及稀釋氣體所需之溫度的材料所構成。基座5通常由均勻導熱材料構成,以確保基板6之均勻加熱。合適的基座材料之實例包括石墨、碳化矽或這兩者之組合。
(多個)基板6由腔室2內之基座5支撐,使得(多個)基板6以第1圖中之X所標記之間隔面向壁1A,所述間隔介於1 mm至100 mm之間,但如上文所論述,所述間隔通常越小越好。當入口3凸出至腔室2內或者以其他方式位於腔室2內,測量(多個)基板6與入口3之出口之間的相反間隔。
可藉由移動基座5、基板6及加熱器7來改變介於基板6與入口3之間的間距。
合適的緊密耦接式反應器之實例為AIXTRON® CRIUS MOCVD反應器,或AIXTRON® R&D CCS系統。
將氣體形態或懸浮在氣流中之分子形態之前驅物通過入口3導入(由箭頭Y表示)至腔室2內,使得他們撞擊或流過基板表面6A。可能彼此反應之前驅物保持分離,直到通過不同的入口3導入腔室2。透過如氣體質量流量控制器等流量控制器(未繪示),在腔室2外部控制前驅物或氣體通量/流動速率。
可透過一或多個入口3引入稀釋氣體,以修飾腔室2中之氣體動力學、分子濃度和流速。通常相關於製程或基板6材料來選擇稀釋氣體,使得稀釋氣體不會對石墨烯層結構的生長製程產生影響。常用的稀釋氣體包括氮、氫、氬和小規模的氦。
在已經形成具有2至40個,較佳為2至10個石墨烯層之石墨烯層結構之後,接著使反應器冷卻,並回收具有石墨烯層結構在其上之基板6。接著使用離子佈植實現反離子摻雜,以在兩個相同摻雜區之間形成第三區域。接著藉由銅的濺射在所述三個區域中的每個區域上形成電極。接著以習用切割技術從基板切割電晶體。
實例
現將參照以下非限制性實例進一步描述本發明。
較佳的結構繪示於第2圖,儘管沒有繪示電觸點。在此情況下,氧化石墨烯層用作頂部閘極介電質。矽(或導電SiC等)晶圓透過AlN/BN/GaN/AlGaN等介電層作為背閘極。
儘管石墨烯為n型,但它將只是弱n型,而理想地小於e12cm-2 載流子。藉由產生重摻雜的n和p區域(例如透過離子佈植),可形成類似第1圖之p-i-n結構。這裡不一定需要背閘極,但它確實依賴於具有帶隙之石墨烯。這最好藉由使用石墨烯多層來實現。
將反應器加熱至攝氏950度的溫度,並在20000 sccm的氫載氣中抽吸至50 mbar。使用NH3 及TMAl作為前驅物生長20 nm的AlN。NH3 的流速為20 sccm,且TMAl的流速為30 sccm,其中前驅物維持在1300 mbar及攝氏20度。下一步,將反應器加熱至攝氏1200度,並生長另外180 nm的AlN。
接著關閉流入反應器之NH3 和TMAl,並將載氣換成氮。隨後,將總載氣流設定為16000 sccm,並以80 sccm的流速將溴甲烷流入反應器達9分鐘,其中溴甲烷前驅物維持在1100 mbar及攝氏25度。在這些條件下生長9分鐘致使5層厚之石墨烯形成,並摻雜氮和溴以製成石墨烯n型。最後,關閉溴甲烷,並在10分鐘內將反應器冷卻至室溫。
對晶圓進行處理,使得藉由透過遮罩的熱蒸鍍在金屬觸點之間形成50 um的間隔來沉積金屬歐姆觸點。觸點由20 nm的鈦和其後100 nm的金所構成。藉由原子層沈積在兩個歐姆觸點之間的區域沉積Al2 O3 達30 nm的厚度。然而,於沉積之前,在原子層沈積反應器中以水蒸氣預處理石墨烯,以便用氧摻雜石墨烯,並在Al2 O3 層下將其轉變成p型。最後,將肖特基觸點沉積在Al2 O3 的頂部以作為閘極觸點。
除非另有註明,否則本文所有的百分比均以重量計。
藉由解說和圖解的方式提供以上詳述,且不欲限制隨附申請專利範圍的範疇。對本案所屬技術領域中具通常知識者而言,這裡所解說之當前較佳實施例的許多變化是顯而易見的,並且仍在隨附申請專利範圍及其等效者之範圍內。
1‧‧‧反應器 1A‧‧‧壁 1B‧‧‧內表面 2‧‧‧腔室 3‧‧‧入口 4‧‧‧排放部 5‧‧‧基座 5A‧‧‧凹槽 6‧‧‧基板 6A‧‧‧基板表面 7‧‧‧加熱器 8‧‧‧通道/充氣部 9‧‧‧泵 10‧‧‧p型區域 15‧‧‧n型區域 25‧‧‧源極 30‧‧‧閘極電極 31‧‧‧介電區域 35‧‧‧汲極電極 200‧‧‧元件 205‧‧‧基板 210‧‧‧n型石墨烯 215‧‧‧半導體層 220‧‧‧金屬觸點 221‧‧‧最終金屬觸點 225‧‧‧p型區域 230‧‧‧介電層
現將參照隨附非限制性的圖式來進一步闡述本發明,其中:
第1圖繪示習用電晶體設計的示意圖。
第2圖繪示根據本揭示內容之合適電晶體的示意性層設計。
第3圖繪示用於本文所述之方法的石墨烯-層生長腔室的示意性剖面圖。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
200‧‧‧元件
205‧‧‧基板
210‧‧‧n型石墨烯
215‧‧‧半導體層
220‧‧‧金屬觸點
221‧‧‧最終金屬觸點
225‧‧‧p型區域
230‧‧‧介電層

Claims (12)

  1. 一種用於生產一化學摻雜的石墨烯電晶體之方法,該化學摻雜的石墨烯電晶體包含一化學摻雜的石墨烯層結構,該化學摻雜的石墨烯層結構具有一第一摻雜區,該第一摻雜區藉由一第三摻雜區與一第二摻雜區分隔,其中該第一和第二摻雜區具有與該第三摻雜區相反的摻雜型態,且其中該第一、第二和第三摻雜區中的各者分別包含一獨立的電觸點,該方法包含以下步驟:提供一基板至一反應腔室中之一經加熱基座上,該腔室具有複數個經冷卻入口,該等經冷卻入口經排列以致,在使用時,該等入口跨該基板分佈並與該基板具有一恆定間隔;供應包含一前驅物化合物之一流體通過該等入口並進入該反應腔室,從而分解該前驅物化合物並於該基板上形成一石墨烯層結構;其中該等入口經冷卻至低於100℃,且該基座經加熱至一溫度,該溫度超過該前驅物化合物之一分解溫度至少50℃,其中該石墨烯層結構具有從2至40個石墨烯層,其中該基板為矽、鑽石或藍寶石,或氮化物、磷化物或砷化物半導體, 其中包含該前驅物化合物之該流體包含一N型摻雜劑源或一P型摻雜劑源;以及使用與包含該前驅物化合物之該流體中存在之摻雜劑相反類型之一摻雜劑,選擇性地反摻雜(counter-doping)該基板上之該石墨烯的一部分。
  2. 如請求項1所述之方法,其中該反摻雜係由擴散、離子佈植、合金摻雜、氣相磊晶磁摻雜、中子遷變(neutron transmutation)摻雜或調變摻雜(modulation doping)來進行。
  3. 如請求項2所述之方法,其中該反摻雜係由離子佈植進行。
  4. 一種用於生產一化學摻雜的石墨烯電晶體之方法,該化學摻雜的石墨烯電晶體包含一化學摻雜的石墨烯層結構,該化學摻雜的石墨烯層結構具有一第一摻雜區,該第一摻雜區藉由一第三摻雜區與一第二摻雜區分隔,其中該第一和第二摻雜區具有與該第三摻雜區相反的摻雜型態,且其中該第一、第二和第三摻雜區中的各者分別包含一獨立的電觸點,該方法包含以下步驟:提供一基板至一反應腔室中之一經加熱基座上,該腔室具有複數個經冷卻入口,該等經冷卻入口經排列以致,在使用時,該等入口跨該基板分佈並與該基板 具有一恆定間隔;供應包含一前驅物化合物之一第一流體通過該等入口並進入該反應腔室,從而分解該前驅物化合物並於該基板上形成一石墨烯層結構,其中該等入口經冷卻至低於100℃,且該基座經加熱至一溫度,該溫度超過該前驅物化合物之一分解溫度至少50℃,且其中包含該前驅物化合物之該流體包含一N型摻雜劑源或一P型摻雜劑源,其中該石墨烯層結構具有從2至40個石墨烯層,其中該基板為矽、鑽石或藍寶石,或氮化物、磷化物或砷化物半導體;以及選擇性地移除該石墨烯之一或多個部分,並使用一第二流體選擇性地生長一或多個取代部分,其中該第二流體包含一前驅物化合物並包含與該第一流體中存在之摻雜劑相反類型之一摻雜劑。
  5. 如請求項4所述之方法,其中選擇性地移除該石墨烯之一或多個部分之步驟包含以下步驟:以雷射剝蝕該石墨烯之該一或多個部分,或化學性蝕刻該石墨烯之該一或多個部分。
  6. 一種用於生產一化學摻雜的石墨烯電晶體之方法,該化學摻雜的石墨烯電晶體包含一化學摻雜的石墨烯層結構,該化學摻雜的石墨烯層結構具有一第 一摻雜區,該第一摻雜區藉由一第三摻雜區與一第二摻雜區分隔,其中該第一和第二摻雜區具有與該第三摻雜區相反的摻雜型態,且其中該第一、第二和第三摻雜區中的各者分別包含一獨立的電觸點,該方法包含以下步驟:提供一基板至一反應腔室中之一經加熱基座上,該腔室具有複數個經冷卻入口,該等經冷卻入口經排列以致,在使用時,該等入口跨該基板分佈並與該基板具有一恆定間隔;於該基板與該等入口之間引入一第一遮罩,以提供該基板之第一被遮蔽部分和第一未遮蔽部分;供應包含一第一前驅物化合物之一第一流體通過該等入口並進入該反應腔室,從而分解該前驅物化合物並於該基板之該等第一未遮蔽部分上形成一石墨烯層結構;於該基板與該等入口之間引入一第二遮罩,以提供該基板之第二被遮蔽部分和第二未遮蔽部分;供應包含一第二前驅物化合物之一第二流體通過該等入口並進入該反應腔室,從而分解該前驅物化合物並於該基板之該等第二未遮蔽部分上形成一石墨烯層結構;其中該等入口經冷卻至低於100℃,且該基座經 加熱至一溫度,該溫度超過該第一或第二前驅物化合物之一分解溫度至少50℃,其中該石墨烯層結構具有從2至40個石墨烯層,其中該基板為矽、鑽石或藍寶石,或氮化物、磷化物或砷化物半導體,且其中包含該第一前驅物化合物之該第一流體包含一N型摻雜劑源或一P型摻雜劑源;且包含該第二前驅物化合物之該第二流體包含與存在於該第一流體中之該摻雜劑相反類型之一摻雜劑。
  7. 如請求項6所述之方法,其中該第一前驅物化合物與該第二前驅物化合物相異。
  8. 如請求項6或7所述之方法,其中該第一被遮蔽部分對應該第二未遮蔽部分,且該第二被遮蔽部分對應該第一未遮蔽部分。
  9. 如請求項1至7中任一項所述之方法,其中該N型摻雜藉由以下方式提供:(i)在包含前驅物化合物之一流體中夾帶氮氣;(ii)使用一含氮前驅物化合物;及/或其中該P型摻雜藉由以下方式提供:使用一含鎂或含溴前驅物化合物。
  10. 如請求項1至7中任一項所述之方法,其中該等入口經冷卻至50至60℃。
  11. 一種化學摻雜的石墨烯電晶體,其藉由如請求項1至10中任一項所述之方法獲得,該化學摻雜的石墨烯電晶體包含位於一基板上之一或學摻雜的石墨烯層結構,該石墨烯層結構具有一第一摻雜區,該第一摻雜區藉由一第三摻雜區與一第二摻雜區分隔,其中該石墨烯層結構具有從2至40個石墨烯層,其中該基板為矽、鑽石或藍寶石,或氮化物、磷化物或砷化物半導體,其中該第一和第二摻雜區具有與該第三摻雜區相反的摻雜型態,且其中該第一、第二和第三摻雜區中的各者分別包含一獨立的電觸點。
  12. 如請求項11所述之化學摻雜的石墨烯電晶體,其中該第三摻雜區直接接觸該第一摻雜區及該第二摻雜區。
TW108101133A 2018-01-11 2019-01-11 用於製造石墨烯電晶體及裝置之方法 TWI750441B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB1800452.3 2018-01-11
GB1800452.3A GB2570128B (en) 2018-01-11 2018-01-11 A method of making a Graphene transistor and devices

Publications (2)

Publication Number Publication Date
TW201940422A TW201940422A (zh) 2019-10-16
TWI750441B true TWI750441B (zh) 2021-12-21

Family

ID=61256240

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108101133A TWI750441B (zh) 2018-01-11 2019-01-11 用於製造石墨烯電晶體及裝置之方法

Country Status (7)

Country Link
US (1) US20200403068A1 (zh)
EP (1) EP3737641A1 (zh)
KR (2) KR20200128658A (zh)
CN (1) CN111587222A (zh)
GB (1) GB2570128B (zh)
TW (1) TWI750441B (zh)
WO (1) WO2019138230A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2570124B (en) * 2018-01-11 2022-06-22 Paragraf Ltd A method of making Graphene structures and devices
GB2585842B (en) 2019-07-16 2022-04-20 Paragraf Ltd A method of making graphene structures and devices
CN111725322A (zh) * 2019-08-30 2020-09-29 中国科学院上海微系统与信息技术研究所 一种石墨烯场效应晶体管及其制备方法和应用方法
TWI756022B (zh) * 2021-01-13 2022-02-21 國家中山科學研究院 具超奈米晶體鑽石層電極結構之氮化物半導體元件
KR102463561B1 (ko) * 2021-04-05 2022-11-04 충남대학교산학협력단 그래핀 기반의 P-type FET 제조방법 및 이를 이용한 P-type FET
TWI778598B (zh) * 2021-04-26 2022-09-21 崑山科技大學 功率電晶體的製作方法及功率電晶體

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105575769A (zh) * 2014-10-31 2016-05-11 三星电子株式会社 石墨烯层及其形成方法以及器件及制造该器件的方法
WO2017029470A1 (en) * 2015-08-14 2017-02-23 Simon Charles Stewart Thomas A method of producing a two-dimensional material

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8278643B2 (en) * 2010-02-02 2012-10-02 Searete Llc Doped graphene electronic materials
US20120241069A1 (en) * 2011-03-22 2012-09-27 Massachusetts Institute Of Technology Direct Synthesis of Patterned Graphene by Deposition
KR101668691B1 (ko) * 2011-08-25 2016-10-24 위스콘신 얼럼나이 리서어치 화운데이션 마이크로구조화 및 나노구조화된 그래핀 및 그래파이트의 배리어 유도형 성장 방법
CN102501701B (zh) * 2011-11-23 2013-10-30 深圳力合光电传感技术有限公司 用激光刻蚀形成石墨烯图案的方法
US20150014853A1 (en) * 2013-07-09 2015-01-15 Harper Laboratories, LLC Semiconductor devices comprising edge doped graphene and methods of making the same
US10465276B2 (en) * 2015-12-21 2019-11-05 The Penn State Research Foundation Facile route to templated growth of two-dimensional layered materials
KR102425131B1 (ko) * 2016-02-05 2022-07-26 광주과학기술원 그래핀 트랜지스터 및 이를 이용한 3진 논리 소자

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105575769A (zh) * 2014-10-31 2016-05-11 三星电子株式会社 石墨烯层及其形成方法以及器件及制造该器件的方法
WO2017029470A1 (en) * 2015-08-14 2017-02-23 Simon Charles Stewart Thomas A method of producing a two-dimensional material

Also Published As

Publication number Publication date
EP3737641A1 (en) 2020-11-18
TW201940422A (zh) 2019-10-16
GB201800452D0 (en) 2018-02-28
CN111587222A (zh) 2020-08-25
KR20210132225A (ko) 2021-11-03
WO2019138230A1 (en) 2019-07-18
GB2570128B (en) 2022-07-20
US20200403068A1 (en) 2020-12-24
GB2570128A (en) 2019-07-17
KR20200128658A (ko) 2020-11-16

Similar Documents

Publication Publication Date Title
TWI750441B (zh) 用於製造石墨烯電晶體及裝置之方法
KR102385703B1 (ko) 그래핀 층 구조체를 제조하는 방법
TWI750723B (zh) 製造石墨烯結構與裝置的方法
US8377803B2 (en) Methods and systems for forming thin films
TWI714941B (zh) 製造石墨烯結構和元件的方法
TWI740090B (zh) 用於電子元件的基於石墨烯之接觸層
GB2570127A (en) A method of making graphene structures and devices