TWI749985B - 半導體曝光機校正方法以及半導體結構製造方法 - Google Patents

半導體曝光機校正方法以及半導體結構製造方法 Download PDF

Info

Publication number
TWI749985B
TWI749985B TW110100154A TW110100154A TWI749985B TW I749985 B TWI749985 B TW I749985B TW 110100154 A TW110100154 A TW 110100154A TW 110100154 A TW110100154 A TW 110100154A TW I749985 B TWI749985 B TW I749985B
Authority
TW
Taiwan
Prior art keywords
pattern
semiconductor
exposure machine
test layer
layer
Prior art date
Application number
TW110100154A
Other languages
English (en)
Other versions
TW202228192A (zh
Inventor
陳和興
謝昊程
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Priority to TW110100154A priority Critical patent/TWI749985B/zh
Priority to CN202110192899.1A priority patent/CN114724970A/zh
Application granted granted Critical
Publication of TWI749985B publication Critical patent/TWI749985B/zh
Publication of TW202228192A publication Critical patent/TW202228192A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70605Workpiece metrology
    • G03F7/70616Monitoring the printed patterns
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F9/00Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
    • G03F9/70Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography
    • G03F9/7003Alignment type or strategy, e.g. leveling, global alignment
    • G03F9/7023Aligning or positioning in direction perpendicular to substrate surface
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F9/00Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
    • G03F9/70Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography
    • G03F9/7088Alignment mark detection, e.g. TTR, TTL, off-axis detection, array detector, video detection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)

Abstract

一種半導體曝光機校正方法包括以下流程。第一半導體曝光機通過第一光罩圖形與第二光罩圖形分別形成依序堆疊的第一測試層以及第二測試層。第一測試層與第二測試層分別具有第一圖案與第二圖案。第二半導體曝光機通過第三光罩圖形於第二測試層上堆疊第三測試層。第三測試層具有第三圖案。通過電子顯微鏡量測第一測試層上的第一圖案與第三測試層上的第三圖案之間的疊對誤差。根據疊對誤差校準第一半導體曝光機以及第二半導體曝光機。

Description

半導體曝光機校正方法以及半導體結構製造方法
本揭露有關於半導體曝光機校正方法以及半導體結構製造方法。
對於半導體晶圓的製程來說,由於面積上的限制,只能針對主要相關層設計量測用的標記(mark),以供上下兩層直接疊對的圖案作確認。然而,當形成的層數為四層或以上,則將存在無法設計量測用標記的情況。由於是對於使用不同半導體曝光機來形成的二個次相關半導體層,在缺乏量測用標記,將難以確認二個次相關半導體層的圖案之間是否疊對正確,對應也難以確認半導體晶圓上的線路是否符合預期。
因此,如何改善上述問題,是所屬領域技術人員所欲解決的問題之一。
本揭露之一態樣有關於一種半導體曝光機校正方法。
根據本揭露之一實施方式,一種半導體曝光機校正方法包括以下流程。第一半導體曝光機通過第一光罩圖形與第二光罩圖形分別形成依序堆疊的第一測試層以及第二測試層。第一測試層與第二測試層分別具有第一圖案與第二圖案。第二半導體曝光機通過第三光罩圖形於第二測試層上堆疊第三測試層。第三測試層具有第三圖案。通過電子顯微鏡量測第一測試層上的第一圖案與第三測試層上的第三圖案之間的疊對誤差。根據疊對誤差校準第一半導體曝光機以及第二半導體曝光機。
在本揭露一或多個實施方式,疊對誤差包括第一圖案與第三圖案之間的水平偏移。
在一些實施方式中,在根據疊對誤差校準第一半導體曝光機以及第二半導體曝光機的流程中,第二半導體曝光機根據疊對誤差向多個光罩圖形提供同一個補償相差,光罩圖形包括形成第三圖案的第三圖案光罩圖形。
在本揭露一或多個實施方式,第一圖案與第二圖案設置使通道穿過第一測試層以及第二測試層。第三測試層延伸至通道內。
在一些實施方式中,前述的半導體曝光機校正方法進一步包括以下流程。第二半導體曝光機通過第四光罩圖形於第三測試層上堆疊第四測試層。第四測試層包括第四圖案。通過電子顯微鏡量測第二測試層上的第二圖案與第四測試層上的第四圖案之間的疊對誤差。
在本揭露一或多個實施方式,第四測試層延伸至第二測試層。
在本揭露一或多個實施方式,前述的半導體曝光機校正方法進一步包括以下流程。在第四測試層形成後,量測第二測試層上多個導電圖案中任二個導電圖案是否短路。
在一些實施方式中,電子顯微鏡包括掃描式電子顯微鏡(SEM)。
本揭露之一態樣有關於一種半導體結構製造方法。
根據本揭露之一實施方式,一種半導體結構製造方法包括以下流程。提供通過如前所述的半導體曝光機校正方法校準的第一半導體曝光機與第二半導體曝光機。通過第一半導體曝光機以第一光罩圖形與第二光罩圖形分別形成依序堆疊一半導體圖案層以及二半導體圖案層。通過第二半導體曝光機以第三光罩圖形與第四光罩圖形分別形成依序堆疊第二半導體圖案層的第三半導體圖案層以及第四半導體圖案層,以形成半導體結構。
在本揭露一或多個實施方式,前述的半導體結構製造方法進一步包括以下流程。切割半導體結構為複數個裸片。量測這些裸片的良率。
綜上所述,本揭露提供的半導體曝光機校正方法,能夠修正次相關圖案因無法對齊而導致非預期的短路問題。
應理解到,以上的一般說明與以下的詳細描述都是通過示例做進一步說明,旨在為本揭露提供做進一步的解釋。
下文列舉實施例配合所附圖式進行詳細說明,但所提供之實施例並非用以限制本揭露所涵蓋的範圍,而結構運作之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本揭露所涵蓋的範圍。另外,圖式僅以說明為目的,並未依照原尺寸作圖。為使便於理解,下述說明中相同元件或相似元件將以相同之符號標示來說明。
除非另有定義,本文所使用的所有詞彙(包括技術和科學術語)具有其通常的意涵,其意涵是能夠被熟悉此領域者所理解。更進一步的說,上述的詞彙在普遍常用的字典中的定義,在本說明書的內容中應被解讀為與本揭露相關領域一致的意涵。除非有特別明確定義,這些詞彙將不被解釋為理想化的或過於正式的意涵。
關於本文中所使用之『第一』、『第二』、…等,並非特別指稱次序或順位的意思,亦非用以限定本揭露,其僅僅是為了區別以相同技術用語描述的元件或操作而已。
其次,在本文中所使用的用詞『包含』、『包括』、『具有』、『含有』等等,均為開放性的用語,即意指包含但不限於。
再者,於本文中,除非內文中對於冠詞有所特別限定,否則『一』與『該』可泛指單一個或多個。將進一步理解的是,本文中所使用之『包含』、『包括』、『具有』及相似詞彙,指明其所記載的特徵、區域、整數、步驟、操作、元件與/或組件,但不排除其所述或額外的其一個或多個其它特徵、區域、整數、步驟、操作、元件、組件,與/或其中之群組。
為解決次相關半導體疊層難以量測圖案之間疊對誤差問題,本揭露提供半導體曝光機校正方法,以及基於本揭露半導體曝光機校正方法結果來進行的半導體結構製造方法。
請依序參照第1圖、第2圖。第1圖根據本揭露之一實施方式繪示一半導體曝光機校正方法100的一流程圖。第2圖根據本揭露之一實施方式繪示一半導體結構製造方法200的一流程圖。第2圖所繪示的半導體結構製造方法200,能夠基於半導體曝光機校正方法100的校正結果來進行。
為進一步說明本揭露之一半導體曝光機校正方法100,請先依序參照第3圖與第4圖。第3圖至第4圖根據本揭露之一實施方式繪示半導體曝光機校正方法100不同流程之結構的剖面圖。應留意到,第3圖至第4圖僅示例地繪示疊對部分的局部,而不應以此限制本揭露。
在本實施方式中,使用的半導體曝光機包括曝光機,因此後述之第一半導體曝光機與第二半導體曝光機例如分別為第一曝光機與第二曝光機。第一曝光機與第二曝光機能夠通過設計的光罩圖形來形成圖案化的半導體層。但本揭露並不以此限制半導體曝光機的類型。
在一些實施方式中,圖案化的半導體層是形成於半導體晶圓或是半導體基板上,多個疊對的圖案化半導體層形成半導體結構,形成的半導體結構經切割能夠形成多個裸片。為了簡單說明的目的,半導體晶圓或是半導體基板被省略而未繪示。
請同時參照第1圖與第3圖。在流程110,通過第一半導體曝光機形成依序堆疊的第一測試層310以及第二測試層330。
在本實施方式中,如前所述,第一半導體曝光機通過第一光罩圖形形成圖案化的第一測試層310,第一測試層310具有第一圖案。如第3圖所示,在本實施方式中,圖案化的第一測試層310包括通道315。
在第3圖中,通過第二光罩圖形,第一半導體曝光機形成圖案化的第二測試層330。第二測試層330堆疊在第一測試層310上。第二測試層330具有第二圖案。在本實施方式中,第二測試層330也包括通道335,並且圖案化的第二測試層330還包括間隔340。間隔340具有寬度W1。
在本實施方式中,第二測試層330的第二圖案在通道335之間包括二個分離的導電圖案330A與導電圖案330B,並且導電圖案330A與導電圖案330B之間存在間隔340。
請回到第1圖,並同時參照第4圖。在流程120,通過第二半導體曝光機形成依序堆疊於第二測試層330的第三測試層350。在本實施方式中,如第4圖所示,於第三測試層350上,可以進一步堆疊第四測試層370。
如前所述,第二半導體曝光機通過第三光罩圖形與第四光罩圖形來分別形成圖案化的第三測試層350以及第四測試層370。第三測試層350與第四測試層370分別具有第三圖案與第四圖案。
如第4圖所示,第三測試層350對準第一測試層310的通道315以及第二測試層330的通道335設置。換言之,通道315與通道335形成一個穿過第一測試層310與第二測試層330的總成通道345,而第三測試層350設置形成延伸於總成通道345上,從而在總成通道345內相鄰於第一測試層310。在第3圖與第4圖中,通道315與通道335形成的總成通道345以虛線呈現。於總成通道345上,第四測試層370堆疊於第三測試層350上。
然而,如第4圖所示,一旦第一半導體曝光機與第二半導體曝光機之間存在非預期的偏差/機差,將使得圖案化的第三測試層350相對於第一測試層310存在非預期的偏移。如第4圖所示,雖然圖案化的第三測試層350設計上對準通道315與通道335,但由於第一半導體曝光機與第二半導體曝光機之間存在非預期的偏差/機差,使得第三測試層350相對總成通道345具有水平偏移d,以致於部分的第三測試層350重疊到圖案化的第一測試層310與第二測試層330。
此外,如第4圖所示,在本實施方式中,圖案化的第四測試層370形成堆疊於第三測試層350上,第四測試層370的第四圖案部分370A設計連接第二測試層330上以間隔340分離的導電圖案330A與導電圖案330B其中之一。然而,由於第一半導體曝光機與第二半導體曝光機之間非預期的偏差/機差,使得第四測試層370同時連接到第二測試層330的二個應電性分離的導電圖案330A與導電圖案330B。如此一來,將可能會產生非預期的短路。
如第4圖所示第四測試層370於總成通道345外具有與第二測試層330相連的部分,第四測試層370與第二測試層330相連的部分具有寬度W2,寬度W2大於寬度W1。因此,一旦發生偏離,第四測試層370將可能同時連接第二測試層330上二個應分離的導電圖案330A與導電圖案330B,產生非預期的短路。
在一些實施方式中,也可以通過測試第二測試層330上應分離的導電圖案330A與導電圖案330B之間是否短路,來確認第二測試層330與第四測試層370之間是否存在疊對誤差。
在第4圖中,於第三測試層350與第四測試層370形成後,依序堆疊的第一測試層310、第二測試層330、第三測試層350以及第四測試層370能夠參照作為一個測試半導體結構。通過確認第一測試層310、第二測試層330、第三測試層350以及第四測試層370之間的疊對情況,將能夠獲得第一半導體曝光機與第二半導體曝光機之間存在的非預期的偏差/機差。
請回到第1圖。在流程130,通過電子顯微鏡量測第一測試層310的第一圖案與第三測試層350的第三圖案之間的疊對誤差。在本實施方式中,所使用的電子顯微鏡包括掃描式電子顯微鏡(Scanning Electron Microscope)。
第5A圖至第5C圖繪示的第一測試層310、第二測試層330、第三測試層350以及第四測試層370形成的測試半導體結構不同圖案疊對的多個頂視示意圖。
同時參照第1圖與第5A圖。第5A圖繪示電子顯微鏡下,第一測試層310與第三測試層350疊對的一局部。由於直接通過電子顯微鏡來觀察,將能夠確認光罩模擬軟體上未能呈現到的第一半導體曝光機與第二半導體曝光機之間的疊對機差。在第5A圖繪示的局部中,第一測試層310包括類方形的第一圖案部分310A,第三測試層350包括第三圖案部分350A、第三圖案部分350B、位於第一圖案部分310A上之長條第三圖案部分350C與第三圖案部分350D、第三圖案部分350E以及第三圖案部分350F。第三圖案部分350A於第三圖案部分350B設置於類方形的第一圖案部分310A左側。第三圖案部分350E於第三圖案部分350F設置於類方形的第一圖案部分310A右側。
在預定的設計與光罩軟體的模擬中,在第5A圖繪示的局部,第三測試層350應對稱疊對於第一測試層310上,意即,第三圖案部分350A~350F相對類方形的第一圖案部分310A,應是對稱分布的。相對於第一圖案部分310A,第三圖案部分350A、350B與第三圖案部分350E、350F應設置為對稱地相對,長條的第三圖案部分350C對第一圖案部分310A右邊緣的距離應設計等同於第三圖案部分350D對第一圖案部分310A左邊緣的距離。然而,由於第一測試層310與第三測試層350非預期的疊對誤差,使得第三測試層350相對第一測試層310偏移。如第5A圖所示,對於第三測試層350的第三圖案來說,中間的二長條的第三圖案部分350C與第三圖案部分350D相對第一測試層310的類方形的第一圖案部分310A相對二邊緣的距離並不相等。第三測試層350左邊的長條第三圖案部分350D相對類方形第一圖案部分310A左邊緣距離d1,第三測試層350右邊的長條第三圖案部分350C相對類方形右邊緣距離d2,而距離d2大於距離d1,說明第三測試層350相對第一測試層310是向左偏移。
第4圖的水平偏移d,對應為二分之一的距離d2減去二分之一的距離d1。
第5B圖繪示通過電子顯微鏡獲得之第三測試層350與第四測試層370疊對的一局部。由於第三測試層350與第四測試層370同為第二半導體曝光機所形成,因此第三測試層350與第四測試層370之間不會有疊對誤差。如第5B圖所示,第三測試層350的橢圓第三圖案部分350G設置於第四測試層370的第四圖案部分370B的橢圓孔的中心,符合預期設計。若第三測試層350與第四測試層370在疊對上存在錯位或偏移,由於第三測試層350與第四測試層370同為第二半導體曝光機所形成,第二半導體曝光機的光罩模擬軟體應當即時反映。一般而言,同為第二半導體曝光機形成的第三測試層350與第四測試層370,之間應不會有疊對誤差。
第5C圖繪示通過電子顯微鏡獲得之第二測試層330與第四測試層370疊對的一局部。其中第二測試層330的第四測試層370之間為次相關的疊對關係,因此並無設計用以量測對準的測量標記。此時,通過電子顯微鏡,來確認疊對是否對準。
如第5C圖所示,第二測試層330包括多個長條的導電圖案330A與330B,其中二個長條為一組作為彼此應以間隔340隔開的導電圖案330A與330B。然而,由於第一半導體曝光機與第二半導體曝光機之間的疊對機差,致使由第一半導體曝光機形成的第二測試層330與第二半導體曝光機形成的第四測試層370的第四圖案部分370A之間存在疊對誤差,從而使得圖案化的第四測試層370的第四圖案部分370A連接第二測試層330的二個應分離的長條導電圖案330A與330B,產生非預期的短路。
從第5A圖至第5C圖可知,首先,由於不同的第一半導體曝光機與第二半導體曝光機之間的疊對機差,使得第一測試層310與第二測試層330相對第三測試層350與第四測試層370存在疊對誤差。再者,由於第一半導體曝光機與第二半導體曝光機為不同機台,因此各自的光罩模擬軟體無法反映第一半導體曝光機與第二半導體曝光機之間的疊對機差,因此第一測試層310與第二測試層330相對第三測試層350與第四測試層370存在疊對誤差。而對於同一半導體曝光機的疊對,通常是能夠符合預期設計的,如第5B圖所示的第三測試層350以及第四測試層370,第四測試層370的橢圓第四圖案部分370B能夠符合設計地設置於第三測試層350的第三圖案部分350G的橢圓孔的中心。
因此,回到第1圖。在流程140,在根據流程130得出的疊對誤差後,根據疊對誤差來校準第一半導體曝光機與第二半導體曝光機。舉例而言,以第一半導體曝光機為基準來校準第二半導體曝光機。具體而言,第二半導體曝光機的校正,可以通過提供用於修正的補償相差來實現。意即,在後續的製造流程中,在第一半導體曝光機的光罩與第二半導體曝光機的光罩都設計完後,於第二半導體曝光機執行時,第二半導體曝光機於形成的圖案都加上一個額外的補償相差。
例如,在本實施方式中,於後續通過第三光罩圖形與第四光罩圖形來形成具第三圖案與第四圖案的半導體層時,對第三光罩圖形與第四光罩圖形都提供一個補償相差,使得第三圖案與第四圖案的位置都能夠獲得一個補償的水平偏移d。如此一來,以第5A圖的第三測試層350為例,將能夠使得第三測試層350的第三圖案與第一測試層310的第一圖案回到設計的對稱關係,即第三圖案對準第一圖案,而這對應到第5C圖中第四測試層370的第四圖案部分370A亦能被修正,使第二測試層330鄰近的導電圖案330A與導電圖案330B不再電性相接。
基於第一測試層310與第三測試層350之間的疊對誤差,能夠使第一半導體曝光機與第二半導體曝光機之間的疊對機差能夠通過補償相差偏移的方式獲得校準。在根據疊對誤差校準第二半導體曝光機的流程中,第二半導體曝光機根據疊對誤差向多個光罩圖形提供同一個補償相差,光罩圖形包括形成第三圖案的第三圖案光罩圖形。如此一來,由於第一測試層310的第一圖案與第三測試層350的第三圖案疊對能夠對準,次相關的第二測試層330的第二圖案與第四測試層370的第四圖案也將能夠對準。
請回到第2圖。在半導體結構製造方法200的流程210中,提供校準的第一半導體曝光機以及第二半導體曝光機。流程210的校準,即通過本揭露之一實施方式的半導體曝光機校正方法100來實現。
第6至第7圖根據本揭露之一實施方式繪示半導體結構製造方法200不同流程之結構的剖面圖。請參照第2圖,並依序參照第6圖與第7圖,以進一步說明半導體結構製造方法200。
在流程220,通過第一半導體基台形成依序堆疊的第一半導體圖案層410與第二半導體圖案層430。第一半導體圖案層410具有第一圖案,因此與第一測試層310相近而具有通道415。第二半導體圖案層430具有第二圖案,因此也具有通道435以及間隔440,間隔440分離第二半導體圖案層430的導電圖案430A與導電圖案430B,如第6圖所示。
進入流程230,通過第二半導體曝光機形成依序堆疊於第二半導體圖案層430的第三半導體圖案層450以及第四半導體圖案層470。
如第7圖所示,第三半導體圖案層450以及第四半導體圖案層470也分別具有第三圖案以及第四圖案,因此分別相似於第三測試層350與第四測試層370。然而,通過流程210的校正後,第三半導體圖案層450能夠對準通道415與通道435形成的總成通道445做設置,並且第四半導體圖案層470的第四圖案部分470A不會橫跨第二半導體圖案層430位於總成通道445外以間隔440分離的導電圖案430A與導電圖案430B。
如此一來,經歷半導體結構製造方法200的流程210至流程230,半導體結構400成形。
第8A圖至第8C圖繪示形成之半導體結構400不同圖案疊對的多個頂視示意圖。
第8A圖繪示第一半導體圖案層410與第三半導體圖案層450的疊對的局部。如第8A圖所示,第一半導體圖案層410包括第一圖案部分410A,第三半導體圖案層450包括第三圖案部分450A、第三圖案部分450B、長條的第三圖案部分450C與第三圖案部分450D、第三圖案部分450E以及第三圖案部分450F。對於第三半導體圖案層450的第三圖案來說,中間的二長條第三圖案部分450C與第三圖案部分450D相對第一半導體圖案層410的類方形的第一圖案部分410A的相對二邊的距離相等。第三半導體圖案層450左邊的長條第三圖案部分450D相對類方形第一圖案部分410A左邊距離d3,第三半導體圖案層450右邊的長條第三圖案部分450C相對類方形第一圖案部分410A右邊距離d4,而距離d3等於距離d4。這對應到,第三圖案部分450A、450B以及第三圖案部分450E、450F相對於類方形第一圖案部分410A是對稱地相對的,例如第三圖案部分450A到第一圖案部分410A右邊的距離等同第三圖案部分450E到第一圖案部分410A左邊的距離,說明第一半導體圖案層410與第三半導體圖案層450符合預期之對稱疊對設計。
第8B圖繪示通過電子顯微鏡獲得之第三半導體圖案層450與第四半導體圖案層470疊對的一局部。由於第三半導體圖案層450與第四半導體圖案層470同為第二半導體曝光機所形成,因此第三半導體圖案層450與第四半導體圖案層470之間不會有疊對誤差。如第8B圖所示,第四半導體圖案層470的橢圓第四圖案部分470B設置於第三半導體圖案層450的第三圖案部分450G的橢圓孔的中心,符合預期設計。
第8C圖繪示通過電子顯微鏡獲得之第二測試層330與第四半導體圖案層470疊對的一局部。如第8C圖所示,由於第二半導體曝光機已校準,第四半導體圖案層470的第四圖案部分470A不會同時連接到第二半導體圖案層430的二個分離的導電圖案430A與430B。
在一些實施方式中,於半導體結構400成形後,能夠切割半導體結構400為複數個裸片。量測這些裸片的良率。如此,也能夠確認半導體圖案層疊層是否還存在偏移。若有,則能夠記錄下來,以供後續製造製程參考。
綜上所述,本揭露提供的半導體曝光機校正方法,能夠修正次相關圖案因無法對齊而導致非預期的短路問題。基於上述的校正,製造出的半導體結構次相關的圖案彼此之間能夠對準。揭露提供的半導體曝光機校正方法以及半導體結構製造方法,能夠應用在二個或以上半導體曝光機形成的多層疊對結構上。半導體曝光機例如是黃光曝光機。
雖然本揭露已以實施例揭露如上,然其並不用以限定本揭露,任何熟習此技藝者,在不脫離本揭露的精神和範圍內,當可作各種的更動與潤飾,因此本揭露的保護範圍當視後附的申請專利範圍所界定者為準。
對於本領域技術人員將顯而易見的是,在不脫離本公開的範圍或精神的情況下,可以對本揭露實施例的結構進行各種修改和變化。鑑於前述內容,本揭露旨在覆蓋各種的修改與變形,只要它們落入所附權利要求的範圍內。
100:半導體曝光機校正方法 110~140:流程 200: 半導體結構製造方法 210~230:流程 310:第一測試層 310A:第一圖案部分 315:通道 330:第二測試層 330A,330B:導電圖案 335:通道 340:間隔 345:總成通道 350:第三測試層 350A,350B,350C,350D,350E,350F:第三圖案部分 350G:第三圖案部分 370:第四測試層 370A,370B:第四圖案部分 400:半導體結構 410:第一半導體圖案層 410A:第一圖案部分 415:通道 430:第二半導體圖案層 430A,430B:導電圖案 435:通道 440:間隔 445:總成通道 450:第三半導體圖案層 450A,450B,450C,450D,450E,450F:第三圖案部分 450G:第三圖案部分 470:第四半導體圖案層 470A,470B:第四圖案部分 W1,W2:寬度 d:偏移 d1,d2,d3,d4:距離
本揭露的優點與圖式,應由接下來列舉的實施方式,並參考附圖,以獲得更好的理解。這些圖式的說明僅僅是列舉的實施方式,因此不該認為是限制了個別實施方式,或是限制了發明申請專利範圍的範圍。 第1圖根據本揭露之一實施方式繪示一半導體曝光機校正方法的一流程圖; 第2圖根據本揭露之一實施方式繪示一半導體結構製造方法的一流程圖; 第3圖至第4圖根據本揭露之一實施方式繪示半導體曝光機校正方法不同流程之結構的剖面圖; 第5A圖至第5C圖繪示測試半導體結構不同圖案疊對的多個頂視示意圖; 第6至第7圖根據本揭露之一實施方式繪示半導體結構製造方法不同流程之結構的剖面圖;以及 第8A圖至第8C圖繪示形成之半導體結構不同圖案疊對的多個頂視示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
100:半導體曝光機校正方法
110~140:流程

Claims (10)

  1. 一種半導體曝光機校正方法,包括: 一第一半導體曝光機通過一第一光罩圖形與一第二光罩圖形分別形成依序堆疊的一第一測試層以及一第二測試層,其中該第一測試層與該第二測試層分別具有一第一圖案與一第二圖案; 一第二半導體曝光機通過一第三光罩圖形於該第二測試層上堆疊一第三測試層,其中該第三測試層具有一第三圖案; 通過一電子顯微鏡量測該第一測試層上的該第一圖案與該第三測試層上的該第三圖案之間的一疊對誤差;以及 根據該疊對誤差校準該第一半導體曝光機以及該第二半導體曝光機。
  2. 如請求項1所述之半導體曝光機校正方法,其中該疊對誤差包括該第一圖案與該第三圖案之間的一水平偏移。
  3. 如請求項2所述之半導體曝光機校正方法,其中在該根據該疊對誤差校準該第一半導體曝光機以及該第二半導體曝光機的流程中,該第二半導體曝光機根據該疊對誤差向多個光罩圖形提供同一個補償相差,該些光罩圖形包括形成該第三圖案的該第三光罩圖形。
  4. 如請求項1所述之半導體曝光機校正方法,其中該第一圖案與該第二圖案設置使一通道穿過該第一測試層以及該第二測試層,該第三測試層延伸至該通道內。
  5. 如請求項4所述之半導體曝光機校正方法,進一步包括: 該第二半導體曝光機通過一第四光罩圖形於該第三測試層上堆疊一第四測試層,其中該第四測試層包括一第四圖案;以及 通過一電子顯微鏡量測該第二測試層上的該第二圖案與該第四測試層上的該第四圖案之間的一疊對誤差。
  6. 如請求項5所述之半導體曝光機校正方法,其中該第四測試層延伸至該第二測試層。
  7. 如請求項6所述之半導體曝光機校正方法,進一步包括: 在該第四測試層形成後,量測該第二測試層上多個導電圖案中任二個該導電圖案是否短路。
  8. 如請求項1所述之半導體曝光機校正方法,其中該電子顯微鏡包括一掃描式電子顯微鏡。
  9. 一種半導體結構製造方法,包括: 提供通過如請求項1所述的該半導體曝光機校正方法校準的該第一半導體曝光機與該第二半導體曝光機; 通過該第一半導體曝光機以該第一光罩圖形與該第二光罩圖形分別形成依序堆疊的一第一半導體圖案層以及一第二半導體圖案層,其中該第一半導體圖案層與第二半導體圖案層分別具有該第一圖案與該第二圖案;以及 通過該第二半導體曝光機以該第三光罩圖形與一第四光罩圖形分別形成依序堆疊該第二半導體圖案層的一第三半導體圖案層以及一第四半導體圖案層,以形成一半導體結構,其中該第三半導體圖案層與該第四半導體圖案層分別具有該第三圖案與一第四圖案。
  10. 如請求項9所述之半導體結構製造方法,進一步包括: 切割該半導體結構為複數個裸片;以及 量測該些裸片的良率。
TW110100154A 2021-01-04 2021-01-04 半導體曝光機校正方法以及半導體結構製造方法 TWI749985B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110100154A TWI749985B (zh) 2021-01-04 2021-01-04 半導體曝光機校正方法以及半導體結構製造方法
CN202110192899.1A CN114724970A (zh) 2021-01-04 2021-02-20 半导体曝光机校正方法以及半导体结构制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110100154A TWI749985B (zh) 2021-01-04 2021-01-04 半導體曝光機校正方法以及半導體結構製造方法

Publications (2)

Publication Number Publication Date
TWI749985B true TWI749985B (zh) 2021-12-11
TW202228192A TW202228192A (zh) 2022-07-16

Family

ID=80681311

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110100154A TWI749985B (zh) 2021-01-04 2021-01-04 半導體曝光機校正方法以及半導體結構製造方法

Country Status (2)

Country Link
CN (1) CN114724970A (zh)
TW (1) TWI749985B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI817418B (zh) * 2022-01-04 2023-10-01 南亞科技股份有限公司 疊置誤差的測量標記

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI818757B (zh) * 2022-10-04 2023-10-11 科毅科技股份有限公司 曝光機之晶圓邊緣與光罩間之楔形誤差補償的水平與俯仰角自動整平機構

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200818473A (en) * 2006-10-11 2008-04-16 Macronix Int Co Ltd Vertical channel memory and manufacturing method thereof and operating method using the same
TW200907609A (en) * 2007-08-09 2009-02-16 Nanya Technology Corp Mark for alignment an-d overlay, mask having the same, and method of using the same
CN101398630A (zh) * 2007-09-25 2009-04-01 南亚科技股份有限公司 对准及叠对的标记、及其掩模结构与使用方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200818473A (en) * 2006-10-11 2008-04-16 Macronix Int Co Ltd Vertical channel memory and manufacturing method thereof and operating method using the same
TW200907609A (en) * 2007-08-09 2009-02-16 Nanya Technology Corp Mark for alignment an-d overlay, mask having the same, and method of using the same
CN101398630A (zh) * 2007-09-25 2009-04-01 南亚科技股份有限公司 对准及叠对的标记、及其掩模结构与使用方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI817418B (zh) * 2022-01-04 2023-10-01 南亞科技股份有限公司 疊置誤差的測量標記

Also Published As

Publication number Publication date
TW202228192A (zh) 2022-07-16
CN114724970A (zh) 2022-07-08

Similar Documents

Publication Publication Date Title
TWI749985B (zh) 半導體曝光機校正方法以及半導體結構製造方法
CN103165417B (zh) 多层图案化覆盖拆分方法
US6833595B1 (en) Semiconductor device having an improved layout pattern of pair transistors
WO2022057214A1 (zh) 套刻标识、晶圆的套刻误差测量方法及晶圆的堆叠方法
JPH08116141A (ja) 重合わせ精度測定マーク
TWI760606B (zh) 用於重疊量測之非對稱重疊標記
US20080268350A1 (en) Semiconductor structure
TW201913865A (zh) 對準標記及其測量方法
US9746786B2 (en) Overlay mask
US8288242B2 (en) Overlay vernier key and method for fabricating the same
TWI285397B (en) Overlay vernier and method for manufacturing semiconductor device using the same
JP2007142328A (ja) 半導体装置の製造方法、マスクおよび半導体装置
KR100427501B1 (ko) 반도체 제조방법
US7602072B2 (en) Substrate having alignment marks and method of obtaining alignment information using the same
CN103186031A (zh) 修正布局图案的方法以及制作光掩膜的方法
KR20080005717A (ko) 반도체 소자의 정렬 키
JP2001092109A (ja) フォトマスクおよび半導体装置およびフォトマスクを用いた露光方法
TW201539159A (zh) 重疊標記組以及選擇測量重疊誤差之配方的方法
US7136520B2 (en) Method of checking alignment accuracy of patterns on stacked semiconductor layers
CN111505910B (zh) 套刻标记的对位方法
JP2001168002A (ja) 半導体装置およびその製造に用いるフォトマスクならびにその重ね合わせ精度向上方法
TW201516558A (zh) 對位標識記號、對位方法,及疊對誤差量測方法和系統
KR100650733B1 (ko) 반도체소자의 측정마크
US10180624B1 (en) Systems and methods for forming contact definitions
KR20080019961A (ko) 오버레이 마크 및 이를 이용한 오버레이 측정 방법