TWI745420B - 半導體結構 - Google Patents

半導體結構 Download PDF

Info

Publication number
TWI745420B
TWI745420B TW106128909A TW106128909A TWI745420B TW I745420 B TWI745420 B TW I745420B TW 106128909 A TW106128909 A TW 106128909A TW 106128909 A TW106128909 A TW 106128909A TW I745420 B TWI745420 B TW I745420B
Authority
TW
Taiwan
Prior art keywords
layer
back gate
dielectric layer
semiconductor structure
structure described
Prior art date
Application number
TW106128909A
Other languages
English (en)
Other versions
TW201914022A (zh
Inventor
林宏展
吳俊元
黃鼎翔
林暉然
賴育聰
郭致瑋
Original Assignee
聯華電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯華電子股份有限公司 filed Critical 聯華電子股份有限公司
Priority to TW106128909A priority Critical patent/TWI745420B/zh
Publication of TW201914022A publication Critical patent/TW201914022A/zh
Application granted granted Critical
Publication of TWI745420B publication Critical patent/TWI745420B/zh

Links

Images

Landscapes

  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

一種半導體結構,包括一複合介電層設置於一基板上方,且複合介電層至少包括一阻擋層和一內層介電層設置於阻擋層上;一背閘極設置於內層介電層中,以及一電晶體設置於背閘極之上方,其中背閘極與阻擋層係相隔開一距離。

Description

半導體結構
本發明是有關於一種半導體結構,且特別是有關於一種應用於具背閘極的半導體結構。
對半導體科技來說,持續縮小積體電路結構的尺寸、改善速率、增進效能、提高密度及降低成本等等,都是重要的發展目標。即使積體電路結構的尺寸縮小或是如何發展,半導體元件的電子特性都必須至少維持或是加以改善,以符合市場對電子產品之要求。例如,積體電路結構的各層與所屬半導體元件如有缺陷或損傷,將會對半導體結構的電性表現造成影響。以具背閘極的半導體結構為例,介電層中所含之金屬(例如金屬鋁)如受蝕刻製程暴露而污染機台(例如鋁污染),將對最終製得結構之電性有不可忽視之影響。
據此,相關業者在設計半導體結構時,無不希望不但可避免製程中對相關各層與元件造成損壞和缺陷,亦可使製得之結構具有良好的電子特性。
本發明係有關於一種半導體結構,可避免製造過程中阻擋層所含之金屬污染機台的問題,使製得之半導體結構具有良好電性和操作穩定度。
根據一實施例,係提出一種半導體結構,包括一複合介電層(a multiple-dielectric layer),設置於一基板上方,且複合介電層至少包括一阻擋層(blocking layer)和一內層介電(interlayer dielectric,ILD)層設置於該阻擋層上;一背閘極(back gate electrode),設置於內層介電層中,其中背閘極與阻擋層係相隔開一距離;和一電晶體(transistor)設置於背閘極之上方。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
根據本揭露之實施例,係提出一種半導體結構,應用於具有背閘極之半導體結構時,背閘極與阻擋層係相隔開一距離。不但可使形成的相關元件(例如背閘極15和導電孔16)具有足夠尺寸而得以提供足夠的阻值,並且本揭露可有效地解決製程中金屬污染機台(例如鋁污染)的問題,進而提供一具有良好電性和操作穩定度之半導體結構。
實施例可應用於一後段製程(Back end of the line,BEOL)中,例如是在完成前段製程(Front end of the line,FEOL)的基板上,製作一具有背閘極之半導體結構的後段製作相關內容。以下係參照所附圖式敘述本揭露提出之其中實施態樣,以描述相關結構與製造方法。相關的結構細節例如相關層別和空間配置係如下面實施例內容所述,並以應用實施例之具背閘極的其中一種態樣為例做說明。然而,但本揭露並非僅限於所述內容與態樣構型,本揭露並非顯示出所有可能的實施例,未於本揭露提出的其他實施態樣也可能可以應用。相關領域者可在不脫離本揭露之精神和範圍內對實施例之結構加以變化與修飾,以符合實際應用所需。再者,實施例中相同或類似的標號係用以標示相同或類似之部分。而圖式係已簡化以利清楚說明實施例之內容,圖式上的尺寸比例並非按照實際產品等比例繪製。因此,說明書和圖示內容僅作敘述實施例之用,而非作為限縮本揭露保護範圍之用。
此外,當某層在其它層或基板「上」時,有可能是指某層「直接」在其它層或基板上,或指某層「間接」在其它層或基板上,也就是某層和其它層或基板之間夾設其它層。當某層與其它層或基板「接觸」時,有可能是指某層「直接接觸」其它層或基板,或指某層「間接接觸」其它層或基板,即某層與其它層或基板之間夾設其它層。再者,說明書與請求項中所使用的序數(例如”第一”、”第二”、…等之用詞)以修飾請求項之元件,其本身並不意含及代表該請求元件有任何之前的序數,也不代表某一請求元件與另一請求元件的順序、或是製造方法上的順序,該些序數的使用僅用來使具有某命名的一請求元件得以和另一具有相同命名的請求元件能作出清楚區分。
第1圖係簡繪本揭露一實施例之一半導體結構之剖面示意圖。如第1圖所示,一種半導體結構1包括一複合介電層(a multiple-dielectric layer)14設置於一基板10之上方,和一電晶體20設置於複合介電層14之上。一實施例中,基板10上例如是形成一堆疊結構層12,複合介電層14例如位於堆疊結構層12上方。於一應用中,堆疊結構層12例如是包括前段製程(Front end of the line, FEOL)所製造之相關元件(例如矽基板上之薄膜電晶體)。堆疊結構層12中所包含之元件與膜層的態樣可視實際應用而可變化和選擇,本揭露對此並不多做限制。
一實施例中,複合介電層14至少包括一阻擋層(blocking layer)144(例如氧化鋁(AlOx))和一內層介電(interlayer dielectric,ILD)層146設置於阻擋層144上。實施例之半導體結構1還包括一背閘極(back gate electrode)15設置於內層介電層146中,其中背閘極15與阻擋層144係相隔開一距離d1;電晶體20設置於背閘極15之上方。一實施例中,半導體結構1更包括一背閘極絕緣層(back gate insulator)17設置於背閘極15上,因此電晶體20係藉由背閘極絕緣層17而與背閘極15分隔開來。
一實施例中,電晶體20例如是包括:一通道層22例如是一氧化物半導體層(oxide semiconductor layer);源極S和汲極D位於通道層22上且相隔設置;一頂閘極絕緣層(Top gate insulating layer)23位於源極S和汲極D上;一頂閘極(Top gate electrode)24形成於頂閘極絕緣層23上且位於源極S和汲極D之間;以及一頂閘極障壁層(top gate barrier layer)24B位於頂閘極24上,可阻擋水氣自頂閘極24侵入而到達通道層22。一實施例中,半導體結構1可包括導電接觸27a、27b和27c分別連接源極S、頂閘極24和汲極D。
根據實施例,電晶體20之頂閘極24可視為半導體結構1中的第一閘極(first gate electrode),而電晶體20下方的背閘極15可視為半導體結構1中的第二閘極(second gate electrode)。如第1圖所示,背閘極15之頂表面15a例如是面對通道層22之底面22b(或是面對頂閘極24之底面)設置,且背閘極15和通道層22之間至少以背閘極絕緣層17相隔開來。背閘極15的設置可用以調整和控制上方電晶體20的臨界電壓(threshold voltage,Vt)。半導體結構1中還有絕緣膜層覆蓋與隔絕電晶體20之相關導電元件,例如絕緣層25填充於通道層22、源極S/汲極D和頂閘極24/頂閘極障壁層24B之間,在此不再多做敘述。值得注意的是,上述如第1圖所示之電晶體20結構僅為本揭露可應用之一示例之一。然而,其他形態的電晶體亦可應用於實施例中,本揭露並不僅限制於如第1圖所示之電晶體20構型及其相關電路之配置方式。
另外,如第1圖所示,背閘極15之底表面15b係與阻擋層144之上表面144a相距開來,例如至少相隔距離d1。阻擋層144可以是單層膜或多層膜層。一實施例中,阻擋層144的材料包括至少一金屬氧化物材料(a metal oxide material)。一實施例中,阻擋層144的材料例如包括氧化鋁(aluminum oxide,AlOx)、氮氧化鋁(aluminum oxynitride)、氧化鎵(gallium oxide)、氮氧化鎵(gallium oxynitride)、氧化釔(yttrium oxide)、氮氧化釔(yttrium oxynitride)、氧化鉿(hafnium oxide)、氮氧化鉿(hafnium oxynitride)、釔安定氧化鋯(yttria-stabilized zirconia,YSZ)或其類似物之單層或多層材料層。其中又以包括氧化鋁(AlOx)之膜層材料為一較佳應用。阻擋層144的設置可阻擋氧氣和/或例如氫氣和濕氣等不純物質進入結構中,影響元件/膜層之特性。
於一實施例中,複合介電層14更包括一金屬介電(intermetal dielectric,IMD)層141形成於基板10上方(例如堆疊結構層12上),以及一介電層143例如氮化矽(SiN)層。其中阻擋層144位於金屬介電層141和背閘極15之間,介電層位於金屬介電層141和阻擋層144之間。如第1圖之示例中,介電層143係直接形成於金屬介電層140上,阻擋層144係直接形成於介電層143上,內層介電層146係直接形成於阻擋層144上。然本揭露並不僅限於此,例如其他實施例可能包括其他介電/絕緣層形成於阻擋層144和金屬介電層141之間,只要背閘極15不與阻擋層144接觸(亦即,背閘極15與阻擋層144相隔開一距離d1),皆屬本揭露應用之範圍。
半導體結構1中,更有一導體(例如金屬走線)140形成於金屬介電層141內,且背閘極15係與導體140電性連接。一實施例中,導體140可藉由一導電孔(conductive via)16電性連接至背閘極15;請參照第1圖中導體140對應背閘極15設置,而導電孔16之兩端則分別直接地連接背閘極15之底表面15b和導體140之上表面140a(例如導體140位於背閘極15正下方處,導電孔16的延伸方向係垂直於導體140之接觸表面)。
如第1圖所示,導電孔16的一部份係位於內層介電層146中,且導電孔16向下延伸,例如沿著第二方向D2(i.e.Y方向)延伸,並貫穿阻擋層144和介電層143,抵達導體140之上表面140a。藉由一相關電路走線連接而可提供一適當電壓至導體140並透過導電孔16至背閘極15處,依實際應用所需,藉由施加於背閘極15之電壓可調變和控制上方電晶體20的臨界電壓Vt。當然,本揭露對於可應用之電晶體20的電路與可提供電壓至背閘極15的電路皆不做特別限制。
第2圖為第1圖之部分元件之局部放大圖。第2圖與第1圖中相同的元件/層係用相同標號標示,且其構型與原理不再贅述。於一實施例中,背閘極15係對應電晶體20之通道層22而設置(例如背閘極15位於通道層22的正下方處),且背閘極15之長度不超過通道層22兩端之長度。如第2圖所示,背閘極15之沿著第一方向D1(i.e. X方向)的長度LBG 係小於通道層22之沿著第一方向D1的長度Lch 。因此自基板的上視角度觀看,通道層22之寬度係可遮蔽通道層22下方的背閘極15之寬度。
根據本揭露所提出之半導體結構,在實際製作時可先形成一通孔停在介電層143上,再製作背閘極15所需之溝槽(trench);於形成溝槽的蝕刻製程中會同時將通孔二次蝕刻而下推至導體140以暴露出導體140之上表面140a,之後填入適當導電材料於通孔和溝槽處而分別形成如圖示之導電孔16和背閘極15。根據本揭露所製得之半導體結構,不但可使二次蝕刻後的通孔可貫穿介電層143(ex: SiN),完成導電孔16(深度tV )與導體140的連接;而且在背閘極15不與阻擋層144接觸的情況下,所形成的背閘極15亦具有足夠的深度tT ,以使背閘極15能提供應用所需之足夠阻值。
第3圖係簡繪本揭露另一實施例之另一半導體結構之剖面示意圖。第3圖與第1圖之結構差異僅是源極S和汲極D的構型變化(第3圖的S/D亦延伸至通道層22之側壁),第3圖與第1圖中其餘相同的元件/層係用相同標號標示,且構型與原理如上述,不再重述。
因此,根據上述,本揭露所提出的半導體結構中其背閘極15與阻擋層144相隔開一距離,不但可使形成的背閘極15、導電孔16與導體140完成電性連接,亦可使該些元件(例如背閘極15和導電孔16)具有足夠尺寸,以提供足夠的阻值。並且,本揭露有效地解決了在製造過程中阻擋層144所含之金屬受蝕刻暴露而污染機台(例如鋁污染)而導致影響最終製得結構之電性的問題。因此,根據實施例可提供一具有良好電性和操作穩定度之半導體結構。
其他實施例,例如其他形態的電晶體及其相關電路之配置方式亦可應用,包括元件的已知構件可能有不同的設置與安排等,亦可能可以應用,係視應用時之實際需求與條件而可作適當的調整或變化。因此,說明書與圖式中所示之結構僅作說明之用,並非用以限制本揭露欲保護之範圍。另外,相關技藝者當知,實施例中構成部件的形狀和位置亦並不限於圖示所繪之態樣,亦是根據實際應用時之需求和/或製造步驟在不悖離本揭露之精神的情況下而可作相應調整。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
1‧‧‧半導體結構10‧‧‧基板12‧‧‧堆疊結構層14‧‧‧複合介電層140‧‧‧導體140a‧‧‧導體之上表面141‧‧‧金屬介電層143‧‧‧介電層144‧‧‧阻擋層144a‧‧‧阻擋層之上表面146‧‧‧內層介電層15‧‧‧背閘極15a‧‧‧背閘極之頂表面15b‧‧‧背閘極之底表面16‧‧‧導電孔17‧‧‧背閘極絕緣層20‧‧‧電晶體22‧‧‧通道層22b‧‧‧通道層之底面S‧‧‧源極D‧‧‧汲極23‧‧‧頂閘極絕緣層24‧‧‧頂閘極24B‧‧‧頂閘極障壁層25‧‧‧絕緣層27a、27b、27c‧‧‧導電接觸d1‧‧‧距離D1‧‧‧第一方向D2‧‧‧第二方向LBG‧‧‧背閘極之長度Lch‧‧‧通道層之長度tV‧‧‧導電孔之深度tT‧‧‧背閘極之深度
第1圖係簡繪本揭露一實施例之一半導體結構之剖面示意圖。 第2圖為第1圖之部分元件之局部放大圖。 第3圖係簡繪本揭露另一實施例之另一半導體結構之剖面示意圖。
1‧‧‧半導體結構
10‧‧‧基板
12‧‧‧堆疊結構層
14‧‧‧複合介電層
140‧‧‧導體
140a‧‧‧導體之上表面
141‧‧‧金屬介電層
143‧‧‧介電層
144‧‧‧阻擋層
144a‧‧‧阻擋層之上表面
146‧‧‧內層介電層
15‧‧‧背閘極
15a‧‧‧背閘極之頂表面
15b‧‧‧背閘極之底表面
16‧‧‧導電孔
17‧‧‧背閘極絕緣層
20‧‧‧電晶體
22‧‧‧通道層
22b‧‧‧通道層之底面
23‧‧‧頂閘極絕緣層
24‧‧‧頂閘極
24B‧‧‧頂閘極障壁層
S‧‧‧源極
D‧‧‧汲極
25‧‧‧絕緣層
27a、27b、27c‧‧‧導電接觸
d1‧‧‧距離
D1‧‧‧第一方向
D2‧‧‧第二方向

Claims (12)

  1. 一種半導體結構,包括: 一複合介電層(a multiple-dielectric layer),設置於一基板上方,且該複合介電層至少包括一阻擋層(blocking layer)和一內層介電(interlayer dielectric,ILD)層設置於該阻擋層上; 一背閘極(back gate electrode),設置於該內層介電層中,其中該背閘極與該阻擋層係相隔開一距離;和 一電晶體,設置於該背閘極之上方。
  2. 如申請專利範圍第1項所述之半導體結構,其中該複合介電層更包括一金屬介電(intermetal dielectric,IMD)層形成於該基板上,且該阻擋層係位於該金屬介電層和該背閘極之間。
  3. 如申請專利範圍第2項所述之半導體結構,其中一導體形成於該金屬介電層內,且該背閘極係與該導體電性連接。
  4. 如申請專利範圍第3項所述之半導體結構,其中該導體係藉由一導電孔(conductive via)電性連接至該背閘極。
  5. 如申請專利範圍第4項所述之半導體結構,其中該導電孔的一部份係位於該內層介電層中,且該導電孔貫穿該阻擋層。
  6. 如申請專利範圍第2項所述之半導體結構,其中該複合介電層更包括一介電層形成於該金屬介電層和該阻擋層之間。
  7. 如申請專利範圍第6項所述之半導體結構,其中該介電層直接形成於該金屬介電層上,該阻擋層直接形成於該介電層上,該內層介電層直接形成於該阻擋層上。
  8. 如申請專利範圍第7項所述之半導體結構,更包括一導電孔(conductive via)其使該背閘極之一底表面電性連接於形成於該金屬介電層內之一導體,其中該導電孔係位於該內層介電層中並貫穿該阻擋層和該介電層。
  9. 如申請專利範圍第1項所述之半導體結構,更包括一背閘極絕緣層設置於該背閘極上,其中該電晶體係藉由該背閘極絕緣層而與該背閘極分隔開來。
  10. 如申請專利範圍第1項所述之半導體結構,其中該背閘極之一底表面係與該阻擋層之一上表面相距開來。
  11. 如申請專利範圍第1項所述之半導體結構,其中該阻擋層包括至少一金屬氧化物材料。
  12. 如申請專利範圍第1項所述之半導體結構,其中該背閘極係對應該電晶體之一通道層而設置,且該背閘極之一長度係小於該通道層之一長度。
TW106128909A 2017-08-25 2017-08-25 半導體結構 TWI745420B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW106128909A TWI745420B (zh) 2017-08-25 2017-08-25 半導體結構

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW106128909A TWI745420B (zh) 2017-08-25 2017-08-25 半導體結構

Publications (2)

Publication Number Publication Date
TW201914022A TW201914022A (zh) 2019-04-01
TWI745420B true TWI745420B (zh) 2021-11-11

Family

ID=66991555

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106128909A TWI745420B (zh) 2017-08-25 2017-08-25 半導體結構

Country Status (1)

Country Link
TW (1) TWI745420B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201034189A (en) * 2008-10-24 2010-09-16 Semiconductor Energy Lab Semiconductor device and method for manufacturing the same
TWI469220B (zh) * 2004-10-29 2015-01-11 Ekc Technology Inc 於晶圓級封裝中供光阻劑清除及殘渣移除用之組成物及方法
TW201503374A (zh) * 2013-07-01 2015-01-16 Chunghwa Picture Tubes Ltd 氧化物半導體薄膜電晶體
TWI470806B (zh) * 2008-11-13 2015-01-21 Semiconductor Energy Lab 半導體裝置及其製造方法
TW201505186A (zh) * 2013-03-19 2015-02-01 Applied Materials Inc 多層的保護層或蝕刻停止層薄膜電晶體

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI469220B (zh) * 2004-10-29 2015-01-11 Ekc Technology Inc 於晶圓級封裝中供光阻劑清除及殘渣移除用之組成物及方法
TW201034189A (en) * 2008-10-24 2010-09-16 Semiconductor Energy Lab Semiconductor device and method for manufacturing the same
TWI470806B (zh) * 2008-11-13 2015-01-21 Semiconductor Energy Lab 半導體裝置及其製造方法
TW201505186A (zh) * 2013-03-19 2015-02-01 Applied Materials Inc 多層的保護層或蝕刻停止層薄膜電晶體
TW201503374A (zh) * 2013-07-01 2015-01-16 Chunghwa Picture Tubes Ltd 氧化物半導體薄膜電晶體

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Applied physics reviews 3, 2016.
IEEE EDL (32), 9, 2011.
IEEE EDL (32), 9, 2011.;Applied physics reviews 3, 2016. *

Also Published As

Publication number Publication date
TW201914022A (zh) 2019-04-01

Similar Documents

Publication Publication Date Title
US11923382B2 (en) Method of fabricating array substrate, array substrate and display device
WO2021164617A1 (zh) 显示面板和显示装置
US11380721B2 (en) Wide channel gate structure
CN107658345B (zh) 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置
US8421146B2 (en) Semiconductor device having vertical transistor, manufacturing method thereof, and data processing system
WO2020114485A1 (zh) 阵列基板及其制作方法、显示装置
WO2017202057A1 (zh) 电子器件、薄膜晶体管、以及阵列基板及其制作方法
US9653600B2 (en) Semiconductor device and method of fabricating same
TW201515127A (zh) 顯示裝置及其製造方法
US10037914B2 (en) Semiconductor transistor device and fabrication method thereof
TWI745420B (zh) 半導體結構
US20100276810A1 (en) Semiconductor device and fabrication method thereof
US20170250076A1 (en) Thin Film Transistor and Manufacturing Method Thereof, Array Substrate and Manufacturing Method Thereof, Display Apparatus
KR101950003B1 (ko) 반도체 소자 및 그 형성 방법
US20230015542A1 (en) Array substrate, display panel, display apparatus, and method for manufacturing array substrate
KR20230144933A (ko) 디스플레이 패널
US9252222B2 (en) Transistor and method of fabricating the same
US10553614B2 (en) Thin-film transistor array substrate and manufacturing method for the same
US20150102345A1 (en) Active device and manufacturing method thereof
CN106299125B (zh) 一种有机薄膜晶体管及其制作方法
KR20080001587A (ko) 반도체 소자의 제조방법
KR20080092557A (ko) 반도체소자의 배선 형성방법
US8994142B2 (en) Field effect transistor with offset counter-electrode contact
US8674443B2 (en) Substrate provided with a semi-conducting area associated with two counter-electrodes and device comprising one such substrate
US20240194685A1 (en) Driving substrate, method for fabricating same, and display panel