TWI743271B - 半導體設備、電子設備及用於偵測一記憶體單元電流轉換之方法 - Google Patents

半導體設備、電子設備及用於偵測一記憶體單元電流轉換之方法 Download PDF

Info

Publication number
TWI743271B
TWI743271B TW106143656A TW106143656A TWI743271B TW I743271 B TWI743271 B TW I743271B TW 106143656 A TW106143656 A TW 106143656A TW 106143656 A TW106143656 A TW 106143656A TW I743271 B TWI743271 B TW I743271B
Authority
TW
Taiwan
Prior art keywords
current
voltage
transistor
memory cell
sensing voltage
Prior art date
Application number
TW106143656A
Other languages
English (en)
Other versions
TW201835924A (zh
Inventor
映彰 陳
小霞 吳
Original Assignee
美商桑迪士克科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商桑迪士克科技有限責任公司 filed Critical 美商桑迪士克科技有限責任公司
Publication of TW201835924A publication Critical patent/TW201835924A/zh
Application granted granted Critical
Publication of TWI743271B publication Critical patent/TWI743271B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/062Differential amplifiers of non-latching type, e.g. comparators, long-tailed pairs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4091Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0064Verifying circuits or methods
    • G11C2013/0066Verify correct writing whilst writing is in progress, e.g. by detecting onset or cessation of current flow in cell and using the detector output to terminate writing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/30Resistive cell, memory material aspects
    • G11C2213/32Material having simple binary metal oxide structure
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/72Array wherein the access device being a diode
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Memories (AREA)

Abstract

本發明提供一種用於偵測一記憶體單元電流自一第一狀態至一第二狀態之一轉換之方法及設備。一實例性設備包含一記憶體單元、一補充電流源、一比較器、一參考電壓及一參考電流源,其所呈之一組態允許即時偵測一記憶體單元之該轉換。當該比較器之輸出回應於一感測電壓超過該參考電壓而自一個狀態轉換至一第二狀態時,即擷取到一記憶體單元電流轉換之偵測。

Description

半導體設備、電子設備及用於偵測一記憶體單元電流轉換之方法
本發明係關於用於非揮發性儲存裝置之技術。
半導體記憶體已愈來愈多地用於各種電子裝置中。舉例而言,非揮發性半導體記憶體用於蜂巢式電話、數位相機、個人數位助理、行動計算裝置、非行動計算裝置及其他裝置。當半導體記憶體用於消費型電子裝置時,期望最小化由半導體記憶體使用之功率量以便節省主機電子裝置之電池。另外,消費者想要半導體記憶體在充分速度下可靠地執行。因此,為了較可靠資料及一較佳消費者體驗,對非揮發性記憶體之即時監測係必要的。
本發明之系統、方法及裝置各自具有數項發明性態樣,其任一者皆不能單獨決定本文中所揭示之所要屬性。
本發明中所闡述之標的物之一項創新性態樣可實施於包含一電子電路之一設備中。該電子電路包含一記憶體單元、一感測電壓節點、連接該記憶體單元及該感測電壓節點之一位元線以及一比較器。該比較器可係一運算放大器,該運算放大器具有連接至其負輸入之一參考電壓及連接至其正輸入之該感測電壓節點。比較器之輸出係基於感測電壓節點處之電壓與 參考電壓之比較之一偵測信號。運算放大器係用於回應於一感測電壓超過一參考電壓而偵測該記憶體單元自一第一電流狀態至一第二電流狀態之一轉換之一構件。在替代實施例中,用於經由比較感測電壓與一參考電壓來偵測自一第一電流狀態至一第二電流狀態之一轉換之構件可由軟體、多個運算放大器、電晶體、其之一組合或此項技術中已知的任何其他構件實施。
電子電路包含連接至感測電壓節點之一參考電流源且給感測電壓節點提供一參考電流。參考電流源係用於提供一參考電流之一構件。在替代實施例中,用於提供一參考電流之構件可係一主動電流源、一被動電流源、一恆定電流二極體、一齊納二極體電流源、一LED電流源、具有二極體補償之一電晶體電流源、一電流鏡、一運算放大器電流源、一電壓調節器電流源、其之一組合或此項技術中已知的任何其他電流源。
一補充電流電晶體並聯連接至參考電流源且當通過記憶體單元之一電流超過參考電流時可給感測電壓節點提供一補充電流。換言之,參考電流係用作一恆定電流臨限值,且補充電流經提供以確保至電壓感測節點之流入電流(亦即,補充電流及參考電流)等於流出電流(亦即,記憶體單元電流),而不影響電壓感測節點處之電壓。補充電流電晶體之閘極連接至選擇性地控制之一閘極電壓。補充電流電晶體可實施為一n-MOS電晶體。在一實施例中,n-MOS補充電流電晶體係用於選擇性地將補充電流提供至與該記憶體單元相關聯之該位元線之一構件。用於選擇性地提供補充電流之該構件進一步包含用於回應於該位元線上之一電流量超過該參考電流之一量而啟動該補充電流之一構件。此外,補充電流電晶體之閘極電壓可選擇性地由一CMOS多工器或其他控制電路控制。在替代實施例中, 用於選擇性地提供補充電流之構件可係一p-MOS電晶體、BJT電晶體或此項技術中已知的可選擇性地接通(亦即,使導電)及關斷(亦即,使不導電)之任何其他切換裝置。
電子電路亦可包含連接至參考電流源及補充電流電晶體之源極之一電流限制器電路。電流限制器電路用於限制可流動穿過電子電路及記憶體單元之最大電流。此確保硬體不被電流之一溢流損壞。在某些實施例中,使用一電流鏡實施電流限制器電路,該電流限制器電路包含一限制電流源及具有經耦合閘極之兩個p通道MOSFET。在一實施例中,補充電流電晶體之源極連接至電流限制器電路之輸出且補充電流電晶體之源極連接至感測電壓節點。
電子電路亦可包含連接至感測電壓節點之一預充電電晶體。預充電電晶體可實施為其自身之電晶體且用於在接通電子電路之情況下對感測電壓節點進行預充電。一源極隨耦器電路可連接至位元線及感測電壓節點以便維持位元線上之一固定電壓。在一實施例中,源極隨耦器電路可包含一運算放大器、一共同汲極組態中之一第一電晶體與一電流源及連接於感測電壓節點與位元線之間的一第二電晶體。運算放大器之一輸出可連接至第一電晶體及第二電晶體之閘極。運算放大器之一正輸入可係連接至可由一使用者選擇之所要位元線電壓,且運算放大器之負輸入可連接至共同汲極組態之輸出(亦即,第一電晶體之源極)。
上文所論述之電路之操作包含使用源極隨耦器電路固定位元線上之一電壓且偵測記憶體單元中之電流自大於參考電流之一量值(亦即,一高電流)至小於參考電流之一量值(亦即,一低電流)之一轉換。操作包含經由參考電流源將一參考電流施加至位元線。操作進一步包含在記憶體單元 中之電流大於參考電流時啟動補充電流電晶體將一補充電流提供至位元線。記憶體單元可自其高狀態轉換為一低狀態,此致使感測電壓節點處之電壓上升。感測電壓節點處(及補充電流電晶體之源極處)之上升電壓致使補充電流電晶體關斷。在參考電流大於記憶體單元電流時,感測電壓節點處之電壓繼續上升。當電壓感測節點處之電壓變得大於比較器之參考電壓時,比較器將其輸出自一第一狀態改變為一第二狀態,因此指示記憶體單元中之電流自一高狀態(其中記憶體單元中之電流之量值大於參考電流)至一低狀態(其中記憶體單元中之電流之量值小於參考電流)之轉換。
上文所論述之電路亦可與外部寫入及讀取電路一起使用。具體而言,記憶體單元可藉由一外部寫入電路自一第一狀態轉換為一第二狀態。一讀取電路可然後讀取記憶體單元以判定記憶體單元係處於第一狀態中還是處於第二狀態中。另外,在記憶體單元自一第一狀態(例如,一高電流狀態)轉換為一第二狀態(例如,一低電流狀態)時,比較一感測電壓節點處之一感測電壓與一參考電壓。感測電壓係基於在感測電壓節點自補充電流電晶體接收之一第一電流及在感測電壓節點處自參考電流源接收之一第二電流。此外,當記憶體單元已轉換且致使記憶體單元中之電流降至低於參考電流且進一步致使補充電流電晶體撤銷啟動時,驗證記憶體單元之轉換。結果係,感測電壓上升且超過參考電壓,此給讀取電路發信號:已發生一成功轉換。另一選擇係,若寫入電路轉換記憶體單元且讀取電路未接收到指示轉換成功之一信號,則可產生一錯誤作為一故障之一指示。
102:記憶體陣列/單片式三維陣列
106:輸入/輸出
108:列控制電路輸出
110:行控制電路
112:行解碼器
114:驅動器電路
116:區塊選擇電路/區塊選擇
118:感測放大器
120:列控制電路
122:列解碼器
124:陣列驅動器
126:區塊選擇電路/區塊選擇
130:系統控制邏輯電路/系統控制邏輯
131:狀態機器
133:頁暫存器
134:控制器
150:記憶體單元
162:可逆電阻切換元件
164:操縱元件
165:障壁
166:第一導體/導體
168:第二導體/導體
170:可逆電阻切換材料/電阻切換材料
172:電極
174:電極
180:固有多晶矽區/固有區
182:經重摻雜n+多晶矽區/n+多晶矽區
186:經重摻雜p+多晶矽區
200:記憶體單元
204:記憶體單元
206:導體
207:位元線
208:導體
209:字線
210:位元線
218:第一記憶體層級/記憶體層級
219:第一記憶體層級
220:第二記憶體層級/記憶體層級
221:第二記憶體層級
250:線
252:線
254:線
256:線
500:電路
504:運算放大器
506:n通道MOSFET電晶體/電晶體
510:參考電流源
512:比較器
514:n通道MOSFET電晶體/電晶體
515:回饋路徑
516:電流源
517:位元線
520:源極隨耦器電路
522:記憶體單元
525:感測電壓節點/電壓感測節點
529:第一端子
530:第二端子
535:正輸入
536:負輸入
550:補充電流電晶體
560:預充電電晶體/偵測節點
570:電流限制器電路
571:鏡射p通道MOSFET電晶體/p通道MOSFET電晶體
572:鏡射p通道MOSFET電晶體/p通道MOSFET電晶體
573:路徑
576:限制電流源
577:路徑
700:電路
710:源極隨耦器電路
720:電流鏡
725:電壓感測節點
750:補充電流電晶體
A1:箭頭
A2:箭頭
I0:恆定電流
ICELL:記憶體單元電流/記憶體電流
ILIMIT:固定電流/所定義限制電流
IREF:參考電流
Ireset:電流
ISFG:電流
ISUP:補充電流
SADETECT:對應偵測信號/輸出
VBL:電壓/位元線電壓
Vf:形成電壓
VG2:電壓源/閘極電壓
VREF:固定參考電壓/參考電壓
Vreset:電壓
VSENSE:電壓/源極電壓
Vset:電壓
VSFG:公共電壓/電壓/源極隨耦器閘極電壓/源極隨耦器電壓/恆定輸出電壓
VSUP:供應電壓
圖1係一非揮發性記憶體系統之一項實施例之一方塊圖。
圖2係一記憶體單元之一項實施例之一簡化示意圖。
圖3係繪示一可逆電阻切換元件之I-V特性之一圖表。
圖4A係一個三維記憶體陣列之一項實施例之一部分之一簡化示意圖。
圖4B係一個三維記憶體陣列之一項實施例之一部分之一簡化示意圖。
圖5係用於偵測根據一圖解說明性實施例之一記憶體單元之一轉換之一電路的一示意圖。
圖6係根據一圖解說明性實施例之一記憶體單元電流轉換偵測電路之參考變量之一時序圖。
圖7A係根據一圖解說明性實施例之用於偵測一記憶體單元之一轉換之一電路的一示意圖,該示意圖繪示該電路在一第一狀態期間之電流流動。
圖7B係根據一圖解說明性實施例之用於偵測一記憶體單元之一轉換之一電路的一示意圖,該示意圖繪示該電路在一第二狀態期間之電流流動。
圖8繪示根據一圖解說明性實施例之用於偵測一記憶體單元之一轉換一電路之一操作方法。
現將參考各種實施例,該各種實施例之一或多項實例在各圖中圖解說明。實施例係藉助於闡釋本發明而提供且並非意欲係對本發明之一限制。舉例而言,作為一項實施例之部分圖解說明或闡述之特徵可與另一實施例一起使用以產生又一實施例。意欲本申請案囊括如來自本發明之範疇及精神內之此等及其他修改及變化形式
本文中揭示針對非揮發性記憶體之一技術,該非揮發性記憶體包含偵測一記憶體單元自一第一電流狀態至一第二電流狀態之一轉換之一電路。所揭示之技術可容易地與讀取及偵測一記憶體單元之狀態改變之現有方法整合。具體而言,所揭示之技術涉及將最小電路(例如,幾個電晶體)添加至一感測放大器以添加及最佳化對一記憶體單元之電流轉換監測。更具體而言,本技術允許即時偵測一記憶體單元電流自高至低及自低至高之轉換。此特徵允許記憶體單元被較準確地監測且最終產生較可靠記憶體裝置及資料。
圖1係繪示可用於實施所揭示之技術之實施例之一記憶體系統100之一項實例之一方塊圖。記憶體系統100包含一記憶體陣列102,記憶體陣列102可係記憶體單元之一個二維陣列或三維陣列。在一項實施例中,記憶體陣列102係一單片式三維記憶體陣列。記憶體陣列102之端子線包含組織為若干列之字線之各種層及組織為若干行之位元線之各種層。然而,亦可實施其他定向。
一單片式三維記憶體陣列係其中多個記憶體層級在無介入基板之情況下形成於一單個基板(諸如一晶圓)上面之一個三維記憶體陣列。形成一個記憶體層級之層直接沈積於或生長於一或多個現有層級之層上方。相比而言,已藉由在單獨基板上形成記憶體層級及將該等記憶體層級彼此上下黏合而構造堆疊記憶體,如在Leedy之美國專利第5,915,167號「Three Dimensional Structure Memory」中。在接合之前基板可被薄化或被自記憶體層級移除,但由於記憶體層級最初係形成於單獨基板上方,因此此等記憶體並非真正單片式三維記憶體陣列。
記憶體系統100包含列控制電路120,該列控制電路輸出108連接至記 憶體陣列102之各別字線。為此文件之目的,一連接可係一直接連接或間接連接(例如,經由一或多個其他組件)。列控制電路120自系統控制邏輯電路130接收一群組列位址信號與一或多個各種控制信號,且通常可包含諸如列解碼器122、陣列驅動器124及區塊選擇電路126之此等電路以用於讀取操作及程式化操作兩者。
記憶體系統100亦包含行控制電路110,該行控制電路之輸入/輸出106連接至記憶體陣列102之各別位元線。行控制電路110自系統控制邏輯130接收一群組行位址信號與一或多個各種控制信號,且通常可包含諸如行解碼器112、驅動器電路114、區塊選擇電路116及感測放大器118之此等電路。在一項實施例中,感測放大器118給位元線提供信號且感測位元線上之信號。可使用此項技術中已知的各種感測放大器。
系統控制邏輯130自控制器134接收資料及命令且將輸出資料提供至控制器134。控制器134與一主機通信。系統控制邏輯130可包含一或多個狀態機器131、頁暫存器133及用於控制記憶體系統100之操作之其他控制邏輯。在其他實施例中,系統控制邏輯130直接自一主機接收資料及命令且將輸出資料提供至比主機,此乃因系統控制邏輯130包含一控制器之功能性。
在一項實施例中,系統控制邏輯130、行控制電路110、列控制電路120及記憶體陣列102形成於同一積體電路上。舉例而言,系統控制邏輯130、行控制電路110及列控制電路120可形成於一基板之表面上。記憶體陣列102可係形成於基板上面(及因此,系統控制邏輯130、行控制電路110及列控制電路120之所有或一部分上面)之一單片式三維記憶體陣列。在某些情形中,控制電路之一部分可與記憶體陣列之一部分形成於相同層 上。控制器134可與圖1中繪示之其他組件位於相同或不同之基板上。控制器134、系統控制邏輯130、行控制電路110、行解碼器112、驅動器電路114、區塊選擇116、感測放大器118、列控制電路120、列解碼器122、陣列驅動器124及/或區塊選擇126(單獨或以任何組合形式)可視為控制電路或一或多個控制電路。
記憶體陣列102包含複數個記憶體單元。在一項實施例中,每一記憶體單元包含一操縱元件(例如,一個二極體)及一電阻元件。在一項實例性實施方案中,記憶體單元可係如此使得其可被程式化一次且被多次讀取。一個實例性記憶體單元包含形成於上部導體與下部導體之間的相交點處之一層支柱。在一項實施例中,支柱包含與一狀態改變元件(諸如一抗熔絲層)串聯連接之一操縱元件(諸如一個二極體)。當抗熔絲層係完整無損的時,單元電力地係一開路。當抗熔絲層係破裂的時,單元電力地係與破裂抗熔絲層之電阻串聯之一個二極體。
在另一實施例中,記憶體單元係可重新寫入的。舉例而言,一可重新寫入非揮發性記憶體單元可包含與一可逆電阻切換元件串聯耦合或以另一方式耦合之一個二極體或其他選擇裝置。一可逆電阻切換元件包含具有一電阻之可逆電阻切換材料,該可逆電阻切換材料可在兩個或兩個以上狀態之間可逆地切換。舉例而言,可逆電阻切換材料可在製作之後旋即處於一初始高電阻狀態中,該可逆電阻切換材料可在施加一第一電壓及/或電流之後旋即切換至一低電阻狀態。施加一第二電壓及/或電流可使可逆電阻切換材料返回至高電阻狀態。另一選擇係,可逆電阻切換元件可在製作之後旋即處於一初始低電阻狀態中,該可逆電阻切換元件可在施加適當電壓及/或電流之後旋即可逆地切換至一高電阻狀態。一個電阻狀態可表示 一個二進位「0」,而另一電阻狀態可表示一個二進位「1」。可使用兩個以上資料/電阻狀態使得記憶體單元儲存資料之兩個或兩個以上位元。在一項實施例中,將電阻自高電阻狀態切換至低電阻狀態之程序稱為一設定(SET)操作。將電阻自低電阻狀態切換為高電阻狀態之程序稱為一重設(RESET)操作。高電阻狀態與二進位資料「0」相關聯且低電阻狀態與二進位資料「1」相關聯。在其他實施例中,設定及重設及/或資料編碼可反轉。在某些實施例中,第一次設定一電阻切換元件需要比正常電壓高之一電壓且此稱為一FORMING操作。
圖2係一記憶體單元150之一項實例之一簡化示意圖,記憶體單元150包含一可逆電阻切換元件162、一操縱元件164及一障壁165,障壁165與一第一導體166及一第二導體168串聯耦合且定位於一第一導體166與一第二導體168之間。可逆電阻切換元件162包含具有一電阻之一可逆電阻切換材料170,可逆電阻切換材料170可在兩個或兩個以上狀態之間可逆地切換。在某些實施例中,可逆電阻切換材料170可由一金屬氧化物形成。
可使用各種不同金屬氧化物。在一項實例中,使用氧化鎳。在一項實施例中,可逆電阻切換材料170包含藉由選擇性地沈積鎳且然後選擇性地氧化鎳層而形成之一氧化鎳層之至少一部分。在其他實施例中,氧化鎳本身可選擇性地沈積。在其他實施例中,可使用含鉿之一前驅物藉由一原子層沈積程序來沈積氧化鉿。可選擇性地沈積(且若必要退火及/或氧化)其他材料以形成可逆電阻切換材料以供在記憶體單元中使用。舉例而言,Nb、Ta、V、Al、Ti、Co、鈷鎳合金等之一層可選擇性地經沈積(諸如藉由電鍍)且經氧化以形成一可逆電阻切換材料。
另一變量電阻材料係摻雜有V、Co、Ni、Pd、Fe或Mn之非晶矽,舉 例而言如Rose等人之美國專利第5,541,869號中所闡述。另一類別之材料由Ignatiev等人在美國專利第6,473,332號中教示:此等材料係鈣鈦礦材料,諸如Pr1-xCaxMnO3(PCMO)、La1-xCaxMnO3(LCMO)、LaSrMnO3(LSMO)或GdBaCoxXOy(GBCO)。此變量-電阻材料之另一選項係包括(舉例而言)混合至一塑膠聚合物中之碳黑微粒或石墨之一碳-聚合物膜,如由Jacobson等人在美國專利第6,072,716中教示。另一實例係使用碳奈米管作為可逆電阻切換材料。
另一材料由Campbell等人在美國專利申請案2003/0045054中教示且由Campbell在美國專利申請案2003/0047765中教示。此材料係公式為AXBY之經摻雜硫屬玻璃,其中A包含來自週期表之IIIA族(B、Al、Ga、In、Ti)、IVA族(C、Si、Ge、Sn、Pb)、VA族(N、P、As、Sb、Bi)或VIIA族(F、Cl、Br、I、At)之至少一個元件,其中B係選自S、Se及Te以及其混合物當中。摻雜劑係選自惰性金屬及轉換金屬(包含Ag、Au、Pt、Cu、Cd、Ir、Ru、Co、Cr、Mn或Ni)當中。
可逆電阻切換元件162包含電極172及174。電極172定位於可逆電阻切換材料170與導體168之間。在一項實施例中,電極172由鉑製成。電極174定位於可逆電阻切換材料170與操縱元件164之間。在一項實施例中,電極174由氮化鈦製成且充當一障壁層。在另一實施例中,電極174係n+摻雜多晶矽,電阻切換材料170係氧化鉿且電極172係氮化鈦。
操縱元件164可係一個二極體,或藉由選擇性地限制可逆電阻切換元件162兩端之電壓及/或流動穿過可逆電阻切換元件162之電流而展現非歐姆傳導之其他適合操縱元件。以此方式,可將記憶體單元150用作一個二維或三維記憶體陣列之部分且可在不影響陣列中之記憶體單元之狀態之情 況下將資料寫入至記憶體單元150及/或自記憶體單元150讀取資料。操縱元件164可包含諸如一垂直多晶p-n或p-i-n二極體之任何適合二極體,無論是其中該二極體之一n區位於一p區上面之指向向上型還是其中該二極體之一p區位於一n區上面之指向向下型。
在某些實施例中,操縱元件164可係由一多晶半導體材料(諸如多晶矽,一多晶矽鍺合金,多晶鍺或任何其他適合材料)形成之一個二極體。舉例而言,操縱元件164可係一個二極體,該二極體包含一經重摻雜n+多晶矽區182、n+多晶矽區182上面之一經輕摻雜或一固有(經無意摻雜)多晶矽區180及固有區180上面之一經重摻雜p+多晶矽區186。在某些實施例中,一薄(例如,幾百埃或較少)鍺及/或矽鍺合金層(未展示)(在使用一矽鍺合金層之情況下具有約10%或更多之鍺)可形成於n+多晶矽區182上以防止及/或減少摻雜劑自n+多晶矽區182至固有區180中之遷移。將理解,n+區及p+區之位置可反轉。在由經沈積矽(例如,非晶或多晶)製作操縱元件164之情況下,一項實施例可包含形成於二極體上以將經沈積矽置於一低電阻狀態中之一矽化物層。
導體166及168包含任何適合導電材料,諸如鎢、任何適當金屬、經重摻雜半導體材料、一導電矽化物、一導電矽化物-鍺化物、一導電鍺化物或諸如此類。在圖2之實施例中,導體166及168係軌道狀且沿不同(例如,實質上彼此垂直)方向延伸。可使用其他導體形狀及/或組態。在某些實施例中,障壁層、黏合層、抗反射塗層及/或諸如此類(未展示)可與導體166及168一起使用以改良裝置效能及/或輔助裝置製作。在一項實施例中,導體166及168可係位元線或字線。
儘管可逆電阻切換元件162在圖2中展示為定位於操縱元件164上面, 但將理解,在替代實施例中,可逆電阻切換元件162可定位於操縱元件164下面。雖然圖2展示一記憶體單元之一項實例,但本文中所揭示之技術不需要任何特定類型或結構之一記憶體單元。可使用諸多不同類型之記憶體單元。
圖3係一金屬氧化物可逆電阻切換元件之一項實例性實施例之電壓對電流之一圖表。線250表示在處於高電阻狀態中時可逆電阻切換元件之I-V特性。線252表示在處於低電阻狀態中時可逆電阻切換元件之I-V特性。為判定可逆電阻切換元件處於哪種狀態中,施加一電壓且量測所得電流。一較高所量測電流(參見線252)指示可逆電阻切換元件處於低電阻狀態中。一較低所量測電流(參見線250)指示可逆電阻切換元件處於高電阻狀態中。應注意,具有不同I-V特性之一可逆電阻切換元件之其他變體亦可與本文中之技術一起使用。
當處於高電阻狀態中時(參見線250)(在電壓Vset及充足電流施加至記憶體單元之情況下),可逆電阻切換元件將被設定為低電阻狀態。線254展示施加Vset時之行為。電壓將稍微保持恆定電流將朝向Iset_limit增加。在某一點處,將設定可逆電阻切換元件且該裝置行為將基於線252。應注意,第一次設定可逆電阻切換元件時,需要Vf(形成電壓)來設定裝置。此後,可使用Vset。形成電壓Vf可大於Vset。
當處於低電阻狀態中時(參見線252)(在將電壓VRESET及充足電流(Ireset)施加至記憶體單元之情況下),可逆電阻切換元件將被重設為高電阻狀態。線256展示施加VRESET時之行為。在某一點處,將重設可逆電阻切換元件且該裝置行為將基於線250。
在一項實施例中,Vset係大約5伏特、Vreset係大約3伏特、 Iset_limit係大約5uA且Ireset電流可係高達30uA。在某些實施例中,Vset可低於Vreset、不需要形成操作及/或設定或重設所需要之時間可係不同的。
用以設定及重設可逆電阻切換材料之電阻之程式化操作在此項技術中係已知的。用以設定及重設可逆電阻切換材料之電阻之電路之諸多不同實施方案係已知的且可與本文中所闡述之技術一起使用。
在某些實施方案中,設定操作可後續接著一驗證操作以查看設定操作是否成功。若未成功,則可重新嘗試設定操作。在一項實例性實施方案中,驗證操作係一讀取操作。因此,系統控制邏輯130將首先致使一或多個記憶體單元被程式化(設定或重設)且然後將讀取所有經程式化記憶體單元。若所讀取資料匹配經程式化之資料,則程序係完整的。若所讀取資料中之某些並不匹配經程式化之資料(很可能因為程式化不成功),則重複程式化。
記憶體陣列102包括諸多記憶體單元。圖4A係一單片式三維陣列102之一部分之一簡化示意圖,該部分包含定位於一第二記憶體層級220下面之一第一記憶體層級218。在圖4A之實施例中,每一記憶體層級218及220包含在導體206及208間之成一交叉點陣列配置的複數個記憶體單元200及204。應理解,可在第一記憶體層級218與第二記憶體層級220之間存在額外層(例如,一層級間介電質),但為簡單起見圖4A中未展示。可使用其他記憶體陣列組態,如可使用記憶體之額外層級。在圖4A之實施例中,所有二極體可「指向」相同方向(諸如取決於採用是在二極體之底部還是頂部上具有一p摻雜區之p-i-n二極體而向上或向下)從而簡化二極體製作。記憶體單元200可與記憶體單元150相同或不同。
圖4B係一單片式三維陣列102之一第二實施例之一部分之一簡化示意圖,該部分包含定位於一第二記憶體層級221下面之一第一記憶體層級219。圖4B之記憶體陣列包含複數個記憶體單元200。關於第一記憶體層級219,記憶體單元200位於一組位元線207與一組字線209之間且連接至該組位元線207及該組字線209。關於第二記憶體層級221,記憶體單元200位於一組位元線210與字線209之間且連接至該組位元線210及字線209。一第一記憶體層級之上部導體可用作定位於第一記憶體層級上面之一第二記憶體層級之下部導體,如圖4B中所展示。
在圖4B之實施例中,毗鄰記憶體層級上之二極體(或其他操縱裝置)在一項實例中指向相反方向。舉例而言,第一記憶體層級219之二極體可係指向向上型二極體,如由箭頭A1指示(例如,其中p區位於二極體之底部處),而第二記憶體層級221之二極體可係指向向下型二極體,如由箭頭A2指示(例如,其中n區位於二極體之底部處),或反之亦然。
在一單片式三維記憶體陣列之一項實施例中,位元線沿一第一方向配置且字線沿垂直於位元線之一第二方向配置。在具有記憶體單元之額外層之一單片式三維記憶體陣列中,存在位元線與字線之額外層。支援電路(例如,行控制電路110、列控制電路120及系統控制邏輯130)配置於基板之表面上,其中記憶體陣列製作於支援電路之全部或一部分上面。
圖5係根據一圖解說明性實施例之用於偵測一記憶體單元之一轉換之一電路的一示意圖。記憶體單元522具有由電路500監測之一記憶體單元電流ICELL。電路500包含連接至一位元線517且連接至一感測電壓節點525之一源極隨耦器電路520。在一實施例中,源極隨耦器電路520經組態以維持位元線517上之一固定電壓。源極隨耦器電路520包含一運算放大器 504及n通道MOSFET(nMOS)電晶體506及514。運算放大器504、nMOS電晶體506及一回饋路徑515形成一運算放大器迴路。在運算放大器504之一第一端子529(例如,正輸入)處提供一目標位元線電壓,且回饋路徑515連接至運算放大器504之一第二端子530(例如,負輸入)。
運算放大器504包含連接至nMOS電晶體506及514中之每一者之一各別閘極之一輸出。運算放大器504經組態以將一公共電壓VSFG輸出至nMOS電晶體506及514之閘極使得電晶體506、514之一源極處之一電壓遵循電晶體506、514之閘極處之電壓VSFG。一電流源516提供流動穿過nMOS電晶體506、處於與流動穿過nMOS電晶體514之電流類似之一層級下之電流ISFG。此針對兩個nMOS電晶體506、514中之每一者產生一類似閘極至源極電壓VGS,且在回饋路徑515上產生實質上等於第一端子529處之目標位元線電壓及位元線517上之一電壓VBL兩者之一電壓。位元線517連接於nMOS電晶體514之一汲極與記憶體單元522之間。位元線517上之電壓VBL遵循VSFG(源極隨耦器閘極電壓),VSFG繼而遵循第一端子529處之目標位元線電壓。nMOS電晶體506之汲極耦合至一供應電壓VSUP。nMOS電晶體514之汲極連接至感測電壓節點525。
感測電壓節點525亦直接連接至一參考電流源510、一補充電流電晶體550及一預充電電晶體560中之每一者。參考電流源510連接於一電流限制器電路570與感測電壓節點525之間且將一參考電流(IREF)提供至感測電壓節點525。在一實施例中,參考電流源510係用於提供一參考電流之一構件。用於提供一參考電流之構件可係一主動電流源、一被動電流源、一恆定電流二極體、一齊納二極體電流源、一LED電流源、具有二極體補償之一電晶體電流源、一電流鏡、一運算放大器電流源、一電壓調節器電流 源、其之一組合或此項技術中已知的任何其他電流源。
補充電流電晶體550可實施為一n-MOS電晶體。如此,補充電流電晶體550係用於選擇性地將補充電流提供至與該記憶體單元相關聯之該位元線之構件。在一實施例中,用於選擇性地提供補充電流之構件進一步包含用於回應於位元線上之一電流量超過參考電流之一量而選擇性地控制補充電流之一構件。在替代實施例中,補充電流電晶體550可係一p-MOS電晶體、一BJT電晶體或此項技術中已知的可選擇性地接通(亦即,使導電)及關斷(亦即,使不導電)以便選擇性地通過一補充電流之任何其他切換裝置。
補充電流電晶體550並聯連接至參考電流源510且位於電流限制器電路570與感測電壓節點525之間。補充電流電晶體550經組態以選擇性地將一補充電流ISUP提供至感測電壓節點525。補充電流ISUP與由參考電流源510提供之參考電流IREF相加。回應於記憶體單元電流ICELL在一第一電流狀態(例如,一高狀態)期間之量值超過參考電流IREF之量值而提供補充電流ISUP。補充電流電晶體550之一源極連接至電流限制器電路570之一輸出且補充電流電晶體550之一汲極直接連接至感測電壓節點525。在一實施例中,電壓源VG2可連接至一CMOS多工器或其他控制電路之一輸出。補充電流電晶體550之閘極電壓可由CMOS多工器或其他控制電路自動控制,該補充電流電晶體選擇性地將一電壓施加至補充電流電晶體550之閘極。在一項實施例中,CMOS多工器或其他控制電路基於記憶體系統之一所判定狀態選擇性地自0之一電壓(其撤銷啟動補充電流電晶體)及VSFG(其啟動補充電流電晶體)切換閘極電壓VG2
補充電流電晶體550允許使用具有能夠以現有感測放大器電路實施之 最小複雜性之一電路組態即時偵測記憶體單元之一轉換。另外,即時偵測允許電路立即驗證或偵測記憶體單元內之任何想要或不想要轉換,此允許較快寫入及讀取操作。
電路500之電流限制器電路570包含兩個鏡射p通道MOSFET(pMOS)電晶體571及572以及一限制電流源576。pMOS電晶體571及572之源極節點連接至具有一供應電壓VSUP之一電源供應器。限制電流源576在經由pMOS電晶體571及572鏡射至一路徑577之一路徑573中提供一固定電流ILIMIT。(一pMOS電晶體由在閘極節點處有一小圓圈之一電晶體符號繪示,而一nMOS電晶體由在閘極節點處無一小圓圈之一電晶體符號繪示。)pMOS電晶體571及572之閘極節點耦合於一起。pMOS電晶體571之汲極節點耦合至限制電流源576,且pMOS電晶體572之汲極節點直接耦合至參考電流源510及補充電流電晶體550之汲極兩者。
預充電電晶體560之一汲極連接至感測電壓節點525。預充電電晶體560之一閘極連接至經組態以接收啟動預充電電晶體560之一預充電啟動電壓之一預充電節點,從而致使在記憶體單元522之一讀取或寫入操作之一預充電階段期間將連接至預充電電晶體560之源極之供應電壓VSUP供應至感測電壓節點525。
一比較器512包含連接至感測電壓節點525之一正輸入535,該感測電壓節點藉此自感測電壓節點525接收一電壓VSENSE。在一實施例中,比較器512係一運算放大器。比較器512進一步包含接收一固定參考電壓VREF之一負輸入536。比較器512藉此經組態以比較來自感測電壓節點525之電壓VSENSE與固定參考電壓VREF且在一偵測節點560處輸出一對應偵測信號SADETECT。比較器512係用於經由比較一感測電壓與一參考電壓來偵測記 憶體單元自一第一電流狀態至一第二電流狀態之一轉換之一構件。在替代實施例中,用於經由比較感測電壓與一參考電壓來偵測自一第一電流狀態至一第二電流狀態之一轉換之構件可由軟體、多個運算放大器、電晶體、其之一組合或此項技術中已知的任何其他構件實施。
圖6係根據一圖解說明性實施例之一記憶體單元電流轉換偵測電路之參考變量一時序圖。更具體而言,圖6繪示偵測記憶體單元電流ICELL之轉換之一時序圖。亦即,時序圖繪示根據一圖解說明性實施例之自高至低及自低至高轉換之記憶體單元電流ICELL(亦即,流動穿過記憶體單元522之電流)。將瞭解,術語「高」及「低」係相對於一參考變量。舉例而言,一高記憶體單元電流ICELL意指記憶體單元電流ICELL大於參考電流IREF(亦即,由參考電流源510產生之電流),且一低記憶體單元電流ICELL意指記憶體單元電流ICELL小於參考電流IREF
在圖6之左側上開始,記憶體單元電流ICELL大於設定為一恆定電流I0之一參考電流IREF(例如,記憶體單元處於一設定狀態中)。由於在初始條件下ICELL大於IREF,因此電路將偵測ICELL轉換為小於IREF之時間。為偵測ICELL自高至低之轉換,藉由將閘極電壓VG2施加至補充電流電晶體550之閘極而在T0處啟動補充電流電晶體550(亦即,使導電)。在某些實施例中,閘極電壓VG2可等於源極隨耦器電壓VSFG。在替代實施例中,VG2具有啟動電晶體之任何量值。由於ICELL大於IREF,因此補充電流電晶體550給電壓感測節點525供應補充電流ISUP。如此一來,位元線517之電壓維持在目標位元線電壓。
在T1處,記憶體單元電流ICELL下降至IREF(例如,重設記憶體單元522)以下。在彼時間處,電壓感測節點525處之電壓VSENSE之量值開始上 升且切斷補充電流電晶體550(亦即,撤銷啟動補充電流電晶體)。換言之,ISUP變為0,此乃因與補充電流電晶體550之源極電壓(亦即,VSENSE)相比,閘極電壓VG2不再大得足以在補充電流電晶體550中形成一導電通道(亦即,撤銷啟動補充電流電晶體550)。在ISUP變為0之後,由於IREF大於ICELL,因此VSENSE繼續上升。一旦VSENSE變得大於固定參考電壓VREF,比較器512便將其輸出SADETECT自低至高轉換且偵測記憶體單元電流(ICELL)轉換。針對ICELL自低至高之轉換之整個偵測時間發生在T1至T2一時間週期內。在某些實施例中,T1至T2之時間週期係約50奈秒。在替代實施例中,T1至T2之時間週期多於或少於50奈秒。
在T2之後繼續進行圖6,記憶體單元電流ICELL小於IREF(例如,重設記憶體單元)。為偵測ICELL自低至高之轉換,補充電流電晶體550之閘極電壓VG2在T3處降低至0。在替代實施例中,VG2可降低至確保補充電流電晶體550貫穿轉換將保持撤銷啟動之任何量值。由於ISUP在降低VG2之量值之前已經為0,因此電路中之電流不受影響。
在T4處,記憶體單元電流ICELL變得大於IREF從而自一低狀態轉換至一高狀態(例如,設定記憶體單元522)。電壓感測節點525處之電壓VSENSE之量值開始減小。一旦VSENSE變得小於固定參考電壓VREF,比較器512便其將輸出SADETECT自高至低轉換且偵測轉換。針對ICELL之自高至低轉換之整個偵測時間發生在T4至T5之一時間週期內。在某些實施例中,T4至T5之時間週期係約50奈秒。在替代實施例中,T4至T5之時間週期多於或少於50奈秒。在T5之後,可重複該週期。
在其他應用中,簡單地讀取記憶體單元所處之狀態可係有益的。此可在一寫入週期之後完成以確保記憶體單元中之所有記憶體單元皆被恰當 地設定或重設。可藉由將補充電流電晶體550之閘極電壓VG2設定為0而讀取記憶體單元之狀態。若ICELL小於IREF,則VSENSE將大於VREF且SADETECT將係高的。然而,若ICELL大於IREF,則VSENSE將小於VREF且SADETECT將係低的。一感測電路、邏輯板或其他電腦裝置可然後讀取SADETECT且偵測記憶體單元之一電流狀態。另外,感測電路可驗證記憶體單元係處於校正狀態中且若不是則產生錯誤。
圖7A係根據一圖解說明性實施例之用於偵測一記憶體單元之一轉換之一電路之一示意圖,該示意圖繪示電路之一第一狀態期間之電流流動。圖7B係根據一圖解說明性實施例之用於偵測一記憶體單元之一轉換之一電路之一示意圖,該示意圖繪示電路之一第二狀態期間之電流流動。更具體而言,圖7A繪示在一補充電流電晶體750啟動或接通(亦即,具有電流流動)之情況下之電路700。圖7B繪示在補充電流電晶體750撤銷啟動或關斷(亦即,不具有電流流動)之情況下之電路。
在圖7A中,補充電流電晶體750之閘極電壓VG2係接通的。換言之,VG2具有一足夠大量值以克服固有臨限值電壓且在補充電流電晶體750內產生一導電通道。在一實施例中,VG2具有等於一源極隨耦器電路710之一輸出之電壓VSFG之一量值。在此狀態中,記憶體單元電流ICELL大於參考電流IREF。因此,補充電流電晶體750供應一補充電流(ISUP)(亦即,ICELL與IREF之量值之差),在電壓感測節點725處需要該補充電流來滿足基爾霍夫(Kirchhoff)電流定律。
在圖7B,補充電流電晶體750係關斷的(亦即,無電流流動穿過補充電流電晶體750)。圖7B中所繪示之狀態可發生在至少兩個不同時間點中。舉例而言,當ICELL自大於IREF轉換為小於IREF時且當閘極電壓VG2係關 斷的(或不超過補充電流電晶體750之固有臨限值電壓)時,關斷補充電流電晶體750。在此等情況中之任一者中,閘極電壓VG2與電壓感測節點725處之電壓VSENSE之間的電壓差並未大得足以克服固有臨限值且不存在一導電通道。換言之,ISUP等於0。在此狀態中,電壓將波動以確保在電壓感測節點725處滿足基爾霍夫電流定律。
圖7A及圖7B中亦繪示不直接流動至記憶體單元中之電流,例如,電流ISFG及ILIMIT。ISFG係允許源極隨耦器710操作且維持一恆定輸出電壓VSFG之一電流。ILIMIT係在電流鏡720中使用且確保記憶體單元電流ICELL不超過所定義限制電流ILIMIT之一限制電流。舉例而言,若記憶體電流ICELL超過ILIMIT,則位元線電壓VBL下降(此減小ICELL)。因此,ILIMIT及電流鏡720確保在操作電路時不損壞硬體。
圖8繪示根據一圖解說明性實施例之用於偵測一記憶體單元之一轉換一電路之一操作方法800。應瞭解,以下操作可包含操作之應用中之其他步驟。舉例而言,操作中可包含施加供應電壓以及設定限制電流及參考電流。在一實施例中,ILIMIT及IREF係由恆定電流源產生之恆定電流。在另一實施例中,ILIMIT及IREF在自10微安培至110微安培之微安培範圍中。在電路之操作方法800中,ILIMIT在量值上大於IREF
在一操作801中,一參考電流源將一參考電流施加至一電壓感測節點及一感測放大器之一位元線。舉例而言,使用圖5之電路500,將參考電流IREF供應至電壓感測節點525且供應至位元線517上。在一操作802中,一補充電流電晶體啟動(亦即,使導電)且給電壓感測節點及感測放大器之位元線施加一補充電流。舉例而言,再次使用圖5之電路500,啟動補充電流電晶體550且因此將一補充電流ISUP供應至電壓感測節點525且供應至 位元線517上。
在一操作803中,一偵測組件偵測一記憶體單元電流自一第一狀態至一第二狀態之一轉換。舉例而言,再次使用圖5之電路500,藉由讀取電路之輸出SADETECT來偵測(例如,藉由一讀取電路)記憶體單元電流ICELL自高至低之一轉換。在一實施例中,自一外部寫入電路轉換記憶體單元電流。在記憶體單元電流ICELL大於參考電流IREF時其被視為係高的且在記憶體單元電流ICELL小於參考電流IREF時其被視為係低的。電壓VSENSE係基於在感測電壓節點處自補充電流電晶體接收之電流及在感測電壓節點處自參考電流源接收之電流。
當記憶體單元電流ICELL自高轉換至低時,電壓感測節點525處之電壓VSENSE之量值開始上升且關斷補充電流電晶體550(亦即,導電通道消失)。換言之,補充電流ISUP變為0。電壓VSENSE繼續上升且當其變得大於參考電壓VREF時,輸出SADETECT自一種狀態轉換為另一種狀態(例如,一低電壓至一高電壓)。SADETECT之轉換係指示一轉換已發生之一驗證信號。在一實施例中,偵測組件係一比較器,諸如比較VREF與VSENSE之一運算放大器。若偵測到SADETECT之一轉換,則驗證了記憶體單元狀態之轉換。然而,若在寫入操作之後之一設定時間週期內未偵測到SADETECT之一轉換,可能由讀取電路產生了一錯誤。另一選擇係,若在記憶體單元狀態未轉換時偵測到SADETECT之一轉換,則可能由一外部電路產生一錯誤以指示裝置中之一故障。
為闡述本發明之創新性態樣之目的,以下說明係針對特定實施方案。然而,熟習此項技術者將容易地認識到,本文中之教示可以眾多不同方式施加。所闡述之實施方案可包含於各種電子裝置中或與其相關聯,該 各種電子裝置諸如但不限於:行動電話、啟用多媒體網際網路之蜂巢式電話、行動電視接收器、無線裝置、智慧型電話、Bluetooth®裝置、個人資料助理(PDA)、無線電子郵件接收器、手持式或可攜式電腦、小筆電、筆記型電腦、智慧型筆電、平板電腦、印表機、影印機、掃描機、傳真裝置、全球定位系統(GPS)接收器/導航儀、相機、數位媒體播放器(諸如MP3播放器)、攝錄影機、遊戲控制台、手錶、隨身裝置、時鐘、計算器、電視監視器、平板顯示器、電子閱讀裝置(諸如,電子閱讀器)、電腦監視器、汽車顯示器(包括里程計及速度計顯示器等)、駕駛艙控制件及/或顯示器、攝影機景物顯示器(諸如,一車輛中之一後視攝影機之顯示器)、電子相片、電子告示牌或標牌、投影機、建築結構、微波爐、冰箱、立體聲系統、卡式記錄器或播放器、DVD播放器、CD播放器、VCR、無線電、可攜式記憶體晶片、清洗機、乾燥機、清洗機/乾燥機、停車計時器、封裝(諸如,機電系統(EMS)應用,包含微機電系統(MEMS)應用,以及非EMS應用)、美學結構(例如,一件珠寶或衣服上之影像顯示器)及各種EMS裝置。
如本文中所使用,關於一系列物項「中之至少一者」之一片語係指彼等物項之任何組合,包含單個部件。作為一實例,「以下各項中之至少一者:a、b或c」意欲涵蓋:a、b、c、a-b、a-c、b-c及a-b-c。
可將結合本文中所揭示之實施方案闡述之各種圖解說明性邏輯、邏輯區塊、模組、電路及演算法程序實施為電子硬體、電腦軟體或兩者之組合。已就功能性大體闡述了硬體與軟體之可互換性且在上文所闡述之各種說明性組件、區塊、模組、電路及程序中加以圖解說明。此功能性係以硬體或是軟體實施取決於特定應用及強加於整個系統之設計約束。
可藉助一通用單晶片或多晶片處理器、一數位信號處理器(DSP)、一特殊應用積體電路(ASIC)、一場可程式化閘陣列(FPGA)或其他可程式化邏輯裝置、離散閘或電晶體邏輯、離散硬體組件或經設計以執行本文中所闡述之功能之其任一組合來實施或執行用於實施結合本文中所揭示之態樣所闡述之各種說明性邏輯、邏輯方塊、模組及電路之硬體及資料處理設備。一通用處理器可係一微處理器或任何習用處理器、控制器、微控制器或狀態機。一處理器亦可實施為計算裝置之一組合,諸如,一DSP與一微處理器之一組合、複數個微處理器、結合一DSP核心之一或多個微處理器或任何其他此組態。在某些實施方案中,可藉由一既定功能特有之電路來執行特定程序及方法。
在一或多項態樣中,可以硬體、數位電子電路、電腦軟體、韌體(包含本說明書中所揭示之結構及其結構等效物)或其任何組合來實施所闡述之功能。亦可將本說明書中所闡述之標的物之實施方案實施為一或多個電腦程式,亦即,編碼於一電腦儲存媒體上供資料處理裝置執行或用於控制資料處理設備之操作之一或多個電腦程式指令模組。
熟習此項技術者可易於明瞭對本發明中所闡述之實施之各種修改,且可將本文中所界定之一般原理用於其他實施方案而不背離本發明之精神或範疇。因此,申請專利範圍並不意欲限於本文中所展示之實施方案,而被授予與本發明、本文中所揭示之原理及新穎特徵相一致之最寬廣範疇。
另外,熟習此項技術者將容易地瞭解,方向性術語有時有時係用於便於闡述該等圖,且指示對應於該圖在一適當定向之頁面上之圖之定向之相對位置,且可不反映如所實施之任何器件之適當定向。
亦可將在本說明書中以單獨實施方案之內容脈絡中闡述之某些特徵 以組合形式實施於一單項實施方案中。相反,亦可將以一單個實施方案之內容脈絡下闡述之各種特徵單獨地或以任一適合子組合之形式實施於多項實施方案中。此外,儘管上文可將特徵闡述為以某些組合形式起作用且甚至最初係如此主張的,但在某些情形中,可自一所主張組合去除來自該組合之一或多個特徵,且所主張組合可針對一子組合或一子組合之變化形式。
類似地,雖然在該等圖式中以一特定次序繪示操作,但不應將此理解為要求以所展示之特定次序或以順序次序執行此等操作或執行全部所圖解說明之操作以達成期望結果。此外,該等圖式可以一流程圖之形式示意性地繪示一或多個實例性過程。然而,未繪示之其他操作可併入於示意性地圖解說明之實例性程序中。舉例而言,可在所圖解說明操作中之任一者之前、之後、與其同時或在其之間執行一或多個額外操作。在某些情形下,多任務及並行處理可係有利的。此外,上文所闡述之實施方案中之各種系統組件之分開不應被理解為需要在所有實施方案中進行此分開,而應理解為所闡述之程式組件及系統通常可一起整合於一單個軟體產品中或封裝至多個軟體產品中。另外,其他實施方案亦屬於以下申請專利範圍之範疇內。在某些情形下,申請專利範圍中所陳述之動作可以一不同次序執行且仍達成期望之結果。
150:記憶體單元
162:可逆電阻切換元件
164:操縱元件
165:障壁
166:第一導體/導體
168:第二導體/導體
170:可逆電阻切換材料/電阻切換材料
172:電極
174:電極
180:固有多晶矽區/固有區
182:經重摻雜n+多晶矽區/n+多晶矽區
186:經重摻雜p+多晶矽區

Claims (19)

  1. 一種半導體設備,其包括:一記憶體單元;一位元線,其連接至該記憶體單元;一感測電壓節點,其連接至該位元線;一比較器(comparator),其具有連接至該感測電壓節點之一第一輸入及連接至一參考電壓之一第二輸入,該比較器經組態以:比較該感測電壓節點處之一電壓與該參考電壓;且基於該感測電壓節點處之該電壓與該參考電壓之該比較而輸出一偵測信號;一參考電流源,其連接至該感測電壓節點且經組態以將一參考電流提供至該感測電壓節點;一補充電流電晶體,其連接至該感測電壓節點且經組態以回應於通過該記憶體單元之一電流超過該參考電流而將一補充電流提供至該感測電壓節點,該參考電流源並聯連接至該補充電流電晶體;及一電流限制器電路,其連接至該參考電流源及該補充電流電晶體,其中該參考電流源與該補充電流電晶體並聯連接於該電流限制器電路與該感測電壓節點之間。
  2. 如請求項1之半導體設備,其中該電流限制器電路包括連接至一電流鏡(current mirror)電路之一限制電流源,且其中該電流鏡電路進一步連接至該參考電流源及該補充電流電晶體兩者。
  3. 如請求項1之半導體設備,其進一步包括一預充電電晶體,該預充電電晶體連接至該感測電壓節點且經組態以在偵測一記憶體單元轉換之前對該感測電壓節點進行預充電。
  4. 如請求項3之半導體設備,其中該預充電電晶體與該補充電流電晶體分開。
  5. 如請求項1之半導體設備,其中該比較器包括一運算放大器,且其中該感測電壓節點連接至該運算放大器之一正端子且該參考電壓連接至該運算放大器之一負端子。
  6. 如請求項1之半導體設備,其進一步包括連接至該位元線及該感測電壓節點之一源極隨耦器電路,其中該源極隨耦器電路經組態以維持該位元線上之一固定電壓。
  7. 如請求項6之半導體設備,其中該源極隨耦器電路包括:一運算放大器,其具有一正輸入、一負輸入及一輸出;及一第一電晶體,其具有連接至該運算放大器之該輸出之一閘極。
  8. 如請求項7之半導體設備,其中該源極隨耦器電路進一步包括:一第二電晶體,其具有連接至該運算放大器之該輸出之一閘極;及一回饋路徑,其連接於該運算放大器之一端子與該第二電晶體之一 源極之間。
  9. 如請求項1之半導體設備,其中該補充電流電晶體包括連接至該電流限制器電路之一輸出之一汲極及連接至該感測電壓節點之一源極。
  10. 一種半導體設備,其包括:一記憶體單元;一位元線,其連接至該記憶體單元;一感測電壓節點,其連接至該位元線;一比較器,其具有連接至該感測電壓節點之一第一輸入及連接至一參考電壓之一第二輸入,該比較器經組態以:比較該感測電壓節點處之一電壓與該參考電壓;且基於該感測電壓節點處之該電壓與該參考電壓之該比較而輸出一偵測信號;一參考電流源,其連接至該感測電壓節點且經組態以將一參考電流提供至該感測電壓節點;一補充電流電晶體,其連接至該感測電壓節點且經組態以回應於通過該記憶體單元之一電流超過該參考電流而將一補充電流提供至該感測電壓節點,該參考電流源並聯連接至該補充電流電晶體;及一源極隨耦器電路(source-follower circuit),其連接至該位元線及該感測電壓節點,其中該源極隨耦器電路經組態以維持該位元線上之一固定電壓,且其中該源極隨耦器電路包括:一運算放大器,其具有一正輸入、一負輸入及一輸出;及 一第一電晶體,其具有連接至該運算放大器之該輸出之一閘極,其中該第一電晶體進一步包括連接至該感測電壓節點之一汲極及經由該位元線連接至該記憶體單元之一源極。
  11. 一種用於偵測一記憶體單元電流轉換之方法,其包括:將一參考電流施加至與一記憶體單元相關聯之一位元線;在該記憶體單元之一第一電流狀態期間,啟動一補充電流電晶體以將補充電流提供至與該記憶體單元相關聯之該位元線;偵測該記憶體單元回應於該位元線上之一電流量降至低於該參考電流之一位準而自該第一電流狀態至一第二電流狀態之一轉換,其中該位元線上之該電流量降至低於該參考電流之量會致使該補充電流電晶體撤銷啟動(deactivate)且進一步致使在一比較器處接收之一感測電壓超過一參考電壓;及使用一電流限制器電路限制該位元線上之一最大電流,其中該電流限制器電路包括一限制電流源及一電流鏡,該電流鏡連接至該補充電流電晶體及該參考電流之一源兩者。
  12. 如請求項11之方法,其中回應於在該第一電流狀態期間該記憶體單元中之一電流之一量值超過該參考電流之一量值而提供該補充電流。
  13. 如請求項11之方法,其進一步包括使用一源極隨耦器電路固定該位元線上之一電壓。
  14. 如請求項11之方法,其中該參考電流由一恆定電流源供應,且其中該補充電流電晶體並聯連接至該恆定電流源。
  15. 如請求項11之方法,其中該比較器係一運算放大器,該運算放大器使該參考電壓連接至該運算放大器之一第一輸入,且其中該感測電壓連接至該運算放大器之一第二輸入;且其中該轉換致使該運算放大器之一輸出自一第一電壓轉換至高於該第一電壓之一第二電壓。
  16. 一種電子設備,其包括:用於施加一參考電流至與一記憶體單元相關聯之一位元線之構件;用於選擇性地提供補充電流至與該記憶體單元相關聯之該位元線之構件,其中用於選擇性地提供補充電流之該構件進一步包括用於回應於該位元線上之一電流量超過該參考電流之一量而撤銷啟動(deactivating)該補充電流之構件;用於偵測該記憶體單元回應於一感測電壓超過一參考電壓而自一第一電流狀態至一第二電流狀態之一轉換之構件,其中該感測電壓取決於該位元線上之該電流量;及用於限制該位元線上之一最大電流之構件,其中用於限制之該構件包括一限制電流源及一電流鏡,該電流鏡連接至用於選擇性地提供補充電流之該構件及用於施加該參考電流之該構件兩者。
  17. 一種用於偵測一記憶體單元電流轉換之方法,其包括: 程式化一記憶體單元,其中程式化該記憶體單元包括將該記憶體單元自一第一狀態轉換為一第二狀態;執行用以判定該記憶體單元處於該第一狀態中還是該第二狀態中之一操作,其中執行該操作包括比較一感測電壓節點處之一感測電壓與一參考電壓,其中該感測電壓基於在該感測電壓節點處自一補充電流電晶體接收之一第一電流及在該感測電壓節點處自一參考電流源接收之一第二電流,其中藉由一電流限制器電路限制該第一電流及該第二電流之一結合,其中該電流限制器電路包括一限制電流源及一電流鏡,該電流鏡連接至該補充電流電晶體及該參考電流之一源兩者。
  18. 如請求項17之方法,其中該操作進一步包括驗證該記憶體單元是否已自該第一狀態轉換為該第二狀態,其中至該第二狀態之轉換致使一位元線上之一電流量降至低於來自該參考電流源之該第二電流之一量,且其中至該第二狀態之轉換致使該補充電流電晶體撤銷啟動且進一步致使該感測電壓超過該參考電壓。
  19. 如請求項18之方法,其進一步包括若在該程式化該記憶體單元之後該記憶體單元經驗證未處於該第二狀態中,則產生一錯誤。
TW106143656A 2017-03-15 2017-12-13 半導體設備、電子設備及用於偵測一記憶體單元電流轉換之方法 TWI743271B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/459,857 US10032489B1 (en) 2017-03-15 2017-03-15 Sensing amplifier to detect the memory cell current transition
US15/459,857 2017-03-15

Publications (2)

Publication Number Publication Date
TW201835924A TW201835924A (zh) 2018-10-01
TWI743271B true TWI743271B (zh) 2021-10-21

Family

ID=62874437

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106143656A TWI743271B (zh) 2017-03-15 2017-12-13 半導體設備、電子設備及用於偵測一記憶體單元電流轉換之方法

Country Status (3)

Country Link
US (1) US10032489B1 (zh)
CN (1) CN108630252B (zh)
TW (1) TWI743271B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5293333A (en) * 1990-10-11 1994-03-08 Nec Corporation Non-volatile semiconductor memory device equipped with high-speed sense amplifier unit
US20050253569A1 (en) * 2004-05-17 2005-11-17 Masakazu Sugiura Voltage regulator
US20120300566A1 (en) * 2011-05-23 2012-11-29 Infineon Technologies Ag Current sense amplifier with replica bias scheme

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9122362D0 (en) 1991-10-22 1991-12-04 British Telecomm Resistive memory element
EP0736969A1 (en) * 1995-03-28 1996-10-09 Texas Instruments Incorporated Differential voltage amplifier
US5915167A (en) 1997-04-04 1999-06-22 Elm Technology Corporation Three dimensional structure memory
US6072716A (en) 1999-04-14 2000-06-06 Massachusetts Institute Of Technology Memory structures and methods of making same
US6473332B1 (en) 2001-04-04 2002-10-29 The University Of Houston System Electrically variable multi-state resistance computing
US6881623B2 (en) 2001-08-29 2005-04-19 Micron Technology, Inc. Method of forming chalcogenide comprising devices, method of forming a programmable memory cell of memory circuitry, and a chalcogenide comprising device
US20030047765A1 (en) 2001-08-30 2003-03-13 Campbell Kristy A. Stoichiometry for chalcogenide glasses useful for memory devices and method of formation
US7433253B2 (en) 2002-12-20 2008-10-07 Qimonda Ag Integrated circuit, method of operating an integrated circuit, method of manufacturing an integrated circuit, memory module, stackable memory module
US7251178B2 (en) 2004-09-07 2007-07-31 Infineon Technologies Ag Current sense amplifier
KR100541816B1 (ko) 2003-09-19 2006-01-10 삼성전자주식회사 반도체 메모리에서의 데이터 리드 회로 및 데이터 리드 방법
JP4819316B2 (ja) * 2004-02-23 2011-11-24 ルネサスエレクトロニクス株式会社 半導体装置
US8134866B2 (en) * 2006-04-06 2012-03-13 Samsung Electronics Co., Ltd. Phase change memory devices and systems, and related programming methods
TWI312154B (en) * 2006-07-20 2009-07-11 Ind Tech Res Inst Multiple state sense amplifier for memory architecture
KR100885783B1 (ko) * 2007-01-23 2009-02-26 주식회사 하이닉스반도체 플래시 메모리 장치 및 동작 방법
KR100887061B1 (ko) 2007-07-24 2009-03-04 주식회사 하이닉스반도체 상 변화 메모리 장치
US7535783B2 (en) 2007-10-01 2009-05-19 International Business Machines Corporation Apparatus and method for implementing precise sensing of PCRAM devices
US7869258B2 (en) 2008-06-27 2011-01-11 Sandisk 3D, Llc Reverse set with current limit for non-volatile storage
US7920407B2 (en) 2008-10-06 2011-04-05 Sandisk 3D, Llc Set and reset detection circuits for reversible resistance switching memory material
US8423329B2 (en) 2010-01-21 2013-04-16 Qualcomm Incorporated System and method of adjusting a resistance-based memory circuit parameter
KR101150629B1 (ko) 2010-04-27 2012-05-30 에스케이하이닉스 주식회사 비휘발성 메모리 장치 및 제어 방법
WO2013145733A1 (ja) 2012-03-29 2013-10-03 パナソニック株式会社 クロスポイント型抵抗変化不揮発性記憶装置
US9070424B2 (en) 2012-06-29 2015-06-30 Samsung Electronics Co., Ltd. Sense amplifier circuitry for resistive type memory
KR102023358B1 (ko) 2012-10-29 2019-09-20 삼성전자 주식회사 저항체를 이용한 비휘발성 메모리 장치 및 그 구동 방법
KR102005226B1 (ko) 2012-10-29 2019-07-30 삼성전자 주식회사 저항체를 이용한 비휘발성 메모리 장치 및 그 구동 방법
US9147449B2 (en) 2013-02-26 2015-09-29 Macronix International Co., Ltd. Reference and sensing with bit line stepping method of memory
KR20150022243A (ko) * 2013-08-22 2015-03-04 에스케이하이닉스 주식회사 반도체 메모리 장치
US9666246B2 (en) * 2013-09-11 2017-05-30 Taiwan Semiconductor Manufacturing Company, Ltd. Dynamic reference current sensing
US9224464B2 (en) * 2014-02-10 2015-12-29 Taiwan Semiconductor Manufacturing Company, Ltd. Memory circuit and related method
US9153316B1 (en) 2014-06-18 2015-10-06 Windbond Electronics Corp. Circuits and read methods of RRAM
US10012687B2 (en) * 2014-08-29 2018-07-03 Globalfoundries Inc. Methods, apparatus and system for TDDB testing
US9728231B1 (en) * 2016-05-03 2017-08-08 Taiwan Semiconductor Manufacturing Co., Ltd. Device and method for data-writing
CN106205684B (zh) * 2016-06-28 2018-09-25 中国科学院上海微系统与信息技术研究所 一种相变存储器读出电路及读出方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5293333A (en) * 1990-10-11 1994-03-08 Nec Corporation Non-volatile semiconductor memory device equipped with high-speed sense amplifier unit
US20050253569A1 (en) * 2004-05-17 2005-11-17 Masakazu Sugiura Voltage regulator
US20120300566A1 (en) * 2011-05-23 2012-11-29 Infineon Technologies Ag Current sense amplifier with replica bias scheme

Also Published As

Publication number Publication date
CN108630252B (zh) 2019-12-03
US10032489B1 (en) 2018-07-24
TW201835924A (zh) 2018-10-01
CN108630252A (zh) 2018-10-09

Similar Documents

Publication Publication Date Title
KR101753257B1 (ko) 가역적 저항 스위칭 소재를 위한 셋 및 리셋 검출 회로들
JP5270040B2 (ja) データ線切り替えスキームを備えるメモリシステム
US8098511B2 (en) Reverse set with current limit for non-volatile storage
US8194433B2 (en) Method and apparatus for accessing a bidirectional memory
US8111539B2 (en) Smart detection circuit for writing to non-volatile storage
US8270210B2 (en) Pulse reset for non-volatile storage
US9508427B2 (en) Apparatuses and methods including supply current in memory
US8320171B2 (en) Phase change memory devices and memory systems including the same
US20120008373A1 (en) Capacitive discharge method for writing to non-volatile memory
US20150364188A1 (en) Memory device reading and control
KR101201858B1 (ko) 반도체 메모리 장치
US8385109B2 (en) Nonvolatile memory device and method for controlling the same
US8189373B2 (en) Phase change memory device using a multiple level write voltage
TWI743271B (zh) 半導體設備、電子設備及用於偵測一記憶體單元電流轉換之方法