TWI739547B - 發光二極體驅動裝置與發光二極體驅動器 - Google Patents

發光二極體驅動裝置與發光二極體驅動器 Download PDF

Info

Publication number
TWI739547B
TWI739547B TW109127402A TW109127402A TWI739547B TW I739547 B TWI739547 B TW I739547B TW 109127402 A TW109127402 A TW 109127402A TW 109127402 A TW109127402 A TW 109127402A TW I739547 B TWI739547 B TW I739547B
Authority
TW
Taiwan
Prior art keywords
signal
emitting diode
light
data packet
differential signal
Prior art date
Application number
TW109127402A
Other languages
English (en)
Other versions
TW202107942A (zh
Inventor
葉哲維
梁可駿
王裕翔
方柏翔
黃如琳
Original Assignee
聯詠科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯詠科技股份有限公司 filed Critical 聯詠科技股份有限公司
Priority to US17/004,025 priority Critical patent/US11170702B2/en
Publication of TW202107942A publication Critical patent/TW202107942A/zh
Priority to US17/409,824 priority patent/US11430382B2/en
Application granted granted Critical
Publication of TWI739547B publication Critical patent/TWI739547B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/10Controlling the intensity of the light
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/40Control techniques providing energy savings, e.g. smart controller or presence detection

Landscapes

  • Led Devices (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Optical Communication System (AREA)

Abstract

本發明提供一種具有差動信號介面的發光二極體驅動裝置,所述發光二極體驅動裝置包括:N級發光二極體驅動器,其中第一級發光二極體驅動器接收第一資料包差動信號及第一時脈差動信號並輸出第二資料包差動信號及第二時脈差動信號,第M級發光二極體驅動器接收第M資料包差動信號及第M時脈差動信號並輸出第(M+1)資料包差動信號及第(M+1)時脈差動信號。

Description

發光二極體驅動裝置與發光二極體驅動器
本發明提供一種發光二極體(light-emitting diode,LED)驅動裝置。
在LED顯示系統中通常使用級聯的LED驅動器傳輸介面。在級聯的LED驅動器傳輸介面中,由於時脈信號及資料信號是單端信號,因此時脈信號及資料信號的傳送速率會因時脈信號及資料信號的電壓擺動範圍、時脈信號線的寄生電容及環境雜訊而受到限制。另外,級聯的LED驅動器中的每一LED驅動器中的時脈信號與資料信號之間的偏差(skew)可能導致另一問題且進一步限制資料信號及時脈信號的傳送速率。
近來,隨著對高解析度及更好性能的LED顯示系統的需求的增長,需要一種更具創造性的技術對級聯的LED驅動器的資料信號與時脈信號進行偏差消除來提高資料信號及時脈信號的傳送速率。
本文中的任何內容均不應被視為承認本公開的任何部分為現有技術中的知識。
本發明介紹一種LED驅動裝置,所述LED驅動裝置具有差動信號介面且對級聯的LED驅動器的資料信號與時脈信號進行偏差消除。另外,LED驅動裝置通過在級聯的LED驅動器中不使用先進先出(first-in first-out,FIFO)記憶體的情況下依序對級聯的LED驅動器進行使能來降低功耗及晶片面積。
在本公開的實施例中,LED驅動裝置包括:控制器,輸出第一資料包差動信號及第一時脈差動信號;N級LED驅動器,其中所述N級LED驅動器中的第一級LED驅動器接收所述第一資料包差動信號及所述第一時脈差動信號並輸出第二資料包差動信號及第二時脈差動信號,所述N級LED驅動器中的第M級LED驅動器接收第M資料包差動信號及第M時脈差動信號並輸出第(M+1)資料包差動信號及第(M+1)時脈差動信號。
在本公開的實施例中,LED驅動器包括:差動輸入(DI)資料包信號接收器,接收一資料包差動信號;差動輸入時脈信號接收器,接收一時脈差動信號;差動輸出資料包信號發射器,輸出下一級資料包差動信號;差動輸出時脈信號發射器,輸出下一級時脈差動信號;以及時序控制電路,根據所述資料包差動信號及所述時脈差動信號控制所述下一級資料包差動信號與所述下一級時脈差動信號的輸出時序。
總而言之,在本公開提供的LED驅動裝置中,通過在級聯的LED驅動器中不使用FIFO記憶體的情況下依序對級聯的LED驅動器進行使能,晶片面積及功耗成本會得到降低,且通過使用差動信號介面以及對級聯的LED驅動器的資料信號與時脈信號進行偏差消除,資料信號及時脈信號的傳送速率會得到提高。
為使前述內容更容易理解,以下詳細闡述隨附有圖式的若干實施例。
在下文中參照圖式對本公開的實施例進行闡述。
圖1是根據本公開實施例的LED驅動裝置100的示意圖。LED驅動裝置100包括多個LED驅動器101、控制器102及多個LED103。所述多個LED驅動器101包括從LED驅動器1到LED驅動器N的級聯的N級LED驅動器,且N是正整數。控制器102將包括第一資料包差動信號的資料信號DATA及包括第一時脈差動信號的時脈信號SCLK輸出到第一級LED驅動器1,第一級LED驅動器1接收第一資料包差動信號及第一時脈差動信號並將第二資料包差動信號及第二時脈差動信號輸出到第二級LED驅動器2,且第M級LED驅動器M接收第M資料包差動信號及第M時脈差動信號並輸出第(M+1)資料包差動信號及第(M+1)時脈差動信號,且M及N是正整數,M等於或小於N。第M資料包差動信號的頻率是第M時脈差動信號的頻率的K倍,且K是實數。
圖2A是根據本公開實施例的LED驅動裝置100中的LED驅動器101a的示意圖。如圖1及圖2A中所示,第M級LED驅動器M包括差動輸入(differential-input,DI)接收器(RX)202、時序控制電路203及DO(differential-output)發射器(TX)201。LED驅動器M中的DI RX 202接收第M資料包差動信號及第M時脈差動信號,其中DI RX 202的輸出耦合到時序控制電路203的輸入,且DO TX 201的輸入耦合到時序控制電路203的輸出。LED驅動器M將第(M+1)資料包差動信號及第(M+1)時脈差動信號傳輸到LED驅動器(M+1)。時序控制電路203根據第M資料包差動信號及第M時脈差動信號控制第(M+1)資料包差動信號與第(M+1)時脈差動信號的輸出時序。圖2B是根據本公開另一實施例的LED驅動裝置100中的LED驅動器101b的示意圖。如圖1及圖2B中所示,LED驅動器101b包括但不限於兩個LED驅動器101a(LED驅動器1 101a_1及LED驅動器2 101a_2)。LED驅動器1 101a_1的資料輸入端子接收第一資料包差動信號,LED驅動器1 101a_1及LED驅動器2 101a_2的時脈輸入端子接收第一時脈差動信號,LED驅動器1 101a_1的資料輸出端子輸出第二資料包差動信號,LED驅動器2 101a_2的資料輸入端子接收第二資料包差動信號,LED驅動器2 101a_2的資料輸出端子輸出第三資料包差動信號,LED驅動器2 101a_2的時脈輸出端子輸出第三時脈差動信號。圖2C是根據本公開另一實施例的LED驅動裝置100中的LED驅動器101c的示意圖。如圖1及圖2C中所示,LED驅動器101c包括但不限於兩個LED驅動器101a(LED驅動器1 101a_1及LED驅動器2 101a_2)。LED驅動器1 101a_1及LED驅動器2 101a_2的資料輸入端子接收第一資料包差動信號,LED驅動器1 101a_1的時脈輸入端子及LED驅動器2 101a_2的時脈輸入端子接收第一時脈差動信號,LED驅動器2 101a_2的資料輸出端子輸出第三資料包差動信號,LED驅動器2 101a_2的時脈輸出端子輸出第三時脈差動信號。
如圖2A中所示,時序控制電路203包括:偏差消除電路,具有與DI RX 202的第一輸出耦合的輸入;延遲鎖定環(delay-locked loop)DLL電路,具有與DI RX 202的第二輸出及DO TX 201的第二輸入耦合的輸入;第一暫存器DFF1,具有與偏差消除電路的輸出耦合的第一輸入及與DI RX 202的第二輸出耦合的第二輸入;以及第二暫存器DFF2,具有與第一暫存器DFF1的輸出耦合的第一輸入及與DLL電路的輸出耦合的第二輸入以及與DO TX 201的第一輸入耦合的輸出。
圖3是根據本公開另一實施例的LED驅動裝置100中的第M級LED驅動器M的DO TX 201a及DI RX 202a的示意圖。第M級LED驅動器M的DI RX 202a包括:電流鏡電路,包括電流源Ib 、N型金屬氧化物半導體(N-type metal oxide semiconductor,NMOS)電晶體Mbn2a及NMOS電晶體Mbn2b,提供第一偏置電流IDC ;一對源極耦合電晶體,包括NMOS電晶體Mn3a及NMOS電晶體Mn3b,耦合到電流鏡電路,且通過差動輸入IN+及IN-接收第M資料包差動信號及第M時脈差動信號並從差動輸出OUT+及OUT-進行輸出;負載電路,耦合到所述一對源極耦合電晶體且調節差動輸出OUT+及OUT-的電壓信號擺動範圍,其中DI RX 202a亦可為單端輸出。
第M級LED驅動器M的DO TX 201a包括:誤差放大器,根據共模電壓VCM信號輸出第一誤差電壓信號AVb1 及第二誤差電壓信號AVb2 ;偏置電流控制電路,包括NMOS電晶體Mbn1及P型金屬氧化物半導體(P-type metal oxide semiconductor,PMOS)電晶體Mbp1,根據第一誤差電壓信號AVb1 及第二誤差電壓信號AVb2 提供第二偏置電流;以及DIDO反相器,包括NMOS電晶體Mn1、Mn2及PMOS電晶體Mp1、Mp2,DIDO反相器具有與DI RX 202a耦合的差動輸入IN+及IN-且從差動輸出OUT+及OUT-輸出第(M+1)資料包差動信號及第(M+1)時脈差動信號。電阻器R1 用於感測第(M+1)資料包差動信號及第(M+1)時脈差動信號的共模電壓,並將感測到的共模電壓回饋到誤差放大器的非反相輸入。電阻器2R0 用於將第M級LED驅動器M的DO TX 201a的輸出阻抗與第(M+1)級LED驅動器(M+1)的DI RX 202a的輸入阻抗進行匹配,其中DO TX 201a亦可為單端輸入。
圖4是根據本公開另一實施例的LED驅動裝置100中的第M級LED驅動器M中的DO TX 201a與第(M+1)級LED驅動器(M+1)中的DI RX 202a之間的差動信號傳輸的示意圖。DATA_OUT+及DATA_OUT-(即,第(M+1)資料包差動信號)用作LED驅動裝置100中的第M級LED驅動器M與第(M+1)級LED驅動器(M+1)之間的資料信號傳輸的實例,但並不僅限於此。第M級LED驅動器M通過將共模電壓VCM信號設定成DO TX 201a的誤差放大器的反相輸入的輸入信號來設定第(M+1)資料包差動信號的共模電壓。如圖4中所示,第M級LED驅動器M將第(M+1)資料包差動信號的共模電壓從VCM2設定到VCM1及從VCM1設定到VCM2。
第(M+1)級LED驅動器(M+1)中的DI RX 202a接收第(M+1)資料包差動信號,且VCM檢測器202b檢測第(M+1)資料包差動信號的共模電壓位準。VCM檢測器202b包括將第(M+1)資料包差動信號的共模電壓位準與參考電壓位準VREF進行比較的比較器,且當第(M+1)資料包差動信號的共模電壓位準大於參考電壓位準VREF時對DI RX 202a進行使能。
圖5是根據本公開實施例的LED驅動裝置100中的LED驅動器1到N的共模電壓VCM信號以及時脈信號SCLK及資料信號DATA的信號流程。如圖1及圖5中所示,控制器102將第一資料包差動信號(資料包1)輸出到第一級LED驅動器1,在第一級LED驅動器1接收到資料包1之後,第一級LED驅動器1將第一級LED驅動器1的共模電壓VCM信號從VCM1設定到VCM2,且在第一級LED驅動器1將第一級LED驅動器1的共模電壓VCM信號從VCM1設定到VCM2之後,第一級LED驅動器1將第二資料包差動信號(資料包2)輸出到第二級LED驅動器2。在第二級LED驅動器2接收到資料包2之後,第二級LED驅動器2將第二級LED驅動器2的共模電壓VCM信號從VCM1設定到VCM2,依此類推。
圖6是根據本公開另一實施例的LED驅動裝置100中的LED驅動器1到N的共模電壓VCM信號以及時脈信號SCLK及資料信號DATA的信號流程。如圖1及圖6中所示,控制器102從第一級LED驅動器1回讀第一資料包差動信號(資料包1),在控制器102回讀資料包1之後,第一級LED驅動器1將第一級LED驅動器1的共模電壓VCM信號從VCM2設定到VCM1,且在第一級LED驅動器1將第一級LED驅動器1的共模電壓VCM信號從VCM2設定到VCM1之後,控制器102從第二級LED驅動器2回讀第二資料包差動信號(資料包2)。在控制器102回讀資料包2之後,第二級LED驅動器2將第二級LED驅動器2的共模電壓VCM信號從VCM2設定到VCM1,依此類推。
圖7是根據本公開另一實施例的LED驅動裝置300的示意圖。與圖1中所示的LED驅動裝置100相比,LED驅動器301還包括DEIN輸入及DEOUT輸出,且信號DEM是第M級LED驅動器M的使能信號。如圖7中所示,第M級LED驅動器M接收使能信號DEM並輸出使能信號DE(M+1)以對第(M+1)級LED驅動器(M+1)進行使能。
圖8是根據本公開實施例的LED驅動裝置300中的LED驅動器301的使能信號DE以及時脈信號SCLK及資料信號DATA的信號流程。如圖7及圖8中所示,在開始時使能信號DE1對第一級LED驅動器1進行使能,且控制器102將第一資料包差動信號(資料包1)輸出到第一級LED驅動器1,在第一級LED驅動器1接收到資料包1之後,第一級LED驅動器1對第二級LED驅動器2進行使能,且在第一級LED驅動器1對第二級LED驅動器2進行使能之後,第一級LED驅動器1將第二資料包差動信號(資料包2)輸出到第二級LED驅動器2。在第二級LED驅動器2接收到資料包2之後,第二級LED驅動器2對第三級LED驅動器3進行使能,依此類推。
在本公開的另一實施例中,如圖7及圖8中所示,在開始時使能信號DE1對第一級LED驅動器1進行使能,且控制器102從第一級LED驅動器1回讀第一資料包差動信號(資料包1),在控制器102從第一級LED驅動器1回讀資料包1之後,第一級LED驅動器1對第二級LED驅動器2進行使能,且在第一級LED驅動器1對第二級LED驅動器2進行使能之後,控制器102從第二級LED驅動器2回讀第二資料包差動信號(資料包2)。在控制器102從第二級LED驅動器2回讀資料包2之後,第二級LED驅動器2對第三級LED驅動器3進行使能,依此類推。
圖9是根據本公開實施例的依序對LED驅動裝置300中的LED驅動器進行使能的流程圖。在步驟S901中,第M級LED驅動器M接收第M資料包差動信號。在步驟S902中,在接收到第M資料包差動信號之後,第M級LED驅動器M對第(M+1)級LED驅動器(M+1)進行使能。在步驟S903中,在對第(M+1)級LED驅動器(M+1)進行使能之後,第M級LED驅動器M輸出第(M+1)資料包差動信號。
圖10是根據本公開實施例的依序對LED驅動裝置100中的LED驅動器的TX VCM信號進行設定的流程圖。在步驟S1001中,第M級LED驅動器M接收第M資料包差動信號。在步驟S1002中,在接收到第M資料包差動信號之後,第M級LED驅動器M將第M級LED驅動器M的發射器共模電壓VCM從VCM1設定到VCM2。在步驟S1003中,在將第M級LED驅動器M的發射器共模電壓VCM從VCM1設定到VCM2之後,第M級LED驅動器M輸出第(M+1)資料包差動信號。
圖11是根據本公開另一實施例的依序對LED驅動裝置300中的LED驅動器進行使能的流程圖。在步驟S1101中,控制器102從第M級LED驅動器M回讀第M資料包差動信號。在步驟S1102中,在將第M資料包差動信號回讀到控制器102之後,第M級LED驅動器M對第(M+1)級LED驅動器(M+1)進行使能。
圖12是根據本公開另一實施例的依序對LED驅動裝置100中的LED驅動器的TX VCM信號進行設定的流程圖。在步驟S1201中,控制器102從第M級LED驅動器M回讀第M資料包差動信號。在步驟S1202中,在將第M資料包差動信號回讀到控制器102之後,第M級LED驅動器M將第M級LED驅動器M的發射器共模電壓VCM從VCM2設定到VCM1。
圖13是根據本公開另一實施例的LED驅動裝置100中的LED驅動器101d的示意圖。第M級LED驅動器M還可包括除頻器1301、紅-綠-藍(Red-Green-Blue,RGB)脈衝寬度調變(pulse width modulation,PWM)引擎及增益可調電流源。第M級LED驅動器M接收第M時脈差動信號(即,SCKIN)且使用除頻器1301對第M時脈差動信號的頻率進行除頻,以輸出信號GCLK。信號GCLK(即,格雷碼時脈(gray code clock))可以是單端信號或差動信號,驅動RGB PWM引擎產生與不同RGB資料信號對應的不同脈衝寬度信號,以控制所述多個LED 103的灰階值。
圖14是根據本公開另一實施例的除頻器1301的示意圖。除頻器1301的除頻數可為被表示為N1/N2的有理數,N1及N2是兩個正整數。舉例來說,除頻器1301可包括數目為P(即,P是等於或大於1的整數)的級聯的DFF(即,D型觸發器(D-type flip flop)),以使用除頻數2P 執行除頻操作。圖14示出三個級聯的DFF(即,DFF1、DFF2及DFF3)的實例。DFF1的輸出Q耦合到DFF1的輸入DB,且DFF1的輸出QB耦合到DFF1的輸入D。DFF2及DFF3被配置成與DFF1相同。級聯的DFF中的每一者使用除頻數2執行除頻操作,且由除頻器1301提供的總除頻數是23 (即,信號GCLK(GCLK、GCLKB是差動對)的頻率是信號DCLK(DCLK、DCLKB是差動對)的頻率的1/8)。
根據以上實施例,LED驅動裝置100及300通過在級聯的LED驅動器中不使用FIFO記憶體的情況下依序對級聯的LED驅動器進行使能來降低晶片面積及功耗成本,且通過使用差動信號介面以及對級聯的LED驅動器的資料信號與時脈信號進行偏差消除來提高資料信號及時脈信號的傳送速率。
對本發明的優選實施方式進行了詳述,但本發明不限定於特定的實施方式,可在發明申請專利範圍所記載的發明的主旨的範圍內進行各種變形、變更。
100、300:LED驅動裝置 101、101a、101b、101c、101d、101a_1、101a_2、301:LED驅動器 102:控制器 103:發光二極體 201、201a:發射器 202、202a:接收器 202b:共模電壓檢測器 203:時序控制電路 1301:除頻器 DATA:資料 SCLK:時脈信號 CLK:時脈信號 RX:接收器 TX:發射器 DFF、DFF1、DFF2、DFF3:D型觸發器/暫存器 DI、DO:差動輸入、差動輸出 VCM、VCM1、VCM2:共模電壓 S901~S903、S1001~S1003、S1101~S1103、S1201~S1202:步驟 R0 、R1 :電阻器 Mp1、Mp2、Mbp1:PMOS電晶體 Mn1、Mn2、Mbn1、Mbn2a、Mbn2b、Mn3a、Mn3b:NMOS電晶體 Ib :電流源 IDC :第一偏置電流 AVb1 :第一誤差電壓信號 AVb2 :第二誤差電壓信號 VDD:電源電壓 DATA_OUT+、DATA_OUT-:資料包差動信號 VREF:參考電壓位準 DE:使能信號 D、DB:輸入 DCLK、GCLK:信號 SCKIN:第M時脈差動信號 Q、QB:輸入
圖1是根據本公開實施例的發光二極體(LED)驅動裝置的示意圖。 圖2A至圖2C是根據本公開不同實施例的LED驅動裝置中的LED驅動器的示意圖。 圖3是根據本公開另一實施例的LED驅動裝置中的發射器(transmitter,TX)及接收器(receiver,RX)的示意圖。 圖4是根據本公開另一實施例的LED驅動裝置中的第M級LED驅動器中的TX與第(M+1)級LED驅動器中的RX之間的差動信號傳輸的示意圖。 圖5是根據本公開實施例的LED驅動裝置中的LED驅動器的共模電壓VCM信號以及時脈信號SCLK及資料信號DATA的信號流程。 圖6是根據本公開另一實施例的LED驅動裝置中的LED驅動器的VCM信號以及時脈信號SCLK及資料信號DATA的信號流程。 圖7是根據本公開另一實施例的LED驅動裝置的示意圖。 圖8是根據本公開實施例的LED驅動裝置中的LED驅動器的使能信號DE以及時脈信號SCLK及資料信號DATA的信號流程。 圖9是根據本公開實施例的依序對LED驅動裝置中的LED驅動器進行使能的流程圖。 圖10是根據本公開實施例的依序對LED驅動裝置中的LED驅動器的TX VCM信號進行設定的流程圖。 圖11是根據本公開另一實施例的依序對LED驅動裝置中的LED驅動器進行使能的流程圖。 圖12是根據本公開另一實施例的依序對LED驅動裝置中的LED驅動器的TX VCM信號進行設定的流程圖。 圖13是根據本公開另一實施例的LED驅動裝置中的LED驅動器的示意圖。 圖14是根據本公開另一實施例的除頻器的示意圖。
100:LED驅動裝置
101:LED驅動器
102:控制器
103:LED
DATA:資料信號
SCLK:時脈信號
SDIN:資料輸入
SDOUT:資料輸出
SCKIN:時脈輸入
SCKOUT:時脈輸出
OUTR、OUTG、OUTB:資料輸出

Claims (31)

  1. 一種發光二極體(LED)驅動裝置,包括:N級發光二極體驅動器,其中所述N級發光二極體驅動器中的第一級發光二極體驅動器接收第一資料包差動信號及第一時脈差動信號並輸出第二資料包差動信號及第二時脈差動信號,所述N級發光二極體驅動器中的第M級發光二極體驅動器接收第M資料包差動信號及第M時脈差動信號並輸出第(M+1)資料包差動信號及第(M+1)時脈差動信號,且M及N是正整數,M小於N。
  2. 如請求項1所述的發光二極體驅動裝置,其中所述第M級發光二極體驅動器還包括:差動輸入資料包信號接收器,接收所述第M資料包差動信號;差動輸入時脈信號接收器,接收所述第M時脈差動信號;差動輸出資料包信號發射器,輸出所述第(M+1)資料包差動信號;差動輸出時脈信號發射器,輸出所述第(M+1)時脈差動信號;以及時序控制電路,根據所述第M資料包差動信號及所述第M時脈差動信號控制所述第(M+1)資料包差動信號與所述第(M+1)時脈差動信號的輸出時序。
  3. 如請求項2所述的發光二極體驅動裝置,其中所述時序控制電路包括: 偏差消除電路,所述偏差消除電路的輸入耦合到所述差動輸入資料包信號接收器的輸出;延遲鎖定環(DLL)電路,所述延遲鎖定環電路的輸入耦合到所述差動輸入時脈信號接收器的輸出及所述差動輸出時脈信號發射器的輸入;第一暫存器,所述第一暫存器的輸入耦合到所述偏差消除電路的輸出及所述差動輸入時脈信號接收器的所述輸出;以及第二暫存器,所述第二暫存器的輸入耦合到所述第一暫存器的輸出及所述延遲鎖定環電路的輸出,且所述第二暫存器的輸出耦合到所述差動輸出資料包信號發射器的輸入。
  4. 如請求項2所述的發光二極體驅動裝置,其中所述差動輸入資料包信號接收器包括:電流鏡電路,提供第一偏置電流;一對源極耦合電晶體,耦合到所述電流鏡電路且接收所述第M資料包差動信號;負載電路,耦合到所述一對源極耦合電晶體;以及共模電壓檢測器,根據所述第M資料包差動信號的共模電壓位準來對所述差動輸入資料包信號接收器進行使能。
  5. 如請求項4所述的發光二極體驅動裝置,其中所述共模電壓檢測器包括將所述第M資料包差動信號的所述共模電壓位準與參考電壓位準進行比較的比較器。
  6. 如請求項2所述的發光二極體驅動裝置,其中所述差動輸出資料包信號發射器包括:誤差放大器,根據共模電壓信號輸出第一誤差電壓信號及第二誤差電壓信號;偏置電流控制電路,根據所述第一誤差電壓信號及所述第二誤差電壓信號提供第二偏置電流;以及差動輸入差動輸出反相器,耦合到所述偏置電流控制電路及所述誤差放大器的輸入且輸出所述第(M+1)資料包差動信號。
  7. 如請求項6所述的發光二極體驅動裝置,其中所述第M資料包差動信號與所述第(M+1)資料包差動信號根據所述共模電壓信號而相隔一時間間隔,且在所述第M級發光二極體驅動器接收到所述第M資料包差動信號之後的所述時間間隔中所述第M級發光二極體驅動器將所述共模電壓信號從第一共模電壓位準設定到第二共模電壓位準。
  8. 如請求項6所述的發光二極體驅動裝置,其中所述第M資料包差動信號與所述第(M+1)資料包差動信號根據所述共模電壓信號而相隔一時間間隔,且在控制器從所述第M級發光二極體驅動器回讀所述第M資料包差動信號之後的所述時間間隔中所述第M級發光二極體驅動器將所述共模電壓信號從第三共模電壓位準設定到第四共模電壓位準。
  9. 如請求項2所述的發光二極體驅動裝置,其中所述第M級發光二極體驅動器在一時間間隔中輸出一使能信號,以在所述 第M級發光二極體驅動器接收到所述第M資料包差動信號之後對第(M+1)級發光二極體驅動器進行使能。
  10. 如請求項2所述的發光二極體驅動裝置,其中所述第M級發光二極體驅動器在一時間間隔中輸出一使能信號,以在控制器從所述第M級發光二極體驅動器回讀所述第M資料包差動信號之後對第(M+1)級發光二極體驅動器進行使能。
  11. 如請求項1所述的發光二極體驅動裝置,其中所述第M資料包差動信號的頻率是所述第M時脈差動信號的頻率的K倍,且K是實數。
  12. 如請求項1所述的發光二極體驅動裝置,其中所述第一級發光二極體驅動器的資料輸出端子耦接第二級發光二極體驅動器的資料輸入端子,所述第一級發光二極體驅動器的時脈輸入端子耦接所述第二級發光二極體驅動器的時脈輸入端子,所述第一級發光二極體驅動器接收所述第一資料包差動信號及所述第一時脈差動信號,所述第二級發光二極體驅動器輸出第三資料包差動信號及第三時脈差動信號。
  13. 如請求項1所述的發光二極體驅動裝置,其中所述第一級發光二極體驅動器的資料輸入端子耦接第二級發光二極體驅動器的資料輸入端子,所述第一級發光二極體驅動器的時脈輸入端子耦接所述第二級發光二極體驅動器的時脈輸入端子,所述第一級發光二極體驅動器接收所述第一資料包差動信號及所述第一 時脈差動信號,所述第二級發光二極體驅動器輸出第三資料包差動信號及第三時脈差動信號。
  14. 如請求項1所述的發光二極體驅動裝置,其中所述第M級發光二極體驅動器還包括:除頻器,接收所述第M時脈差動信號且對所述第M時脈差動信號的頻率進行除頻,以輸出格雷碼時脈來控制多個發光二極體的灰階值。
  15. 如請求項14所述的發光二極體驅動裝置,其中所述除頻器的除頻數是等於或大於一的有理數。
  16. 如請求項14所述的發光二極體驅動裝置,其中所述除頻器包括至少一個級聯的d型觸發器。
  17. 如請求項16所述的發光二極體驅動裝置,其中所述除頻器的除頻數實質上等於2P,其中P是所述至少一個級聯的d型觸發器的數目。
  18. 一種發光二極體(LED)驅動器,包括:差動輸入資料包信號接收器,接收一資料包差動信號;差動輸入時脈信號接收器,接收一時脈差動信號;差動輸出資料包信號發射器,輸出下一級資料包差動信號;差動輸出時脈信號發射器,輸出下一級時脈差動信號;以及時序控制電路,根據所述資料包差動信號及所述時脈差動信號控制所述下一級資料包差動信號與所述下一級時脈差動信號的輸出時序。
  19. 如請求項18所述的發光二極體驅動器,其中所述時序控制電路包括:偏差消除電路,所述偏差消除電路的輸入耦合到所述差動輸入資料包信號接收器的輸出;延遲鎖定環(DLL)電路,所述延遲鎖定環電路的輸入耦合到所述差動輸入時脈信號接收器的輸出及所述差動輸出時脈信號發射器的輸入;第一暫存器,所述第一暫存器的輸入耦合到所述偏差消除電路的輸出及所述差動輸入時脈信號接收器的所述輸出;以及第二暫存器,所述第二暫存器的輸入耦合到所述第一暫存器的輸出及所述延遲鎖定環電路的輸出,且所述第二暫存器的輸出耦合到所述差動輸出資料包信號發射器的輸入。
  20. 如請求項18所述的發光二極體驅動器,其中所述差動輸入資料包信號接收器包括:電流鏡電路,提供第一偏置電流;一對源極耦合電晶體,耦合到所述電流鏡電路且接收所述資料包差動信號;負載電路,耦合到所述一對源極耦合電晶體;以及共模電壓檢測器,根據所述資料包差動信號的共模電壓位準來對所述差動輸入資料包信號接收器進行使能。
  21. 如請求項20所述的發光二極體驅動器,其中所述共模電壓檢測器包括將所述資料包差動信號的所述共模電壓位準與參考電壓位準進行比較的比較器。
  22. 如請求項18所述的發光二極體驅動器,其中所述差動輸出資料包信號發射器包括:誤差放大器,根據共模電壓信號輸出第一誤差電壓信號及第二誤差電壓信號;偏置電流控制電路,根據所述第一誤差電壓信號及所述第二誤差電壓信號提供第二偏置電流;以及差動輸入差動輸出反相器,耦合到所述偏置電流控制電路及所述誤差放大器的輸入且輸出所述下一級資料包差動信號。
  23. 如請求項22所述的發光二極體驅動器,其中所述資料包差動信號與所述下一級資料包差動信號根據所述共模電壓信號而相隔一時間間隔,且在所述發光二極體驅動器接收到所述資料包差動信號之後的所述時間間隔中所述發光二極體驅動器將所述共模電壓信號從第一共模電壓位準設定到第二共模電壓位準。
  24. 如請求項22所述的發光二極體驅動器,其中所述資料包差動信號與所述下一級資料包差動信號根據所述共模電壓信號而相隔一時間間隔,且在控制器從所述發光二極體驅動器回讀所述資料包差動信號之後的所述時間間隔中所述發光二極體驅動器將所述共模電壓信號從第三共模電壓位準設定到第四共模電壓位準。
  25. 如請求項18所述的發光二極體驅動器,其中所述發光二極體驅動器在一時間間隔中輸出一使能信號,以在所述發光二極體驅動器接收到所述資料包差動信號之後對下一級發光二極體驅動器進行使能。
  26. 如請求項18所述的發光二極體驅動器,其中所述發光二極體驅動器在一時間間隔中輸出一使能信號,以在控制器從所述發光二極體驅動器回讀所述資料包差動信號之後對下一級發光二極體驅動器進行使能。
  27. 如請求項18所述的發光二極體驅動器,其中所述資料包差動信號的頻率是所述時脈差動信號的頻率的K倍,且K是實數。
  28. 如請求項18所述的發光二極體驅動器,其中所述發光二極體驅動器還包括:除頻器,接收所述時脈差動信號且對所述時脈差動信號的頻率進行除頻,以輸出格雷碼時脈來控制發光二極體的灰階值。
  29. 如請求項28所述的發光二極體驅動器,其中所述除頻器的除頻數是等於或大於一的有理數。
  30. 如請求項28所述的發光二極體驅動器,其中所述除頻器包括至少一個級聯的d型觸發器。
  31. 如請求項30所述的發光二極體驅動器,其中所述除頻器的除頻數實質上等於2P,其中P是所述至少一個級聯的d型觸發器的數目。
TW109127402A 2019-08-13 2020-08-12 發光二極體驅動裝置與發光二極體驅動器 TWI739547B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US17/004,025 US11170702B2 (en) 2019-08-13 2020-08-27 Light-emitting diode driving apparatus and light-emitting diode driver
US17/409,824 US11430382B2 (en) 2019-08-13 2021-08-24 Light-emitting diode driving apparatus and light-emitting diode driver

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962885828P 2019-08-13 2019-08-13
US62/885,828 2019-08-13
US202016866551A 2020-05-05 2020-05-05
US16/866,551 2020-05-05

Publications (2)

Publication Number Publication Date
TW202107942A TW202107942A (zh) 2021-02-16
TWI739547B true TWI739547B (zh) 2021-09-11

Family

ID=74451682

Family Applications (2)

Application Number Title Priority Date Filing Date
TW109127402A TWI739547B (zh) 2019-08-13 2020-08-12 發光二極體驅動裝置與發光二極體驅動器
TW109210442U TWM606400U (zh) 2019-08-13 2020-08-12 發光二極體驅動裝置與發光二極體驅動器

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW109210442U TWM606400U (zh) 2019-08-13 2020-08-12 發光二極體驅動裝置與發光二極體驅動器

Country Status (2)

Country Link
CN (2) CN112399662B (zh)
TW (2) TWI739547B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11170702B2 (en) 2019-08-13 2021-11-09 Novatek Microelectronics Corp. Light-emitting diode driving apparatus and light-emitting diode driver
TWI739547B (zh) * 2019-08-13 2021-09-11 聯詠科技股份有限公司 發光二極體驅動裝置與發光二極體驅動器
TWI764590B (zh) * 2021-02-25 2022-05-11 明陽半導體股份有限公司 級聯式資料傳輸系統以及資料傳輸單元

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200502555A (en) * 2003-04-03 2005-01-16 Sony Corp Image display device, drive circuit device and defect detection method of light-emitting diode
US20050017778A1 (en) * 2003-06-06 2005-01-27 Masashi Nogawa Pulse signal generator and display device
TW201110811A (en) * 2009-09-11 2011-03-16 Iwatt Inc Adaptive switch mode LED driver
TW201206241A (en) * 2010-07-16 2012-02-01 Macroblock Inc Serial controller and serial bi-directional controller
US20150076999A1 (en) * 2013-09-16 2015-03-19 Dialog Semiconductor Inc. Modifying Duty Cycles of PWM Drive Signals to Compensate for LED Driver Mismatches in a Multi-Channel LED System
TW201811115A (zh) * 2016-04-07 2018-03-16 微晶片科技公司 多發光二極體串調光控制
TWM606400U (zh) * 2019-08-13 2021-01-11 聯詠科技股份有限公司 發光二極體驅動裝置與發光二極體驅動器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090146751A1 (en) * 2007-12-05 2009-06-11 Mobius Microsystems, Inc. Clock, Frequency Reference, and Other Reference Signal Generator
CN201623900U (zh) * 2010-03-09 2010-11-03 Bcd半导体制造有限公司 一种并联发光二极管的驱动电路
KR101125504B1 (ko) * 2010-04-05 2012-03-21 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템
CN102595730B (zh) * 2012-02-21 2014-03-19 电子科技大学 一种led控制驱动芯片级联信号单线传输装置
US9881579B2 (en) * 2013-03-26 2018-01-30 Silicon Works Co., Ltd. Low noise sensitivity source driver for display apparatus
CN107612527A (zh) * 2017-07-14 2018-01-19 成都华微电子科技有限公司 差分时钟驱动电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200502555A (en) * 2003-04-03 2005-01-16 Sony Corp Image display device, drive circuit device and defect detection method of light-emitting diode
US20050017778A1 (en) * 2003-06-06 2005-01-27 Masashi Nogawa Pulse signal generator and display device
TW201110811A (en) * 2009-09-11 2011-03-16 Iwatt Inc Adaptive switch mode LED driver
TW201206241A (en) * 2010-07-16 2012-02-01 Macroblock Inc Serial controller and serial bi-directional controller
US20150076999A1 (en) * 2013-09-16 2015-03-19 Dialog Semiconductor Inc. Modifying Duty Cycles of PWM Drive Signals to Compensate for LED Driver Mismatches in a Multi-Channel LED System
TW201811115A (zh) * 2016-04-07 2018-03-16 微晶片科技公司 多發光二極體串調光控制
TWM606400U (zh) * 2019-08-13 2021-01-11 聯詠科技股份有限公司 發光二極體驅動裝置與發光二極體驅動器

Also Published As

Publication number Publication date
CN212486839U (zh) 2021-02-05
CN112399662A (zh) 2021-02-23
TWM606400U (zh) 2021-01-11
CN112399662B (zh) 2023-03-24
TW202107942A (zh) 2021-02-16

Similar Documents

Publication Publication Date Title
TWI739547B (zh) 發光二極體驅動裝置與發光二極體驅動器
US11170702B2 (en) Light-emitting diode driving apparatus and light-emitting diode driver
JP5600237B2 (ja) 集積回路
US7203126B2 (en) Integrated circuit systems and devices having high precision digital delay lines therein
JP5906960B2 (ja) 半導体集積回路、信号伝送回路、信号伝送システム及び信号伝送方法
US20160182063A1 (en) Delay locked loop circuit
US10110204B2 (en) Low power buffer with gain boost
US8836384B1 (en) Systems and methods for reducing power supply noise or jitter
US8618835B2 (en) Compact high-speed mixed-signal interface
US20150130520A1 (en) Timing adjustment circuit and semiconductor integrated circuit device
US9419616B2 (en) LVDS driver
US10516523B2 (en) System for serializing high speed data signals
JP2007336119A (ja) 半導体装置、及びインピーダンス制御方法
US10298419B2 (en) Low voltage differential signaling driver
JP5724663B2 (ja) 遅延回路およびシステム
US20060214717A1 (en) Low amplitude differential output circuit and serial transmission interface using the same
KR100897280B1 (ko) 리시버 회로
US6914469B2 (en) Clock divider circuit
JP4626456B2 (ja) 差動増幅回路、レシーバ回路、発振回路及びドライバ回路
CN106559061B (zh) 占空比校正器
KR100995315B1 (ko) 래치 회로 및 이를 구비한 주파수 분주기
US10999055B2 (en) SerDes systems and differential comparators
KR101553658B1 (ko) 클럭신호 전달장치의 잡음 저감회로
JP2018085713A (ja) Lvdsドライバ
JP2006101091A (ja) 差動遅延回路及びdll回路