TWI737548B - 於失效分析中觀察失效區域的樣品製作方法 - Google Patents

於失效分析中觀察失效區域的樣品製作方法 Download PDF

Info

Publication number
TWI737548B
TWI737548B TW109141279A TW109141279A TWI737548B TW I737548 B TWI737548 B TW I737548B TW 109141279 A TW109141279 A TW 109141279A TW 109141279 A TW109141279 A TW 109141279A TW I737548 B TWI737548 B TW I737548B
Authority
TW
Taiwan
Prior art keywords
failure
wafer
chip
analysis
observing
Prior art date
Application number
TW109141279A
Other languages
English (en)
Other versions
TW202221815A (zh
Inventor
林倖妍
鄧雅心
唐忠毅
Original Assignee
華星光通科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華星光通科技股份有限公司 filed Critical 華星光通科技股份有限公司
Priority to TW109141279A priority Critical patent/TWI737548B/zh
Application granted granted Critical
Publication of TWI737548B publication Critical patent/TWI737548B/zh
Publication of TW202221815A publication Critical patent/TW202221815A/zh

Links

Images

Abstract

一種於失效分析中觀察失效區域的樣品製作方法,包括以下步驟,首先,提供一晶片,將進行失效分析。其次,在該晶片周圍點上保護膠固定在一小基板上,使該晶片在研磨時不會造成破損。其次,將該晶片倒置固定在一支撐基板上。最後,灌入卸取膠使該晶片能固定在一承載基板上,且在進行失效分析中在判斷出失效區域後能將該晶片卸取進而確認其失效原由。本發明方法能製作於失效分析中觀察失效區域的樣品,以便對於特定失效區域進行後續晶片結構及失效原由確認。

Description

於失效分析中觀察失效區域的樣品製作方法
本發明係有關於一種晶片失效分析,特別是有關於一種於失效分析中觀察失效區域的樣品製作方法。
近年來隨著半導體元件快速發展中,半導體元件的可靠性越趨重要。為了提升產品的品質與壽命,當半導體元件在使用上或可靠度驗證上發生失效時,必須找出各半導體元件失效的真因,進而從原料或製程甚至是檢測設備進行優化。因此開發出實用的檢測平台與技術能找出元件半導體失效的狀況來判斷元件失效的模式,實際上應用的檢測平台例如:電致發光Electroluminescence(EL)、電子束感應電流Electron Beam-induced Current(EBIC)或光束感應電流Optical Beam-induced Current(OBIC)等儀器,藉由以上儀器判斷出元件的失效區域。
對於LD雷射二極體晶片的失效模式分析,其中一種方法是使用電致發光(EL)分析儀來判斷失效區域,進一步能判斷失效的模式。但是使用電致發光(EL)分析儀進行分析只能提供失效的區域及相對應的位置,並無法更深入的找出失效品的確實失效原 由。在文獻中大部分的電致發光(EL)分析的觀測視角由雷射二極體(LD)晶片底面往正面,因此多數操作者採用鑲埋的技術將晶片或元件埋在鑲埋液中,並透過研磨使其研磨到指定區域,但因鑲埋液無法被去除因此在失效區域判定後不易再進行晶片或元件的結構分析。由於受限於EL拍攝機台的detector材料,因此LD雷射二極體晶片應去除底部非半導體材料的部份才能拍攝到EL影像。也因為晶片頃斜不易判斷EL暗區,為此特別需考慮樣品的平整度,因此LD雷射二極體晶片應去除底部非半導體材料的部份也因考慮樣品的平整度,因此會將晶片固定在一基板上。然而,若當晶片失效分析樣品拍攝電致發光(EL)時,發現晶片失效分析樣品在某處有缺陷進而需要將有缺陷的區域進行切割做進一步檢測,此時整體分析樣品體積太大或是固定晶片所使用的膠蓋住了有缺陷的位置,如此這分析樣品就無法進行進一步檢測。因此須要一個於失效分析中觀察失效區域的樣品製作方法能製作電致發光(EL)拍攝的分析樣品並能將晶片卸取下,以便對於特定失效區域進行切割以及後續失效分析。
本發明之目的是提供一種於失效分析中觀察失效區域的樣品製作方法,能製作預先儀器檢測的分析樣品並能將晶片卸取下,以便對於特定失效區域進行切割以及後續失效分析。
本發明為達成上述目的提供一種於失效分析中觀察失效區域的樣品製作方法,包括以下步驟,首先,提供一晶片,將 進行失效分析。其次,在該晶片周圍點上保護膠固定在一小基板上,使該晶片在研磨時不會造成破損。其次,將該晶片倒置固定在一支撐基板上。最後,灌入卸取膠使該晶片能固定在一承載基板上,且在進行EL影像確認後能將該晶片卸取後進行後續失效分析。
與習知之於失效分析中觀察失效區域的樣品製作方法比較,本發明具有以下優點:
1.在晶片周圍點上保護膠固定在一小基板上使該晶片在研磨程序使晶片削薄時不會造成破損或受到拋光液的側蝕導致該失效的晶片邊框會有導角導致電致發光(EL)不易判斷。
2.能夠於將該晶片卸取後,對於特定失效區域進行切割以及後續晶片結構的確認並找尋失效真因。
10:晶片
12:保護膠
14:小基板
16:支撐基板
18:預固膠
20:卸取膠
30:電性導出橋樑
50:承載基板
100:晶片失效分析樣品
S10-S70:步驟
第1圖至第2圖為本發明之於失效分析中觀察失效區域的樣品製作方法之示意圖。
第3圖為晶片失效分析樣品在進行失效區域分析完成後能將該晶片卸取之示意圖。
第4圖為本發明之於失效分析中觀察失效區域的樣品製作方法之流程圖。
本發明方法能製作預先儀器檢測的分析樣品並能將晶片卸取下,以便對於特定失效區域進行切割以及後續失效分析。
第1圖至第2圖為本發明之於失效分析中觀察失效區域的樣品製作方法之示意圖。首先,如第1圖所示,提供一晶片10,將進行失效分析。晶片10可以是LED發光二極體晶片、LD雷射二極體晶片或積體電路晶片。其次,在該晶片10周圍點上保護膠12固定在一小基板14上,使該晶片10在研磨時不會造成破損。該保護膠12是AB膠或UV膠或矽膠或環氧樹脂,可將晶片10固定在小基板14上,亦使晶片10不受研磨之外力影響使其破損。可以保護該晶片10不會受到拋光液的側蝕導致該失效的晶片10邊框會有導角。
其次,如第2圖所示,將該晶片10倒置固定在一支撐基板16上,以及於一承載基板50上形成一電性導出橋樑30與該晶片10電性連接。將該晶片10固定在該支撐基板16上是使用預固膠18來固定。最後,灌入卸取膠20使該晶片10能固定在承載基板50上即可完成晶片失效分析樣品100之製作。該卸取膠20是蠟、熱熔膠、UV膠或鑲埋液。晶片失效分析樣品100在進行失效分析完成後能將該晶片10卸取。
本發明後續可將製作好之晶片失效分析樣品100研磨掉小基板14與卸取膠20與部分晶片至晶片底部非半導體材料的部分完全去除後再進行拋光,再進行電致發光Electroluminescence(EL)拍攝、電子束感應電流Electron Beam-induced Current(EBIC)分析或光束感應電流Optical Beam-induced Current(OBIC)分析。
第3圖係為晶片失效分析樣品在進行失效區域分析完成後能將該晶片卸取之示意圖,如第3圖所示,將晶片10上方之小基板14與卸取膠20與部分晶片至晶片底部非半導體材料的部分完全去除後再進行拋光,即露出晶片10之半導體層,之後便可以卸取晶片10。於將該晶片10卸取後,即可對於特定失效區域進行切割以及後續的失效分析。如穿透式電子顯微鏡TEM分析樣品內部之結構。
第4圖為本發明之於失效分析中觀察失效區域的樣品製作方法之流程圖。首先,提供一晶片,將進行失效分析,如步驟S10所示。其次,在該晶片周圍點上保護膠固定在一小基板上,使該晶片在研磨時不會造成破損,如步驟S20所示。其次,將該晶片倒置固定在一支撐基板上,如步驟S30所示。其次,灌入卸取膠使該晶片能固定在一承載基板上,如步驟S40所示。其次,研磨至露出該晶片之半導體層後拋光,如步驟S50所示。其次,對於該晶片給小電流進行失效區域判斷,如步驟S60所示。最後,若需後續分析再將該晶片從卸取膠中取出,如步驟S70所示。
S10-S70:步驟

Claims (10)

  1. 一種於失效分析中觀察失效區域的樣品製作方法,包括以下步驟:提供一晶片,將進行失效分析;在該晶片周圍點上保護膠固定在一小基板上,使該晶片在研磨時不會造成破損;將該晶片倒置固定在一支撐基板上;以及灌入卸取膠使該晶片能固定在一承載基板上,且在進行失效分析中在判斷出失效區域後能將該晶片卸取進而確認其失效原由。
  2. 如請求項1所述之於失效分析中觀察失效區域的樣品製作方法,其中,該保護膠是AB膠、UV膠、矽膠或環氧樹脂,可以保護該晶片不會受到拋光液的側蝕導致該晶片的失效分析樣品邊框會有導角。
  3. 如請求項1所述之於失效分析中觀察失效區域的樣品製作方法,其中,將該晶片倒置固定在該支撐基板上是使用預固膠來固定。
  4. 如請求項1所述之於失效分析中觀察失效區域的樣品製作方法,其中,該卸取膠是蠟、熱熔膠、UV膠或鑲埋液。
  5. 如請求項1所述之於失效分析中觀察失效區域的樣品製作方法,其中,該晶片是LED發光二極體晶片、LD雷射二極體晶片或積體電路晶片。
  6. 如請求項1所述之於失效分析中觀察失效區域的樣品製作方法,更包括,於該承載基板上形成一電性導出橋樑與該晶片電性連接。
  7. 如請求項1所述之於失效分析中觀察失效區域的樣品製作方法,更包括,將該晶片的失效分析樣品研磨與拋光,再進行電致發光 Electroluminescence(EL)拍攝、電子束感應電流Electron Beam-induced Current(EBIC)分析或光束感應電流Optical Beam-induced Current(OBIC)分析。
  8. 如請求項7所述之於失效分析中觀察失效區域的樣品製作方法,更包括,研磨至露出該晶片之半導體層後拋光。
  9. 如請求項1所述之於失效分析中觀察失效區域的樣品製作方法,更包括,於將該晶片卸取之步驟後,對於特定失效區域進行切割以及後續失效分析。
  10. 如請求項9所述之於失效分析中觀察失效區域的樣品製作方法,更包括,對於該晶片給小電流進行失效區域判斷。
TW109141279A 2020-11-25 2020-11-25 於失效分析中觀察失效區域的樣品製作方法 TWI737548B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW109141279A TWI737548B (zh) 2020-11-25 2020-11-25 於失效分析中觀察失效區域的樣品製作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109141279A TWI737548B (zh) 2020-11-25 2020-11-25 於失效分析中觀察失效區域的樣品製作方法

Publications (2)

Publication Number Publication Date
TWI737548B true TWI737548B (zh) 2021-08-21
TW202221815A TW202221815A (zh) 2022-06-01

Family

ID=78283483

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109141279A TWI737548B (zh) 2020-11-25 2020-11-25 於失效分析中觀察失效區域的樣品製作方法

Country Status (1)

Country Link
TW (1) TWI737548B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW301785B (en) * 1996-07-30 1997-04-01 Vanguard Int Semiconduct Corp Failure analysis method applied on IC chip package and device thereof
WO2006059615A1 (ja) * 2004-11-30 2006-06-08 National University Corporation NARA Institute of Science and Technology 太陽電池の評価方法及び評価装置並びにその利用
US7098529B1 (en) * 2004-01-07 2006-08-29 Credence Systems Corporation System and method for packaging a semiconductor device
CN104319245A (zh) * 2014-09-19 2015-01-28 上海华虹宏力半导体制造有限公司 检测芯片内部节点电位的方法
WO2015200719A1 (en) * 2014-06-25 2015-12-30 Dcg Systems, Inc. Through process flow intra-chip and inter-chip electrical analysis and process control using in-line nanoprobing

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW301785B (en) * 1996-07-30 1997-04-01 Vanguard Int Semiconduct Corp Failure analysis method applied on IC chip package and device thereof
US7098529B1 (en) * 2004-01-07 2006-08-29 Credence Systems Corporation System and method for packaging a semiconductor device
WO2006059615A1 (ja) * 2004-11-30 2006-06-08 National University Corporation NARA Institute of Science and Technology 太陽電池の評価方法及び評価装置並びにその利用
WO2015200719A1 (en) * 2014-06-25 2015-12-30 Dcg Systems, Inc. Through process flow intra-chip and inter-chip electrical analysis and process control using in-line nanoprobing
CN104319245A (zh) * 2014-09-19 2015-01-28 上海华虹宏力半导体制造有限公司 检测芯片内部节点电位的方法

Also Published As

Publication number Publication date
TW202221815A (zh) 2022-06-01

Similar Documents

Publication Publication Date Title
JPH07111993B2 (ja) 電子チップの非破壊電気検査方法
US6339337B1 (en) Method for inspecting semiconductor chip bonding pads using infrared rays
TWI737548B (zh) 於失效分析中觀察失效區域的樣品製作方法
CN111696880B (zh) 一种基于tsv硅晶圆重构的裸芯片kgd筛选方法
CN114609502A (zh) 于失效分析中观察失效区域的样品制作方法
US9728440B2 (en) Non-transparent microelectronic grade glass as a substrate, temporary carrier or wafer
JP2012151370A (ja) パワーデバイス用のウエハキャリア及びパワーデバイスの検査方法
US8268669B2 (en) Laser optical path detection
JP2008172203A (ja) 半導体チップの選別装置
US9257352B2 (en) Semiconductor test wafer and methods for use thereof
Asgari Semiconductor backend flip chip processing, inspection requirements and challenges
US6340604B1 (en) Contactor and semiconductor device inspecting method
Muela et al. Novel IC Device Repackaging for SIL and Backside Analysis Capability
US7112981B1 (en) Method of debugging a 3D packaged IC
CN111106025B (zh) 边缘缺陷检查方法
JP2005265829A (ja) 半導体素子の故障解析方法
Moor et al. Single Die'Hands-Free'Layer-by-Layer Mechanical Deprocessing for Failure Analysis or Reverse Engineering
Chew et al. Novel backside sample preparation processes for advanced CMOS integrated circuits failure analysis
JP2005044949A (ja) 半導体チップの選別装置、半導体チップの選別方法、及び半導体チップの製造方法
Bailon-Somintac et al. Effective Package FA procedures on Flip Chip Ball Grid Array (FCBGA) Package with Copper Pillar (CuP) bumps
Li et al. A study on the relationship between pad surface fluorine concentration and the formation of pad corrosion defect
Silverman et al. OBIC endpointing method for laser thinning of flip-chip circuits
CN111965215A (zh) 封装芯片缺陷检测装置及其方法
Tan et al. A Method to Enhance the Front-Side Lapping Process for Localisation of Sub-Surface Defect for Advanced Packages
TW202244510A (zh) 探針卡及探針卡的修補方法