TWI724950B - 記憶體晶胞及應用其之記憶體陣列與操作方法 - Google Patents

記憶體晶胞及應用其之記憶體陣列與操作方法 Download PDF

Info

Publication number
TWI724950B
TWI724950B TW109124670A TW109124670A TWI724950B TW I724950 B TWI724950 B TW I724950B TW 109124670 A TW109124670 A TW 109124670A TW 109124670 A TW109124670 A TW 109124670A TW I724950 B TWI724950 B TW I724950B
Authority
TW
Taiwan
Prior art keywords
node
resistance element
coupled
voltage
memory cell
Prior art date
Application number
TW109124670A
Other languages
English (en)
Other versions
TW202205279A (zh
Inventor
李明修
Original Assignee
旺宏電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司 filed Critical 旺宏電子股份有限公司
Priority to TW109124670A priority Critical patent/TWI724950B/zh
Application granted granted Critical
Publication of TWI724950B publication Critical patent/TWI724950B/zh
Publication of TW202205279A publication Critical patent/TW202205279A/zh

Links

Images

Landscapes

  • Semiconductor Memories (AREA)

Abstract

一種記憶體晶胞包括:一電晶體,包括:一控制端,耦接至一第一節點;一第一端,耦接至一第一信號線;以及一第二端,耦接至一第二信號線;一第一電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第二節點;以及一第二電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第三節點。

Description

記憶體晶胞及應用其之記憶體陣列與操作方法
本發明是有關於一種記憶體晶胞及應用其之記憶體陣列與操作方法。
記憶體晶胞的記憶狀態是由該記憶體晶胞的物理參數(例如,電阻值,電容值)等所代表。然而,用以代表記憶狀態的該物理參數的實際值通常無法固定在所設計的數值,而且,可能因為程式化準確度(programming accuracy)、熱雜訊(thermal noise)等限制條件,而使得該些物理參數在範圍內有較大變動。
而如果記憶體晶胞的物理參數有較大變動的話,則記憶體晶胞的輸出電流可能也會有較大變動。這將容易導致可靠度或/及準確度的問題。
此外,傳統上,記憶體晶胞的阻抗狀態(代表邏輯1的高阻抗狀態或代表邏輯0的低阻抗狀態)可以由所讀出的記憶體晶胞電流值來判斷。然而,如果代表邏輯0的電流值與代表邏輯1的電流值之間的差別不大的話,則比較容易讀取錯誤。
根據本案一實施例,提出一種記憶體晶胞包括:一電晶體,包括:一控制端,耦接至一第一節點;一第一端,耦接至一第一信號線;以及一第二端,耦接至一第二信號線;一第一電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第二節點;以及一第二電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第三節點。
根據本案另一實施例,提出一種記憶體陣列,包括:複數個記憶體晶胞;複數條第一信號線;複數條第二信號線;複數條第三信號線;以及複數條第四信號線。該些記憶體晶胞耦接至該些第一信號線、該些第二信號線、該些第三信號線與該些第四信號線。各該些記憶體晶胞包括:一電晶體,包括:一控制端,耦接至一第一節點;一第一端,耦接至該些第一信號線之一;以及一第二端,耦接至該些第二信號線之一;一第一電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第二節點;以及一第二電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第三節點。
根據本案又一實施例,提出一種如上所述之記憶體晶胞的操作方法,包括:於進行一程式化操作時,一程式化電流於該第二節點與該第三節點之間流動,使得該第一電阻元件與該第二電阻元件之一被程式化為一第一阻抗狀態,而該第一電阻元件與該第二電阻元件之另一被程式化為一第二阻抗狀態;以及於進行一讀取操作時,對該第一電阻元件與該第二電阻元件施加一 跨壓,以在該第一電阻元件與該第二電阻元件上形成一讀取電流,其中,該第一節點之一第一節點電壓由該第一電阻元件與該第二電阻元件之一電阻比例所決定。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
100:記憶體晶胞
T:電晶體
RR與LR:電阻元件
G:閘極
A,B,C:節點
D:汲極
DL:汲極線
S:源極
SL:源極線
VC:節點電壓
IREAD:讀取電流
VTH:臨界電壓
P1,P2:變動範圍
600,800,900:記憶體陣列
C11~C33,C14~C34,C41~C43:記憶體晶胞
D1~D3,D12,D34:汲極線
S1~S3,S12,S34:源極線
A1~A3,B1~B3:信號線
第1圖繪示根據本案一實施例的記憶體晶胞的結構圖。
第2圖顯示根據本案實施例的節點電壓VC與讀取電流IREAD的關係圖。
第3圖顯示根據本案實施例的記憶體狀態0與記憶體狀態1的讀取電流分布。
第4A圖至第4C圖顯示根據本案實施例的節點電壓VC與讀取電流的關係圖。
第5圖顯示當將本案實施例記憶體晶胞用於實施真隨機亂數產生器時的節點電壓VC與讀取電流IREAD的關係圖。
第6圖顯示根據本案一實施例的記憶體陣列的架構圖。
第7A圖顯示本案實施例的記憶體陣列的列方向的多晶胞平行讀取操作。
第7B圖顯示本案實施例的記憶體陣列的行方向的多晶胞平行讀取操作。
第7C圖顯示本案實施例的記憶體陣列的列方向行方向的多 晶胞平行讀取操作。
第8圖顯示共享汲極線的記憶體陣列架構。
第9圖顯示共享源極線的記憶體陣列架構。
本說明書的技術用語係參照本技術領域之習慣用語,如本說明書對部分用語有加以說明或定義,該部分用語之解釋係以本說明書之說明或定義為準。本揭露之各個實施例分別具有一或多個技術特徵。在可能實施的前提下,本技術領域具有通常知識者可選擇性地實施任一實施例中部分或全部的技術特徵,或者選擇性地將這些實施例中部分或全部的技術特徵加以組合。
請參照第1圖,其繪示根據本案一實施例的記憶體晶胞的結構圖。如第1圖所示,根據本案一實施例的記憶體晶胞100包括:電晶體T,以及兩個電阻元件RR與LR。其中,為方便稱呼,RR代表第一電阻元件,而LR代表第二電阻元件。
電晶體T包括:閘極(控制端)G,耦接至節點C;汲極(亦可稱為第一端)D,耦接至汲極線DL(亦可稱為第一信號線);以及源極(亦可稱為第二端)S,耦接至源極線SL(亦可稱為第二信號線)。
第一電阻元件RR包括:第一端(例如為正端),耦接至節點C;以及第二端(例如為負端),耦接至節點A。
第二電阻元件LR包括:第一端(例如為正端),耦接至節點C;以及第二端(例如為負端),耦接至節點B。
在本領域中,電阻元件的正端與負端是代表該電阻元件的極性,這將有用於了解程式化方向。
第一電阻元件RR與第二電阻元件LR可視為是頭對頭串接(head-to-head series connected),因兩者的正端在節點C互相耦接。在程式化時,程式化電流是節點A與節點B之間流動。因為第一電阻元件RR與第二電阻元件LR乃是頭對頭串接,其中一個電阻元件將會被程式化為第一阻抗狀態(例如但不受限於高阻抗狀態),而另一電阻元件則會被程式化為第二阻抗狀態(例如但不受限於低阻抗狀態),取決於程式化電流方向。
以程式化邏輯0為例,對節點A加第一程式化電壓VAP0(例如但不受限於,3V),而對節點B施加第二程式化電壓VBP0(例如但不受限於,0V)。程式化電流由節點A流向節點B,因為節點A的電壓高於節點B的電壓。對於第一電阻元件RR而言,程式化電流是由第二端(例如為負端)流向第一端(例如為正端),所以,第一電阻元件RR處於第一阻抗狀態(高阻抗狀態)。由於程式化電流不會流向閘極,所以,全部的程式化電流流向第二電阻元件LR。當程式化電流流經第二電阻元件LR時,程式化電流是由第一端(例如為正端)流向第二端(例如為負端)。所以,第二電阻元件LR處於第二阻抗狀態(低阻抗狀態)。此時,汲極端與源極端則被浮接,故而,汲極線DL與源極線SL處於高阻抗狀態。
以程式化邏輯1為例,對節點A加第三程式化電壓VAP1(例如但不受限於,0V),而對節點B施加第四程式化電壓 VBP1(例如但不受限於,3V)。電流由節點B流向節點A,因為節點B的電壓高於節點A的電壓。對於第二電阻元件LR而言,電流是由第二端(例如為負端)流向第一端(例如為正端),所以,第二電阻元件LR處於第一阻抗狀態(高阻抗狀態)。由於電流不會流向閘極,所以,全部的電流流向第一電阻元件RR。當電流流經第一電阻元件RR時,電流是由第一端(例如為正端)流向第二端(例如為負端)。所以,第一電阻元件RR處於第二阻抗狀態(低阻抗狀態)。此時,汲極端與源極端則被浮接,故而,汲極線DL與源極線SL處於高阻抗狀態。
在進行讀取操作時,第一電阻元件RR與第二電阻元件LR施加一跨壓,以在第一電阻元件RR與第二電阻元件LR上形成一讀取電流。由於第一電阻元件RR與第二電阻元件LR之一為高電阻狀態,故而,該讀取電流為一小電流。此外,節點C的電壓VC則由第一電阻元件RR與第二電阻元件LR之電阻比例所決定。
至於讀取操作,則對節點A施加第一讀取電壓VA(其細節將於底下說明),而對節點B施加第二讀取電壓VB(其細節將於底下說明),其中,VCHECK=VA-VB。因為第一電阻元件RR與第二電阻元件LR之一必定處於高阻抗狀態,所以,流經第一電阻元件RR與第二電阻元件LR的電流將微小電流。同時,節點電壓VC則由第一電阻元件RR與第二電阻元件LR的阻抗值所決定。
細言之,節點電壓VC可表示如下:VC=[VCHECK*(Rleft)/(Rleft*Rright)]+VB,其中,Rright與Rleft分別代表第一電阻元件RR與第二電阻元件LR的阻抗值。
於讀取操作時,對汲極線DL施加汲極電壓VDL(例如但不受限於約0.2V),而對源極線SL施加源極電壓VSL(例如但不受限於約0V),故而,讀取偏壓VDS(VDS=VDL-VSL)施加於被選記憶體晶胞的電晶體T的汲極線DL與源極線SL之間。流經該電晶體T的電流IREAD則由節點電壓VC所決定。當節點電壓VC高於電晶體T的臨界電壓VTH時,電晶體T導通,且讀取電流IREAD較大。相反地,當節點電壓VC低於電晶體T的臨界電壓VTH時,電晶體T關閉,且讀取電流IREAD非常小。
第2圖顯示根據本案實施例的節點電壓VC與讀取電流IREAD的關係圖。如第2圖所示,當節點電壓VC位於次臨界區時(subthreshold region)(亦即,節點電壓VC低於或接近電晶體T的臨界電壓VTH),讀取電流IREAD對節點電壓VC呈高敏感度(highly sensitive)。
下表顯示根據本案一實施例的程式化偏壓與讀取偏壓條件。
Figure 109124670-A0305-02-0010-1
記憶體晶胞100的資料輸出即為電晶體電流。由於電晶體的超陡次臨界擺幅(steep subthreshold swing),本案實施例的記憶體晶胞100可提供較佳的讀取電流IREAD分佈,即使是在記憶體狀態0(亦即,記憶體晶胞100儲存邏輯0)與記憶體狀態1(亦即,記憶體晶胞100儲存邏輯1)下的節點電壓VC有較大變動(因為節點電壓VC會影響讀取電流IREAD)。
第3圖顯示根據本案實施例的記憶體狀態0與記憶體狀態1的讀取電流分布。如第3圖所示,讀取記憶體狀態1晶胞所得到的讀取電流IREAD約為10-6(A),而讀取記憶體狀態0晶胞所得到的讀取電流IREAD約為小於10-9(A),兩者差距非常大(差了約1000倍)。而如第3圖所示,記憶體狀態1晶胞的節點電壓VC約為記憶體狀態0晶胞的節點電壓VC的2倍。由第3圖可以看出,即便是晶胞的節點電壓VC具有較大範圍變動,讀 取電流IREAD在邏輯1或邏輯0之間具有明顯的區別(邏輯1或邏輯0之間的視窗夠大)。故而,由此可以得知,在讀取本案實施例的記憶體晶胞時,比較容易判斷是讀到邏輯1或邏輯0。
現將說明晶胞的節點電壓VC的不同設定條件。如上所述,在讀取時,節點電壓VC可由節點電壓VA與節點電壓VB所控制,使得電晶體的輸出電流(即讀取電流IREAD)可位於不同區(線性區或對數尺度(logarithmic scale)區)。
第4A圖至第4C圖顯示根據本案實施例的節點電壓VC與讀取電流IREAD的關係圖。在第4A圖中,節點電壓VA與節點電壓VB皆小於臨界電壓VTH,使得節點電壓VC也小於臨界電壓VTH。故而,記憶體狀態0的讀取電流分布與記憶體狀態1的讀取電流分布皆位於對數尺度區。記憶體狀態0的讀取電流與記憶體狀態1的讀取電流之間仍有較大差異,所以,容易判斷出是讀取到邏輯1或邏輯0。
在第4B圖中,節點電壓VA大於臨界電壓VTH而節點電壓VB小於臨界電壓VTH,則節點電壓VC可能分布於臨界電壓VTH的兩側。故而,記憶體狀態0的讀取電流分布位於對數尺度區,而記憶體狀態1的讀取電流分布則位於線性區。記憶體狀態0的讀取電流與記憶體狀態1的讀取電流之間仍有較大差異,所以,容易判斷出是讀取到邏輯1或邏輯0。
在第4C圖中,節點電壓VA大於臨界電壓VTH而節點電壓VB也大於臨界電壓VTH,故而,節點電壓VC也大於 臨界電壓VTH。故而,記憶體狀態0的讀取電流分布與記憶體狀態1的讀取電流分布皆則位於線性區。記憶體狀態0的讀取電流與記憶體狀態1的讀取電流之間仍有足夠差異,所以,容易判斷出是讀取到邏輯1或邏輯0。
此外,本案實施例的記憶體晶胞亦可用於實施真隨機亂數產生器(TRNG,true random number generator)。當要實施於真隨機亂數產生器時,將第一電阻元件RR與第二電阻元件LR的阻抗值設計為相似,且讓節點電壓VA大於臨界電壓VTH而讓節點電壓VB小於臨界電壓VTH。如果第一電阻元件RR與第二電阻元件LR的阻抗值有雜訊時,則節點電壓VC將在臨界電壓附近飄動(fluctuate)。電晶體T將在導通與不導通之間跳動(jiggle),使得電晶體T的輸出電流(亦即讀取電流IREAD)將會在導通值與不導通值之間跳動。藉此可以產生隨機亂數。
第5圖顯示當將本案實施例記憶體晶胞用於實施真隨機亂數產生器時的節點電壓VC與讀取電流IREAD的關係圖。如第5圖所示,P1代表在記憶體狀態為邏輯1下的節點電壓VC變動範圍,而P2代表在記憶體狀態為邏輯0下的節點電壓VC變動範圍(變動是因為第一電阻元件RR與第二電阻元件LR的阻抗值雜訊所造成)。在此情況下,記憶體狀態為邏輯1的讀取電流IREAD與記憶體狀態為邏輯0的讀取電流IREAD之間的差異(亦可稱為輸出記憶體視窗(output memory window))仍大。故而,仍能有效判斷是讀取到邏輯1或邏輯0。
在本案其他可能實施例中,記憶體晶胞亦可用於實施物理反複製技術(Physically Unclonable Function,PUF)。PUF可讓每一晶片擁有獨特、固定、無法被預測的「指紋」,以保密。為實施PUF功能,讓第一電阻元件RR與第二電阻元件LR保持於初始狀態(其值為未知)。此種初始狀態是由於製程的自然變異所產生,故而無法人工控制。如上所述,節點電壓VC(亦即,電晶體T的控制電壓)有關於第一電阻元件RR與第二電阻元件LR的阻抗值。由於第一電阻元件RR與第二電阻元件LR的阻抗值為未知,故而,該晶胞所儲存的是邏輯0或邏輯1也是未知。故而,假設有8個記憶體晶胞用以儲存私密金鑰,則無法預期此8個記憶體晶胞的記憶體狀態。所以,可以將此8個記憶體晶胞當成該晶片的指紋,用以加密保護。
第6圖顯示根據本案一實施例的記憶體陣列的架構圖。如第6圖所示,記憶體陣列600包括複數個記憶體晶胞C11~C33、複數條汲極線(亦可稱為複數條第一信號線)D1~D3、複數條源極線(亦可稱為複數條第二信號線)S1~S3、複數條第三信號線A1~A3、複數條第四信號線B1~B3。記憶體晶胞C11~C33耦接至汲極線D1~D3、源極線S1~S3、第三信號線A1~A3與第四信號線B1~B3。當知,第6圖乃是用以舉例說明,本案並不受限於此。第三信號線A1~A3乃是耦接至記憶體晶胞C11~C33的節點A;以及第四信號線B1~B3乃是耦接至記憶體晶胞C11~C33的節點B。記憶體晶胞C11~C33可由第1圖的記憶體 晶胞100所實施。
當進行程式化操作與讀取操作時,耦接至被選記憶體晶胞的被選汲極線、被選源極線、被選第三信號線與被選第四信號線可如上述來施加偏壓。至於耦接至未選記憶體晶胞的未選汲極線、未選源極線、未選第三信號線與未選第四信號線則被浮接,以避免漏電流或干擾。
例如,如果要程式化或讀取記憶體晶胞C22時,汲極線D2、源極線S2、第三信號線A2與第四信號線B2可如上述來施加偏壓。
第7A圖顯示本案實施例的記憶體陣列600的列方向的多晶胞平行讀取操作。如第7A圖所示,假設要一次讀取第2列的記憶體晶胞C12、C22與C32,則汲極線D1~D3、源極線S2、第三信號線A2與第四信號線B1~B3可如上述來施加偏壓。在讀取時,各被選記憶體晶胞C12、C22與C32的記憶體狀態可從個別汲極線D1~D3來讀出。
第7B圖顯示本案實施例的記憶體陣列600的行方向的多晶胞平行讀取操作。如第7B圖所示,假設要一次讀取第2行的記憶體晶胞C21、C22與C23,則汲極線D2、源極線S1~S3、第三信號線A1~A3與第四信號線B2可如上述來施加偏壓。在讀取時,各被選記憶體晶胞C21、C22與C23的記憶體狀態可從個別源極線S1~S3來讀出。
第7C圖顯示本案實施例的記憶體陣列600的列方 向行方向的多晶胞平行讀取操作。以此模式來讀取多晶胞時,所選多晶胞的總電流可以被讀出。例如,當同時讀取記憶體晶胞C11、C21、C12與C22時,則汲極線D1~D2、源極線S1~S2、第三信號線A1~A2與第四信號線B1~B2可如上述來施加偏壓。由源極線S1所讀出的電流是記憶體晶胞C11與C21的讀取電流的總和;由源極線S2所讀出的電流是記憶體晶胞C12與C22的讀取電流的總和。或者是,由汲極線D1所讀出的電流是記憶體晶胞C11與C12的讀取電流的總和;由汲極線D2所讀出的電流是記憶體晶胞C21與C22的讀取電流的總和。以第7C圖的讀取模式而言,可以得知總讀取電流。第7C圖的讀取操作可用於特殊應用,例如,神經網路(neural network)的記憶體內計算(computing-in-memory)乘積和(sum-of-product)操作。
本案其他可能實施例則可以更進一步提供簡化後的記憶體陣列架構。第8圖顯示共享汲極線的記憶體陣列架構800,其中,汲極線D12由多個記憶體晶胞C11、C12、C13、C21、C22與C23(可稱為第一記憶體晶胞群組)所共享,汲極線D34由多個記憶體晶胞C31、C32、C33、C41、C42與C43所共享。第9圖顯示共享源極線的記憶體陣列架構900,其中,源極線S12由多個記憶體晶胞C11、C21、C31、C12、C22、C32(可稱為第二記憶體晶胞群組)所共享,源極線S34由多個記憶體晶胞C13、C23、C33、C14、C24、C34所共享。當然,於本案其他可能實施例中,可以有更多種不同共享源極線/汲極線的實作,其皆在本案精神範 圍內。至於第8圖與第9圖的讀取操作與程式化操作則可以類似於上述實施例,其細節在此省略。
綜上所述,於本案上述實施例中,記憶體晶胞的兩個電阻元件可被互補式程式化,亦即,其中一個電阻元件被程式化為高電阻狀態(H)而另一個電阻元件被程式化為低電阻狀態(L)。此兩個電阻元件的組合可用於代表該記憶體晶胞的記憶體狀態。例如,此兩個電阻元件的組合可為二進位式(H-L或L-H)。或者是,此兩個電阻元件的組合可為多階式(multi-level)(可從R1/R2/R3與R4中選擇,其中,R1~R4代表電阻元件的電阻值)。或者是,此兩個電阻元件的組合可為類比數值(analog numbers)(可從最高電阻至最低電阻之間的任何數值選擇)。
此外,該兩個電阻元件的節點電壓VC可由根據此兩個電阻元件的分壓來決定。
該電晶體的輸出電流是由該電晶體的閘極電壓(或者是該兩個電阻元件的節點電壓VC)所控制。節點電壓VC可設計於不同區(線性區或對數尺度區)。本案實施例的記憶體晶胞可用於實施真隨機亂數產生器(TRNG),也可用於實現物理反複製技術(PUF)。
至於本案實施例的優點至少如下。可改善記憶體晶胞的輸出電流分布。另外,可改善輸出記憶體視窗(output memory window),以有效判斷是讀取到邏輯1或邏輯0。
本案實施例中的記憶體晶胞可以是雙極性阻抗改變 記憶體(bipolar resistance change memory)晶胞或者是,雙極性電容改變記憶體(bipolar capacitance change memory)晶胞,或其他的兩端點(two-terminal)記憶體晶胞。雙極性阻抗改變記憶體晶胞例如包括:氧化物可變電阻式記憶體(Oxide ReRAM(Resistive random-access memory))晶胞,導通電橋式ReRAM晶胞,磁阻式隨機存取記憶體(Magnetic Random Access Memory,MRAM)晶胞。雙極性電容改變記憶體例如包括:鐵電隨機存取記憶體(Ferroelectric RAM,FeRAM)晶胞。
本案實施例中的記憶體晶胞可以被程式化為二進位式,多階層式或類比(連續數值)式。
在本案實施例中,由於利用第一電阻元件RR與第二電阻元件LR的中央節點的電壓來控制電晶體的閘極電壓,以便可以將兩個電阻元件的差異放大到電晶體電流,以獲得更好的信號品質和可靠性。較好信號品質例如但不受限於,較好的電流水平,穩定度,以及,較大的記憶體邏輯狀態的視窗差異,這些因子將影響讀取速度。較好信號可靠度例如但不受限於,較好的雜訊免疫力與較好的資料保持性等,這些因子將影響輸出資料的正確性。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100:記憶體晶胞
T:電晶體
RR與LR:電阻元件
G:閘極
A,B,C:節點
D:汲極
DL:汲極線
S:源極
SL:源極線

Claims (9)

  1. 一種記憶體晶胞,包括:一電晶體,包括:一控制端,耦接至一第一節點;一第一端,耦接至一第一信號線;以及一第二端,耦接至一第二信號線;一第一電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第二節點;以及一第二電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第三節點。
  2. 如請求項1所述之記憶體晶胞,其中,該第一電阻元件的該第一端為一第一正端,該第一電阻元件的該第二端為一第一負端;以及,該第二電阻元件的該第一端為一第二正端,該第二電阻元件的該第二端為一第二負端。
  3. 一種記憶體陣列,包括:複數個記憶體晶胞;複數條第一信號線;複數條第二信號線;複數條第三信號線;以及複數條第四信號線,其中,該些記憶體晶胞耦接至該些第一信號線、該些第二信號線、該些第三信號線與該些第四信號線;各該些記憶體晶胞包括: 一電晶體,包括:一控制端,耦接至一第一節點;一第一端,耦接至該些第一信號線之一;以及一第二端,耦接至該些第二信號線之一;一第一電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第二節點;以及一第二電阻元件,包括:一第一端,耦接至該第一節點;以及一第二端,耦接至一第三節點。
  4. 如請求項3所述之記憶體陣列,其中,於進行程式化操作與讀取操作時,耦接到該些記憶體晶胞的至少一被選記憶體晶胞的該些第一信號線之至少一被選第一信號線、該些第二信號線之至少一被選第二信號線、該些第三信號線之至少一被選第三信號線與該些第四信號線之至少一被選第四信號線被施加複數個偏壓;以及,耦接到該些記憶體晶胞的至少一未選記憶體晶胞的該些第一信號線之至少一未選第一信號線、該些第二信號線之至少一未選第二信號線、該些第三信號線之至少一未選第三信號線與該些第四信號線之至少一未選第四信號線被浮接。
  5. 如請求項3所述之記憶體陣列,其中,至少一第一信號線由該些記憶體晶胞之一第一記憶體晶胞群組所共享,或者,至少一第二信號線由該些記憶體晶胞之一第二記憶體晶胞群組所共享。
  6. 一種記憶體晶胞的操作方法,該記憶體晶胞包括:一電晶體、一第一電阻元件與一第二電阻元件;該電晶體包括耦接至一第一節點之一控制端,耦接至一第一信號線之一第一端,以及耦接至一第二信號線之一第二端;該第一電阻元件包括耦接至該第一節點之一第一端,以及耦接至一第二節點之一第二端;該第二電阻元件包括耦接至該第一節點之一第一端,以及耦接至一第三節點之一第二端,該記憶體晶胞的操作方法包括:於進行一程式化操作時,一程式化電流於該第二節點與該第三節點之間流動,使得該第一電阻元件與該第二電阻元件之一被程式化為一第一阻抗狀態,而該第一電阻元件與該第二電阻元件之另一被程式化為一第二阻抗狀態;以及於進行一讀取操作時,對該第一電阻元件與該第二電阻元件施加一跨壓,以在該第一電阻元件與該第二電阻元件上形成一讀取電流,其中,該第一節點之一第一節點電壓由該第一電阻元件與該第二電阻元件之一電阻比例所決定。
  7. 如請求項6所述之操作方法,其中,將該記憶體晶胞程式化為邏輯0時,對該第二節點施加一第一程式化電壓,對該第三節點施加一第二程式化電壓,該第一程式化電壓高於該第二程式化電壓,該第一電阻元件被程式化為該第一阻抗狀態,該第二電阻元件被程式化為該第二阻抗狀態,該電晶體之該第一端與該第二端為浮接。
  8. 如請求項6所述之操作方法,其中,將該記憶體晶胞程式化為邏輯1時,對該第二節點施加一第三程式化電壓,對該第三節點施加一第四程式化電壓,該第四程式化電壓高於該第三程式化電壓,該第二電阻元件被程式化為該第一阻抗狀態而該第一電阻元件被程式化為該第二阻抗狀態,該電晶體之該第一端與該第二端為浮接。
  9. 如請求項6所述之操作方法,其中,於讀取該記憶體晶胞時,對該第二節點施加一第一讀取電壓,而對該第三節點施加一第二讀取電壓,該第一讀取電壓與該第二讀取電壓皆小於一臨界電壓;或者,該第一讀取電壓大於該臨界電壓而該第二讀取電壓小於該臨界電壓;或者,該第一讀取電壓與該第二讀取電壓皆大於該臨界電壓。
TW109124670A 2020-07-22 2020-07-22 記憶體晶胞及應用其之記憶體陣列與操作方法 TWI724950B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW109124670A TWI724950B (zh) 2020-07-22 2020-07-22 記憶體晶胞及應用其之記憶體陣列與操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109124670A TWI724950B (zh) 2020-07-22 2020-07-22 記憶體晶胞及應用其之記憶體陣列與操作方法

Publications (2)

Publication Number Publication Date
TWI724950B true TWI724950B (zh) 2021-04-11
TW202205279A TW202205279A (zh) 2022-02-01

Family

ID=76604897

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109124670A TWI724950B (zh) 2020-07-22 2020-07-22 記憶體晶胞及應用其之記憶體陣列與操作方法

Country Status (1)

Country Link
TW (1) TWI724950B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW311225B (en) * 1996-04-16 1997-07-21 Fujitsu Ltd Non-volatile semiconductor memory device and method for verifying operations of the same
US6724650B2 (en) * 2001-10-22 2004-04-20 Nec Electronics Corporation Semiconductor device having a load less four transistor cell
US8040718B2 (en) * 2008-09-25 2011-10-18 Kabushiki Kaisha Toshiba Semiconductor memory device
US20180068702A1 (en) * 2016-09-06 2018-03-08 Hyunsung Jung Magnetic memory devices having memory cells and reference cells with different configurations
KR20200003732A (ko) * 2018-07-02 2020-01-10 꼼미사리아 아 레네르지 아토미끄 에뜨 옥스 에너지스 앨터네이티브즈 소형 자기 저장 메모리 셀

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW311225B (en) * 1996-04-16 1997-07-21 Fujitsu Ltd Non-volatile semiconductor memory device and method for verifying operations of the same
US6724650B2 (en) * 2001-10-22 2004-04-20 Nec Electronics Corporation Semiconductor device having a load less four transistor cell
US8040718B2 (en) * 2008-09-25 2011-10-18 Kabushiki Kaisha Toshiba Semiconductor memory device
US20180068702A1 (en) * 2016-09-06 2018-03-08 Hyunsung Jung Magnetic memory devices having memory cells and reference cells with different configurations
KR20200003732A (ko) * 2018-07-02 2020-01-10 꼼미사리아 아 레네르지 아토미끄 에뜨 옥스 에너지스 앨터네이티브즈 소형 자기 저장 메모리 셀

Also Published As

Publication number Publication date
TW202205279A (zh) 2022-02-01

Similar Documents

Publication Publication Date Title
US20210250191A1 (en) Novel puf generators based on sram bit cells
US11501829B2 (en) Resistive random-access memory for embedded computation
US3701980A (en) High density four-transistor mos content addressed memory
US10324641B2 (en) SRAM-based authentication circuit
US7463506B2 (en) Memory device, memory circuit and semiconductor integrated circuit having variable resistance
US10103895B1 (en) Method for physically unclonable function-identification generation and apparatus of the same
TWI729666B (zh) 儲存單元
DE102019206854A1 (de) Physikalisch nicht klonbare Funktion in Verwendung eines Twin-Cell-Charge-Trapping-Transistor-Speichers
WO2020088241A1 (zh) 内容寻址存储器、数据处理方法及网络设备
US11056161B2 (en) Data processing system and method for generating a digital code with a physically unclonable function
CN106919216A (zh) 一种基于Cascode电流镜结构的物理不可克隆电路
TW202117728A (zh) 用於記憶電路的讀取方法
Lu et al. A high reliable SRAM-based PUF with enhanced challenge-response space
TWI724950B (zh) 記憶體晶胞及應用其之記憶體陣列與操作方法
CN114068689B (zh) 基于栅极外悬量调制晶体管的新型熵源结构及其制造方法
US11605426B2 (en) Retention drift correction in non-volatile memory arrays
WO2020029267A1 (zh) 物理不可克隆函数puf装置
US11195581B1 (en) Memory cell, memory array and operation method using the same
WO2016049862A1 (zh) 实现移位运算的电路以及阵列电路
Chowdhury et al. On Gate Flip Errors in Computing-In-Memory
CN112927738B (zh) 基于非易失器件的电路和电荷域存内计算方法
TWI802313B (zh) 類神經網路系統、高密度內嵌式人工突觸元件及其操作方法
US12002509B2 (en) Data readout circuit of resistive random access memory and resistive random access memory circuit
CN112511308B (zh) 基于栅极外悬量调制的物理不可克隆函数电路结构
CN108511018A (zh) 半导体存储装置以及数据读出方法