TWI707480B - 電容結構 - Google Patents

電容結構 Download PDF

Info

Publication number
TWI707480B
TWI707480B TW108126042A TW108126042A TWI707480B TW I707480 B TWI707480 B TW I707480B TW 108126042 A TW108126042 A TW 108126042A TW 108126042 A TW108126042 A TW 108126042A TW I707480 B TWI707480 B TW I707480B
Authority
TW
Taiwan
Prior art keywords
capacitor
metal
metal layer
finger structure
finger
Prior art date
Application number
TW108126042A
Other languages
English (en)
Other versions
TW202105751A (zh
Inventor
游思穎
張瑞鈺
陳建文
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW108126042A priority Critical patent/TWI707480B/zh
Priority to US16/905,936 priority patent/US20210028165A1/en
Application granted granted Critical
Publication of TWI707480B publication Critical patent/TWI707480B/zh
Publication of TW202105751A publication Critical patent/TW202105751A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/92Capacitors having potential barriers
    • H01L29/94Metal-insulator-semiconductors, e.g. MOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/0805Capacitors only

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明揭露了一種電容結構,其包含有一金屬氧化物半導體電容以及一金屬氧化物金屬電容,其中該金屬氧化物半導體電容的閘極、源極以及汲極為以一第一金屬層來製作的一第一指狀結構,且該金屬氧化物金屬電容至少包含以一第二金屬層來製作的一第二指狀結構,且該第二金屬層與該第一金屬層為垂直相鄰的金屬層。

Description

電容結構
本發明係有關於電容結構,尤指一種結合金屬氧化物半導體電容(metal-oxide-semiconductor capacitor,MOS capacitor)與金屬氧化物金屬電容(metal-oxide-metal,MOM capacitor)的電容結構。
在積體電路的佈局中,電容通常會佔據相當大的面積,因而影響到了晶片的製造成本。因此,為了在有限的空間內具有較高的電容值,先前技術中通常會使用MOM電容來達到此一目的,然而,傳統的設計並無法充分利用到每一個金屬層,因而無法設計出最佳的電容值。
因此,本發明的目的之一在於提出一種結合金屬氧化物半導體電容以及MOM電容的電容結構,其可以充分地利用每一個金屬層以在有限空間內設計出最高的電容值,以解決先前技術中的問題。
在本發明的一個實施例中,揭露了一種電容結構,其包含有一金屬氧化物半導體電容以及一金屬氧化物金屬電容,其中該金屬氧化物半導體電容的閘極、源極以及汲極為以一第一金屬層來製作的一第一指狀(finger-shaped)結 構,且該金屬氧化物金屬電容至少包含以一第二金屬層來製作的一第二指狀結構,且該第二金屬層與該第一金屬層為垂直相鄰的金屬層。
在本發明的一個實施例中,揭露了一種電容結構,其包含有:一具有離子摻雜的基板、一第一金屬層用以製作於該基板上的一第一指狀結構、一第二金屬層用以製作於的一第二指狀結構,其中該第二金屬層與該第一金屬層為垂直相鄰的金屬層。
100:電容結構
110:金屬氧化物半導體電容
120:MOM電容
202:基板
210:第一指狀結構的第一部分
220:第一指狀結構的第二部分
310:第二指狀結構的第一部分
320:第二指狀結構的第二部分
410:第三指狀結構的第一部分
420:第三指狀結構的第二部分
602:閘極
604:氧化層
606、608:重摻雜區域
N1、N2:端點
第1圖為根據本發明一實施例之電容結構的示意圖。
第2圖為根據本發明一實施例之電容結構中第一金屬層的示意圖。
第3圖為根據本發明一實施例之電容結構中第二金屬層的示意圖。
第4圖為根據本發明一實施例之電容結構中第三金屬層的示意圖。
第5圖為根據本發明一實施例之電容結構的上視圖。
第6圖為根據本發明一實施例之電容結構的剖面圖
第7圖為第6圖所示之電容結構之電容示意圖。
第1圖為根據本發明一實施例之電容結構100的示意圖。如第1圖所示,電容結構100包含了一金屬氧化物半導體電容110、一MOM電容120以及兩個端點N1、N2,其中金屬氧化物半導體電容110係使用一金屬氧化物半導體場效電晶體(Metal-Oxide-Semiconductor Field-Effect Transistor,MOSFET)作為一電容器,且在本實施例中,金屬氧化物半導體電容110係為一金屬氧化物半導體可變 電容(MOS varactor)。在電容結構100中,由於當兩個端點N1、N2之間的跨壓高於一臨界值時,金屬氧化物半導體電容110會具有較佳的電容值,再加上MOM電容120在其餘可用的金屬層提供額外的電容值,因此可以讓電容結構100在有限的空間內具有最佳的電容值。
具體來說,參考第2~5圖,其中第2圖為根據本發明一實施例之電容結構100中第一金屬層的示意圖,第3圖為根據本發明一實施例之電容結構100中第二金屬層的示意圖,第4圖為根據本發明一實施例之電容結構100中第三金屬層的示意圖,以及第5圖為根據本發明一實施例之電容結構100的上視圖。在第2圖中,金屬氧化物半導體電容110係以第一金屬層來實作,其中金屬氧化物半導體電容110的閘極、源極與汲極為以第一金屬層來製作的一第一指狀結構。詳細來說,第2圖所示的第一指狀結構包含了彼此電性隔絕的一第一部分210以及一第二部分220,其中第一部分210係作為金屬氧化物半導體電容110的閘極,第二部分220係作為金屬氧化物半導體電容110的源極與汲極,且第一部分210與第二部分220係交錯排列。在本實施例中,第一部分210係電性連接到端點N1,且第二部分220係電性連接到端點N2,以構成金屬氧化物半導體電容110。舉例來說,端點N1係電性連接到電源節點(power node),端點N2係電性連接到接地節點(ground node)。需注意的是,作為金屬氧化物半導體電容110之源極與汲極的第二部分220係製作於具有離子摻雜的一基板202之上(例如,第二部分220下方的區域可以是重摻雜區域),且作為金屬氧化物半導體電容110之閘極的第一部分210係透過一氧化層製作於基板202之上。基板202可依設計需求,電性連接到端點N1或N2其中之一,而由於基板202的結構部分並非是本發明的重點,故相關細節在此不贅述。
在第3圖中,MOM電容120係包含了以第二金屬層來實作的一第二指狀結構,其中第二金屬層係垂直相鄰於第一金屬層,亦即第二金屬層與第一金屬層在垂直方向之間僅具有絕緣層而不具有其他的金屬層。在本實施例中,第二金屬層係堆疊在第一金屬層的垂直上方,然本發明不限於此。第3圖所示的第二指狀結構包含了彼此電性隔絕的一第一部分310以及一第二部分320。在本實施例中,第二指狀結構的第一部分310與該第一指狀結構的第一部分210實質上重疊,且第二指狀結構的第一部分310與第一指狀結構的第一部分210透過多個貫通孔(via)彼此連接,電性連接到端點N1;以及第二指狀結構的第二部分320與第一指狀結構的第二部分220實質上重疊,且第二指狀結構的第二部分320與第一指狀結構的第二部分220透過多個貫通孔彼此連接,電性連接到端點N2。此外,在一實施例中,由上視圖來看,第二指狀結構的長度大於第一指狀結構的長度。
在第4圖中,MOM電容120亦包含了以第三金屬層來實作的一第三指狀結構,其中第三金屬層係垂直相鄰於第二金屬層,亦即第二金屬層與第三金屬層在垂直方向之間僅具有絕緣層而不具有其他的金屬層。在本實施例中,第三金屬層係堆疊在第二金屬層的垂直上方,然本發明不限於此。第4圖所示的第三指狀結構包含了彼此電性隔絕的一第一部分410以及一第二部分420。在本實施例中,第三指狀結構的第一部分410與第一指狀結構的第一部分210實質上重疊,且第三指狀結構的第一部分410與第一指狀結構的第一部分210以及第二指狀結構的第一部分310透過多個貫通孔彼此連接,電性連接到端點N1;以及第三指狀結構的第二部分420與第一指狀結構的第二部分220實質上重疊,且第三指狀結構的第二部分420與第一指狀結構的第二部分220以及第二指狀結構的第二部分320透過多個貫通孔彼此連接,電性連接到端點N2。此外,在一實施例中, 由上視圖來看,第三指狀結構的長度大於第一指狀結構的長度。
在第2~5圖所示的實施例中,電容結構100係只包含了三層金屬層,但本發明並不以此為限。在本發明的另一實施例中,電容結構100中MOM電容120亦可包含其他金屬層,例如與第三金屬層垂直相鄰的第四金屬層或是其他金屬層,所製作的指狀結構,以使得MOM電容120具有更高的電容值。
在第5圖所示的實施例中,第二金屬層所製作的第二指狀結構係與第三金屬層所製作的第三指狀結構係與第一金屬層所製作的第一指狀結構實質重疊,然而,本發明並不以此為限。在本發明的其他實施例中,第二金屬層所製作的第二指狀結構可以只有部分與第一金屬層所製作的第一指狀結構重疊,且第三金屬層所製作的第三指狀結構可以只有部分與第一金屬層所製作的第一指狀結構重疊,這些設計上的變化均應屬於本發明的範疇。
第6圖為根據本發明一實施例之電容結構100的剖面圖,其中圖示的編號602、604、606、608係為製作在半導體基板上之閘極、氧化層、以及重摻雜區域。在第6圖中,閘極602、重摻雜區域606、重摻雜區域608分別透過連接部(例如,接點(contact))連接到第一金屬層所製作之第一指狀結構的第一部分210以及第二部分220,第一部分210則透過貫通孔連接到第二金屬層所製作之第二指狀結構的第一部分310以及第三金屬層所製作之第三指狀結構的第一部分410,且第二部分220則透過貫通孔連接到第二金屬層所製作之第二指狀結構的第二部分320以及第三金屬層所製作之第三指狀結構的第二部分420。在本實施例中,第一部分210/310/410係連接到電源節點(VDD),而第二部分220/320/420係連接到接地節點(GND)。在第6圖所示的剖面圖中,在垂直方向上彼此相鄰的 金屬層之間不具有電容值,如第7圖所示,第一部分210、310、410之間不具有電容值,且第二部分220、320、420之間也不具有電容值,而以第一部分310為例,第一部分310會與第二部分220、320、420之間形成多方向的電容值,因此可以有效地提升電容結構100的電容值。
在傳統之包含金屬氧化物半導體電容以及MOM電容的電容結構中,由於第二金屬層以及第三金屬層會被使用來連接金屬氧化物半導體電容的電極、或是用來連接金屬氧化物半導體電容的電極與MOM電容,因此考量到第二金屬層以及第三金屬層具有多條連接線的問題,第二金屬層以及第三金屬層傳統上並不會被設計為具有第3~4圖所示的指狀結構,且MOM電容需要使用其他的金屬層來實作。相對地,在本發明實施例之第5圖所示之電容結構100中,金屬氧化物半導體電容110的第一金屬層被設計為與MOM電容120金屬層類似的指狀結構,且第一金屬層的第一指狀結構被分為彼此電性隔絕的第一部分210及第二部分220。第一部分210作為金屬氧化物半導體電容110的閘極,第二部分220作為金屬氧化物半導體電容110的源極與汲極。因此,可額外使用第二金屬層與第三金屬層來製作MOM電容120。更進一步地,由於第二金屬層與第三金屬層製作的MOM電容120係具有與第一金屬層類似的指狀結構,因此可以大幅增加MOM電容120與金屬氧化物半導體電容110之間的電容值,進而提升了電容結構100的整體電容值。在一實際的模擬範例中,假設傳統之包含金屬氧化物半導體電容以及MOM電容的電容結構在133μm2面積下具有電容值0.32pf(pico-farad),而本發明實施例之電容結構100在同樣的面積下係具有電容值0.46pf,多了約40%的電容值,因此有助於在晶片面積日趨縮小的情形下得到最大的電容值。
簡要歸納本發明,在本發明之包含金屬氧化物半導體電容以及MOM電容的電容架構中,透過使用第二金屬層與第三金屬層來製作MOM電容,且金屬氧化物半導體電容與MOM電容具有類似的指狀結構,可以充分地利用到每一個金屬層,讓晶片在有限空間內具有最高的電容值。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:電容結構

Claims (9)

  1. 一種電容結構,包含有:一金屬氧化物半導體電容(metal-oxide-semiconductor capacitor,MOS capacitor),其中該金屬氧化物半導體電容的閘極、源極以及汲極為以一第一金屬層來製作的一第一指狀結構;以及一金屬氧化物金屬電容(metal-oxide-metal,MOM capacitor),其中該金屬氧化物金屬電容至少包含以一第二金屬層來製作的一第二指狀結構,且該第二金屬層與該第一金屬層為垂直相鄰的金屬層;其中該金屬氧化物金屬電容另包含以一第三金屬層來製作的一第三指狀結構,該第三金屬層與該第二金屬層為垂直相鄰的金屬層,以及該第三指狀結構與該第二指狀結構具有實質相同的形狀、且與該第一指狀結構實質上重疊。
  2. 如申請專利範圍第1項所述之電容結構,其中該第二指狀結構與該第一指狀結構實質上重疊,且該第二指狀結構的長度大於該第一指狀結構。
  3. 如申請專利範圍第1項所述之電容結構,其中該金屬氧化物半導體電容的閘極、源極以及汲極係透過連接部與該第一金屬層電性連接,且該第一金屬層為位於同一平面上的金屬層。
  4. 如申請專利範圍第1項所述之電容結構,其中該第一金屬層與該第二金屬層中垂直相鄰的部分之間不具有電容值。
  5. 一種電容結構,包含有: 一金屬氧化物半導體電容(metal-oxide-semiconductor capacitor,MOS capacitor),其中該金屬氧化物半導體電容的閘極、源極以及汲極為以一第一金屬層來製作的一第一指狀結構;以及一金屬氧化物金屬電容(metal-oxide-metal,MOM capacitor),其中該金屬氧化物金屬電容至少包含以一第二金屬層來製作的一第二指狀結構,且該第二金屬層與該第一金屬層為垂直相鄰的金屬層;其中該第一指狀結構包含不彼此連接的一第一部分以及一第二部分,該第二指狀結構包含不彼此連接的一第一部分以及一第二部分,該第一指狀結構的該第一部分與該第二指狀結構的該第一部分透過至少一第一貫通孔彼此電性連接以作為該電容結構的一第一端點,且該第一指狀結構的該第二部分與該第二指狀結構的該第二部分透過至少一第二貫通孔彼此電性連接以作為該電容結構的一第二端點。
  6. 如申請專利範圍第5項所述之電容結構,其中該第一指狀結構的該第一部分為該金屬氧化物半導體電容的閘極,且該第一指狀結構的該第二部分為該金屬氧化物半導體電容的源極與汲極。
  7. 如申請專利範圍第5項所述之電容結構,其中該金屬氧化物金屬電容另包含以一第三金屬層來製作的一第三指狀結構,且該第三金屬層與該第二金屬層為垂直相鄰的金屬層;以及其中該第三指狀結構包含不彼此連接的一第一部分以及一第二部分,該第一指狀結構的該第一部分、第二指狀結構的該第一部分以及該第三指狀結構的該第一部分該透過該至少一第一貫通孔彼此電性連接以作為該電容結構的該第一端點,且該第一指狀結構的該第二部分、第二指狀結構的該第二部分以及該第三指狀結構的該第二 部分該透過該至少一第二貫通孔彼此電性連接以作為該電容結構的該第二端點。
  8. 一種電容結構,包含有:一具有離子摻雜的基板;一第一金屬層用以製作於該基板上的一第一指狀結構,其中該第一指狀結構與該基板係構成一金屬氧化物半導體電容;以及一第二金屬層用以製作一第二指狀結構,其中該第二金屬層與該第一金屬層為垂直相鄰的金屬層;一第三金屬層用以製作一第三指狀結構,其中該第三金屬層與該第二金屬層為垂直相鄰的金屬層;其中該第二指狀結構以及該第三指狀結構係作為一金屬氧化物金屬電容,該第三指狀結構與該第二指狀結構具有實質相同的形狀、且與該第一指狀結構實質上重疊。
  9. 如申請專利範圍第8項所述之電容結構,其中該第一指狀結構包含不彼此連接的一第一部分以及一第二部分,該第一部分係作為該金屬氧化物半導體電容的閘極,該第二部分係作為該金屬氧化物半導體電容的源極以及汲極;該第二指狀結構包含不彼此連接的一第一部分以及一第二部分,該第一指狀結構的該第一部分與該第二指狀結構的該第一部分透過至少一第一貫通孔彼此電性連接以作為該電容結構的一第一端點,且該第一指狀結構的該第二部分與該第二指狀結構的該第二部分透過至少一第二貫通孔彼此電性連接以作為該電容結構的一第二端點。
TW108126042A 2019-07-23 2019-07-23 電容結構 TWI707480B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108126042A TWI707480B (zh) 2019-07-23 2019-07-23 電容結構
US16/905,936 US20210028165A1 (en) 2019-07-23 2020-06-19 Capacitor Structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108126042A TWI707480B (zh) 2019-07-23 2019-07-23 電容結構

Publications (2)

Publication Number Publication Date
TWI707480B true TWI707480B (zh) 2020-10-11
TW202105751A TW202105751A (zh) 2021-02-01

Family

ID=74091405

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108126042A TWI707480B (zh) 2019-07-23 2019-07-23 電容結構

Country Status (2)

Country Link
US (1) US20210028165A1 (zh)
TW (1) TWI707480B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4007001A1 (en) * 2020-11-30 2022-06-01 NXP USA, Inc. Integrated capacitors in an integrated circuit
CN115528024A (zh) * 2021-06-25 2022-12-27 瑞昱半导体股份有限公司 紧凑的电容结构

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201432869A (zh) * 2012-10-16 2014-08-16 Sandisk Technologies Inc 金屬-氧化物-金屬電容器結構
US20160148929A1 (en) * 2014-11-21 2016-05-26 Via Technologies, Inc. Integrated circuit device
TWI580057B (zh) * 2013-08-13 2017-04-21 聯華電子股份有限公司 半導體電容

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201432869A (zh) * 2012-10-16 2014-08-16 Sandisk Technologies Inc 金屬-氧化物-金屬電容器結構
TWI580057B (zh) * 2013-08-13 2017-04-21 聯華電子股份有限公司 半導體電容
US20160148929A1 (en) * 2014-11-21 2016-05-26 Via Technologies, Inc. Integrated circuit device

Also Published As

Publication number Publication date
US20210028165A1 (en) 2021-01-28
TW202105751A (zh) 2021-02-01

Similar Documents

Publication Publication Date Title
US6445056B2 (en) Semiconductor capacitor device
US7973359B2 (en) Semiconductor device with a charge carrier compensation structure and process
JP2008211215A (ja) マルチフィンガートランジスタ
US9337112B2 (en) Semiconductor device having test structure
JP5214169B2 (ja) 半導体装置
TWI707480B (zh) 電容結構
US10224278B2 (en) Semiconductor device with anti-fuse component including electrode over corner of insulating member
US6836399B2 (en) Integrated circuit metal-insulator-metal capacitors formed of pairs of capacitors connected in antiparallel
TWI813004B (zh) 緊湊的電容結構
US9356137B2 (en) Power MOS device structure
KR101146201B1 (ko) 용량 셀, 집적회로, 집적회로 설계 방법 및 집적회로 제조 방법
US10431647B2 (en) Apparatuses and methods for semiconductor circuit layout
WO2021171969A1 (ja) 半導体集積回路装置
US20140117501A1 (en) Differential moscap device
TW202017153A (zh) 記憶體結構
CN105575945A (zh) 一种mom电容及其制作方法
US7969239B2 (en) Charge pump circuit and a novel capacitor for a memory integrated circuit
WO2016170913A1 (ja) オンチップノイズ保護回路を有する半導体チップ
TWI514448B (zh) 金屬-絕緣體-金屬電容器及其形成之方法
US20140246754A1 (en) Metal-oxide-metal capacitor
CN112310229A (zh) 电容结构
TWI463674B (zh) 適於應用於積體電路的電容結構
TWI782628B (zh) 記憶體結構
TWI819776B (zh) 金屬氧化物金屬電容結構及其半導體裝置
KR200156159Y1 (ko) 커패시터구조