TWI705427B - 顯示系統 - Google Patents

顯示系統 Download PDF

Info

Publication number
TWI705427B
TWI705427B TW108121564A TW108121564A TWI705427B TW I705427 B TWI705427 B TW I705427B TW 108121564 A TW108121564 A TW 108121564A TW 108121564 A TW108121564 A TW 108121564A TW I705427 B TWI705427 B TW I705427B
Authority
TW
Taiwan
Prior art keywords
circuit
radio frequency
control voltage
frequency signal
transistor
Prior art date
Application number
TW108121564A
Other languages
English (en)
Other versions
TW202101409A (zh
Inventor
林雅婷
陳忠宏
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW108121564A priority Critical patent/TWI705427B/zh
Priority to US16/727,245 priority patent/US10964247B2/en
Priority to CN202010013349.4A priority patent/CN111179802B/zh
Application granted granted Critical
Publication of TWI705427B publication Critical patent/TWI705427B/zh
Publication of TW202101409A publication Critical patent/TW202101409A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B5/00Near-field transmission systems, e.g. inductive or capacitive transmission systems
    • H04B5/70Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes
    • H04B5/72Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes for local intradevice communication
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356113Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356113Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
    • H03K3/35613Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit the input circuit having a differential configuration
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一種顯示器系統包含顯示面板,其中顯示面板包含畫素陣列、天線、讀取電路以及閘極驅動電路。天線用以響應無線通訊以傳輸射頻訊號。讀取電路耦接於天線,用以接收射頻訊號。閘極驅動電路耦接於讀取電路與畫素陣列。讀取電路更用以依據射頻訊號產生時脈訊號並傳輸至閘極驅動電路。閘極驅動電路依據時脈訊號產生掃描訊號並傳輸至畫素陣列。

Description

顯示系統
本揭示內容是關於一種顯示系統,特別是關於一種包含用以驅動閘極驅動電路的讀取電路的顯示系統。
顯示系統包含顯示面板與電路板,其中顯示面板藉由閘極驅動電路驅動而執行操作。閘極驅動電路需要由電路板上的電路來提供時脈訊號以及操作電源,因此,顯示面板上的閘極驅動電路配合電路板上供應的電源及時脈來控制顯示面板。
當顯示系統在感應近場通訊時,讀取電路讀取由天線傳來的感應訊號,再依據感應訊號傳輸起始訊號給閘極驅動電路,使閘極驅動電路開始掃描顯示面板中的畫素陣列。因此,閘極驅動電路可以藉由電路板提供的電源及時脈而致能,再藉由讀取電路傳來的起始訊號開始掃描畫素陣列。
本揭示內容之一實施方式係關於一種顯示器系統,其包含顯示面板,其中顯示面板包含畫素陣列、天線、讀取電路以及閘極驅動電路。天線用以響應無線通訊以傳輸 射頻訊號。讀取電路耦接於天線,用以接收射頻訊號。閘極驅動電路耦接於讀取電路與畫素陣列。讀取電路更用以依據射頻訊號產生時脈訊號並傳輸至閘極驅動電路。閘極驅動電路依據時脈訊號產生掃描訊號並傳輸至畫素陣列。
本揭示內容之一實施方式係關於一種顯示器系統,其包含畫素陣列、讀取電路以及閘極驅動電路。讀取電路用以接收射頻訊號以產生第一控制電壓與第二控制電壓。閘極驅動電路耦接畫素陣列與讀取電路,用以接收第一控制電壓與第二控制電壓,並藉由第一控制電壓與第二控制電壓產生掃描訊號以控制畫素陣列。畫素陣列、讀取電路與閘極驅動電路設置於顯示器系統的顯示面板上。
10‧‧‧顯示系統
100‧‧‧顯示裝置
110‧‧‧讀取電路
120‧‧‧閘極驅動電路
130‧‧‧天線
140‧‧‧畫素陣列
NFC_ON‧‧‧訊號
200‧‧‧電路裝置
210‧‧‧驅動電路
220‧‧‧控制電路電路
221‧‧‧整流器
110A‧‧‧電荷幫浦電路
T1、T2、T3、T4、T5a~T5g、T6、T7、T8、T9‧‧‧電晶體
C1、C2、C3、C4、C5、C6、C7‧‧‧電容
VGH、VGL‧‧‧控制電壓
WF1、WF2、WF3‧‧‧波形圖
100B‧‧‧準位移位器電路
T11、T12、T13、T14、T15、T16、T17、T18、T19、T20‧‧‧電晶體
INV‧‧‧反向器
VGG、VEE、V33、G33‧‧‧供應電壓
N_1、N_2、VPO2、VNO2‧‧‧節點
CK1、XCK1‧‧‧時脈訊號
LS1、LS2‧‧‧級
120A‧‧‧移位暫存器
M1、M2、M3、M4、M5、M6、M7‧‧‧電晶體
C11、C12‧‧‧電容
G(n-1)、G(n)、G(n+1)‧‧‧掃描訊號
VSS‧‧‧供應電壓
Q(n)‧‧‧訊號
藉由閱讀以下對實施例之詳細描述可以更全面地理解本揭示案,參考附圖如下:第1圖為根據本揭示文件之一些實施例所繪示之一種顯示系統的示意圖;第2A圖為根據本揭示文件之一些實施例所繪示於第1圖中的顯示裝置的示意圖;第2B圖為根據本揭示文件之一些實施例所繪示於第1圖中的電路裝置的示意圖;第3A圖為根據本揭示文件之一些實施例所繪示於第2A圖中的讀取電路的部分示意圖;第3B圖為根據本揭示文件之一些實施例所繪示操作於第3A 圖中的電荷幫浦電路的波形圖;第4A圖為根據本揭示文件之一些實施例所繪示於第2A圖中的讀取電路的部分示意圖;第4B圖為根據本揭示文件之一些實施例所繪示操作於第4A圖中的準位移位器電路的波形圖;第5A圖為根據本揭示文件之一些實施例所繪示於第2A圖中的閘極驅動電路的部分示意圖;以及第5B圖為根據本揭示文件的一些實施例所繪示操作於第5A圖中的閘極驅動電路的波形圖。
下文係舉實施例配合所附圖式作詳細說明,但所描述的具體實施例僅僅用以解釋本發明實施例,並不用來限定本發明實施例,而結構操作之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本發明實施例揭示內容所涵蓋的範圍。
於本文中,用語「電路」泛指由一或多個電晶體與/或一或多個主被動元件按一定方式連接以處理訊號的物件,亦可泛指包含一或多個電路所形成的單一系統。
參考第1圖。第1圖為根據本揭示文件之一些實施例所繪示之一種顯示系統10的示意圖。如第1圖所示,顯示系統10包含顯示裝置100與電路裝置200。在一些實施例中,顯示裝置100與電路裝置200耦接,且顯示裝置100與電路裝置200為不同層之裝置。在一些實施例中,顯示裝置100亦稱為顯示面板, 以及電路裝置200亦稱為電路板。
在一些實施例中,顯示系統10用以藉由顯示裝置100感測一近場通訊(near-field communication,NFC)以驅動電路裝置200,接著再藉由電路裝置200產生訊號傳輸至顯示裝置100,使顯示裝置100執行顯示作業。在一些實施例中,近場通訊由一外部裝置(未繪示)靠近顯示系統10而產生感應,進而使顯示系統10響應該近場通訊而執行操作。上述的外部裝置例如為一感應卡。在一些實施例中,近場通訊亦稱為近場無線通訊,係為一種近距離無線的通訊技術。為使圖面簡潔而易於說明,顯示系統10中的其他元件與連接關係並未繪示於第1圖中。
實作上,顯示系統10可以用智慧型手機、平板電腦、銷售點終端機或是數位看板(digital billboard)等等具有顯示功能與近場通訊功能的電子系統來實現。
參考第2A圖與第2B圖。第2A圖為根據本揭示文件之一些實施例所繪示於第1圖中的顯示裝置100的示意圖。如第2A圖所示,顯示裝置100包含讀取電路110、閘極驅動電路120、天線130與畫素陣列140。在一些實施例中,讀取電路110耦接天線130與閘極驅動電路120,以及閘極驅動電路120耦接畫素陣列140,其中畫素陣列140包含多列的畫素(未繪示)。第2B圖為根據本揭示文件之一些實施例所繪示於第1圖中的電路裝置200的示意圖。如第2B圖所示,電路裝置200包含驅動電路210與控制電路220,其中控制電路包含整流器221。
在一些實施例中,天線130用以感測近場通訊,例如一個具有感應線圈的感應卡靠近顯示系統10產生電磁感應。 當天線130感測到近場通訊時,天線130將因電磁感應產生的感應電流傳輸至電路裝置200。接收到感應電流後,電路裝置200被驅動並藉由驅動電路210產生射頻(radio frequemcy,RF)訊號NFC_ON,再藉由天線130將射頻訊號NFC_ON傳輸至讀取電路110。在另一些實施例中,電路裝置200更藉由整流器221將所產生的射頻訊號NFC_ON整流後,再傳輸至讀取電路110。在一些實施例中,射頻訊號NFC_ON的頻率約為13.56MHz。
在一些實施例中,讀取電路110在接收到經整流器221整流的射頻訊號NFC_ON之後,依據射頻訊號NFC_ON產生控制電壓VGH與VGL(繪示於第3A圖),並將控制電壓VGH、VGL傳輸至閘極驅動電路120。閘極驅動電路120依據控制電壓VGH、VGL產生掃描訊號G(n)(繪示於第5A圖),並將掃描訊號G(n)傳輸至畫素陣列140以控制畫素陣列140。
在另一些實施例中,讀取電路110在接收到射頻訊號NFC_ON之後,依據射頻訊號NFC_ON產生時脈訊號CK1(繪示於第4A圖),並將時脈訊號CK1傳輸至閘極驅動電路120。閘極驅動電路120依據時脈訊號CK1產生掃描訊號G(n),並將掃描訊號G(n)傳輸至畫素陣列140以控制畫素陣列140。
參考第3A圖。第3A圖為根據本揭示文件之一些實施例所繪示於第2A圖中的讀取電路110的部分示意圖。在第3A圖中,電荷幫浦電路110A為部分的讀取電路110。如第3A圖所示,電荷幫浦電路110A包含電晶體T1、T2、T3、T4、T5a~T5g、T6、T7、T8、T9以及電容C1、C2、C3、C4、C5、C6、C7。其中電晶體T1、T2、T3、T4、T5a~T5g與 電容C1、C2、C3、C4組成電荷幫浦電路110A的第一區,用以接收射頻訊號NFC_ON以產生控制電壓VGH,以及電晶體T6、T7、T8、T9與電容C5、C6、C7組成電荷幫浦電路110A的第二區,用以接收射頻訊號NFC_ON以產生控制電壓VGL。其中控制電壓VGH大於控制電壓VGL
如第3A圖所示,在電荷幫浦電路110A的第一區中,電容C2與電容C4的第一端用以接收射頻訊號NFC_ON,電容C2的第二端耦接電晶體T1的第一端與電晶體T2的第一端及閘極端,電晶體T1的第二端與閘極端耦接至系統接地,電晶體T2的第二端耦接至電容C1的第一端與電晶體T3的第二端及閘極端,電容C1的第二端耦接至系統接地,電容C4的第二端耦接至電晶體T3的第一端與電晶體T4的第一端及閘極端,以及電晶體T4的第二端耦接至系統接地與電晶體T5a的第一端及閘極端。在一些實施例中,電晶體T5a~T5g共7個電晶體以第一端耦接閘極端的方式連續串接,並在電晶體電晶體T5g的第二端耦接至系統接地。電晶體T4的第二端更用以輸出控制電壓VGH
如第3A圖所示,在電荷幫浦電路110A的第二區中,電晶體T6的第一端及閘極端與電容C6第一端用以接收射頻訊號NFC_ON,電晶體T6的第二端耦接電容C5的第二端與電晶體T7的第一端,電容C5的第一端耦接至系統接地,電容C5的第二端與電晶體T7的第二端及閘極端耦接電晶體T8的第一端及閘極端,電晶體T8的第二端耦接電容C7的第二端與電晶體T9的第二端及閘極端,以及電晶體T9的第一端耦接 至系統接地。電晶體T8的第二端更用以輸出控制電壓VGL
在一些實施例中,射頻訊號NFC_ON為弦波。射頻訊號NFC_ON經過整流器211後,正值的部分輸入電荷幫浦電路110A的第一區,以及負值的部分輸入電荷幫浦電路110A的第二區。電荷幫浦電路110A用以調整整流後的射頻訊號NFC_ON的準位,並依照調整後的準位輸出控制電壓VGH、VGL。例如,將整流後振幅為10V的射頻訊號NFC_ON上拉至30V與下拉至-10V,並以30V與-10V的電壓輸出。換言之,電荷幫浦電路110A用以藉由整流後的射頻訊號NFC_ON產生控制電壓VGH、VGL
參考第3B圖。第3B圖為根據本揭示文件之一些實施例所繪示操作於第3A圖中的電荷幫浦電路110A的波形圖WF1。如第3B圖所示,波形圖WF1包含控制電壓VGH、VGL的波形與時間變化。波形圖WF1的最左側為將整流後的射頻訊號NFC_ON輸入電荷幫浦電路110A的起始,此時電荷幫浦電路110A為0V或電位懸空(floating)。在持續輸入射頻訊號NFC_ON的一段時間之後,電荷幫浦電路110A的輸出達到收斂,因此,在波形圖WF1的右側電荷幫浦電路110A輸出大約為定值的控制電壓VGH、VGL
上述射頻訊號NFC_ON的振幅與控制電壓VGH、VGL的準位僅為示意之用途。各種不同的射頻訊號NFC_ON的振幅與控制電壓VGH、VGL的準位均在本揭露文件的考量與範疇之內。
參考第4A圖。第4A圖為根據本揭示文件之一些實 施例所繪示於第2A圖中的讀取電路100的部分示意圖。在第4A圖中,準位移位器電路(level shift circuit)110B為部分的讀取電路110。在一些實施例中,準位移位器電路110B用以移位射頻訊號NFC_ON的振幅準位,並將放大後的射頻訊號NFC_ON輸出為時脈訊號CK1。
如第4A圖所示,準位移位器電路110B包含第一級LS1與第二級LS2,第一級LS1耦接第二級LS2。準位移位器電路110B的第一級LS1包含反相器INV與電晶體T11、T12、T13、T14,以及準位移位器電路110B的第二級LS2包含電晶體T15、T16、T17、T18、T19、T20。
如第4A圖所示,在準位移位器電路110B的第一級LS1中,反相器INV的輸入端與電晶體T12的閘極端用以接收射頻訊號NFC_ON,反相器INV的輸出端耦接電晶體T11的閘極端,反相器INV的第一控制端、電晶體T11的第一端與電晶體T122的第一端用以接收供應電壓V33,反相器INV的第二控制端用以接收供應電壓G33,電晶體T11的第二端(節點N_1)耦接電晶體T13的第一端與電晶體T14的閘極端,電晶體T12的第二端(節點N_1)耦接電晶體T13的閘極端與電晶體T14的第一端,電晶體T13的第二端與電晶體T14的第二端用以接收供應電壓VEE。在準位移位器電路110B的第二級LS2中,電晶體T15的第一端、電晶體T16的第一端與電晶體T19的第一端用以接收供應電壓VGG,電晶體T15的第二端(節點VPOS)耦接電晶體T17的第一端與電晶體T16的閘極端,電晶體T16的第二端(節點VNOS)耦接電晶體T15 的閘極端、電晶體T18的第一端、電晶體T19的閘極端與電晶體T20的閘極端,電晶體T17的閘極端耦接透過節點N_2耦接第一級LS1中電晶體T12的第二端與電晶體T13的閘極端,電晶體T18的閘極端耦接透過節點N_1耦接第一級LS1中電晶體T11的第二端與電晶體T14的閘極端,電晶體T17的第二端、電晶體T18的第二端與電晶體T20的第二端用以接收供應電壓VEE,電晶體T19的第二端耦接電晶體T20的第一端並用以輸出時脈訊號CK1。上述的節點N_1、N_2、VPO2、VNO2用以清楚表達元件連接關係之外,亦為後述第4B圖中波形圖WF2的測量節點。
在一些實施例中,射頻訊號NFC_ON為方波。準位移位器電路110B的第一級LS1用以將射頻訊號NFC_ON的振幅移位至供應電壓V33與供應電壓VEE之間,接著透過節點N_1與節點N_2將被移位的射頻訊號NFC_ON傳輸至第二級LS2。準位移位器電路110B的第二級LS2用以將經第一級LS1移位後的射頻訊號NFC_ON的振幅再移位至供應電壓VGG與供應電壓VEE之間,並輸出為時脈訊號CK1。換言之,準位移位器電路110B用以將射頻訊號NFC_ON的振幅放大至供應電壓VGG與供應電壓VEE之間,並輸出為時脈訊號CK1。因此時脈訊號CK1與射頻訊號NFC_ON具有相同的頻率。
在第4A圖的實例中,供應電壓VGG為30V以及供應電壓VEE為-10V,因此射頻訊號NFC_ON的振幅被準位移位器電路110B移位至30~-10V。
在一些實施例中,讀取電路110更包含一反相器(未繪示)用以反相時脈訊號CK1以產生時脈訊號XCK1(示於第5A圖)。
參考第4B圖。第4B圖為根據本揭示文件之一些實施例所繪示操作於第4A圖中的準位移位器電路110B的波形圖WF2。如第4B圖所示,波形圖WF2包含射頻訊號NFC_ON、節點N_1、N_2、VNO2、VPO2上的訊號與時脈訊號CK1的波形與在同時點上對應的變化。
在波形圖WF2的實施例中,射頻訊號NFC_ON的振幅為3.3~0V,供應電壓V33的為3.3V,供應電壓VEE的為-10V,供應電壓VGG的為30V。準位移位器電路110B的第一級LS1依據射頻訊號NFC_ON的振幅、供應電壓V33與供應電壓VEE,將射頻訊號NFC_ON的振幅移位至供應電壓V33與供應電壓VEE之間,並依此輸出節點N_1、N_2上的訊號至第二級LS2。如第4B圖所示,節點N_1、N_2上訊號的振幅為3.3~-10V,且互為反相。接著,準位移位器電路110B的第二級LS2依據節點N_1、N_2上的訊號、供應電壓VGG與供應電壓VEE,將節點N_1、N_2上的訊號的振幅移位至供應電壓VGG與供應電壓VEE之間,並依此輸出為時脈訊號CK1。如第4B圖所示,時脈訊號CK1的振幅為30~-10V。
在一些實施例中,節點VPO2、VNO2上的訊號互為反相,且節點VPO2、VNO2上的訊號的振幅與時脈訊號CK1相同。在一些實施例中,節點N_1、N_2、VPO2、VNO2上訊號用以檢查準位移位器電路110的操作是否正常。
上述射頻訊號NFC_ON的振幅與供應電壓VGG、V33、VEE的準位僅為示意之用途。各種不同的射頻訊號NFC_ON的振幅與供應電壓VGG、V33、VEE的準位均在本揭露文件的考量與範疇之內。
參考第5A圖。第5A圖為根據本揭示文件之一些實施例所繪示於第2A圖中的閘極驅動電路120的部分示意圖。在第5A圖中,移位暫存器(shift register)120A為部分的閘極驅動電路120。在一些實施例中,閘極驅動電路120包含多級移位暫存器,而第5A圖所示的移位暫存器120A為閘極驅動電路120中的其中一級移位暫存器。
在一些實施例中,移位暫存器120A用以依據時脈訊號CK1與時脈訊號XCK1以產生掃描訊號G(n)。移位暫存器120A更依據前一級移位暫存器(未繪示)的輸出G(n-1)與後一級的移位暫存器(未繪示)的輸出G(n+1)來產生掃描訊號G(n)。在一些實施例中,移位暫存器120A用以接收控制電壓VGH、VGL,並依據時脈訊號CK1、XCK1、前一級輸出G(n-1)與後一級輸出G(n+1),決定將輸出的掃描訊號G(n)上拉至控制電壓VGH或下拉至控制電壓VGL。在一些實施例中,移位暫存器120A將掃描訊號G(n)傳輸至畫素陣列140並藉此控制畫素陣列140。換言之,閘極驅動電路120用以輸出多個掃描訊號(例如掃描訊號G(n-1)、G(n)、G(n+1))至畫素陣列140以控制畫素陣列140。
在一些實施例中,上述包含多級移位暫存器的閘極驅動電路120中,第一級移位暫存器因為沒有前一級的輸出, 顯示系統10產生一起始訊號START_PULSE傳輸給第一級移位暫存器當作第一級移位暫存器前一級的輸入。以及,閘極驅動電路120中,最後一級的移位暫存器因為沒有後一級的輸出,顯示系統10產生一終止訊號END_PULSE傳輸給最後一級的移位暫存器當作最後一級的移位暫存器後一級的輸入。
如第5A圖所示,移位暫存器120A包含電晶體M1、M2、M3、M4、M5、M6、M7與電容C11、C12。電晶體M1的第一端用以接收控制電壓VGH,在一些實施例中,電晶體M1亦稱為上拉電晶體。電晶體M1的閘極端用以接收前一級的輸出G(n-1),電晶體M1的第二端耦接電晶體M2的第二端、電晶體M5的閘極端、電晶體M4的閘極端與電容C12的第一端。電晶體M2的第一端用以接收控制電壓VGL,在一些實施例中,電晶體M2亦稱為下拉電晶體。電晶體M2的閘極端用以接收後一級的輸出G(n+1)。電晶體M4的第一端用以接收時脈訊號XCK1,電晶體M4的第二端耦接電容C12的第二端與電晶體M3的第一端。移位暫存器120A藉由電晶體M4的第二端輸出掃描訊號G(n)。電晶體M3的閘極端用以接收時脈訊號CK1,電晶體M3的第二端用以接收供應電壓VSS。電容C11的第一端用以接收時脈號XCK1,電容C11的第二端耦接電晶體M5的第一端、電晶體M6的閘極端與電晶體M7的閘極端。電晶體M5的端用以接收供應電壓VSS。電晶體M6的第一端耦接電晶體M1的第二端,用以接收其上的訊號Q(n),電晶體M6的第二端用以接收供應電壓VSS。電晶體M7的第一端用以接收掃描訊號G(n),電晶體M7的第二端用以接收供應電壓VSS。在一些實施例中,供應 電壓VSS為系統接地。
在一些實施例中,閘極驅動電路120中移位暫存器120A接收的控制電壓VGH、VGL由讀取電路110中的電荷幫浦電路110A提供。換句話說,閘極驅動電路120中具有至少部分的控制電壓由讀取電路110來提供。當天線130感測到近場通訊,讀取電路110接收了射頻訊號NFC_ON以產生控制電壓VGH、VGL,並提供控制電壓VGH、VGL予閘極驅動電路120使用。閘極驅動電路120依據控制電壓VGH、VGL產生掃描訊號G(n)以控制畫素陣列140。
在另一些實施例中,閘極驅動電路120中移位暫存器120A接收的時脈訊號CK1、XCK1由讀取電路110中的準位移位器電路110B提供。換句話說,閘極驅動電路120中的時脈訊號由讀取電路110來提供。當天線130感測到近場通訊,讀取電路110接收了射頻訊號NFC_ON以產生時脈訊號CK1、XCK1,並提供時脈訊號CK1、XCK1予閘極驅動電路120使用。閘極驅動電路120依據時脈訊號CK1、XCK1產生掃描訊號G(n)以控制畫素陣列140。
參考第5B圖。第5B圖為根據本揭示文件的一些實施例所繪示操作於第5A圖中的閘極驅動電路120的波形圖WF3。如第5B圖所示,波形圖WF3包含掃描訊號G(n)、掃描訊號G(n-1)、掃描訊號G(n+1)、時脈訊號CK1與時脈訊號XCK1的波形對時間的變化。
在波形圖WF3的實例中,時脈訊號CK1與時脈訊號XCK1互為反相。掃描訊號G(n-1)、掃描訊號G(n)、掃描訊 號G(n+1)依據時脈訊號CK1與時脈訊號XCK1,依序輸出高準位,並在輸出高準位之時,將前一級的輸出降為低準位。在一些實施例中,閘極驅動電路120依序輸出具有高準位的掃描訊號以依序的控制畫素陣列140中的每一列。
上述閘極驅動電路120的操作方式僅為示意之用途。各種不同閘極驅動電路120的的操作方式均在本揭露文件的考量與範疇之內。
雖然本發明之實施例已揭露如上,然其並非用以限定本發明實施例,任何熟習此技藝者,在不脫離本發明實施例之精神和範圍內,當可做些許之更動與潤飾,因此本發明實施例之保護範圍當以後附之申請專利範圍所界定為準。
100‧‧‧顯示裝置
110‧‧‧讀取電路
120‧‧‧閘極驅動電路
130‧‧‧天線
140‧‧‧畫素陣列
NFC_ON‧‧‧訊號

Claims (9)

  1. 一種顯示系統,包含一顯示裝置,其中該顯示裝置包含:一畫素陣列;一天線,用以響應一無線通訊以傳輸一射頻訊號;一讀取電路,耦接於該天線,用以接收該射頻訊號;以及一閘極驅動電路,耦接於該讀取電路與該畫素陣列,其中該讀取電路更用以依據該射頻訊號產生一時脈訊號並傳輸至該閘極驅動電路,其中該閘極驅動電路依據該時脈訊號用以產生複數個掃描訊號並傳輸至該畫素陣列。
  2. 如請求項1所述之顯示系統,更包含:一電路裝置耦接於該顯示裝置,其中該電路裝置包含一驅動電路,當該天線響應該無線通訊時,該驅動電路用以提供該射頻訊號予該天線,使該天線傳輸該射頻訊號至該讀取電路。
  3. 如請求項1所述之顯示系統,其中該讀取電路包含:一準位移位器電路(level shifter circuit)用以依據該射頻訊號以輸出該時脈訊號。
  4. 如請求項1所述之顯示系統,其中該閘極驅 動電路包含複數個移位暫存器,其中該些移位暫存器中的每個用以接收該時脈訊號,並依據該時脈訊號產生該些掃描訊號中對應的一個以驅動該畫素陣列。
  5. 一種顯示系統,包含:一畫素陣列;一讀取電路用以接收一射頻訊號以產生一第一控制電壓與一第二控制電壓;以及一閘極驅動電路耦接該畫素陣列與該讀取電路,用以接收該第一控制電壓與該第二控制電壓,並藉由該第一控制電壓與該第二控制電壓產生一掃描訊號以控制該畫素陣列,其中該畫素陣列、該讀取電路與該閘極驅動電路設置於該顯示系統的一顯示裝置上。
  6. 如請求項5所述之顯示系統,更包含:一天線耦接至該讀取電路,用以感測一近場通訊(near-field communication,NFC),以傳輸該射頻訊號至該讀取電路,其中該天線設置於該顯示裝置上。
  7. 如請求項6所述之顯示系統,更包含:一控制電路設置於一電路裝置上耦接至該顯示裝置,其中該控制電路包含一整流器,當該天線感測該近場通訊時,該整流器用以整流該射頻訊號並透過該天線傳輸至該讀取電路。
  8. 如請求項5所述之顯示系統,其中該讀取電路包含:一電荷幫浦電路用以接收該射頻訊號,依據該射頻訊號的一正值部分產生該第一控制電壓,以及依據該射頻訊號的一負值部分產生該第二控制電壓,其中該第一控制電壓大於該第二控制電壓。
  9. 如請求項5所述之顯示系統,其中該閘極驅動電路包含多級移位暫存器用以接收該第一控制電壓與該第二控制電壓,該多級移位暫存器更用以接收一時脈訊號,並依據該時脈訊號、該第一控制電壓與該第二控制電壓產生該掃描訊號。
TW108121564A 2019-06-20 2019-06-20 顯示系統 TWI705427B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW108121564A TWI705427B (zh) 2019-06-20 2019-06-20 顯示系統
US16/727,245 US10964247B2 (en) 2019-06-20 2019-12-26 Display system
CN202010013349.4A CN111179802B (zh) 2019-06-20 2020-01-07 显示系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108121564A TWI705427B (zh) 2019-06-20 2019-06-20 顯示系統

Publications (2)

Publication Number Publication Date
TWI705427B true TWI705427B (zh) 2020-09-21
TW202101409A TW202101409A (zh) 2021-01-01

Family

ID=70652526

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108121564A TWI705427B (zh) 2019-06-20 2019-06-20 顯示系統

Country Status (3)

Country Link
US (1) US10964247B2 (zh)
CN (1) CN111179802B (zh)
TW (1) TWI705427B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI746197B (zh) * 2020-10-06 2021-11-11 友達光電股份有限公司 電子裝置
TWI773338B (zh) * 2021-05-25 2022-08-01 友達光電股份有限公司 顯示裝置
CN114596807A (zh) * 2022-03-18 2022-06-07 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101383119A (zh) * 2007-09-06 2009-03-11 天时电子股份有限公司 无线射频感应系统、无线射频显示装置及使用其的拼图系统
CN102202183A (zh) * 2010-12-30 2011-09-28 友达光电股份有限公司 无线传输显示系统
TW201628347A (zh) * 2014-10-10 2016-08-01 三星電子股份有限公司 接收器電路及其之信號接收方法
TWM551328U (zh) * 2017-03-08 2017-11-01 Advantech Co Ltd 觸控顯示裝置
US10229633B2 (en) * 2017-03-10 2019-03-12 Intel Corporation Methods and apparatus for integrating near field communication antenna with display pixel activation line
US10276088B2 (en) * 2017-01-04 2019-04-30 Au Optronics Corporation Pixel array structure

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701189A (en) * 1995-03-27 1997-12-23 Motorola, Inc. Wireless data communication system and method using an electroluminescent panel
US6281851B1 (en) * 2000-01-21 2001-08-28 Motorola, Inc. Antenna assembly and communication device utilizing such antenna assembly
US7463226B2 (en) 2003-04-23 2008-12-09 Panasonic Corporation Driver circuit and display device
JP2007248553A (ja) * 2006-03-14 2007-09-27 Hitachi Displays Ltd 画像表示装置を備える情報端末
WO2009041119A1 (ja) 2007-09-27 2009-04-02 Sharp Kabushiki Kaisha アンテナ装置、表示装置基板、液晶表示ユニット、表示システム、アンテナ装置の製造方法、ならびに表示装置基板の製造方法
TWI416530B (zh) * 2009-03-25 2013-11-21 Wintek Corp 移位暫存器
KR101374302B1 (ko) * 2011-02-15 2014-03-14 가부시키가이샤 무라타 세이사쿠쇼 안테나 장치 및 통신단말장치
KR20160046187A (ko) * 2014-10-20 2016-04-28 삼성전자주식회사 안테나 구조 및 그 안테나 구조를 갖는 전자 장치
CN106026722B (zh) * 2016-06-28 2018-03-27 北京智芯微电子科技有限公司 一种整流电路和具有该整流电路的特高频标签
US20200192542A1 (en) * 2018-12-12 2020-06-18 Novatek Microelectronics Corp. Display device with integrated antenna and method thereof

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101383119A (zh) * 2007-09-06 2009-03-11 天时电子股份有限公司 无线射频感应系统、无线射频显示装置及使用其的拼图系统
CN102202183A (zh) * 2010-12-30 2011-09-28 友达光电股份有限公司 无线传输显示系统
TW201628347A (zh) * 2014-10-10 2016-08-01 三星電子股份有限公司 接收器電路及其之信號接收方法
US10276088B2 (en) * 2017-01-04 2019-04-30 Au Optronics Corporation Pixel array structure
TWM551328U (zh) * 2017-03-08 2017-11-01 Advantech Co Ltd 觸控顯示裝置
US10229633B2 (en) * 2017-03-10 2019-03-12 Intel Corporation Methods and apparatus for integrating near field communication antenna with display pixel activation line

Also Published As

Publication number Publication date
TW202101409A (zh) 2021-01-01
US20200402437A1 (en) 2020-12-24
US10964247B2 (en) 2021-03-30
CN111179802B (zh) 2023-02-10
CN111179802A (zh) 2020-05-19

Similar Documents

Publication Publication Date Title
TWI705427B (zh) 顯示系統
US10950196B2 (en) Shift register, method for driving the same, gate driving circuit, and display device
CN105185345B (zh) 一种栅极驱动电路及其驱动方法、显示面板
US11468922B2 (en) Shift register, driving method thereof, gate driving circuit and display device
US9558843B2 (en) Shift register unit, gate driving circuit, and display device comprising the same
US10121401B2 (en) Shift register circuit and driving method thereof
US10049636B2 (en) Gate drive circuit and liquid crystal display device
CN112652271B (zh) 移位寄存器、显示面板及显示装置
US20140104152A1 (en) Shift register, gate driving apparatus of liquid crystal display and liquid crystal display
CN102708779A (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
TWI419106B (zh) 電位移轉器、液晶顯示裝置及電荷分享方法
WO2020098309A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路、阵列基板及显示装置
US11114004B2 (en) Gate driving unit, driving method thereof, gate driving circuit and display device
JP2016517607A (ja) シフトレジスタ、表示装置、ゲート駆動回路及び駆動方法
WO2019015630A1 (zh) 移位寄存器单元、移位寄存器单元的驱动方法、栅极驱动电路、栅极驱动电路的驱动方法和显示装置
WO2017128854A1 (zh) 移位寄存器及其驱动方法、驱动电路和显示装置
US20210166597A1 (en) Shift register unit and method for driving the same, gate driving circuit and method for driving the same, and display apparatus
CN106601177A (zh) 移位寄存器及其驱动方法、驱动电路和显示装置
CN102419949A (zh) 移位寄存器电路
CN101510443A (zh) 能降低耦合效应的移位寄存器
US10255843B2 (en) Scan driving circuit and flat display device thereof
CN106297619B (zh) 具有多输出的单级闸极驱动电路
CN114512084B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板
US10248235B2 (en) Display apparatus
US10847072B2 (en) Scan driver and display apparatus using same