TWI690844B - 電子裝置及裝置喚醒方法 - Google Patents

電子裝置及裝置喚醒方法 Download PDF

Info

Publication number
TWI690844B
TWI690844B TW108104137A TW108104137A TWI690844B TW I690844 B TWI690844 B TW I690844B TW 108104137 A TW108104137 A TW 108104137A TW 108104137 A TW108104137 A TW 108104137A TW I690844 B TWI690844 B TW I690844B
Authority
TW
Taiwan
Prior art keywords
count value
wake
processor
volatile memory
value
Prior art date
Application number
TW108104137A
Other languages
English (en)
Other versions
TW202030593A (zh
Inventor
鄭令宜
張寶樹
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW108104137A priority Critical patent/TWI690844B/zh
Priority to CN201911079883.9A priority patent/CN111522587B/zh
Application granted granted Critical
Publication of TWI690844B publication Critical patent/TWI690844B/zh
Publication of TW202030593A publication Critical patent/TW202030593A/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Power Sources (AREA)

Abstract

本發明提供適用於電子裝置的裝置喚醒方法。所述方法包括開始執行喚醒操作,載入最佳化頻率值,並且以所述最佳化頻率值取代計數器的預設頻率值;根據所述最佳化頻率值開始持續累計具有初始值的等待計數值;反應於判定所累計的所述等待計數值等於目標計數值,對可複寫式非揮發性記憶體模組中的一或多個測試實體位址分別執行讀取測試操作;以及反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作,載入對應所述可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。

Description

電子裝置及裝置喚醒方法
本發明是有關於一種電子裝置,且特別是有關於一種電子裝置及裝置喚醒方法。
隨著科技的演進,越來越多的電子裝置會採用可複寫式非揮發性記憶體(Rewritable Non-volatile Memory,NVM)來做為儲存單元,以儲存電子裝置所使用的資料。目前市面上常見的NVM為快閃記憶體(Flash Memory)。快閃記憶體在出廠時,皆會設定一段喚醒時間(亦稱,上電至運作時間,power-up to operation time)(如,10.17 微秒(µs))的規範。電子裝置的控制器需要讓電子裝置從深度待機(Deep Standby)電源狀態(如,休眠或睡眠模式)恢復至可正常地存取快閃記憶體的狀態的耗費時間的長度小於所規範之喚醒時間,以避免發生錯誤。此外,所述讓電子裝置從深度待機電源狀態(如,.休眠)恢復至可正常地存取快閃記憶體的狀態的操作亦稱為喚醒操作。
應注意的是,在等待喚醒操作完成的期間(即,喚醒時間),控制器依然持續地消耗電力。也就是說,若電子裝置常需要從休眠或睡眠中被喚醒,喚醒操作被執行的次數和頻率會增加,進而導致了電子裝置的電力會於每次喚醒操作的喚醒時間中被浪費。特別是,使用電池作為電力來源的電子裝置,其更難以忍受電力的浪費。
基此,要如何減少喚醒時間,以改善電子裝置的便利被浪費的問題且增進喚醒操作的效率,是本領域人員致力發展的目標。
本發明提供一種電子裝置及裝置喚醒方法,可減少電子裝置被喚醒的時間,以減少電子裝置被喚醒的所需電力消耗,進而增進電子裝置的使用時間與效率。
本發明的一實施例提供一種電子裝置。所述電子裝置包括可複寫式非揮發性記憶體模組與控制器。所述可複寫式非揮發性記憶體模組用以儲存資料。所述控制器包括處理器與計數器。所述處理器耦接至所述可複寫式非揮發性記憶體模組。所述計數器耦接至所述處理器,並且用以接收所述處理器的指示來累計一計數值。所述處理器用以開始執行一喚醒操作,載入一最佳化頻率值,並且以所述最佳化頻率值取代所述計數器的預設頻率值。所述處理器更用以指示所述計數器根據所述最佳化頻率值開始持續累計具有一初始值的等待計數值,其中反應於判定所累計的所述等待計數值等於一目標計數值,所述處理器更用以對所述可複寫式非揮發性記憶體模組中的一或多個測試實體位址分別執行一讀取測試操作。所述處理器更用以判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作,其中反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作,所述處理器更用以載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。
本發明的又一實施例提供一種電子裝置。所述電子裝置包括可複寫式非揮發性記憶體模組與控制器。所述可複寫式非揮發性記憶體模組用以儲存資料。所述控制器包括處理器與計數器。所述處理器耦接至所述可複寫式非揮發性記憶體模組。所述計數器耦接至所述處理器,並且用以接收所述處理器的指示來累計一計數值。所述處理器用以開始執行一喚醒操作,載入一最佳化頻率值與一最佳化目標計數值,以所述最佳化頻率值取代一計數器的一預設頻率值,並且以所述最佳化目標計數值取代所述計數器的預設的目標計數值,其中所述最佳化目標計數值經由於所述喚醒操作被執行之前所完成的一另一喚醒操作所獲得。所述處理器更用以指示所述計數器根據所述最佳化頻率值開始持續累計具有一初始值的一等待計數值,其中反應於判定所累計的所述等待計數值等於所述最佳化目標計數值,所述處理器更用以載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。
本發明的一實施例提供適用於一電子裝置的一種裝置喚醒方法。所述電子裝置包括一可複寫式非揮發性記憶體模組、一處理器與一計數器。所述方法包括:開始執行一喚醒操作,載入一最佳化頻率值,並且以所述最佳化頻率值取代計數器的預設頻率值;根據所述最佳化頻率值開始持續累計具有一初始值的等待計數值;反應於判定所累計的所述等待計數值等於一目標計數值,對所述可複寫式非揮發性記憶體模組中的一或多個測試實體位址分別執行一讀取測試操作;判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作;以及反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作,載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。
本發明的又一實施例提供適用於一電子裝置的一種裝置喚醒方法。所述電子裝置包括一可複寫式非揮發性記憶體模組、一處理器與一計數器。所述方法包括:開始執行一喚醒操作,載入一最佳化頻率值與一最佳化目標計數值,以所述最佳化頻率值取代一計數器的一預設頻率值,並且以所述最佳化目標計數值取代所述計數器的預設的目標計數值,其中所述最佳化目標計數值經由於所述喚醒操作被執行之前所完成的一另一喚醒操作所獲得;根據所述最佳化頻率值開始持續累計具有一初始值的一等待計數值;反應於判定所累計的所述等待計數值等於所述最佳化目標計數值,所述處理器更用以載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。
基於上述,本發明的實施例所提供的電子裝置與裝置喚醒方法,可在執行喚醒操作時,使用所述最佳化頻率值取代計數器的預設頻率值,或更使用所述最佳化目標計數值取代所述計數器的預設的目標計數值,以縮短計數器的計數時間且更可省略讀取測試操作,進而縮短用以完成所述喚醒操作的耗費時間。如此一來,由於完成所述喚醒操作的耗費時間減少,使電子裝置在喚醒階段的電力消耗可大量地被減少,進而增進了電子裝置的電池的續航能力。此外,由於完成所述喚醒操作的耗費時間減少,使電子裝置被喚醒的速度增快,進而增進了電子裝置從待機階段進入至正常使用階段的速度,而增進了電子裝置整體的運作效率。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
在本發明的一實施例所提供的電子裝置與裝置喚醒方法,可有效地減少喚醒時間。除了可以讓喚醒時間符合電子裝置的可複寫式非揮發性記憶體(如,快閃記憶體,Flash)的規範之外,更可據此減少電子裝置的電力消耗。以下利用圖1來說明。
圖1是根據本發明的一實施例所繪示多個非揮發性記憶體訊號的示意圖。請參照圖1,假設電子裝置的控制器利用電源VDD及多個訊號PORb、DPSTB及CEb來管理電子裝置的多個電源狀態與對應的多個運作狀態。所述電源VDD亦可稱為非揮發性記憶體電源,提供Flash內部及周邊電路電力;所述訊號PORb亦可稱為通電復位(Power on Reset)訊號,此訊號PORb可在啟動時或電源VDD不足時,非揮發性記憶體將進行重置;所述訊號DPSTB亦可稱為深度待機(Deep Standby)訊號;所述訊號CEb亦可稱為非揮發記憶體致能(Chip enable)訊號。
更具體來說,電子裝置的控制器會對應不同的電源狀態來分別控制所述多個訊號的電壓於高電位或低電位,進而改變電子裝置於不同的電源狀態。舉例來說,在本實施例中,當訊號DPSTB從低電位改變至高電位時,表示電子裝置欲進入至深度待機電源狀態,並且控制器會開始執行休眠操作或睡眠操作;當訊號DPSTB從高電位改變至低電位時,表示電子裝置欲離開深度待機電源狀態,並且控制器會開始執行喚醒操作(如時間點T1),以使電子裝置被喚醒而進入至正常運作電源狀態(如時間點T2)。
在不同電源狀態中,電子裝置中的各個硬體部件會對應的被開啟或被關閉(電子裝置中的各個硬體部件的耗電量可個別的被調整),以使電子裝置的總耗電量對應至當前的電源狀態。例如,在本實施例中,若電子裝置目前處於深度待機電源狀態,僅對應深度待機電源狀態的電子裝置的部份的硬體元件(如,處理器、偵測器及輸出裝置中的一或多者)被提供電力(以偵測是否要喚醒整個電子裝置),並且電子裝置的其他部份的硬體元件可被關閉(不被提供電力)。又例如,在正常運作電源狀態中,電子裝置的所有硬體元件皆會開啟(皆被提供電力)。
如圖1所示,當所述喚醒操作完成後(如時間點T2),電子裝置進入至正常運作電源狀態,並且電子裝置的控制器可正常地對電子裝置的可複寫式非揮發性記憶體執行一般的讀取(Read)操作、寫入(Write)操作或抹除(Erase)操作(此些操作亦稱為存取操作)。在本實施例中,執行所述讀取(Read)操作、寫入(Write)操作或抹除(Erase)操作的期間亦可稱為記憶體運作時間T MOP。此外,在兩個記憶體運作時間T MOP的間隔時間可稱為待機時間T STB
此外,所述時間點T1至時間點T2的期間亦可稱為喚醒時間T WUP。應注意的是,由於在所述喚醒時間T WUP內,控制器並不能夠對可複寫式非揮發性記憶體執行對應正常運作電源狀態的存取操作。因此,若所述喚醒時間T WUP可以被減少,則控制器可越快對可複寫式非揮發性記憶體執行對應至正常運作電源狀態的存取操作,進而使電子裝置可以更快地進入至正常運作電源狀態。換言之,若藉由縮短所述喚醒時間T WUP而讓電子裝置越快進入至正常運作電源狀態,則電子裝置整體的運作效率可被提高(因,僅需要耗費較短的時間就可以完成喚醒操作而開始正常地運作)。此外,由於在執行喚醒操作時,電子裝置的控制器不能夠執行對應至正常運作電源狀態的各種運作,但電子裝置的控制器依然會持續地消耗電力。因此,若藉由最佳化所述喚醒時間T WUP而讓電子裝置越快進入至正常運作電源狀態,則電子裝置被浪費於喚醒時間T WUP中的電力也可減少,進而增進了電子裝置整體的續航能力。
圖2是根據本發明的一實施例所繪示的電子裝置的方塊示意圖。請參照圖2,在本實施例中,在本實施例中,電子裝置10包括控制器110、可複寫式非揮發性記憶體模組120、電池130。所述控制器110耦接至可複寫式非揮發性記憶體模組120、電池130。所述電子裝置10例如是電子玩具、穿戴式裝置、行動裝置、筆記型電腦、平板電腦、手機等會可進入至深度待機電源狀態的電子裝置,本發明並不限於上述的電子裝置10的類型。
在本實施例中,所述控制器110用以管理電子裝置10的各個元件的整體互動與運作。所述控制器110包括處理器111、記憶體介面控制電路(Memory Interface Control Circuit)112及計數器113。所述處理器111耦接至所述記憶體介面控制電路112及所述計數器113。
所述處理器111例如是一核心或多核心的中央處理單元(Central Processing Unit,CPU)、微處理器(micro-processor)或是其他可程式化之處理單元(Programmable processor)、數位訊號處理器(Digital Signal Processor,DSP)、可程式化控制器、特殊應用積體電路(Application Specific Integrated Circuits,ASIC)、可程式化邏輯裝置(Programmable Logic Device,PLD)或其他類似裝置。
所述處理器111經由所述記憶體介面控制電路112連接至可複寫式非揮發性記憶體模組120,以對可複寫式非揮發性記憶體模組120進行存取或管理。
所述計數器113用以計數。在本實施例中,所述計數器113例如是高速內部HIRC(Internal High Speed RC)或其他形式的計數器。更具體來說,當所述計數器113開始執行計數操作,所述計數器113可依據一頻率持續地累計具有初始值(如,0)的計數值,直到被累計的所述計數值等於目標計數值。所述頻率可為一預設頻率值(如,25百萬赫茲)或一最佳化頻率值(如,50百萬赫茲)。所述最佳化頻率值大於所述預設頻率值。舉例來說,假設頻率為25百萬赫茲(25MHz)且所述目標計數值為500。所述計數器113可每0.00000004秒(1/25000000)對所述計數值累加1,直到所述計數值等於所述目標計數值。在所述計數值從0(所述初始值)被累計至500(所述目標計數值)共經過了0.00002秒(即,500*0.00000004=0.00002)。
所述最佳化頻率值與目標計數值可被記錄至永遠上電儲存單元。所述永遠上電儲存單元用以表示不論在任何一種電源狀態中,皆會接收電源且運作的儲存電路。所述永遠上電儲存單元例如為所述可複寫式非揮發性記憶體模組120中另外被分割出來的特殊儲存區域,提供至所述特殊儲存區域會被保持,並且此特殊儲存區域僅儲存用以管理電子裝置10的資訊/資料。換言之,永遠上電儲存單元可用以記錄被使用在所有電源狀態的資訊,以使儲存在永遠上電儲存單元的資訊/資料可在電子裝置10處於任何一種電源狀態時被存取。例如,當電子裝置10處於深度待機種電源狀態時,儲存在永遠上電儲存單元的資訊/資料可被存取,但是非儲存在永遠上電儲存單元的資訊/資料不可被存取。儲存在永遠上電儲存單元的資訊/資料更包括最佳化目標計數值。
所述可複寫式非揮發性記憶體模組120用以儲存資料。所述可複寫式非揮發性記憶體模組120例如是快閃記憶體(Flash Memory)。
所述電池130用以提供電子裝置10電力。處理器111可管理所述電池130所提供的電力至電子裝置10的其他硬體元件。
圖3是根據本發明的一實施例所繪示的裝置喚醒方法的流程圖。請參照圖3,在步驟S31中,處理器111開始執行一喚醒操作,載入一最佳化頻率值,並且以所述最佳化頻率值取代計數器的預設頻率值。具體來說,在電子裝置10進入至深度待機電源狀態後,處理器111可反應於判定特定事件發生後,執行喚醒操作,以使電子裝置10的電源狀態從深度待機電源狀態改變至正常運作電源狀態。所述特定事件例如是,電子裝置的按鈕(或其他種類的輸入單元)被觸發(如,按壓或旋轉)、偵測器(如,震動感測器)感測到電子裝置10被移動等等事件、接收到來自其他電子裝置的訊息。本發明並不限定於所述特定事件。換言之,任何讓處理器111判定需要執行喚醒操作的事件皆可被稱為所述特定事件。
當處理器111開始執行所述喚醒操作時,處理器111先從永遠上電儲存單元的載入所述最佳化頻率值,並且以所述最佳化頻率值取代計數器113的預設頻率值。接著,在步驟S32中,計數器113根據所述最佳化頻率值開始持續累計具有初始值的等待計數值。具體來說,在載入所述最佳化頻率值後,計數器113便會開始根據所述最佳化頻率值來執行對應目標計數值的計數操作。在開始所述計數操作後,獨立於電子裝置10的其他硬體元件,所述計數器113會持續地根據所述最佳化頻率值來累加計數值(亦稱,等待計數值),直到停止所述計數操作。
接著,在步驟S33中,所述計數器113判斷所累計的所述等待計數值是否等於目標計數值。反應於判定所累計的所述等待計數值等於所述目標計數值(步驟S33à是),執行步驟S34;反應於判定所累計的所述等待計數值不等於所述目標計數值(步驟S33à否),繼續執行步驟S33。在一實施例中,反應於判定所累計的所述等待計數值等於所述目標計數值,所述計數器113會完成所述計數操作,並且停止持續累計所述等待計數值。
在步驟S34中,所述處理器111用以對可複寫式非揮發性記憶體模組120中的一或多個測試實體位址分別執行一讀取測試操作。具體來說,在本實施例中,可複寫式非揮發性記憶體模組120例如是經由一或多個快閃記憶體晶粒(Die)所構成。所述一或多個測試實體位址例如是一或多個快閃記憶體晶粒中的一實體位址(例如,一個實體頁面或一個實體扇區的位址)。所述一或多個測試實體位址皆會預先被寫入(已知的)預設測試資料。本發明並不限定於所述預設測試資料的位元值。
即,在步驟S35中,所述處理器111判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作。具體來說,所述處理器111可對所述一或多個測試實體位址各自執行讀取測試操作,以藉由判斷所讀取的資料是否等於預設測試資料來判斷對應的所述一或多個測試實體位址可被正常地讀取,其中若從一測試實體位址所讀取的資料等於預設測試資料,所述處理器111判定對應的測試實體位址通過對應的所述讀取測試操作。
反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作(步驟S35à是),執行步驟S36;反應於判定所述一或多個測試實體位址不皆通過對應的所述讀取測試操作(步驟S35à否),執行步驟S35。
也就是說,若所述一或多個測試實體位址皆通過對應的所述讀取測試操作,所述處理器111可判定一或多個快閃記憶體晶粒皆可被正常地讀取,並且判定所述可複寫式非揮發性記憶體模組120已可被正常地存取。反之,若所述一或多個測試實體位址皆通過對應的所述讀取測試操作,所述處理器更用以對所述一或多個測試實體位址中沒有通過對應的所述讀取測試操作的測試實體位址再次執行讀取測試操作,並且再次執行所述判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作的步驟(即,步驟S35)。
在步驟S36中,所述處理器111載入對應可複寫式非揮發性記憶體模組120的多個初始化資訊,以完成所述喚醒操作。更具體來說,所述多個初始化資訊可預先被儲存在所述永遠上電儲存單元。所述多個初始化資訊例如是內部低壓差線性穩壓器(LDO)及內部高速RC振盪器(HIRC)初始設定值或校正值等用以初始化可複寫式非揮發性記憶體模組120的資訊。本發明並不限定於所述多個初始化資訊的種類。在載入對應可複寫式非揮發性記憶體模組120的多個初始化資訊後,所述處理器111會判定所執行的所述喚醒操作已經完成。此時,所述處理器111可將所述電子裝置切換至正常運作電源狀態,並且開始執行對應此正常運作電源狀態的記憶體存取操作。
值得一提的是,在圖3的實施例中,當計數器113所累計的所述等待計數值等於所述目標計數值時,所述處理器111會等到所有的一或多個測試實體位址通過對應的讀取測試操作後,才判定所述喚醒操作已經完成。但,在另一實施例中,所述處理器111可不執行對應一或多個測試實體位址的讀取測試操作。以下利用圖4來說明。
圖4是根據本發明的又一實施例所繪示的又一裝置喚醒方法的流程圖。請參照圖4,在步驟S41中,所述處理器111開始執行一喚醒操作,載入一最佳化頻率值與一最佳化目標計數值,以所述最佳化頻率值取代一計數器113的一預設頻率值,並且以所述最佳化目標計數值取代所述計數器113的預設的目標計數值。具體來說,所述步驟S41與所述步驟S31的不同之處在於,在所述S41中,所述處理器111更載入了最佳化目標計數值,並且使用所述最佳化目標計數值以取代原本的所述計數器113的目標計數值。在本實施例中,所述最佳化目標計數值(如,400)小於所述目標計數值。
接著,在步驟S42中,所述計數器113根據所述最佳化頻率值開始持續累計具有一初始值的等待計數值。步驟S42相同於步驟S32,細節不再贅述。
在步驟S43中,所述計數器113判斷所累計的所述等待計數值是否等於所述最佳化目標計數值。即,不同於步驟S33,所述計數器113是判斷所累計的所述等待計數值是否等於所述最佳化目標計數值,而非判斷所累計的所述等待計數值是否等於所述目標計數值。
反應於判定所累計的所述等待計數值等於所述最佳化目標計數值(步驟S43à是),執行步驟S44;反應於判定所累計的所述等待計數值不等於所述最佳化目標計數值(步驟S43à否),繼續執行步驟S43。在一實施例中,反應於判定所累計的所述等待計數值等於所述最佳化目標計數值,所述計數器113會完成所述計數操作,並且停止持續累計所述等待計數值。
在步驟S44中,所述處理器111載入對應可複寫式非揮發性記憶體模組120的多個初始化資訊,以完成所述喚醒操作。步驟S44相同於步驟S36,細節不贅述於此。也就是說,在圖4的實施例中,當計數器113停止計數操作後,所述處理器111會不對可複寫式非揮發性記憶體模組中的一或多個測試實體位址分別執行所述讀取測試操作,但直接載入對應所述可複寫式非揮發性記憶體模組120的多個初始化資訊,以完成所述喚醒操作。
如此一來,在圖4的實施例中,所述喚醒操作的耗費時間(即,喚醒時間)可因為不需要進行所述一或多個讀取測試操作進一步地被縮短。此外,在圖4的實施例中,電子裝置10因不需要執行所述一或多個讀取測試操作,電子裝置10可進一步地避免耗費電力在所述一或多個讀取測試操作上。換句話說,理論上,圖4的實施例所提供的裝置喚醒方法可比圖3的實施例所提供的裝置喚醒方法更快且更省電。
但,應注意是,所述最佳化目標計數值是經由於所述喚醒操作被執行之前所完成的一另一喚醒操作所獲得。以下利用圖5來說明。
圖5是根據本發明的又一實施例所繪示又一裝置喚醒方法的流程圖。請參照圖5,對應所述另一喚醒操作的裝置喚醒方法包括步驟S51、S52、S53、S54、S55、S56。其中,與圖3的實施例的裝置喚醒方法相比,步驟S51相同於步驟S31;步驟S52相同於步驟S32;步驟S53相同於步驟S34;步驟S54相同於步驟S35;步驟S56相同於步驟S36。基此,上述步驟S51、S52、S53、S54、S56的細節不再贅述。以下僅針對圖5的實施例的裝置喚醒方法與圖3的實施例的裝置喚醒方法的不同之處進行說明。
具體來說,在執行步驟S52後,所述處理器111不會去判斷所累計的所述等待計數值是否等於目標計數值,但所述處理器111會直接對可複寫式非揮發性記憶體模組中的所述一或多個測試實體位址分別執行所述讀取測試操作,並且判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作(S54)。反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作(步驟S54à是),接續至步驟S55;反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作(步驟S54à否),接續至步驟S54。
在步驟S55中,計數器113停止累計所述等待計數值,並且所述處理器111儲存所累計的所述等待計數值為所述最佳化目標計數值。所述最佳化目標計數值被儲存在所述永遠上電儲存單元中。也就是說,為了精確地獲得最佳化目標計數值,所述處理器111藉由執行所述另一喚醒操作,利用所述一或多個測試實體位址皆通過對應的所述讀取測試操作的時機點來將所累計的等待計數值作為最佳化目標計數值。換句話說,所述處理器111可知道,在開始執行喚醒操作且經過將等待計數值從0累加至所述最佳化目標計數值的時間後,所述可複寫式非揮發性記憶體模組120可進入至正常地被存取的狀態(因所述一或多個測試實體位址在經過所述時間後,已可皆通過讀取測試操作)。
在一實施例中,舉例來說,在電子裝置10第一次執行喚醒操作時,所述處理器111可執行圖5的實施例所提供的裝置喚醒方法,以獲得所述最佳化目標計數值。
綜上所述,本發明的實施例所提供的電子裝置與裝置喚醒方法,可在執行喚醒操作時,使用所述最佳化頻率值取代計數器的預設頻率值,或更使用所述最佳化目標計數值取代所述計數器的預設的目標計數值,以縮短計數器的計數時間且更可省略讀取測試操作,進而縮短用以完成所述喚醒操作的耗費時間。如此一來,由於完成所述喚醒操作的耗費時間減少,使電子裝置在喚醒階段的電力消耗可大量地被減少,進而增進了電子裝置的電池的續航能力。此外,由於完成所述喚醒操作的耗費時間減少,使電子裝置被喚醒的速度增快,進而增進了電子裝置從待機階段進入至正常使用階段的速度,而增進了電子裝置整體的運作效率。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
TRHR、TWUP、TMOP、TSTB:時間 T1、T2、T3:時間點 10:電子裝置 110:控制器 120:可複寫式非揮發性記憶體模組 130:電池 111:處理器 112:記憶體介面控制電路 113:計數器 S31、S32、S33、S34、S35、S36:裝置喚醒方法的流程步驟 S41、S42、S43、S44:裝置喚醒方法的流程步驟 S51、S52、S53、S54、S55、S56:裝置喚醒方法的流程步驟
圖1是根據本發明的一實施例所繪示多個訊號的示意圖。 圖2是根據本發明的一實施例所繪示的電子裝置的方塊示意圖。 圖3是根據本發明的一實施例所繪示的裝置喚醒方法的流程圖。 圖4是根據本發明的又一實施例所繪示的又一裝置喚醒方法的流程圖。 圖5是根據本發明的又一實施例所繪示又一裝置喚醒方法的流程圖。
S31、S32、S33、S34、S35、S36:裝置喚醒方法的流程步驟

Claims (10)

  1. 一種電子裝置,包括: 一可複寫式非揮發性記憶體模組,用以儲存資料;以及 一控制器,所述控制器包括: 一處理器,耦接至所述可複寫式非揮發性記憶體模組; 一計數器, 耦接至所述處理器,用以接收所述處理器的指示來累計一計數值, 其中所述處理器用以開始執行一喚醒操作,載入一最佳化頻率值,並且以所述最佳化頻率值取代所述計數器的預設頻率值, 其中所述處理器更用以指示所述計數器根據所述最佳化頻率值開始持續累計具有一初始值的等待計數值, 其中反應於判定所累計的所述等待計數值等於一目標計數值,所述處理器更用以對所述可複寫式非揮發性記憶體模組中的一或多個測試實體位址分別執行一讀取測試操作, 其中所述處理器更用以判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作, 其中反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作,所述處理器更用以載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。
  2. 如申請專利範圍第1項所述的電子裝置,其中反應於判定所述一或多個測試實體位址沒有皆通過對應的所述讀取測試操作, 所述處理器更用以對所述一或多個測試實體位址中沒有通過對應的所述讀取測試操作的測試實體位址再次執行對應的所述讀取測試操作,並且再次執行所述判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作的步驟。
  3. 如申請專利範圍第1項所述的電子裝置,其中反應於判定所累計的所述等待計數值等於所述目標計數值,所述處理器更用以指示所述計數器停止持續累計所述等待計數值。
  4. 一種電子裝置,包括: 一可複寫式非揮發性記憶體模組,用以儲存資料;以及 一控制器,所述控制器包括: 一處理器,耦接至所述可複寫式非揮發性記憶體模組; 一計數器, 耦接至所述處理器,用以接收所述處理器的指示來累計一計數值, 其中所述處理器用以開始執行一喚醒操作,載入一最佳化頻率值與一最佳化目標計數值,以所述最佳化頻率值取代所述計數器的一預設頻率值,並且以所述最佳化目標計數值取代所述計數器的預設的一目標計數值,其中所述最佳化目標計數值經由於所述喚醒操作被執行之前所完成的一另一喚醒操作所獲得, 其中所述處理器更用以指示所述計數器根據所述最佳化頻率值開始持續累計具有一初始值的一等待計數值, 其中反應於判定所累計的所述等待計數值等於所述最佳化目標計數值,所述處理器更用以載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。
  5. 如申請專利範圍第4項所述的電子裝置,在所述另一喚醒操作中, 所述處理器開始執行所述另一喚醒操作,載入所述最佳化頻率值,並且以所述最佳化頻率值取代所述計數器的所述預設頻率值, 其中所述處理器指示所述計數器根據所述最佳化頻率值開始持續累計具有所述初始值的所述等待計數值, 其中所述處理器對所述可複寫式非揮發性記憶體模組中的一或多個測試實體位址分別執行一讀取測試操作, 其中所述處理器判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作, 其中反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作,所述處理器停止累計所述等待計數值,並且儲存所累計的所述等待計數值為所述最佳化目標計數值, 其中所述處理器載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述另一喚醒操作。
  6. 一種裝置喚醒方法,適用於一電子裝置,其中所述電子裝置包括一可複寫式非揮發性記憶體模組、一處理器與一計數器,所述方法包括: 開始執行一喚醒操作,載入一最佳化頻率值; 根據所述最佳化頻率值開始持續累計具有一初始值的等待計數值; 反應於判定所累計的所述等待計數值等於一目標計數值,對所述可複寫式非揮發性記憶體模組中的一或多個測試實體位址分別執行一讀取測試操作; 判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作;以及 反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作,載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。
  7. 如申請專利範圍第6項所述的裝置喚醒方法,其中反應於判定所述一或多個測試實體位址沒有皆通過對應的所述讀取測試操作, 所述處理器更用以對所述一或多個測試實體位址中沒有通過對應的所述讀取測試操作的測試實體位址再次執行對應的所述讀取測試操作,並且再次執行所述判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作的步驟。
  8. 如申請專利範圍第6項所述的裝置喚醒方法,其中反應於判定所累計的所述等待計數值等於所述目標計數值,停止持續累計所述等待計數值。
  9. 一種裝置喚醒方法,適用於一電子裝置,其中所述電子裝置包括一可複寫式非揮發性記憶體模組、一處理器與一計數器,所述方法包括: 開始執行一喚醒操作,載入一最佳化頻率值與一最佳化目標計數值,其中所述最佳化目標計數值經由於所述喚醒操作被執行之前所完成的一另一喚醒操作所獲得; 根據所述最佳化頻率值開始持續累計具有一初始值的一等待計數值; 反應於判定所累計的所述等待計數值等於所述最佳化目標計數值,所述處理器更用以載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述喚醒操作。
  10. 如申請專利範圍第9項所述的裝置喚醒方法,其中所述另一喚醒操作包括: 開始執行所述另一喚醒操作,載入所述最佳化頻率值; 根據所述最佳化頻率值開始持續累計具有所述初始值的所述等待計數值; 對所述可複寫式非揮發性記憶體模組中的一或多個測試實體位址分別執行一讀取測試操作; 判斷所述一或多個測試實體位址是否皆通過對應的所述讀取測試操作; 反應於判定所述一或多個測試實體位址皆通過對應的所述讀取測試操作,停止累計所述等待計數值,並且儲存所累計的所述等待計數值為所述最佳化目標計數值;以及 載入對應可複寫式非揮發性記憶體模組的多個初始化資訊,以完成所述另一喚醒操作。
TW108104137A 2019-02-01 2019-02-01 電子裝置及裝置喚醒方法 TWI690844B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108104137A TWI690844B (zh) 2019-02-01 2019-02-01 電子裝置及裝置喚醒方法
CN201911079883.9A CN111522587B (zh) 2019-02-01 2019-11-07 电子装置及装置唤醒方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108104137A TWI690844B (zh) 2019-02-01 2019-02-01 電子裝置及裝置喚醒方法

Publications (2)

Publication Number Publication Date
TWI690844B true TWI690844B (zh) 2020-04-11
TW202030593A TW202030593A (zh) 2020-08-16

Family

ID=71134250

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108104137A TWI690844B (zh) 2019-02-01 2019-02-01 電子裝置及裝置喚醒方法

Country Status (2)

Country Link
CN (1) CN111522587B (zh)
TW (1) TWI690844B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI766514B (zh) * 2020-12-30 2022-06-01 新唐科技股份有限公司 電子裝置及其供電方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112566075B (zh) * 2020-11-25 2023-07-28 深圳市沃特沃德信息有限公司 蜂窝物联网设备的数据包发送方法、装置和计算机设备

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200506725A (en) * 2003-08-08 2005-02-16 Wistron Corp Wake-up method for standby mode and its device
US20120284551A1 (en) * 2009-11-25 2012-11-08 Junhua Zhao Deep standby method and device for embedded system
CN104429134A (zh) * 2012-06-21 2015-03-18 奥林奇公司 用于远程唤醒无线路由器装置的方法
US9110596B2 (en) * 2010-08-13 2015-08-18 Rambus Inc. Fast-wake memory
TW201616277A (zh) * 2014-10-27 2016-05-01 宏碁股份有限公司 可攜式電子裝置及其喚醒可攜式電子裝置之方法
TWI614706B (zh) * 2013-12-10 2018-02-11 深圳市華星光電技術有限公司 可攜式電子裝置的操作方法
TWI625736B (zh) * 2017-05-19 2018-06-01 華邦電子股份有限公司 快閃記憶體儲存裝置
US20180196614A1 (en) * 2017-01-09 2018-07-12 Micron Technology, Inc. Error correction
US20180275740A1 (en) * 2013-08-08 2018-09-27 Samsung Electronics Co., Ltd.. System on chip for reducing wake-up time, method of operating same, and computer system including same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8799687B2 (en) * 2005-12-30 2014-08-05 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including optimizing C-state selection under variable wakeup rates
TWI508099B (zh) * 2013-01-28 2015-11-11 Phison Electronics Corp 工作時脈切換方法、記憶體控制器與記憶體儲存裝置
JP6376006B2 (ja) * 2015-03-12 2018-08-22 株式会社デンソー 電子制御装置
CN105302548B (zh) * 2015-09-24 2019-02-12 深圳Tcl数字技术有限公司 安卓设备的待机、唤醒方法及装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200506725A (en) * 2003-08-08 2005-02-16 Wistron Corp Wake-up method for standby mode and its device
US20120284551A1 (en) * 2009-11-25 2012-11-08 Junhua Zhao Deep standby method and device for embedded system
US9110596B2 (en) * 2010-08-13 2015-08-18 Rambus Inc. Fast-wake memory
CN104429134A (zh) * 2012-06-21 2015-03-18 奥林奇公司 用于远程唤醒无线路由器装置的方法
US20180275740A1 (en) * 2013-08-08 2018-09-27 Samsung Electronics Co., Ltd.. System on chip for reducing wake-up time, method of operating same, and computer system including same
TWI614706B (zh) * 2013-12-10 2018-02-11 深圳市華星光電技術有限公司 可攜式電子裝置的操作方法
TW201616277A (zh) * 2014-10-27 2016-05-01 宏碁股份有限公司 可攜式電子裝置及其喚醒可攜式電子裝置之方法
US20180196614A1 (en) * 2017-01-09 2018-07-12 Micron Technology, Inc. Error correction
TWI625736B (zh) * 2017-05-19 2018-06-01 華邦電子股份有限公司 快閃記憶體儲存裝置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI766514B (zh) * 2020-12-30 2022-06-01 新唐科技股份有限公司 電子裝置及其供電方法

Also Published As

Publication number Publication date
CN111522587A (zh) 2020-08-11
CN111522587B (zh) 2023-09-01
TW202030593A (zh) 2020-08-16

Similar Documents

Publication Publication Date Title
US20220115048A1 (en) Customizable backup and restore from nonvolatile logic array
US9189053B2 (en) Performance based power management of a memory and a data storage system using the memory
TWI774787B (zh) 記憶體控制器及其操作方法
US10223017B2 (en) Memory apparatus and energy-saving control method thereof
US8923088B2 (en) Solid state storage device with sleep control circuit
US20080276236A1 (en) Data processing device with low-power cache access mode
EP3872641B1 (en) Storage device and method of operating the storage device
US20170236561A1 (en) Memory device ultra-deep power-down mode exit control
US10539989B1 (en) Memory device alert of completion of internally self-timed power-up and reset operations
TWI690844B (zh) 電子裝置及裝置喚醒方法
US8339889B2 (en) Semiconductor memory device
US20170285718A1 (en) Memory apparatus and energy-saving control method thereof
US20020105829A1 (en) Nonvolatile semiconductor storage device and control method thereof
US7895457B2 (en) Memory card with power saving
US11496118B2 (en) Semiconductor device
US20050198542A1 (en) Method and apparatus for a variable memory enable deassertion wait time
US10998073B2 (en) Systems and methods to wake up memory array
US9454437B2 (en) Non-volatile logic based processing device
US10631248B2 (en) Mid-cycle adjustment of internal clock signal timing
TWI235298B (en) Method to read the battery status by the operating system of portable computer
US10338664B2 (en) Control module for data retention and method of operating control module
CN112148365B (zh) 一种控制模块、方法及微控制器芯片
US20140281703A1 (en) Local Repair Signature Handling for Repairable Memories
TW202326357A (zh) 微控制器及其控制方法
JP2007042221A (ja) 不揮発性記憶回路への書込み制御方法及び半導体集積回路