TWI682623B - 溫度補償振盪電路 - Google Patents

溫度補償振盪電路 Download PDF

Info

Publication number
TWI682623B
TWI682623B TW108111594A TW108111594A TWI682623B TW I682623 B TWI682623 B TW I682623B TW 108111594 A TW108111594 A TW 108111594A TW 108111594 A TW108111594 A TW 108111594A TW I682623 B TWI682623 B TW I682623B
Authority
TW
Taiwan
Prior art keywords
resistor
voltage
resistance value
coupled
circuit
Prior art date
Application number
TW108111594A
Other languages
English (en)
Other versions
TW202038554A (zh
Inventor
周家源
蔡安綺
Original Assignee
聯陽半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯陽半導體股份有限公司 filed Critical 聯陽半導體股份有限公司
Priority to TW108111594A priority Critical patent/TWI682623B/zh
Priority to CN201910410636.6A priority patent/CN111769820A/zh
Priority to US16/507,059 priority patent/US10666235B1/en
Application granted granted Critical
Publication of TWI682623B publication Critical patent/TWI682623B/zh
Publication of TW202038554A publication Critical patent/TW202038554A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/023Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
    • H03K3/0231Astable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/011Modifications of generator to compensate for variations in physical values, e.g. voltage, temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • H03K4/48Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
    • H03K4/50Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor
    • H03K4/501Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor the starting point of the flyback period being determined by the amplitude of the voltage across the capacitor, e.g. by a comparator

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
  • Pulse Circuits (AREA)
  • Oscillators With Electromechanical Resonators (AREA)

Abstract

本發明提供一種溫度補償振盪電路。溫度補償振盪電路 依據第一電阻值產生第一延遲電壓及第二延遲電壓。第一電阻值的溫度變化函數的一階項被消除。溫度補償振盪電路依據第一參考電阻值以及第二參考電阻值產生參考電壓。第一參考電阻值的溫度變化函數的一階項被設定為等於第二參考電阻值的溫度變化函數的一階項。第二參考電阻值被調整以使參考電壓的變化匹配第一電阻值的溫度變化函數的二階項,從而提供不會因為溫度的變化而改變的時脈。

Description

溫度補償振盪電路
本發明是有關於一種振盪電路,且特別是有關於一種溫度補償振盪電路。
一般的電阻電容振盪器(RC Oscillator)所產生的時脈頻率會隨著溫度的飄移而變動。電容值不易隨溫度而改變,而電阻值對於溫度變化較為敏感。文獻“An On-Chip CMOS Relaxation Oscillator With Voltage Averaging Feedback”中提到將電阻電容振盪器的電阻,由具有負溫度變化函數的多晶矽(polysilicon)電阻串聯具有正溫度變化函數的擴散(diffusion)電阻,藉以使電阻電容振盪器所產生的時脈頻率對溫度較不敏感。
然而,溫度變化函數可被視為至少具有一階項(first order term)以及二階項(second order term)的泰勒展開函數(Taylor expansion)。採取上述的方法,僅僅是消除度變化函數的一階項。溫度變化函數還存在二階項。因此,時脈頻率仍會對溫度的變化而改變。溫度變化函數的二階項並無法由多晶矽電阻串聯擴散電阻而消除。如圖1所示,圖1是溫度變化函數的二階項會被保留時,時脈頻率的相對變化與溫度關係圖。關係圖F1中的橫軸表示為溫度。關係圖F1中的縱軸表示為時脈頻率的相對變化。時脈頻率的相對變化以百分比來表示。在圖1中,關係曲線CV1呈現為弧形的二階函數。消除溫度變化函數的一次項,溫度變化函數還存在著二階項。由圖1可知,在-40℃到100℃的溫度區間內,時脈頻率還存在著2%的相對變化。因此,溫度變化函數還存在著二階項會導致一般的電阻電容振盪器的時脈頻率還會隨著溫度的變化而變化。
本發明提供一種溫度補償振盪電路,用以產生具有不隨溫度變化的時脈頻率的時脈。
本發明的溫度補償振盪電路包括第一延遲電壓產生器、第二延遲電壓產生器、參考電壓產生器以及時脈產生電路。第一延遲電壓產生器經配置以依據第一時脈、第一電阻值以及第一電容值產生第一延遲電壓,第一電阻值的溫度變化函數的一階項被消除。第二延遲電壓產生器經配置以依據第二時脈、第一電阻值以及第二電容值產生第二延遲電壓。參考電壓產生器經配置以接收外部電源。參考電壓產生器依據第一參考電阻值以及第二參考電阻值將外部電源進行分壓以產生參考電壓。第一參考電阻值的溫度變化函數的一階項被設定為等於第二參考電阻值的溫度變化函數的一階項。第二參考電阻值被調整以使參考電壓的變化匹配第一電阻值的溫度變化函數的二階項。時脈產生電路經配置以依據第一延遲電壓以及參考電壓產生第一時脈,並依據第二延遲電壓以及參考電壓產生第二時脈。
基於上述,在第一延遲電壓產生器以及第二延遲電壓產生器中,第一電阻值的溫度變化函數的一階項被消除。在參考電壓產生器中,第一參考電阻值的溫度變化函數的一階項被設定為等於第二參考電阻值的溫度變化函數的一階項。此外,第二參考電阻值被調整,藉以使參考電壓的變化能夠匹配第一電阻值的溫度變化函數的二階項。第一延遲電壓以及第二延遲電壓的變化是追隨第一電阻值的溫度變化函數的二階項,因此參考電壓的變化會等於第一延遲電壓以及第二延遲電壓的變化。如此一來,第一時脈以及第二時脈的頻率不會因為溫度的變化而改變。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
請參考圖2,圖2是依據本發明第一實施例所繪示的溫度補償振盪電路的示意圖。在本實施例中,溫度補償振盪電路100包括第一延遲電壓產生器110、第二延遲電壓產生器120、參考電壓產生器130以及時脈產生電路140。第一延遲電壓產生器110依據第一時脈CLK1、具有第一電阻值rd1以及第一電容值cd1產生第一延遲電壓VD1。第一電阻值rd1具有溫度變化函數。溫度變化函數被表示為至少具有一階項(first order term)以及二階項(second order term)的泰勒展開函數(Taylor expansion)。第一延遲電壓產生器110還消除溫度變化函數的一階項。第二延遲電壓產生器120經配置以依據第二時脈CLK2、第一電阻值rd1以及第二電容值cd2產生第二延遲電壓VD2。同樣地,在第二延遲電壓產生器120中,溫度變化函數的一階項也被消除。在溫度變化函數的一階項被消除後,溫度變化函數的二階項會被保留。
在本實施例中,參考電壓產生器130接收外部電源VEXT。參考電壓產生器130會依據第一參考電阻值rf1以及第二參考電阻值rf2將外部電源VEXT轉換為參考電壓VREF。第一參考電阻值rf1具有溫度變化函數。第二參考電阻值rf2具有溫度變化函數。與第一電阻值rd1的溫度變化函數相似,第一參考電阻值rf1的溫度變化函數以及第二參考電阻值rf2的溫度變化函數被表示為至少具有一階項以及二階項的泰勒展開函數。在參考電壓產生器130中,第一參考電阻值rf1的溫度變化函數的一階項被設定為等於第二參考電阻值rf2的溫度變化函數的一階項。除此之外,第二參考電阻值rf2被調整,藉以使參考電壓VREF的變化能夠匹配第一電阻值rd1的溫度變化函數的二階項。時脈產生電路140依據第一延遲電壓VD1以及參考電壓VREF產生第一時脈CLK1,並依據第二延遲電壓VD2以及參考電壓VREF產生第二時脈CLK2。
在此值得一提的是,在第一延遲電壓產生器110以及第二延遲電壓產生器120中,第一電阻值rd1的溫度變化函數的一階項被消除。在參考電壓產生器130中,第一參考電阻值rf1的溫度變化函數的一階項被設定為等於第二參考電阻值rf2的溫度變化函數的一階項。此外,第二參考電阻值rf2被調整,藉以使參考電壓VREF的變化能夠匹配第一電阻值rd1的溫度變化函數的二階項。第一延遲電壓VD1以及第二延遲電壓VD2的變化是追隨第一電阻值rd1的溫度變化函數的二階項(如圖1所示的關係曲線CV1)。因此參考電壓VREF的變化會等於第一延遲電壓VD1以及第二延遲電壓VD2的變化。如此一來,第一時脈CLK1以及第二時脈CLK2的頻率不會因為溫度的變化而改變。
進一步來說明,請參考圖3,圖3是依據本發明第二實施例所繪示的溫度補償振盪電路的示意圖。在本實施例中,溫度補償振盪電路200包括第一延遲電壓產生器210、第二延遲電壓產生器220、參考電壓產生器230以及時脈產生電路240。第一延遲電壓產生器210、第二延遲電壓產生器220、參考電壓產生器230以及時脈產生電路240。第一延遲電壓產生器210、第二延遲電壓產生器220、參考電壓產生器230以及時脈產生電路240之間的耦接關係能夠在第一實施例獲致足夠的教示,因此恕不在此重述。
在本實施例中,第一延遲電壓產生器210包括第一電阻R1、第二電阻R2、第一電容C1以及第一開關SW1。第一電阻R1的第一端經配置以接收輸入電壓VIN。第二電阻R2的第一端耦接於第一電阻R1的第二端。也就是說,第一電阻R1與第二電阻R2是串聯連接。第一電阻R1以及第二電阻R2共同提供第一電阻值rd1。第一電阻R1以及第二電阻R2的其中之一的溫度係數是負溫度係數。第一電阻R1以及第二電阻R2的其中另一的溫度係數是正溫度係數。上述的負溫度係數表示溫度變化函數的一階項的常數是小於0的實數。正溫度係數表示溫度變化函數的一階項的常數是大於0的實數。舉例來說,第一電阻R1的溫度係數是負溫度係數。第二電阻R2的溫度係數是正溫度係數。因此,在獲知第一電阻R1的電阻值的溫度變化函數以及第二電阻R2的電阻值的溫度變化函數後(溫度變化函數可以由供應商提供),依據一階項的常數調整第一電阻R1的長度以及第二電阻R2的長度,藉以消除第一電阻值rd1的溫度變化函數的一階項。舉例來說,第一電阻R1的溫度係數是負溫度係數。第一電阻R1的電阻值的溫度變化函數如公式(1)所示:
FR1(T)= -0.8×T+0.01×T 2…………………………..公式(1)
其中FR1(T)是表示第一電阻R1的電阻值的溫度變化函數,T是表示溫度。第二電阻R2的溫度係數是正溫度係數。第二電阻R2的電阻值的溫度變化函數如公式(2)所示:
FR2(T)= 2.4×T+0.08×T 2………………….………..公式(2)
其中FR2(T)是表示第二電阻R2的電阻值的溫度變化函數。由公式(1)以及公式(2)可得知,第一電阻R1的長度可以被設定為第二電阻R2的長度的三倍,如此一來,第一電阻值rd1的溫度變化函數的一階項被消除,並且第一電阻值rd1的溫度變化函數的二階項會被保留(即,3×FR1(T)+FR2(T)=0.11×T 2)。
第一電容C1的第一端耦接於第二電阻R2的第二端。第一電容C1的第二端耦接於參考低電壓(例如是接地)。第一電容C1提供第一電容值cd1。第一延遲電壓產生器210經由第二電阻R2、第一電容C1的連接節點提供第一延遲電壓VD1。
第一開關SW1的第一端耦接於第二電阻R2的第二端以及第一電容C1的第一端。第一開關SW1的第二端耦接於參考低電壓。第一開關SW1的控制端用接收第一時脈CLK1。在本實施例中,第一開關SW1可例如是由N型金屬氧化物半導體(Metal-Oxide-Semiconductor,MOS)場效電晶體來實現。第一開關SW1在基於第一時脈CLK1的控制下進行切換。當第一開關SW1被斷開時,輸入電壓VIN會經由第一電阻R1、第二電阻R2對第一電容C1進行充電,藉以在第二電阻R2與第一電容C1的連接節點形成第一延遲電壓VD1。當第一開關SW1被導通時,第一延遲電壓VD1的電壓值則被下拉到參考低電壓的準位(例如是0伏)。
在本實施例中,第二延遲電壓產生器220包括第三電阻R3、第四電阻R4、第二電容C2以及第二開關SW2。第三電阻R3的第一端經配置以接收輸入電壓VIN。第四電阻R4的第一端耦接於第三電阻R3的第二端。也就是說,第三電阻R3與第四電阻R4是串聯連接。第三電阻R3以及第四電阻R4共同提供第一電阻值rd1。第三電阻R3以及第四電阻R4的其中之一的溫度係數是負溫度係數。第三電阻R3以及第四電阻R4的其中另一的溫度係數是正溫度係數。第二延遲電壓產生器220藉由第三電阻R3以及第四電阻R4消除第一電阻值rd1的溫度變化函數的一階項。關於藉由第三電阻R3以及第四電阻R4消除第一電阻值rd1的溫度變化函數的一階項的實施細節,可以在上述關於藉由第一電阻R1以及第二電阻R2消除第一電阻值rd1的溫度變化函數的一階項的實施細節中獲致足夠的教示,因此恕不在此重述。在本實施例中,第三電阻R3的材料可相同於第一電阻R1的材料。第四電阻R4的材料可相同於第二電阻R2的材料。如此一來,可降低第一延遲電壓產生器210以及第二延遲電壓產生器220的設計複雜度。
第二電容C2的第一端耦接於第四電阻R4的第二端。第二電容C2的第二端耦接於參考低電壓,第二電容C2經配置以提供第二電容值cd2。第二延遲電壓產生器220經由第四電阻R4、第二電容C2的連接節點提供第二延遲電壓VD2。在本實施例中,第一電容值cd1不等於第二電容值cd2。
第二開關SW2的第一端耦接於第四電阻R4的第二端以及第二電容C2的第一端。第二開關SW2的第二端耦接於參考低電壓。第二開關SW2的控制端經配置以接收第二時脈CLK2。在本實施例中,第二開關SW2的實現方式與第一開關SW1相同。第二開關SW2可例如是由NMOS來實現。第二開關SW2在基於第二時脈CLK2的控制下進行切換。當第二開關SW2被斷開時,輸入電壓VIN會經由第三電阻R3、第四電阻R4對第二電容C2進行充電,藉以在第四電阻R4與第二電容C2的連接節點形成第二延遲電壓VD2。當第二開關SW2被導通時,第二延遲電壓VD2的電壓值則被下拉到參考低電壓的準位(例如是0伏)。本發明的第一開關以及第二開關可以是任何相同形式的電晶體開關的元件來實現。本發明的第一開關以及第二開關的實現方式並不以本實施例為限。
在本實施例中,參考電壓產生器230包括用以提供第一參考電阻值rf1的第一參考電路232以及用以提供第二參考電阻值rf2的第二參考電路234。第一參考電路232的第一端經配置以接收外部電源VEXT。第一參考電路232的第二端耦接於時脈產生電路240。第一參考電路232包括第一參考電阻R5以及第二參考電阻R6。第一參考電阻R5的第一端作為第一參考電路232的第一端,並且經配置以接收外部電源VEXT。第二參考電阻R6的第一端耦接於第一參考電阻R5的第二端。第二參考電阻R6的第二端耦接於第二參考電路234。第二參考電阻R6的第二端作為第一參考電路232的第二端。在本實施例中,第一參考電阻R5以及第二參考電阻R6的其中之一的溫度係數是負溫度係數。第一參考電阻R5以及第二參考電阻R6的其中另一的溫度係數是正溫度係數。舉例來說,第一參考電阻R5的溫度係數是負溫度係數。第二參考電阻R6的溫度係數是正溫度係數。第一參考電阻R5與第二參考電阻R6串聯連接以提供第一參考電阻值rf1。第一參考電阻值rf1的溫度變化函數包括一階項以及二階項。
在本實施例中,第二參考電路234耦接於第一參考電路232與參考低電壓之間。第二參考電阻值rf2的溫度變化函數包括一階項以及二階項。第一參考電阻R5以及第二參考電阻R6被設計為使第一參考電阻值rf1的溫度變化函數的一階項等於第二參考電阻值rf2的溫度變化函數的一階項。如此一來,參考電壓產生器230依據將外部電源VEXT進行分壓所產生的參考電壓VREF不會隨著第一參考電阻值rf1的溫度變化函數的一階項以及第二參考電阻值rf2的溫度變化函數的一階項而改變。參考電壓產生器230所產生的參考電壓VREF則會隨著第一參考電阻值rf1的溫度變化函數的二階項以及第二參考電阻值rf2的溫度變化函數的二階項而改變。
在本實施例中,第二參考電阻值rf2被調整,藉以使參考電壓VREF的變化能夠匹配第一電阻值rd1的溫度變化函數的二階項。
詳細來說明調整第二參考電阻值的實施細節,請參考圖4A,圖4A是依據本發明一實施例所繪示的第二參考電路的示意圖。在本實施例中,第二參考電路334包括第三參考電阻R71~R7m以及調整開關QA1~QA3。第三參考電阻R71~R7m串聯連接並耦接於第一參考電路(如圖3的第一參考電路232)與參考低電壓之間。調整開關QA1~QA3分別並聯連接於第三參考電阻R71~R7m的至少其中之一。第二參考電路334可依據調整信號AS控制調整開關QA1~QA3,藉以調整第二參考電阻值rf2。舉例來說,調整開關QA1的第一端耦接於第三參考電阻R71的第一端。調整開關QA1的第二端耦接於參考低電壓。調整開關QA2的第一端耦接於第三參考電阻R72的第一端。調整開關QA2的第二端耦接於參考低電壓。調整開關QA3的第一端耦接於第三參考電阻R73的第一端。調整開關QA3的第二端耦接於參考低電壓。舉例來說,第二參考電路334可依據三個位元數的調整信號AS導通調整開關QA2並斷開調整開關QA3以旁路第三參考電阻R71、R72,藉以調整第二參考電阻值rf2。為了便於說明,本實施例的調整開關的數量以3個為例。本發明的調整開關的數量可以是多個,並不以本實施例為限。
請參考圖4B,圖4B是依據本發明另一實施例所繪示的第二參考電路的示意圖。在本實施例中,第二參考電路434包括第三參考電阻R81~R8m以及調整開關QC1~QC3。第三參考電阻R81~R8m串聯連接並耦接於第一參考電路(如圖3的第一參考電路232)與參考低電壓之間。調整開關QC1~QC3分別並聯連接於第三參考電阻R81~R8m的其中之一。第二參考電路434可依據調整信號AS控制調整開關QC1~QC3,藉以調整第二參考電阻值rf2。舉例來說,調整開關QC1的第一端耦接於第三參考電阻R81的第一端。調整開關QC1的第二端耦接於第三參考電阻R81的第二端。調整開關QC2的第一端耦接於第三參考電阻R82的第一端。調整開關QC2的第二端耦接於第三參考電阻R82的第二端。調整開關QC3的第一端耦接於第三參考電阻R83的第一端。調整開關QC3的第二端耦接於第三參考電阻R83的第二端。舉例來說,第二參考電路可依據三個位元數的調整信號AS導通調整開關QC1、QC2並斷開調整開關QC3以旁路第三參考電阻R81、R82,藉以調整第二參考電阻值rf2。
請回到圖3,在圖3的實施例中,時脈產生電路240可依據參考電壓VREF與第一延遲電壓VD1的比較來產生第一時脈CLK1,並且依據參考電壓VREF與第二延遲電壓VD2的比較來產生第二時脈CLK2。詳細來說,時脈產生電路240包括第一比較器242、第二比較器244以及邏輯電路246。第一比較器242的反相輸入端耦接於參考電壓產生器230以接收參考電壓VREF。第一比較器242的非反相輸入端耦接於第一延遲電壓產生器210以接收第一延遲電壓VD1。也就是說,第一比較器242的反相輸入端耦接於第一參考電路232的第二端以接收參考電壓VREF。第一比較器242的非反相輸入端耦接於第二電阻R2與第一電容C1的連接節點以接收第一延遲電壓VD1。第一比較器242比較參考電壓VREF的電壓值以及第一延遲電壓VD1的電壓值以產生第一比較結果。第一比較器242經由輸出端將第一比較結果提供到邏輯電路246。
第二比較器244的反相輸入端耦接於參考電壓產生器230以接收參考電壓VREF。第二比較器244的非反相輸入端耦接於第二延遲電壓產生器220以接收第二延遲電壓VD2。也就是說,第二比較器244的反相輸入端耦接於第一參考電路232的第二端以接收參考電壓VREF。第二比較器244的非反相輸入端耦接於第四電阻R4與第二電容C2的連接節點以接收第二延遲電壓VD2。第二比較器244比較參考電壓VREF的電壓值以及第二延遲電壓VD2的電壓值以產生第二比較結果。
邏輯電路246耦接於第一比較器242、第二比較器244、第一延遲電壓產生器210以及第二延遲電壓產生器220,經配置以依據第一比較結果以及第二比較結果產生第一時脈CLK1以及第二時脈CLK2。在本實施例中,邏輯電路246是由設定重置鎖存器(SR latch)來實現。邏輯電路246的設定輸入端S耦接於第一比較器242的輸出端以接收第一比較結果。邏輯電路246的重置輸入端R耦接於第二比較器244的輸出端以接收第二比較結果。邏輯電路246經由輸出端Q將第一時脈CLK1提供到第一開關SW1。邏輯電路246經由反相輸出端QB將第二時脈CLK2提供到第二開關SW2。
舉例來說,在第一延遲電壓VD1的電壓值大於參考電壓VREF的電壓值時並且第二延遲電壓VD2的電壓值小於參考電壓VREF的電壓值時,第一比較器242會提供高邏輯準位的第一比較結果,並且第二比較器244會提供低邏輯準位的第二比較結果。邏輯電路246依據第一比較結果以及第二比較結果提供高邏輯準位的第一時脈CLK1以及低邏輯準位的第二時脈CLK2。此時,第一延遲電壓產生器210會依據第一時脈CLK1將第一延遲電壓VD1的電壓值下拉到參考低電壓的準位。第二延遲電壓產生器220則會依據第二時脈CLK2繼續提供第二延遲電壓VD2。接下來,在第二延遲電壓VD2的電壓值大於參考電壓VREF的電壓值時,邏輯電路246提供低邏輯準位的第一時脈CLK1以及高邏輯準位的第二時脈CLK2。如此一來,邏輯電路246開始提供具有不隨溫度變化的時脈頻率的第一時脈CLK1以及第二時脈CLK2。
依據圖3的實施例的教示,溫度補償振盪電路200還可以被進行修改。在一些實施例中,第一比較器242的非反相輸入端耦接於參考電壓產生器230以接收參考電壓VREF。第一比較器242的反相輸入端耦接於第一延遲電壓產生器210以接收第一延遲電壓VD1。第二比較器244的非反相輸入端耦接於參考電壓產生器230以接收參考電壓VREF。第二比較器244的反相輸入端耦接於第二延遲電壓產生器220以接收第二延遲電壓VD2。在一些實施例中,邏輯電路246的重置輸入端R耦接於第一比較器242的輸出端以接收第一比較結果。邏輯電路246的設定輸入端S耦接於第二比較器244的輸出端以接收第二比較結果。本發明的溫度補償振盪電路的耦接方式並不以本實施例為限。
請同時參考圖1以及圖5,圖5是依據本發明一實施例所繪示的改善結果。關係圖F2中的橫軸表示為溫度。關係圖F2中的縱軸表示為時脈頻率的相對變化。時脈頻率的相對變化以百分比來表示。由關係曲線CV2可知,在-40℃到100℃的溫度區間內,時脈頻率幾乎不變。這意謂著在參考電壓VREF的變化等於第一延遲電壓VD1以及第二延遲電壓VD2的變化時。第一時脈CLK1以及第二時脈CLK2的頻率不會因為溫度的變化而改變。
綜上所述,在本發明的溫度補償振盪電路中,第一延遲電壓產生器以及第二延遲電壓產生器的第一電阻值的溫度變化函數的一階項被消除。在參考電壓產生器的第一參考電阻值的溫度變化函數的一階項被設定為等於第二參考電阻值的溫度變化函數的一階項。除此之外,第二參考電阻值被調整,藉以使參考電壓的變化能夠匹配第一電阻值的溫度變化函數的二階項。第一延遲電壓以及第二延遲電壓的變化是追隨第一電阻值的溫度變化函數的二階項。因此,參考電壓的變化會等於第一延遲電壓以及第二延遲電壓的變化。如此一來,第一時脈以及第二時脈的頻率不會因為溫度的變化而改變。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200‧‧‧溫度補償振盪電路
110、210‧‧‧第一延遲電壓產生器
120、220‧‧‧第二延遲電壓產生器
130、230‧‧‧參考電壓產生器
140、240‧‧‧時脈產生電路
232‧‧‧第一參考電路
234、334、434‧‧‧第二參考電路
242‧‧‧第一比較器
244‧‧‧第二比較器
246‧‧‧邏輯電路
AS‧‧‧調整信號
C1‧‧‧第一電容
C2‧‧‧第二電容
cd1‧‧‧第一電容值
cd2‧‧‧第二電容值
CLK1‧‧‧第一時脈
CLK2‧‧‧第二時脈
CV1、CV2‧‧‧關係曲線
F1、F2‧‧‧關係圖
R‧‧‧重置輸入端
R1‧‧‧第一電阻
R2‧‧‧第二電阻
R3‧‧‧第三電阻
R4‧‧‧第四電阻
R5‧‧‧第一參考電阻
R6‧‧‧第二參考電阻
R71~R7m、R81~R8m‧‧‧第三參考電阻
rd1‧‧‧第一電阻值
rf1‧‧‧第一參考電阻值
rf2‧‧‧第二參考電阻值
S‧‧‧設定輸入端
SW1‧‧‧第一開關
SW2‧‧‧第二開關
Q‧‧‧輸出端
QA1~QA3、QC1~QC3‧‧‧調整開關
QB‧‧‧反相輸出端
VD1‧‧‧第一延遲電壓
VD2‧‧‧第二延遲電壓
VEXT‧‧‧外部電源
VIN‧‧‧輸入電壓
VREF‧‧‧參考電壓
圖1是溫度變化函數的二階項被保留時時脈頻率的相對變化與溫度關係圖。 圖2是依據本發明第一實施例所繪示的溫度補償振盪電路的示意圖。 圖3是依據本發明第二實施例所繪示的溫度補償振盪電路的示意圖。 圖4A是依據本發明一實施例所繪示的第二參考電路的示意圖。 圖4B是依據本發明另一實施例所繪示的第二參考電路的示意圖。 圖5是依據本發明一實施例所繪示的改善結果。
100‧‧‧溫度補償振盪電路
110‧‧‧第一延遲電壓產生器
120‧‧‧第二延遲電壓產生器
130‧‧‧參考電壓產生器
140‧‧‧時脈產生電路
cd1‧‧‧第一電容值
cd2‧‧‧第二電容值
CLK1‧‧‧第一時脈
CLK2‧‧‧第二時脈
rd1‧‧‧第一電阻值
rf1‧‧‧第一參考電阻值
rf2‧‧‧第二參考電阻值
VD1‧‧‧第一延遲電壓
VD2‧‧‧第二延遲電壓
VEXT‧‧‧外部電源
VREF‧‧‧參考電壓

Claims (10)

  1. 一種溫度補償振盪電路,包括: 一第一延遲電壓產生器,經配置以依據一第一時脈、一第一電阻值以及一第一電容值產生一第一延遲電壓,其中該第一電阻值的溫度變化函數的一階項被消除; 一第二延遲電壓產生器,經配置以依據一第二時脈、該第一電阻值以及一第二電容值產生一第二延遲電壓; 一參考電壓產生器,經配置以接收一外部電源,依據一第一參考電阻值以及一第二參考電阻值將該外部電源進行分壓以產生一參考電壓,其中該第一參考電阻值的溫度變化函數的一階項被設定為等於該第二參考電阻值的溫度變化函數的一階項,其中該第二參考電阻值被調整以使該參考電壓的變化匹配該第一電阻值的溫度變化函數的二階項;以及 一時脈產生電路,耦接於該第一延遲電壓產生器、該第二延遲電壓產生器以及該參考電壓產生器,經配置以依據該第一延遲電壓以及該參考電壓產生該第一時脈,並依據該第二延遲電壓以及該參考電壓產生該第二時脈。
  2. 如申請專利範圍第1項所述的溫度補償振盪電路,其中該第一延遲電壓產生器包括: 一第一電阻,該第一電阻的第一端經配置以接收一輸入電壓; 一第二電阻,該第二電阻的第一端耦接於該第一電阻的第二端,其中該第一電阻以及該第二電阻共同提供該第一電阻值; 一第一電容,該第一電容的第一端耦接於該第二電阻的第二端,該第一電容的第二端耦接於該參考低電壓,經配置以提供該第一電容值;以及 一第一開關,該第一開關的第一端耦接於該第二電阻的第二端以及該第一電容的第一端,該第一開關的第二端耦接於該參考低電壓,該第一開關的控制端經配置以接收該第一時脈, 其中該第一延遲電壓產生器藉由該第一電阻以及該第二電阻消除該第一電阻值的溫度變化函數的一階項,並且經由該第二電阻、該第一電容的連接節點提供該第一延遲電壓。
  3. 如申請專利範圍第1項所述的溫度補償振盪電路,其中該第一電阻以及該第二電阻的其中之一的溫度係數是負溫度係數,其中該第一電阻以及該第二電阻的其中另一的溫度係數是正溫度係數。
  4. 如申請專利範圍第2項所述的溫度補償振盪電路,其中該第二延遲電壓產生器包括: 一第三電阻,該第三電阻的第一端經配置以接收該輸入電壓; 一第四電阻,該第四電阻的第一端耦接於該第三電阻的第二端,其中該第三電阻以及該第四電阻共同提供該第一電阻值; 一第二電容,該第二電容的第一端耦接於該第四電阻的第二端,該第二電容的第二端耦接於該參考低電壓,經配置以提供該第二電容值;以及 一第二開關,該第二開關的第一端耦接於該第四電阻的第二端以及該第二電容的第一端,該第二開關的第二端耦接於該參考低電壓,該第二開關的控制端經配置以接收該第二時脈, 其中該第二延遲電壓產生器藉由該第三電阻以及該第四電阻消除該第一電阻值的溫度變化函數的一階項,並且經由該第四電阻、該第二電容的連接節點提供該第一延遲電壓。
  5. 如申請專利範圍第4項所述的溫度補償振盪電路,其中該第三電阻以及該第四電阻的其中之一的溫度係數是負溫度係數,其中該第三電阻以及該第四電阻的其中另一的溫度係數是正溫度係數。
  6. 如申請專利範圍第1項所述的溫度補償振盪電路,其中該參考電壓產生器包括: 一第一參考電路,該第一參考電路的第一端經配置以接收該外部電源,該第一參考電路的第二端耦接於該時脈產生電路,該第一參考電路經配置以提供該第一參考電阻值;以及 一第二參考電路,耦接於該第一參考電路與一參考低電壓之間,該第二參考電路經配置以提供該第二參考電阻值。
  7. 如申請專利範圍第6項所述的溫度補償振盪電路,其中該第一參考電路包括: 一第一參考電阻,該第一參考電阻的第一端經配置以接收一外部電源;以及 一第二參考電阻,該第二參考電阻的第一端耦接於該第一參考電阻的第二端,該第二參考電阻的第二端耦接於該第二參考電路。
  8. 如申請專利範圍第7項所述的溫度補償振盪電路,其中該第一參考電阻以及該第二參考電阻的其中之一的溫度係數是負溫度係數,其中該第一參考電阻以及該第二參考電阻的其中另一的溫度係數是正溫度係數。
  9. 如申請專利範圍第6項所述的溫度補償振盪電路,其中該第二參考電路包括: 多個第三參考電阻,耦接於該第一參考電路與該參考低電壓之間,該些第三參考電阻串聯連接;以及 多個調整開關,分別並聯連接於該些第三參考電阻的至少其中之一, 其中該第二參考電路依據一調整信號控制該些調整開關,藉以調整該第二參考電阻值。
  10. 如申請專利範圍第1項所述的溫度補償振盪電路,其中該時脈產生電路包括: 一第一比較器,該第一比較器的反相輸入端耦接於該參考電壓產生器以接收該參考電壓,該第一比較器的非反相輸入端耦接於該第一延遲電壓產生器以接收該第一延遲電壓,該第一比較器經配置以比較該參考電壓的電壓值以及該第一延遲電壓的電壓值以產生一第一比較結果; 一第二比較器,該第二比較器的反相輸入端耦接於該參考電壓產生器以接收該參考電壓,該第二比較器的非反相輸入端耦接於該第二延遲電壓產生器以接收該第二延遲電壓,該第二比較器經配置以比較該參考電壓的電壓值以及該第二延遲電壓的電壓值以產生一第二比較結果;以及 一邏輯電路,耦接於該第一比較器、該第二比較器、該第一延遲電壓產生器以及該第二延遲電壓產生器,經配置以依據該第一比較結果以及該第二比較結果產生該第一時脈以及該第二時脈。
TW108111594A 2019-04-02 2019-04-02 溫度補償振盪電路 TWI682623B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW108111594A TWI682623B (zh) 2019-04-02 2019-04-02 溫度補償振盪電路
CN201910410636.6A CN111769820A (zh) 2019-04-02 2019-05-17 温度补偿振荡电路
US16/507,059 US10666235B1 (en) 2019-04-02 2019-07-10 Temperature compensated oscillation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108111594A TWI682623B (zh) 2019-04-02 2019-04-02 溫度補償振盪電路

Publications (2)

Publication Number Publication Date
TWI682623B true TWI682623B (zh) 2020-01-11
TW202038554A TW202038554A (zh) 2020-10-16

Family

ID=69942476

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108111594A TWI682623B (zh) 2019-04-02 2019-04-02 溫度補償振盪電路

Country Status (3)

Country Link
US (1) US10666235B1 (zh)
CN (1) CN111769820A (zh)
TW (1) TWI682623B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11437981B1 (en) 2021-03-31 2022-09-06 Nxp B.V. Temperature compensated auto tunable frequency locked loop oscillator
US11796606B2 (en) 2021-04-20 2023-10-24 Texas Instruments Incorporated Pin-leakage compensation scheme for external resistor-based oscillators
US11848645B2 (en) * 2021-04-22 2023-12-19 Texas Instruments Incorporated Enabling an external resistor for an oscillator
US11437955B1 (en) 2021-08-05 2022-09-06 Texas Instruments Incorporated Switchover schemes for transition of oscillator from internal-resistor to external-resistor mode

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6078208A (en) * 1998-05-28 2000-06-20 Microchip Technology Incorporated Precision temperature sensor integrated circuit
US20100066457A1 (en) * 2008-09-05 2010-03-18 Em Microelectronic-Marin S.A. Low-power relaxation oscillator
US20130038364A1 (en) * 2011-08-11 2013-02-14 Renesas Electronics Corporation Oscillation circuit and semiconductor integrated circuit including the same
US20150171791A1 (en) * 2013-12-17 2015-06-18 Ams Ag Oscillator circuit
TW201525428A (zh) * 2013-12-27 2015-07-01 Univ Nat Kaohsiung Normal 溫度感測電路
US20160013753A1 (en) * 2014-07-12 2016-01-14 Texas Instruments Incorporated Relaxation oscillator with current and voltage offset cancellation
TW201624925A (zh) * 2014-12-19 2016-07-01 國立交通大學 讀出系統
US20180152140A1 (en) * 2016-11-29 2018-05-31 Mediatek Inc. Oscillation device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7385453B2 (en) * 2006-03-31 2008-06-10 Silicon Laboratories Inc. Precision oscillator having improved temperature coefficient control
CN101753115B (zh) * 2008-10-09 2012-07-04 盛群半导体股份有限公司 具有温度补偿的电路及方法
CN103795344A (zh) * 2014-01-21 2014-05-14 深圳市芯海科技有限公司 带有温度补偿的振荡器电路
CN108023546A (zh) * 2016-11-04 2018-05-11 德昌电机(深圳)有限公司 Rc振荡器以及包括其的电机驱动集成电路和电机装置
JP6869813B2 (ja) * 2017-05-31 2021-05-12 エイブリック株式会社 弛張型発振器、および弛張型発振器を備えた無線機器

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6078208A (en) * 1998-05-28 2000-06-20 Microchip Technology Incorporated Precision temperature sensor integrated circuit
US20100066457A1 (en) * 2008-09-05 2010-03-18 Em Microelectronic-Marin S.A. Low-power relaxation oscillator
US20130038364A1 (en) * 2011-08-11 2013-02-14 Renesas Electronics Corporation Oscillation circuit and semiconductor integrated circuit including the same
US20150194929A1 (en) * 2011-08-11 2015-07-09 Renesas Electronics Corporation Oscillation circuit and semiconductor integrated circuit including the same
US20150171791A1 (en) * 2013-12-17 2015-06-18 Ams Ag Oscillator circuit
TW201525428A (zh) * 2013-12-27 2015-07-01 Univ Nat Kaohsiung Normal 溫度感測電路
US20160013753A1 (en) * 2014-07-12 2016-01-14 Texas Instruments Incorporated Relaxation oscillator with current and voltage offset cancellation
TW201624925A (zh) * 2014-12-19 2016-07-01 國立交通大學 讀出系統
US20180152140A1 (en) * 2016-11-29 2018-05-31 Mediatek Inc. Oscillation device

Also Published As

Publication number Publication date
US10666235B1 (en) 2020-05-26
TW202038554A (zh) 2020-10-16
CN111769820A (zh) 2020-10-13

Similar Documents

Publication Publication Date Title
TWI682623B (zh) 溫度補償振盪電路
US9785176B2 (en) Small-circuit-scale reference voltage generating circuit
US20160079917A1 (en) Method and apparatus of a self-biased rc oscillator and ramp generator
US6922042B2 (en) DC/DC converter
TW202014828A (zh) 使用nmos電晶體的ldo穩壓器
US8941437B2 (en) Bias circuit
TWI530071B (zh) Dc/dc轉換器
WO2008089269A2 (en) Differential amplitude controlled sawtooth generator
US7671642B2 (en) Amplitude controlled sawtooth generator
JP2010178051A (ja) パワーオンリセット回路
US10757504B2 (en) Methods and apparatus for controlling a bias voltage
CN114696613A (zh) 一种开关变换器的振荡器和开关变换器
WO2020125669A1 (zh) 一种模拟开关电路及电荷泵电路
TWI446152B (zh) 啟動重置信號產生裝置及方法
US9374007B2 (en) DC/DC converter
US8729878B2 (en) Switching regulator control circuit and switching regulator
CN108111025B (zh) 开关电源的同步整流控制电路、控制装置及开关电源
US10418896B2 (en) Switching regulator including an offset enabled comparison circuit
JP2007507137A (ja) Rc発振回路
TW202147761A (zh) 電源箝制電路
JP6498481B2 (ja) 発振回路および発振方法
TWI405064B (zh) 低壓降調節器
TW202311900A (zh) 具溫度補償的電源啟動電路
CN115313844A (zh) 应用于降压型dc-dc转换器的频率补偿电路
CN116566361A (zh) 一种脉冲电路模组及电子设备