TWI659608B - 雙電容底濾波器之設計方法與雙電容底濾波器 - Google Patents

雙電容底濾波器之設計方法與雙電容底濾波器 Download PDF

Info

Publication number
TWI659608B
TWI659608B TW107105199A TW107105199A TWI659608B TW I659608 B TWI659608 B TW I659608B TW 107105199 A TW107105199 A TW 107105199A TW 107105199 A TW107105199 A TW 107105199A TW I659608 B TWI659608 B TW I659608B
Authority
TW
Taiwan
Prior art keywords
transmission line
capacitor
ratio
reference frequency
coupled
Prior art date
Application number
TW107105199A
Other languages
English (en)
Other versions
TW201836265A (zh
Inventor
陳柏均
吳瑞北
吳亭瑩
王文山
格至 周
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Publication of TW201836265A publication Critical patent/TW201836265A/zh
Application granted granted Critical
Publication of TWI659608B publication Critical patent/TWI659608B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/0123Frequency selective two-port networks comprising distributed impedance elements together with lumped impedance elements

Landscapes

  • Filters And Equalizers (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)

Abstract

本發明揭露了一種雙電容底濾波器之設計方法,其一實施例包含下列步驟:決定一參考頻率f 1 與一比例FBW,其中f 1 位於一濾波頻寬的一部分內,FBW是該部分與該濾波頻寬的比例;依據f 1 與FBW選擇一第一電容與一第二電容,其中該第一電容之一共振頻率f C1 等於f 1 ×(1-N×FBW),該第二電容之一共振頻率f C2 等於f 1 ×(1+M×FBW),該N與該M的每一個為一不大於1的正數;以及依據f C1 與一訊號傳輸速度來決定一第一傳輸線的長度,並依據f C2 與該訊號傳輸速度來決定一第二傳輸線的長度,其中該第一電容耦接於該第一傳輸線之中央與一接地端之間,該第二電容耦接於該第二傳輸線之中央與該接地端之間,且該第一傳輸線與該第二傳輸線是以串聯方式連接。

Description

雙電容底濾波器之設計方法與雙電容底濾波器
本發明是關於濾波器,尤其是關於具有設計過的電容與傳輸線的濾波器。
於電路設計中,一或多個電容常被用來耦接於電源/接地走線(power/ground trace)的一傳輸線與一接地端之間,藉此濾除雜訊,然而,由於電容特性與傳輸線特性之間的相互關係未被特定,這樣的電路設計仰賴過往經驗,並通常只適合工作於一低頻頻帶(例如:數百MHz)或提供一狹窄的濾波頻寬。
鑑於先前技術的問題,本發明之一目的在於提供一種雙電容底(two-capacitor-based)濾波器之設計方法與一雙電容底濾波器,藉此改善先前技術。
本發明之雙電容底濾波器之設計方法的一實施例包含下列步驟:決定一參考頻率與一比例,該參考頻率位於一濾波頻寬的一部分內,該比例是該濾波頻寬的該部分與該濾波頻寬的比例;依據該參考頻率與該比例選擇一第一電容與一第二電容,其中該第一電容之一共振頻率等於該參考頻率減去該參考頻率乘以該比例的N倍,該第二電容之一共振頻率等於該參考頻率加上該參考頻率乘以該比例的M倍,該N與該M的每一個為一不大於1的正數;以及依據該第一電容的該共振頻率與一訊號傳輸速度來決定一第一傳輸線的長度,並依據該第二電容的該共振頻率與該訊號傳輸速度來決定一第二傳輸線的長度,其中該第一電容耦接於該第一傳輸線之中央與一電位端之間,該第二電容耦接於該第二傳輸線之中央與該電位端之間,該第一傳輸線耦接於一訊號輸入端與該第二傳輸線之間,該第二傳輸線耦接於該第一傳輸線與一訊號輸出端之間或者該第二傳輸線耦接於該第一傳輸線與另一傳輸線之間。
本發明之雙電容底濾波器的一實施例包含:一第一電容,該第一電容之一共振頻率等於一參考頻率減去該參考頻率乘以一比例的N倍,該比例是一濾波頻寬的一部分與該濾波頻寬的比例,該N為一不大於1的正數;一第二電容,該第二電容之一共振頻率等於該參考頻率加上該參考頻率乘以該比例的M倍,該M為一不大於1的正數;一第一傳輸線,該第一傳輸線的長度小於一訊號傳輸速度的四分之一除以該第一電容的該共振頻率;以及一第二傳輸線,該第二傳輸線的長度小於該訊號傳輸速度的四分之一除以該第二電容的該共振頻率,其中該第一電容耦接於該第一傳輸線之中央與一電位端之間,該第二電容耦接於該第二傳輸線之中央與該電位端之間,該第一傳輸線耦接於一訊號輸入端與該第二傳輸線之間,該第二傳輸線耦接於該第一傳輸線與一訊號輸出端之間或者該第二傳輸線耦接於該第一傳輸線與另一傳輸線之間。
有關本發明的特徵、實作與功效,茲配合圖式作較佳實施例詳細說明如下。
以下說明內容之用語是參照本技術領域之習慣用語,如本說明書對部分用語有加以說明或定義,該部分用語之解釋是以本說明書之說明或定義為準。
本揭露包含一雙電容底(two-capacitor-based)濾波器之設計方法(或說以雙電容為基礎的濾波器的設計方法)以及一雙電容底濾波器(或說以雙電容為基礎的濾波器)。圖1與顯示上述雙電容底濾波器之設計方法的一實施例,圖2顯示上述雙電容底濾波器的一實施例。如圖1所示,該雙電容底濾波器之設計方法包含下列步驟: 步驟S110:決定一參考頻率f 1 與一比例FBW,該比例FBW是一部分濾波頻寬BWPART 與一濾波頻寬BW的比例(即BWPART /BW)。本實施例中,該參考頻率f 1 與該比例FBW是依據一或多個給定的設計規格來決定;於其它實施例中,該參考頻率f 1 與該比例FBW可依據電路設計者的需求來決定。值得注意的是,該部分濾波頻寬BWPART 是該濾波頻寬BW的一部分,且該參考頻率f 1 是位於該部分濾波頻寬BWPART 內。 步驟S120:依據該參考頻率f 1 與該比例FBW選擇一第一電容C1(例如:圖2之電容210)與一第二電容C2(例如:圖2之電容220),其中該第一電容C1之一共振頻率f C1 等於該參考頻率f 1 減去該參考頻率f 1 乘以該比例FBW的N倍(f C1 =f 1 ×(1-N×FBW)),該第二電容C2之一共振頻率f C2 等於該參考頻率f 1 加上該參考頻率f 1 乘以該比例FBW的M倍(f C2 =f 1 ×(1+M×FBW)),該N與該M的每一個為一不大於1的正數,且該N與該M可相同或不同,當該N與該M相同時,該參考頻率f 1 是該共振頻率f C1 與該共振頻率f C2 的平均(f 1 =(f C1 +f C2 )/2)。 步驟S130:依據該第一電容C1的共振頻率f C1 與一訊號傳輸速度VS 來決定一第一傳輸線(例如:圖2之第一傳輸線230)的長度d 1 ,並依據該第二電容C2的共振頻率f C2 與該訊號傳輸速度VS 來決定一第二傳輸線(例如:圖2之第二傳輸線240)的長度d 2 ,其中該第一電容C1耦接於該第一傳輸線之中央與一電位端(例如:圖2之接地端)之間,該第二電容C2耦接於該第二傳輸線之中央與該電位端之間,該第一傳輸線耦接於一訊號輸入端SIN 與該第二傳輸線之間,該第二傳輸線耦接於該第一傳輸線與一訊號輸出端SOUT 之間或者該第二傳輸線耦接於該第一傳輸線與另一傳輸線(例如:圖6之第三傳輸線620)之間。
根據前述,若f 1 為1.75GHz、FBW為85%、N為1/3以及M為1/3,f C1 會近似於1.25GHz(f C1 =f c ×(1-FBW×N)=1.75×(1-0.85/3)~1.25GHz)以及f C2 會近似於2.25GHz(f C2 =f c ×(1+FBW×M)=1.75×(1+0.85/3)~2.25GHz)。因此,既然訊號傳輸速度VS 接近光速,d 1 可依據f C1 與VS 而定,d 2 可依據f C2 與VS 而定。舉例而言,d 1 可依據VS /4除以f C1 而定,d 2 可依據VS /4除以f C2 而定。於本發明之一實施例中,d 1 小於VS /(4f C1 ),d 2 小於VS /(4f C2 );在f C1f C2 分別為前述的1.25GHz與2.25GHz的情形下,d 1 會小於VS /(4f C1 )=67.7mm(d 1 <67.7mm),d 2 會小於VS /(4f C2 )=38mm(d 2 <38mm);為了使該第一電容C1與該第一傳輸線之結合所定義的一截止頻帶(stopband)(亦即有效濾波頻寬)重疊該第二電容C2與該第二傳輸線之結合所定義的一截止頻帶,以形成一更寬且有效的濾波頻寬,d 1d 2 於本實施例中分別為18mm與20mm,然而上述d 1d 2 的設定僅是舉例以供瞭解,並非用來限制本發明之實施。值得注意的是,藉由適當地選擇該參考頻率f 1 與該比例FBW,本發明能夠令該參考頻率f 1 大於1GHz及/或令前述部分頻寬BWPART 中的一最小頻率大於1GHz,從而在一高頻頻帶下,實現一寬廣的濾波頻寬,如圖3所示;上述發明技術特徵對於現代電子電路而言非常有助益,相較之下,先前技術缺少特定電容與傳輸線之設計,只能工作於一低頻頻帶(例如:數百MHz)或提供一狹窄的濾波頻寬。
為了確保該參考頻率f 1 與該比例FBW的擇定是恰當的,如圖4所示,本發明之雙電容底濾波器之設計方法的實施例可進一步包含下列步驟: 步驟S410:檢測一輸入訊號的一饋入損失(insertion loss)是否滿足一預設條件。舉例而言,若低於一預設門檻(例如:如圖3所示之-20dB)的該輸入訊號之饋入損失,覆蓋了(covers)一目標頻帶(desired frequency band),該預設條件被滿足。 步驟S420:若該饋入損失不滿足該預設條件,減少該比例FBW,以依據步驟S120來重新選擇該第一電容C1與該第二電容C2,並依據步驟S130重新決定該第一傳輸線的長度d 1 與該第二傳輸線的長度d 2
本發明可以依據與前述相同或類似的步驟來選擇納入更多的電容與傳輸線,藉此創造一更寬的濾波頻寬。為達上述目的,如圖5所示,本發明之雙電容底濾波器之設計方法的實施例進一步包含下列步驟: 步驟S510:決定一第二參考頻率f 2 與一第二比例FBW2,該第二比例FBW2是一第二部分濾波頻寬BWPART2 與一第二濾波頻寬BW2的比例(即BWPART2 /BW2),其中該第二部分濾波頻寬BWPART2 是該第二濾波頻寬BW2的一部分,且該第二參考頻率f 2 是位於該第二部分濾波頻寬BWPART2 內。 步驟520:依據該第二參考頻率f 2 與該第二比例FBW2選擇一第三電容C3(例如:圖6之電容610),其中該第二電容C2之共振頻率f C2 等於該第二參考頻率f 2 減去該第二參考頻率f 2 乘以該第二比例FBW2的K倍(f C2 =f 2 ×(1-K×FBW2)),該第三電容C3之一共振頻率f C3 等於該第二參考頻率f 2 加上該第二參考頻率f 2 乘以該第二比例FBW2的Q倍(f C3 =f 2 ×(1+Q×FBW2)),該K與該Q的每一個為一不大於1的正數,且該K與該Q可相同或不同,當該K與該Q相同時,該第二參考頻率f 2 是該共振頻率f C2 與該共振頻率f C3 的平均(f 2 =(f C2 +f C3 )/2)。 步驟S530:依據該第三電容C3的共振頻率f C3 與前述訊號傳輸速度VS 來決定一第三傳輸線(例如:圖6之第一傳輸線620)的長度d 3 ,其中該第三電容C3耦接於該第三傳輸線之中央與前述電位端之間,該第二傳輸線耦接於該第一傳輸線與該第三傳輸線之間,以及該第三傳輸線耦接於該第二傳輸線與前述訊號輸出端SOUT 之間或者該第三傳輸線耦接於該第二傳輸線與又一傳輸線(未顯示於圖)之間。
值得注意的是,前述用來決定d 1d 2 的方式,也可用來決定d 3 。舉例而言,d 3 是依據該訊號傳輸速度VS 的四分之一(VS /4)除以該第三電容之共振頻率f C3 而定;另舉例而言,d 3 被設定為小於Vs /(4f C3 )。另值得注意的是,本領域具有通常知識者可藉由參酌本說明書之揭露,輕易地瞭解如何於本發明之雙電容底濾波器中加入更多電容與傳輸線。
圖2與圖6顯示本發明之雙電容底濾波器之實施例。圖2之實施例包含一第一電容(C1)210、一第二電容(C2)220、一第一傳輸線230、以及一第二傳輸線240。圖6之實施例相較於圖2之實施例,進一步包含一第三電容(C3)610與一第三傳輸線620。由於本領域具有通常知識者能夠參酌前述方法實施例之說明,來瞭解圖2與圖6之實施例的細節與變化,亦即前述方法實施例的任一技術特徵可合理地應用於圖2與圖6的實施例中,因此,重複及冗餘的說明在此節略。
綜上所述,本發明之雙電容底濾波器之設計方法與雙電容底濾波器,可以藉由一不複雜且成本經濟的方式,在一高頻頻帶下達成一寬廣的濾波頻寬。
雖然本發明之實施例如上所述,然而該些實施例並非用來限定本發明,本技術領域具有通常知識者可依據本發明之明示或隱含之內容對本發明之技術特徵施以變化,凡此種種變化均可能屬於本發明所尋求之專利保護範疇,換言之,本發明之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
S110~S130‧‧‧步驟
210‧‧‧第一電容(C1)
220‧‧‧第二電容(C1)
230‧‧‧第一傳輸線
240‧‧‧第二傳輸線
d 1‧‧‧第一傳輸線之長度
d 2‧‧‧第二傳輸線之長度
SIN‧‧‧訊號輸入端
SOUT‧‧‧訊號輸入端
f C1‧‧‧第一電容之共振頻率
f C2‧‧‧第二電容之共振頻率
S410~S420‧‧‧步驟
S510~S530‧‧‧步驟
610‧‧‧第三電容(C3)
620‧‧‧第三傳輸線
d 3‧‧‧第三傳輸線之長度
[圖1]圖1顯示本發明之雙電容底濾波器之設計方法的一實施例; [圖2]顯示本發明之雙電容底濾波器的一實施例; [圖3]顯示在圖1與圖2之實施例底下的一輸入訊號的饋入損失; [圖4]顯示本發明之雙電容底濾波器之設計方法的另一實施例; [圖5]顯示本發明之雙電容底濾波器之設計方法的又一實施例;以及 [圖6]顯示本發明之雙電容底濾波器的另一實施例。

Claims (10)

  1. 一種雙電容底濾波器之設計方法,包含下列步驟: 決定一參考頻率與一比例,該參考頻率位於一濾波頻寬的一部分內,該比例是該濾波頻寬的該部分與該濾波頻寬的比例; 依據該參考頻率與該比例選擇一第一電容與一第二電容,其中該第一電容之一共振頻率等於該參考頻率減去該參考頻率乘以該比例的N倍,該第二電容之一共振頻率等於該參考頻率加上該參考頻率乘以該比例的M倍,該N與該M的每一個為一不大於1的正數;以及 依據該第一電容的該共振頻率與一訊號傳輸速度來決定一第一傳輸線的長度,並依據該第二電容的該共振頻率與該訊號傳輸速度來決定一第二傳輸線的長度, 其中該第一電容耦接於該第一傳輸線之中央與一電位端之間,該第二電容耦接於該第二傳輸線之中央與該電位端之間,該第一傳輸線耦接於一訊號輸入端與該第二傳輸線之間,該第二傳輸線耦接於該第一傳輸線與一訊號輸出端之間或者該第二傳輸線耦接於該第一傳輸線與一第三傳輸線之間。
  2. 如申請專利範圍第1項所述之方法,進一步包含:檢測該濾波頻寬的該部分內一輸入訊號的一饋入損失(insertion loss)是否滿足一預設條件;以及若該饋入損失不滿足該預設條件,減少該比例以重新選擇該第一電容與該第二電容並重新決定該第一傳輸線的長度與該第二傳輸線的長度,其中該輸入訊號之一傳輸速度為該訊號傳輸速度。
  3. 如申請專利範圍第1項所述之方法,其中決定該第一傳輸線的長度與該第二傳輸線的長度之步驟包含:將該訊號傳輸速度的四分之一除以該第一電容的該共振頻率以決定該第一傳輸線的長度;以及將該訊號傳輸速度的四分之一除以該第二電容的該共振頻率以決定該第二傳輸線的長度。
  4. 如申請專利範圍第3項所述之方法,其中該第一傳輸線的長度小於該訊號傳輸速度的四分之一除以該第一電容的該共振頻率,以及該第二傳輸線的長度小於該訊號傳輸速度的四分之一除以該第二電容的該共振頻率。
  5. 如申請專利範圍第1項所述之方法,其中該參考頻率大於1GHz及/或該濾波頻寬的該部分內的一最小頻率大於1GHz。
  6. 如申請專利範圍第1項所述之方法,進一步包含下列步驟: 決定一第二參考頻率與一第二比例,該第二參考頻率位於一第二濾波頻寬的一部分內,該第二比例是該第二濾波頻寬的該部分與該第二濾波頻寬的比例; 依據該第二參考頻率與該第二比例選擇一第三電容,其中該第二電容之該共振頻率等於該第二參考頻率減去該第二參考頻率乘以該第二比例的K倍,該第三電容之一共振頻率等於該第二參考頻率加上該第二參考頻率乘以該第二比例的Q倍,該K與該Q的每一個為一不大於1的正數;以及 依據該第三電容的該共振頻率與該訊號傳輸速度來決定該第三傳輸線的長度, 其中該第三電容耦接於該第三傳輸線之中央與該電位端之間,該第二傳輸線耦接於該第一傳輸線與該第三傳輸線之間,以及該第三傳輸線耦接於該第二傳輸線與該訊號輸出端之間或者該第三傳輸線耦接於該第二傳輸線與另一傳輸線之間。
  7. 如申請專利範圍第6項所述之方法,其中該第三傳輸線的長度小於該訊號傳輸速度的四分之一除以該第三電容的該共振頻率。
  8. 一種雙電容底濾波器,包含: 一第一電容,該第一電容之一共振頻率等於一參考頻率減去該參考頻率乘以一比例的N倍,該比例是一濾波頻寬的一部分與該濾波頻寬的比例,該N為一不大於1的正數; 一第二電容,該第二電容之一共振頻率等於該參考頻率加上該參考頻率乘以該比例的M倍,該M為一不大於1的正數; 一第一傳輸線,該第一傳輸線的長度小於一訊號傳輸速度的四分之一除以該第一電容的該共振頻率;以及 一第二傳輸線,該第二傳輸線的長度小於該訊號傳輸速度的四分之一除以該第二電容的該共振頻率, 其中該第一電容耦接於該第一傳輸線之中央與一電位端之間,該第二電容耦接於該第二傳輸線之中央與該電位端之間,該第一傳輸線耦接於一訊號輸入端與該第二傳輸線之間,該第二傳輸線耦接於該第一傳輸線與一訊號輸出端之間或者該第二傳輸線耦接於該第一傳輸線與一第三傳輸線之間。
  9. 如申請專利範圍第8項所述之雙電容底濾波器,進一步包含: 一第三電容,該第三電容之一共振頻率等於一第二參考頻率加上該第二參考頻率乘以一第二比例的Q倍,該Q為一不大於1的正數,其中該第二參考頻率位於一第二濾波頻寬的一部分內,該第二比例是該第二濾波頻寬的該部分與該第二濾波頻寬的比例;以及 一第三傳輸線,該第三傳輸線的長度小於該訊號傳輸速度的四分之一除以該第三電容的該共振頻率, 其中該第三電容耦接於該第三傳輸線之中央與該電位端之間,該第二傳輸線耦接於該第一傳輸線與該第三傳輸線之間,該第三傳輸線耦接於該第二傳輸線與該訊號輸出端之間或者該第三傳輸線耦接於該第二傳輸線與另一傳輸線之間。
  10. 如申請專利範圍第8項所述之雙電容底濾波器,其中該參考頻率大於1GHz及/或該濾波頻寬的該部分內的一最小頻率大於1GHz。
TW107105199A 2017-03-22 2018-02-13 雙電容底濾波器之設計方法與雙電容底濾波器 TWI659608B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/466,159 US9948280B1 (en) 2017-03-22 2017-03-22 Two-capacitor-based filter design method and two-capacitor-based filter
US15466159 2017-03-22

Publications (2)

Publication Number Publication Date
TW201836265A TW201836265A (zh) 2018-10-01
TWI659608B true TWI659608B (zh) 2019-05-11

Family

ID=61873168

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107105199A TWI659608B (zh) 2017-03-22 2018-02-13 雙電容底濾波器之設計方法與雙電容底濾波器

Country Status (3)

Country Link
US (1) US9948280B1 (zh)
CN (1) CN108631740B (zh)
TW (1) TWI659608B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7136006B2 (en) * 2004-12-16 2006-11-14 Texas Instruments Incorporated Systems and methods for mismatch cancellation in switched capacitor circuits
US8467167B2 (en) * 2005-12-13 2013-06-18 Abb Technology Ltd. HVDC filter
US20130322495A1 (en) * 2012-05-30 2013-12-05 Nader Behdad True-time delay, low pass lens
US9515362B2 (en) * 2010-08-25 2016-12-06 Commscope Technologies Llc Tunable bandpass filter

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5144268A (en) * 1987-12-14 1992-09-01 Motorola, Inc. Bandpass filter utilizing capacitively coupled stepped impedance resonators
US5191304A (en) * 1990-03-02 1993-03-02 Orion Industries, Inc. Bandstop filter having symmetrically altered or compensated quarter wavelength transmission line sections
US5963112A (en) * 1996-12-11 1999-10-05 Globespan Technologies, Inc. Cascaded higher order filter with low sensitivity to component values and a method for designing the same
FR2759812B1 (fr) * 1997-02-20 1999-04-16 Europ Agence Spatiale Procede de realisation d'un filtre electrique et filtre ainsi obtenu
JPH11312907A (ja) * 1997-12-18 1999-11-09 Matsushita Electric Ind Co Ltd 整合回路チップ、整合回路付きフィルタ、共用器、及び移動体通信機器
DE19961535A1 (de) * 1999-12-20 2001-07-05 Vacuumschmelze Gmbh Filteranordnung
KR101179421B1 (ko) * 2009-02-18 2012-09-05 레이스팬 코포레이션 메타 재료 전력 증폭기 시스템
US8106728B2 (en) * 2009-04-15 2012-01-31 International Business Machines Corporation Circuit structure and design structure for an optionally switchable on-chip slow wave transmission line band-stop filter and a method of manufacture
US8301101B2 (en) * 2009-04-17 2012-10-30 Broadcom Corporation Frequency translated filter
JP2010268135A (ja) * 2009-05-13 2010-11-25 Sony Corp フィルタ回路及び通信装置
CN101990357B (zh) * 2009-07-30 2013-11-06 鸿富锦精密工业(深圳)有限公司 信号传输装置
US20130036147A1 (en) * 2011-08-02 2013-02-07 Mediatek Inc. Infinite impulse response (iir) filter and filtering method
CN102509882A (zh) * 2011-11-26 2012-06-20 苏州佳世达电通有限公司 天线装置
CN102637929A (zh) * 2012-03-29 2012-08-15 南京赛格微电子科技有限公司 一种悬置线带阻滤波器
WO2013178294A1 (en) * 2012-06-01 2013-12-05 Abb Technology Ltd A filter apparatus, a method for filtering harmonics in an electrical power transmission or distribution system, and such a system
US9786973B2 (en) * 2014-03-18 2017-10-10 Tdk Corporation Tunable filter using variable impedance transmission lines
CN106326542B (zh) * 2016-08-19 2019-04-23 西安电子科技大学 基于dgs的低通滤波器设计方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7136006B2 (en) * 2004-12-16 2006-11-14 Texas Instruments Incorporated Systems and methods for mismatch cancellation in switched capacitor circuits
US8467167B2 (en) * 2005-12-13 2013-06-18 Abb Technology Ltd. HVDC filter
US9515362B2 (en) * 2010-08-25 2016-12-06 Commscope Technologies Llc Tunable bandpass filter
US20130322495A1 (en) * 2012-05-30 2013-12-05 Nader Behdad True-time delay, low pass lens

Also Published As

Publication number Publication date
CN108631740A (zh) 2018-10-09
CN108631740B (zh) 2021-10-29
US9948280B1 (en) 2018-04-17
TW201836265A (zh) 2018-10-01

Similar Documents

Publication Publication Date Title
JP4525589B2 (ja) フィルタ素子
TWI437758B (zh) 濾波裝置及其相關無線通訊接收機
US9882254B2 (en) Microstrip line filter
US20120169436A1 (en) Microwave filter
US11145945B2 (en) Dielectric filter
TWI536733B (zh) 共模雜訊抑制裝置
TWI659608B (zh) 雙電容底濾波器之設計方法與雙電容底濾波器
KR20130038023A (ko) 고리형 공진기 및 필터
US20070035355A1 (en) Method for suppressing resonant effect between capacitors connected in parallel
JP2001044884A (ja) 高周波スイッチ部品
EP1296406A1 (en) Second harmonic spurious mode suppression in half-wave resonators, with application to microwave filtering structures
US7014507B1 (en) Filtered connector that blocks high frequency noise
JP2007180781A (ja) 共振回路、フィルタ回路、及び多層基板
US10096878B2 (en) Microstrip band-pass filter having first and second trapezoidal shape coupling portions connected by a connection portion
US8050044B2 (en) Power plane and a manufacturing method thereof
JP2013042477A (ja) 帯域阻止フィルタ
KR102622787B1 (ko) 그룹 지연 성능 개선 필터
KR20080013579A (ko) 대역통과필터
KR101799470B1 (ko) 위성용 여파기
US10813212B2 (en) Multiband filter
KR20120125191A (ko) 대역 저지 필터
CN111050465A (zh) 一种Bias-T电路及其远端杂波抑制电路和方法
JP6294688B2 (ja) フィルタ装置および周波数変換装置
JP2003244567A (ja) テレビジョンチューナ
KR100557297B1 (ko) 마이크로스트립 밴드스톱필터를 구비한 유전체필터 및듀플렉서 유전체필터