TWI651699B - 顯示驅動器積體電路(ic)、其操作方法以及包含上述的裝置 - Google Patents

顯示驅動器積體電路(ic)、其操作方法以及包含上述的裝置 Download PDF

Info

Publication number
TWI651699B
TWI651699B TW103139316A TW103139316A TWI651699B TW I651699 B TWI651699 B TW I651699B TW 103139316 A TW103139316 A TW 103139316A TW 103139316 A TW103139316 A TW 103139316A TW I651699 B TWI651699 B TW I651699B
Authority
TW
Taiwan
Prior art keywords
pixel data
line data
data block
data
line
Prior art date
Application number
TW103139316A
Other languages
English (en)
Other versions
TW201523558A (zh
Inventor
金亮孝
姜元植
裵鍾坤
禹宰赫
Original Assignee
三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三星電子股份有限公司 filed Critical 三星電子股份有限公司
Publication of TW201523558A publication Critical patent/TW201523558A/zh
Application granted granted Critical
Publication of TWI651699B publication Critical patent/TWI651699B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/08Power processing, i.e. workload management for processors involved in display operations, such as CPUs or GPUs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一種顯示驅動器積體電路包含:圖形記憶體,其接收並儲存包含多個像素資料區塊的線資料;指示符產生電路,其將所述圖形記憶體所接收的所述線資料的所述像素資料區塊彼此進行比較,且產生對應於所述比較的結果的指示符信號;以及讀取控制器,其基於所述線資料的讀取命令以及所述指示符信號而對來自所述圖形記憶體的所述線資料的全部或一部分執行讀取操作。

Description

顯示驅動器積體電路(IC)、其操作方法以及包含上述 的裝置 【相關申請案的交叉參考】
本申請案根據35 U.S.C.§ 119(a)主張2013年12月2日申請的韓國專利申請案第10-2013-0148663號的優先權,所述申請案的全部揭露內容以引用的方式併入本文中。
實例實施例是關於顯示驅動器積體電路(IC)(display driver integrated circuit,DDI),且更特定言之,是關於能夠在線資料中所包含的像素資料區塊重複時對所述線資料的一部分執行讀取操作的DDI、操作所述DDI的方法以及包含所述DDI的設備。
DDI為用於驅動藉由使用液晶顯示器(liquid crystal display,LCD)、發光二極體(light emitting diode,LED)顯示器、有機LED(organic LED,OLED)顯示器或其類似者而實施的顯示 模組的IC。
因為超高解析度顯示模組最近已安裝於智慧型電話或平板型個人電腦(PC)中,所以需要具有低電力消耗且仍具有高效能的DDI。
本發明概念提供能夠在線資料中所包含的像素資料區塊重複時對所述線資料的一部分執行讀取操作的顯示驅動器積體電路(DDI)、操作所述DDI的方法以及包含所述DDI的裝置。
本一般發明概念的額外特徵以及效用將部分闡述於下文的描述中,且將部分自所述描述顯而易見,或可藉由實踐本一般發明概念而獲悉。
本發明概念的例示性實施例提供一種DDI,包括:圖形記憶體,其接收並儲存包含多個像素資料區塊的線資料;指示符產生電路,其將所述圖形記憶體所接收的所述線資料的所述多個像素資料區塊彼此進行比較,且產生對應於所述比較的結果的指示符信號;以及讀取控制器,其基於所述線資料的讀取命令以及所述指示符信號而對來自所述圖形記憶體的所述線資料的全部或一部分執行讀取操作。
所述指示符產生電路可比較所述多個像素資料區塊中的參考像素資料區塊與所述多個像素資料區塊中的剩餘像素資料區塊中的每一者。所述參考像素資料區塊可為所述多個像素資料區 塊中的第一像素資料區塊。
所述指示符產生電路可包含:緩衝器電路,其接收並儲存所述參考像素資料區塊;以及比較電路,其比較所述參考像素資料區塊與所述剩餘像素資料區塊中的每一者且產生對應於所述比較的結果的所述指示符信號。
當所述剩餘像素資料區塊中的每一者與所述參考像素資料區塊相同時,所述比較電路可產生第一位準的指示符信號。當所述剩餘像素資料區塊中的至少一者與所述參考像素資料區塊不相同時,所述比較電路可產生第二位準的指示符信號。所述參考像素資料區塊可包含多個子像素資料區塊。
所述比較電路可交替地比較所述參考像素資料區塊中所包含的所述多個子像素資料區塊與所述剩餘像素資料區塊中的每一者。
所述指示符產生電路可包含:緩衝器電路,其接收並緩衝所述線資料;比較電路,其以像素資料區塊為單位而比較所述線資料與所述經緩衝的線資料,且輸出對應於所述比較的結果的比較信號;以及計數器電路,其對所述比較信號進行計數,比較對應於所述計數的結果的經計數值與參考值,且根據所述比較的結果而產生指示符信號。
所述指示符可包含開始像素資料區塊的重複的開始位址以及與數個所重複的像素資料區塊相關聯的資料。所述DDI可更包含:影像處理單元,其處理由所述讀取控制器讀取的所述線資 料的所述全部或一部分。所述影像處理單元可包含:閘控電路,用於基於所述指示符而撤消啟動所述影像處理單元的一部分。
所述DDI可更包含:源極移位暫存器控制器,其基於所述指示符而控制是否執行資料移位暫存器的資料移位操作。當所述剩餘像素資料區塊中的每一者與所述參考像素資料區塊相同時,所述源極移位暫存器控制器可控制所述資料移位暫存器不執行所述資料移位操作。當所述剩餘像素資料區塊中的至少一者與所述參考像素資料區塊不同時,所述源極移位暫存器控制器可控制所述資料移位暫存器執行所述資料移位操作。
所述比較電路可在所述線資料傳輸至所述圖形記憶體且儲存於所述圖形記憶體中的同時將所述多個像素資料區塊彼此進行比較。
本發明概念的例示性實施例亦提供一種顯示裝置,包括:DDI;以及顯示面板,其由所述DDI驅動。所述DDI包含:圖形記憶體,其接收並儲存包含多個像素資料區塊的線資料;指示符產生電路,其將所述圖形記憶體所接收的所述線資料的所述多個像素資料區塊彼此進行比較,且產生對應於所述比較的結果的指示符信號;以及讀取控制器,其基於所述線資料的讀取命令以及所述指示符信號而對來自所述圖形記憶體的所述線資料的全部或一部分執行讀取操作。
所述指示符產生電路可比較所述多個像素資料區塊中的參考像素資料區塊與所述多個像素資料區塊中的剩餘像素資料區 塊中的每一者。所述指示符產生電路可包含:緩衝器電路,其接收並緩衝所述參考像素資料區塊;以及比較電路,其比較所述所儲存的參考像素資料區塊與所述剩餘像素資料區塊中的每一者且產生對應於所述比較的結果的所述指示符信號。
所述指示符產生電路可包含:緩衝器電路,其接收並緩衝所述線資料;比較電路,其以像素資料區塊為單位而比較所述線資料與所述經緩衝的線資料,且輸出對應於所述比較的結果的比較信號;以及計數器電路,其對所述比較信號進行計數,比較對應於所述計數的結果的經計數值與參考值,且根據所述比較的結果而產生指示符信號。
本發明概念的例示性實施例亦提供一種顯示系統,包含:DDI;應用處理器(application processor,AP),其將包含多個像素資料區塊的線資料輸出至所述DDI;以及顯示面板,其由所述DDI驅動。所述DDI包含:圖形記憶體,其接收並儲存所述線資料;指示符產生電路,其將所述圖形記憶體所接收的所述多個像素資料區塊彼此進行比較,且產生對應於所述比較的結果的指示符信號;以及讀取控制器,其基於所述線資料的讀取命令以及所述指示符信號而對來自所述圖形記憶體的所述線資料的全部或一部分執行讀取操作。
所述指示符產生電路可比較所述多個像素資料區塊中的參考像素資料區塊與所述多個像素資料區塊中的剩餘像素資料區塊中的每一者。
所述指示符產生電路可包含:緩衝器電路,其接收並儲存所述參考像素資料區塊;以及比較電路,其比較所述所儲存的參考像素資料區塊與所述剩餘像素資料區塊中的每一者且產生對應於所述比較的結果的所述指示符信號。
所述指示符產生電路可包含:緩衝器電路,其接收並緩衝所述線資料;比較電路,其以像素資料區塊為單位而比較所述線資料與所述經緩衝的線資料,且輸出對應於所述比較的結果的比較信號;以及計數器電路,其對所述比較信號進行計數,比較對應於所述計數的結果的經計數值與參考值,且根據所述比較的結果而產生指示符信號。
本發明概念的例示性實施例亦提供一種操作DDI的方法,所述方法包含:將傳輸至圖形記憶體的線資料中所包含的多個像素資料區塊彼此進行比較且產生對應於所述比較的結果的指示符信號;以及基於所述線資料的讀取命令以及所述指示符信號而對來自所述圖形記憶體的所述線資料的全部或一部分執行讀取操作。
所述方法可更包含:基於所述指示符信號而對所述線資料的所述所讀取的全部或一部分至所述DDI的影像處理單元的輸入進行閘控。所述方法可更包含:基於所述指示符信號而選擇由所述影像處理單元處理的所述線資料的所述全部或一部分的輸出。
所述方法可更包含:基於所述指示符信號而選擇提供至 所述DDI的資料移位暫存器的時脈信號。
本發明概念的例示性實施例亦提供一種操作顯示驅動器積體電路(DDI)的方法,所述方法包括:分析經由介面而接收的線資料的型樣;基於所述分析的結果而產生指示符信號;以及基於所述線資料的讀取命令以及所述指示符信號而對所述線資料的全部或一部分執行讀取操作。
在例示性實施例中,所述分析所述線資料的型樣包括:分析所述線資料中所包含的多個像素資料區塊一致地或重複地具有的型樣。
在例示性實施例中,所述分析型樣更包括:比較參考像素資料區塊與所述多個像素資料區塊中的剩餘像素資料區塊中的每一者。
在例示性實施例中,當所述參考像素資料區塊與所述剩餘像素資料區塊中的每一者相同時,所述指示符信號作為第一位準指示符信號而輸出,且當所述剩餘像素資料區塊中的至少一者與所述參考像素資料區塊不相同時,所述指示符信號作為第二位準指示符信號而輸出。
在例示性實施例中,對圖形記憶體執行所述讀取操作,其中在經由所述介面而接收後,儲存線資料的所述型樣。
20‧‧‧顯示系統
100‧‧‧影像感測器
400‧‧‧應用處理器
500‧‧‧顯示驅動器積體電路
510‧‧‧介面電路
520‧‧‧圖形記憶體寫入控制器
530‧‧‧圖形記憶體
540‧‧‧時序控制器
550‧‧‧指示符產生電路
552‧‧‧型樣偵測器
552'‧‧‧型樣偵測器
552-1‧‧‧緩衝器電路
552'-1‧‧‧資料緩衝器電路
552-2‧‧‧比較電路
552'-2‧‧‧比較電路
552'-3‧‧‧位址緩衝器電路
552'-4‧‧‧計數器電路
554‧‧‧指示符記憶體
560‧‧‧圖形記憶體讀取控制器
570‧‧‧影像處理單元
572‧‧‧閘控電路
574-1、574-2、574-M‧‧‧內部電路
576‧‧‧輸出控制電路
576-1、576-(M-1)‧‧‧選擇器
580‧‧‧源極移位暫存器控制器
590‧‧‧資料移位暫存器
590-1、590-2、590-N‧‧‧鎖存器
592‧‧‧時脈選擇電路
594‧‧‧輸出選擇電路
594-1、594-2、594-N‧‧‧選擇器
600‧‧‧資料鎖存器
610‧‧‧源極驅動器
620‧‧‧閘極驅動器
700‧‧‧顯示面板
1000‧‧‧電子系統
1010‧‧‧應用處理器
1011‧‧‧顯示串列介面主機
1012‧‧‧相機串列介面主機
1013‧‧‧實體層
1020‧‧‧全球定位系統接收器
1030‧‧‧全球微波存取互通模組
1041‧‧‧相機串列介面裝置
1050‧‧‧顯示器
1051‧‧‧顯示串列介面裝置
1060‧‧‧射頻晶片
1061‧‧‧實體層
1070‧‧‧儲存器
1080‧‧‧麥克風
1085‧‧‧動態隨機存取記憶體
1090‧‧‧揚聲器
1100‧‧‧無線區域網路模組
1110‧‧‧超寬頻模組
ADD‧‧‧位址
A0‧‧‧顏色的資料
CLK‧‧‧時脈信號
COMP‧‧‧比較信號
C1‧‧‧顏色的資料
DEFAULT‧‧‧預設信號
F0、FF‧‧‧顏色的資料
IND‧‧‧指示符信號
IND'‧‧‧指示符信號
LDATA‧‧‧線資料
LDATA'‧‧‧經緩衝的線資料
LDATA1‧‧‧第一線資料
LDATA2‧‧‧第二線資料
LDATA3‧‧‧第三線資料
LDATA4‧‧‧第四線資料
LDATA[1]、LDATA[2]、LDATA[M]‧‧‧線資料
NPD‧‧‧參考像素資料區塊
NPD'‧‧‧參考像素資料區塊
OPLDATA‧‧‧輸出線資料
OPLDATA[1]、OPLDATA[2]、OPLDATA[M]‧‧‧線資料
PD1、PD2、PD3、PD4、PDN‧‧‧像素資料區塊
PLDATA[1]、PLDATA[2]、PLDATA[M]‧‧‧經處理的線資料
RCMD‧‧‧讀取命令
RPD‧‧‧剩餘像素資料區塊
RPD'‧‧‧剩餘像素資料區塊
S10、S12、S14、S20、S22、S24、S26‧‧‧操作
結合附圖,自實施例的以下描述,本一般發明概念的此 等及/或其他特徵以及效用將變得顯而易見且更容易瞭解。
圖1為根據本發明概念的實施例的顯示系統的方塊圖。
圖2為根據本發明概念的實施例的圖1所說明的顯示驅動器積體電路(IC)(DDI)的方塊圖。
圖3為圖2所說明的指示符產生電路的方塊圖。
圖4為根據本發明概念的實施例的線資料中所包含的像素資料區塊中的參考像素資料區塊以及剩餘部分的圖式。
圖5為圖3所說明的型樣偵測器的方塊圖。
圖6為根據本發明概念的實施例的圖4所說明的線資料的圖式。
圖7為根據本發明概念的另一實施例的圖4所說明的線資料的圖式。
圖8為對應於圖6及圖7中的每一者所說明的線資料的指示符的圖式。
圖9為根據本發明概念的另一實施例的線資料中所包含的像素資料區塊中的參考像素資料區塊以及剩餘部分的圖式。
圖10為根據本發明概念的實施例的圖9所說明的線資料的圖式。
圖11為根據本發明概念的另一實施例的圖9所說明的線資料的圖式。
圖12為對應於圖10及圖11中的每一者所說明的線資料的指示符的圖式。
圖13為說明根據本發明概念的另一實施例的圖3所說明的型樣偵測器的方塊圖。
圖14為圖13所說明的線資料以及經緩衝的線資料的圖式。
圖15為圖2所說明的影像處理單元的方塊圖。
圖16為圖15所說明的輸出控制電路的電路圖。
圖17為圖2所說明的移位暫存器的電路圖。
圖18為根據本發明概念的實施例的操作DDI的方法的流程圖。
圖19為根據本發明概念的另一實施例的操作DDI的方法的流程圖。
圖20為根據本發明概念的實施例的電子系統的方塊圖。
現將在下文參看附圖來更全面地描述本發明概念,附圖中繪示了本發明概念的實施例。然而,本發明概念可按照許多不同形式來體現且不應解釋為限於本文所闡述的實施例。實情為,提供此等實施例,以使得本揭露將為全面且完整的,且將向熟習此項技術者完全傳達本發明的範疇。在諸圖中,為了清楚起見,可能誇示了層以及區域的大小以及相對大小。相似參考數字在全文中表示相似元件。
應理解,當一元件被稱為「連接至」或「耦接至」另一元件時,所述元件可直接連接至或耦接至所述另一元件,或可存 在介入元件。相比而言,當一元件被稱為「直接連接至」或「直接耦接至」另一元件時,不存在介入元件。如本文中所使用,術語「及/或」包含相關聯的所列出項目中的一或多者的任何以及所有組合且可縮寫為「/」。
應理解,儘管本文中可使用術語「第一」、「第二」等來描述各種元件,但此等元件不應受此等術語限制。此等術語僅用於區分一個元件與另一元件。舉例而言,第一信號可稱為第二信號,且類似地,第二信號可稱為第一信號,而不偏離本揭露的教示。
本文中所使用的術語僅是出於描述特定實施例的目的,且不意欲限制本發明。如本文中所使用,單數形式「一」以及「該」意欲亦包含複數形式,除非上下文另有清楚指示。應進一步理解,術語「包括」或「包含」在用於本說明書中時指定所敍述的特徵、區域、整體、步驟、操作、元件及/或組件的存在,但不排除一或多個其他特徵、區域、整體、步驟、操作、元件、組件及/或其群組的存在或添加。
除非另有定義,否則本文中所使用的所有術語(包含技術以及科學術語)具有與一般熟習本發明所屬技術者通常所理解者相同的含義。應進一步理解,術語(諸如,常用字典中所定義的術語)應被解釋為具有與其在相關技術及/或本申請案的背景中的含義一致的含義,且不應以理想化或過度正式的意義來解釋,除非本文中明確地如此定義。
圖1為根據本發明概念的實施例的顯示系統20的方塊圖。參看圖1,顯示系統20可包含應用處理器(AP)400、顯示驅動器積體電路(IC)(DDI)500以及顯示面板700。
根據例示性實施例,顯示系統20可藉由使用攜帶型電子裝置來實施。攜帶型電子裝置可為行動電話、智慧型電話、平板型個人電腦(personal computer,PC)、個人數位助理(personal digital assistant,PDA)、企業數位助理(enterprise digital assistant,EDA)、數位靜態相機、數位視訊相機、攜帶型多媒體播放器(portable multimedia player,PMP)、個人導航裝置(personal navigation device,PND)或攜帶型導航裝置(portable navigation device,PND)、手持型遊戲控制台、行動上網裝置(mobile internet device,MID)、網際網路平板電腦(internet tablet)、電子書或其類似者。
根據另一例示性實施例,DDI 500以及顯示面板700可藉由使用除AP 400之外的獨立顯示裝置(或顯示模組)來實施。
AP 400可控制顯示系統20的整體操作。根據例示性實施例,AP 400可藉由使用IC、系統晶片(system on chip,SoC)或行動AP來實施。AP 400可將需要顯示的顯示資料(例如,影像資料、動態影像資料或靜態影像資料)傳輸至DDI 500。根據例示性實施例,顯示資料可以對應於顯示面板700的水平線的線資料為單位而分開。
DDI 500可處理自AP 400接收的顯示資料且可將經處理 的顯示資料傳輸至顯示面板700。
顯示面板700可顯示由DDI 500處理的顯示資料。根據例示性實施例,顯示面板700可藉由使用薄膜電晶體液晶顯示器(thin film transistor-liquid crystal display,TFT-LCD)面板、發光二極體(light emitting diode,LED)顯示面板、有機LED(OLED)顯示面板、主動矩陣OLED(AMOLED)顯示面板、可撓性顯示面板或其類似者來實施。
圖2為根據本發明概念的例示性實施例的圖1所說明的DDI 500的方塊圖。參看圖1及圖2,DDI 500可包含介面電路510、圖形記憶體寫入控制器520、圖形記憶體530、時序控制器540、指示符產生電路550、圖形記憶體讀取控制器560、影像處理單元570、源極移位暫存器控制器580、資料移位暫存器590、資料鎖存器600、源極驅動器610以及閘極驅動器620。
介面電路510可就AP 400與DDI 500之間交換的信號及/或資料而進行介接。介面電路510可自AP 400接收線資料且可將線資料傳輸至圖形記憶體寫入控制器520。
根據例示性實施例,介面電路510可為適用於串列介接的介面,諸如,行動產業處理器介面聯盟(Mobile Industry Processor Interface,MIPI®)介面、行動顯示數位介面(Mobile Display Digital Interface,MDDI)、顯示埠(Display Port,DP)、嵌入式顯示埠(Embedded Display Port,eDP)或其類似者。
圖形記憶體寫入控制器520可自介面電路510接收線資 料,且可控制將所接收的線資料寫入至圖形記憶體530的操作。圖形記憶體寫入控制器520可將所接收的線資料傳輸至指示符產生電路550。
圖形記憶體530可根據圖形記憶體寫入控制器520的控制而儲存自圖形記憶體寫入控制器520接收的線資料。圖形記憶體530可作為DDI 500內的緩衝記憶體而操作。根據實例實施例,圖形記憶體530可藉由使用圖形隨機存取記憶體(graphic random access memory,GRAM)來實施。
時序控制器540可將同步信號及/或時脈信號提供至DDI 500的每一組件(例如,指示符產生電路550或圖形記憶體讀取控制器560)。時序控制器540亦可將控制圖形記憶體530的讀取操作的讀取命令RCMD傳輸至圖形記憶體讀取控制器560。
指示符產生電路550可分析自圖形記憶體寫入控制器520接收的線資料的型樣,且可基於分析的結果而產生指示符信號IND。指示符產生電路550可將指示符信號IND傳輸至圖形記憶體讀取控制器560、影像處理單元570、源極移位暫存器控制器580以及資料移位暫存器590中的每一者。
將參看圖3至圖14來詳細描述指示符產生電路550。
圖形記憶體讀取控制器560可對圖形記憶體530中所儲存的線資料執行讀取操作。根據例示性實施例,圖形記憶體讀取控制器560可基於線資料的讀取命令RCMD以及指示符信號IND而對圖形記憶體530中所儲存的線資料的全部或一部分執行讀取 操作。
圖形記憶體讀取控制器560可將自圖形記憶體530讀取的線資料的全部或一部分傳輸至影像處理單元570。
為便於解釋,圖形記憶體寫入控制器520以及圖形記憶體讀取控制器560在圖2中彼此分開,但圖形記憶體寫入控制器520以及圖形記憶體讀取控制器560可整體形成為單一圖形記憶體控制器。
影像處理單元570可藉由處理自圖形記憶體讀取控制器560接收的線資料的全部或一部分而改良影像品質。
影像處理單元570可基於自指示符產生電路550接收的指示符信號IND而撤消啟動影像處理單元570的一部分。將參看圖15及圖16來詳細描述此操作。
源極移位暫存器控制器580可控制資料移位暫存器590的操作。源極移位暫存器控制器580可基於自指示符產生電路550接收的指示符信號IND而控制資料移位暫存器590的資料移位操作。現將參看圖17來詳細描述此操作。
資料移位暫存器590可根據源極移位暫存器控制器580的控制而將自源極移位暫存器控制器580接收的線資料移位。資料移位暫存器590可將經移位的線資料依序傳輸至資料鎖存器600。
資料移位暫存器590可根據自指示符產生電路550接收的指示符信號IND的位準而執行不同操作。現將參看圖17來詳細 描述此等操作。
資料鎖存器600可儲存自資料移位暫存器590依序接收的經移位的線資料,且可以顯示面板700的水平線為單位而將所儲存的線資料傳輸至源極驅動器610。
源極驅動器610可將自資料鎖存器600接收的線資料傳輸至顯示面板700。
閘極驅動器620可驅動顯示面板700的閘極線。換言之,因為在顯示面板700上實施的像素的操作是由源極驅動器610以及閘極驅動器620控制,所以自AP 400接收的顯示資料(或對應於顯示資料的影像)可顯示於顯示面板700上。
圖3為圖2所說明的指示符產生電路550的方塊圖。參看圖2及圖3,指示符產生電路550可包含型樣偵測器552以及指示符記憶體554。
型樣偵測器552可自圖形記憶體寫入控制器520接收線資料LDATA,且可分析所接收的線資料LDATA的型樣。
根據實施例,型樣偵測器552可偵測線資料LDATA中所包含的多個像素資料區塊一致地具有的型樣。根據另一實施例,型樣偵測器552可偵測線資料LDATA中所包含的像素資料區塊重複地具有的型樣。
將參看圖5及圖13來詳細描述型樣偵測器552的詳細結構及操作。型樣偵測器552可偵測線資料LDATA的型樣,且可產生指示所偵測的型樣的指示符信號IND。所產生的指示符信號IND 可傳輸至指示符記憶體554。
指示符記憶體554可儲存自型樣偵測器552接收的指示符信號IND。指示符記憶體554可根據時序控制器540的控制而將所儲存的指示符信號IND傳輸至圖形記憶體讀取控制器560、影像處理單元570、源極移位暫存器控制器580以及資料移位暫存器590中的每一者。根據實施例,指示符記憶體554可根據時序控制器540的控制而在執行圖形記憶體讀取控制器560的讀取操作之前輸出指示符信號IND。
圖4說明根據本發明概念的實施例的線資料LDATA中所包含的參考像素資料區塊NPD以及剩餘像素資料區塊RPD。參看圖4,線資料LDATA可包含多個像素資料區塊PD1至PDN(其中N為自然數)。
像素資料區塊PD1至PDN中的每一者可表示對應於由圖1的顯示面板700的單位像素顯示的顏色的資料。根據實施例,單位像素可為顯示不同顏色的像素(例如,紅色像素、綠色像素以及藍色像素)的組合。
根據例示性實施例,像素資料區塊PD1至PDN中的第一像素資料區塊PD1可為充當比較的基礎的參考像素資料區塊NPD。在此狀況下,剩餘像素資料區塊RPD可表示除參考像素資料區塊NPD之外的線資料LDATA的像素資料區塊PD2至PDN。
像素資料區塊PD1至PDN中的剩餘像素資料區塊RPD可與參考像素資料區塊NPD進行比較。
圖5為根據本發明概念的例示性實施例的圖3所說明的型樣偵測器552的方塊圖。參看圖3至圖5,型樣偵測器552可包含緩衝器電路552-1以及比較電路552-2。
緩衝器電路552-1可接收並儲存自圖形記憶體讀取控制器520接收的線資料LDATA中所包含的像素資料區塊PD1至PDN中的參考像素資料區塊NPD。像素資料區塊PD1至PDN中的剩餘像素資料區塊RPD可直接傳輸至比較電路552-2而不穿過緩衝器電路552-1。
緩衝器電路552-1可將所儲存的參考像素資料區塊NPD傳輸至比較電路552-2。比較電路552-2可比較自緩衝器電路552-1接收的參考像素資料區塊NPD與剩餘像素資料區塊RPD中的每一者。比較電路552-2可將對應於比較的結果的指示符信號IND傳輸至指示符記憶體554。
根據例示性實施例,當參考像素資料區塊NPD與剩餘像素資料區塊RPD中的每一者相同時,比較電路552-2可輸出第一位準的指示符信號IND。然而,當剩餘像素資料區塊RPD中的至少一者與參考像素資料區塊NPD不相同時,比較電路552-2可輸出第二位準的指示符信號IND。
圖6為第一線資料LDATA1的圖式,其中第一線資料LDATA1為圖4所說明的線資料LDATA的實施例。圖7為第二線資料LDATA2的圖式,其中第二線資料LDATA2為圖4所說明的線資料LDATA的另一實施例。圖8為對應於圖6及圖7分別說明 的第一線資料LDATA1以及第二線資料LDATA2的指示符信號IND的圖式。
參看圖5至圖8,在圖6所說明的第一線資料LDATA1的狀況下,第一線資料LDATA1中所包含的多個像素資料區塊中的每一者包含表示對應於「F0」的顏色的資料。換言之,因為剩餘像素資料區塊RPD全部與參考像素資料區塊NPD相同,所以比較電路552-2可輸出具有第一位準(例如,資料1)的指示符信號IND。
在圖7所說明的第二線資料LDATA2的狀況下,參考像素資料區塊NPD包含表示對應於「F0」的顏色的資料,但剩餘像素資料區塊RPD中的至少一者(例如,剩餘像素資料區塊RPD中的第二像素資料區塊)包含表示對應於「A0」的顏色的資料。在此狀況下,比較電路552-2可輸出具有第二位準(例如,資料0)的指示符信號IND。
圖9說明根據本發明概念的另一例示性實施例的線資料LDATA中所包含的參考像素資料區塊NPD'以及剩餘像素資料區塊RPD'。參看圖5及圖9,參考像素資料區塊NPD'可包含多個子像素資料區塊(例如,第一子像素資料區塊PD1以及第二子像素資料區塊PD2)。剩餘像素資料區塊RPD'可包含除線資料LDATA的參考像素資料區塊NPD'之外的剩餘像素資料區塊PD3至PDN。
在此狀況下,比較電路552-2可交替地比較參考像素資料區塊NPD'中所包含的子像素資料區塊(例如,第一子像素資料區 塊PD1以及第二子像素資料區塊PD2)與剩餘像素資料區塊PD3至PDN中的每一者。舉例而言,比較電路552-2可比較第一子像素資料區塊PD1與第三像素資料區塊PD3且可比較第二子像素資料區塊PD2與第四像素資料區塊PD4。現將參看圖10至圖12來詳細描述由比較電路552-2執行的此等比較。
圖10為第三線資料LDATA3的圖式,其中第三線資料LDATA3為圖9所說明的線資料LDATA的實施例。圖11為第四線資料LDATA4的圖式,其中第四線資料LDATA4為圖9所說明的線資料LDATA的另一實施例。圖12為對應於圖10及圖11分別說明的第三線資料LDATA3以及第四線資料LDATA4的指示符信號IND的圖式。
參看圖5、圖9及圖10,在圖10所說明的第三線資料LDATA3的狀況下,參考像素資料區塊NPD'含有包含表示對應於「F0」的顏色的資料的第一子像素資料區塊PD1以及包含表示對應於「A0」的顏色的資料的第二子像素資料區塊PD2。
在此狀況下,比較電路552-2可交替地比較參考像素資料區塊NPD'中所包含的多個子像素資料區塊(即,第一子像素資料區塊PD1以及第二子像素資料區塊PD2)與剩餘像素資料區塊RPD'中的每一者。舉例而言,比較電路552-2可比較第一子像素資料區塊PD1與第三子像素資料區塊PD3且可比較第二子像素資料區塊PD2與第四子像素資料區塊PD4。
第三線資料LDATA3的第一子像素資料區塊PD1以及第 三像素資料區塊PD3各自包含表示對應於「F0」的顏色的資料,且彼此相同。第二子像素資料區塊PD2以及第四像素資料區塊PD4各自包含表示對應於「A0」的顏色的資料,且彼此相同。換言之,因為剩餘像素資料區塊RPD'具有參考像素資料區塊NPD'重複的型樣,所以比較電路552-2可根據比較的結果而輸出具有第一位準(例如,資料1)的指示符信號IND。
在圖11所說明的第四線資料LDATA4的狀況下,因為第三像素資料區塊PD3包含表示對應於「FF」的顏色的資料且第一子像素資料區塊PD1包含表示對應於「F0」的顏色的資料,所以第三像素資料區塊PD3以及第一子像素資料區塊PD1彼此不一致。因此,比較電路552-2可根據比較的結果而輸出具有第二位準(例如,資料0)的指示符信號IND。
圖13為根據本發明概念的另一例示性實施例的圖2的指示符產生電路550中所包含的型樣偵測器552'的方塊圖。圖14說明圖13所說明的線資料LDATA以及經緩衝的線資料LDATA'。
參看圖3及圖13,型樣偵測器552'可包含資料緩衝器電路552'-1、比較電路552'-2、位址緩衝器電路552'-3以及計數器電路552'-4。
資料緩衝器電路552'-1可緩衝線資料LDATA,且將經緩衝的線資料LDATA'傳輸至比較電路552'-2。資料緩衝器電路552'-1可輸出藉由將線資料LDATA延遲一像素資料區塊而獲得的經緩衝的線資料LDATA'。
為便於解釋,圖14說明線資料LDATA包含十二個像素資料區塊的狀況,但本發明概念的技術範疇將不限於像素資料區塊的數目。
比較電路552'-2可以像素資料區塊為單位而比較線資料LDATA與經緩衝的線資料LDATA'。經緩衝的線資料LDATA'的第一像素資料區塊可與線資料LDATA的第二像素資料區塊進行比較。同樣,經緩衝的線資料LDATA'的第二像素資料區塊可與線資料LDATA的第三像素資料區塊進行比較。換言之,比較電路552'-2可將鄰近像素資料區塊彼此進行比較。
當鄰近像素資料區塊彼此一致時,比較電路552'-2可輸出具有第一位準的比較信號COMP。當鄰近像素資料區塊彼此不一致時,比較電路552'-2可輸出具有第二位準的比較信號COMP。參看圖14,比較電路552'-2可輸出具有第一位準的比較信號COMP,以作為對應於經緩衝的線資料LDATA'的第四至第十一像素資料區塊中的每一者的比較的結果。
位址緩衝器電路552'-3可自圖形記憶體寫入控制器520接收位址ADD,且儲存位址ADD。位址緩衝器電路552'-3可將所儲存的位址ADD傳輸至計數器電路552'-4。
計數器電路552'-4可對比較電路552'-2所輸出的多個比較信號COMP中的具有第一位準的比較信號COMP(例如,在鄰近像素資料區塊彼此一致時輸出的比較信號COMP)進行計數,且可比較對應於計數的結果的經計數值與參考值。根據例示性實 施例,計數器電路552'-4可基於經計數值與自位址緩衝器電路552'-3接收的位址ADD而產生指示符信號IND'。
在此狀況下,指示符信號IND'可包含開始一致像素資料區塊的重複的開始位址(例如,線資料LDATA的第四像素資料區塊的位址)以及與數個(例如,9個)所重複的像素資料區塊相關聯的資料。
圖15為圖2所說明的影像處理單元570的方塊圖。參看圖2及圖15,影像處理單元570可包含閘控電路572、多個內部電路574-1至574-M(其中M為自然數)以及輸出控制電路576。
內部電路574-1至574-M並行地處理自圖形記憶體讀取控制器560讀取的線資料LDATA。閘控電路572可基於指示符信號IND而對對應於線資料LDATA的所重複的像素資料區塊的線資料(例如,線資料LDATA[2]至LDATA[M])進行閘控(即,接通或切斷)。換言之,閘控電路572可基於指示符信號IND而撤消啟動影像處理單元570的一部分(例如,內部電路574-2至574-M)。因此,閘控電路572可有助於影像處理單元570的電力消耗的減少。
根據例示性實施例,圖15說明線資料LDATA劃分為線資料LDATA[1]至LDATA[M]以並行地處理線資料LDATA的狀況。然而,線資料LDATA可以像素資料區塊為單位而劃分,且本發明概念不限於此。
輸出控制電路576可分別自內部電路574-1至574-M接 收經處理的線資料PLDATA[1]至PLDATA[M],可基於指示符信號IND而選擇經處理的線資料PLDATA[1]至PLDATA[M]的輸出路徑,且可根據選擇的結果而輸出線資料OPLDATA[1]至OPLDATA[M]。現將參看圖16來詳細描述輸出控制電路576的結構及操作。
圖16為圖15所說明的輸出控制電路576的電路圖。參看圖15及圖16,輸出控制電路576可包含多個選擇器576-1至576-(M-1)。
選擇器576-1至576-(M-1)中的每一者可基於自指示符產生電路550接收的指示符信號IND而選擇輸出路徑。根據實施例,當具有第一位準(例如,「1」)的指示符信號IND作為選擇信號而輸入至選擇器576-1至576-(M-1)中的每一者時,經處理的線資料PLDATA[1](即,第一經處理的線資料PLDATA[1])可作為對應於經處理的線資料PLDATA[2]至PLDATA[M](即,剩餘的經處理的線資料PLDATA[2]至PLDATA[M])的線資料OPLDATA[2]至OPLDATA[M]而輸出。
根據另一例示性實施例,當具有第二位準(例如,「0」)的指示符信號IND作為選擇信號而輸入至選擇器576-1至576-(M-1)中的每一者時,剩餘的經處理的線資料PLDATA[2]至PLDATA[M]可被選擇且分別作為線資料OPLDATA[2]至OPLDATA[M]而輸出。
圖17為圖2所說明的資料移位暫存器590的電路圖。參 看圖2及圖17,資料移位暫存器590可包含多個鎖存器590-1至590-N、時脈選擇電路592以及輸出選擇電路594。
鎖存器590-1至590-N可對自源極移位暫存器控制器580接收的輸出線資料OPLDATA執行資料移位操作。鎖存器590-1至590-N可回應於自源極移位暫存器控制器580接收的時脈信號CLK或預設信號DEFAULT而執行資料移位操作。
時脈選擇電路592可基於作為選擇信號而接收的指示符信號IND而選擇自源極移位暫存器控制器580接收的時脈信號CLK或預設信號DEFAULT。當接收到具有第一位準(例如,「1」)的指示符信號IND時,時脈選擇電路592可選擇預設信號DEFAULT,且當接收到具有第二位準(例如,「0」)的指示符信號IND時,時脈選擇電路592可選擇時脈信號CLK。
預設信號DEFAULT可在廣義上表示能夠中斷鎖存器590-1至590-N的資料移位操作的信號。
根據例示性實施例,時脈選擇電路592可包含於源極移位暫存器控制器580中。在此狀況下,源極移位暫存器控制器580可基於指示符信號IND而將時脈信號CLK或預設信號DEFAULT直接傳輸至鎖存器590-1至590-N中的每一者。舉例而言,源極移位暫存器控制器580可基於具有第一位準(例如,「1」)的指示符信號IND而將預設信號DEFAULT直接傳輸至鎖存器590-1至590-N中的每一者,且可基於具有第二位準(例如,「0」)的指示符信號IND而將時脈信號CLK傳輸至鎖存器590-1至590-N中的 每一者。
輸出選擇電路594可包含多個選擇器594-1至594-N。選擇器594-1至594-N中的每一者可基於自指示符產生電路550接收的指示符信號IND而選擇輸出。
根據例示性實施例,當具有第一位準的指示符信號IND作為選擇信號而輸入至選擇器594-1至594-N中的每一者時,第一輸出線資料OPLDATA[1]可被並行處理,且被選擇為對應於剩餘輸出線資料OPLDATA[2]至OPLDATA[N]的輸出。根據另一例示性實施例,當具有第二位準的指示符信號IND作為選擇信號而輸入至選擇器594-1至594-N中的每一者時,對應於資料移位操作的結果的輸出線資料OPLDATA可被選擇並輸出。換言之,鎖存器590-1至590-N的各別輸出可被選擇且傳輸至資料鎖存器600。
圖18為根據本發明概念的例示性實施例的操作DDI 500的方法的流程圖。參看圖2至圖18,在操作S10中,指示符產生電路550可將線資料LDATA中所包含的像素資料區塊PD1至PDN彼此進行比較。
根據例示性實施例,指示符產生電路550可比較像素資料區塊PD1至PDN中的參考像素資料區塊NPD與剩餘像素資料區塊RPD中的每一者。
在操作S12中,指示符產生電路550可產生對應於比較的結果的指示符信號IND。指示符產生電路550可將所產生的指示符信號IND傳輸至圖形記憶體讀取控制器560、影像處理單元 570、源極移位暫存器控制器580以及資料移位暫存器590中的每一者。
在操作S14中,圖形記憶體讀取控制器560可基於讀取命令RCMD以及線資料LDATA的指示符信號IND而讀取線資料LDATA的全部或一部分。
圖19為根據本發明概念的另一例示性實施例的操作DDI 500的方法的流程圖。參看圖2、圖3、圖13、圖14及圖19,在操作S20中,資料緩衝器電路552'-1可緩衝線資料LDATA且可輸出經緩衝的線資料LDATA'。
根據例示性實施例,資料緩衝器電路552'-1可輸出藉由將線資料LDATA延遲一像素資料區塊而獲得的經緩衝的線資料LDATA'。
在操作S22中,比較電路552'-2可以像素資料區塊為單位而比較線資料LDATA與經緩衝的線資料LDATA'。在操作S24中,計數器電路552'-4可產生對應於比較電路552'-2的比較的結果的指示符信號IND'。
根據例示性實施例,計數器電路552'-4可對比較電路552'-2所輸出的比較信號COMP中的在鄰近像素資料區塊彼此一致時輸出的比較信號COMP進行計數,且可比較對應於計數的結果的經計數值與參考值。在此狀況下,計數器電路552'-4可基於經計數值與自位址緩衝器電路552'-3接收的位址ADD而產生指示符信號IND'。在操作S26中,圖形記憶體讀取控制器560可基於 讀取命令RCMD以及線資料LDATA的指示符信號IND'而讀取線資料LDATA的全部或一部分。
圖20為說明根據本發明概念的例示性實施例的電子系統1000的方塊圖。參看圖1及圖20,電子系統1000可藉由使用能夠使用或支援MIPI介面的資料處理裝置(例如,PDA、PMP、網際網路協定電視(Internet Protocol television,IPTV)、智慧型電話、平板型PC、MID、網際網路平板電腦或隨身電腦)來實施。AP 1010可藉由使用圖1的AP 400來實施。
AP 1010中所實施的相機串列介面(camera serial interface,CSI)主機1012可經由CSI而與影像感測器100的CSI裝置1041串列地通信。在此狀況下,CSI主機1012可包含解串列器(de-serializer,DES),且CSI裝置1041可包含串列器(serializer,SER)。
AP 1010中所實施的顯示串列介面(display serial interface,DSI)主機1011可經由DSI而與顯示器1050的DSI裝置1051串列地通信。在此狀況下,DSI主機1011可包含SER,且DSI裝置1051可包含DES。顯示器1050可藉由包含圖1的DDI 500以及顯示面板700來實施。
根據例示性實施例,電子系統1000可更包含能夠與AP 1010通信的射頻(radio frequency,RF)晶片1060。AP 1010中所包含的實體層(PHYsical layer,PHY)1013以及RF晶片1060中所包含的PHY 1061可根據MIPI DigRF而彼此交換資料。
根據例示性實施例,電子系統1000可更包含全球定位系統(global positioning system,GPS)接收器1020、儲存器1070、麥克風(microphone,MIC)1080、動態隨機存取記憶體(dynamic random access memory,DRAM)1085以及揚聲器1090。電子系統1000可藉由使用全球微波存取互通(world interoperability for microwave access,Wimax)模組1030、無線區域網路(wireless local area network,WLAN)模組1100及/或超寬頻(ultra wideband,UWB)模組1110而與外部設備通信。
在根據本發明概念的例示性實施例的方法及裝置中,當線資料中所包含的像素資料區塊重複時,可藉由對線資料的一部分執行讀取操作而減少電力消耗。且,當線資料的像素資料區塊重複時,可藉由撤消啟動影像處理單元的一部分或控制資料移位暫存器的資料移位操作而減少電力消耗。
雖然已展示且描述本一般發明概念的若干實施例,但熟習此項技術者將瞭解,可在此等實施例中進行改變,而不偏離本一般發明概念的原理以及精神,本一般發明概念的範疇定義於隨附申請專利範圍及其等效物中。

Claims (13)

  1. 一種顯示驅動器積體電路,包括:圖形記憶體,其接收並儲存顯示資料,所述顯示資料包括多個線資料,所述線資料中的每一者對應於顯示器的一條線,所述線資料包括第一線資料,所述第一線資料包括多個像素資料區塊,所述第一線資料的所述像素資料區塊包括參考像素資料區塊以及多個剩餘像素資料區塊,所述剩餘像素資料區塊包括除所述參考像素資料區塊之外的所述像素資料區塊;指示符產生電路,其將所述第一線資料中的所述參考像素資料區塊與所述第一線資料中的所述剩餘像素資料區塊的每一者彼此進行比較,且產生對應於所述比較的結果的指示符信號;以及圖形記憶體讀取控制器,其基於從時序控制器接收的、所述第一線資料的讀取命令以及所述指示符信號而僅讀取來自所述圖形記憶體的所述第一線資料的部分;圖形記憶體寫入控制器,其從所述顯示驅動器積體電路的介面接收所述第一線資料,控制將所接收的所述第一線資料寫入至所述圖形記憶體,並且傳輸所接收的所述第一線資料至所述指示符產生電路以用於所述比較;以及影像處理單元,其處理由所述圖形記憶體讀取控制器讀取的所述第一線資料的所述部分或全部,其中所述影像處理單元包括:閘控電路,用於基於所述指示符信號而撤消啟動所述影像處理單元的一部分。
  2. 如申請專利範圍第1項所述的顯示驅動器積體電路,其中所述參考像素資料區塊為所述多個像素資料區塊中的第一像素資料區塊。
  3. 如申請專利範圍第1項所述的顯示驅動器積體電路,其中所述指示符產生電路包括:緩衝器電路,其接收並儲存所述參考像素資料區塊;以及比較電路,其比較所述參考像素資料區塊與所述剩餘像素資料區塊中的每一者。
  4. 如申請專利範圍第3項所述的顯示驅動器積體電路,其中當所述剩餘像素資料區塊中的每一者與所述參考像素資料區塊相同時,所述比較電路產生具有第一位準的所述指示符信號,且當所述剩餘像素資料區塊中的至少一者與所述參考像素資料區塊不相同時,所述比較電路產生具有第二位準的所述指示符信號。
  5. 如申請專利範圍第1項所述的顯示驅動器積體電路,其中所述參考像素資料區塊包括多個子像素資料區塊。
  6. 如申請專利範圍第5項所述的顯示驅動器積體電路,其中所述指示符產生電路包括比較電路,所述比較電路比較包括所述參考像素資料區塊的所述子像素資料區塊的第一群組與所述剩餘像素資料區塊中的多個群組的每一者。
  7. 如申請專利範圍第1項所述的顯示驅動器積體電路,更包括:源極移位暫存器控制器,其基於所述指示符信號而控制是否執行資料移位暫存器的資料移位操作。
  8. 如申請專利範圍第7項所述的顯示驅動器積體電路,其中當所述剩餘像素資料區塊中的每一者與所述參考像素資料區塊相同時,所述源極移位暫存器控制器控制所述資料移位暫存器不執行所述資料移位操作,且當所述剩餘像素資料區塊中的至少一者與所述參考像素資料區塊不同時,所述源極移位暫存器控制器控制所述資料移位暫存器執行所述資料移位操作。
  9. 如申請專利範圍第1項所述的顯示驅動器積體電路,其中所述指示符產生電路在所述第一線資料傳輸至所述圖形記憶體且儲存於所述圖形記憶體中的同時將所述剩餘像素資料區塊與所述參考像素資料區塊彼此進行比較。
  10. 一種顯示裝置,包括:顯示驅動器積體電路;以及顯示面板,其由所述顯示驅動器積體電路驅動,其中所述顯示驅動器積體電路包括:圖形記憶體,其接收並儲存顯示資料,所述顯示資料包括多個線資料,所述線資料包括第一線資料,所述第一線資料包括多個像素資料區塊,所述第一線資料的所述像素資料區塊包括參考像素資料區塊以及多個剩餘像素資料區塊,所述剩餘像素資料區塊包括除所述參考像素資料區塊之外的所述像素資料區塊,所述線資料中的每一者對應於顯示器的一條線;指示符產生電路,其將所述第一線資料中的所述參考像素資料區塊與所述第一線資料中的所述剩餘像素資料區塊的每一者彼此進行比較,且產生對應於所述比較的結果的指示符信號;以及圖形記憶體讀取控制器,其基於從時序控制器接收的、所述第一線資料的讀取命令以及所述指示符信號而僅對來自所述圖形記憶體的所述第一線資料的部分執行讀取操作;圖形記憶體寫入控制器,其從所述顯示驅動器積體電路的介面接收所述第一線資料,控制將所接收的所述第一線資料寫入至所述圖形記憶體,並且傳輸所接收的所述第一線資料至所述指示符產生電路以用於所述比較;以及影像處理單元,其處理由所述圖形記憶體讀取控制器讀取的所述第一線資料的所述部分或全部,其中所述影像處理單元包括:閘控電路,用於基於所述指示符信號而撤消啟動所述影像處理單元的一部分。
  11. 如申請專利範圍第10項所述的顯示裝置,其中所述指示符產生電路包括:緩衝器電路,其接收並緩衝所述參考像素資料區塊;以及比較電路,其比較所緩衝的所述參考像素資料區塊與所述剩餘像素資料區塊中的每一者。
  12. 一種顯示系統,包括:顯示驅動器積體電路;應用處理器,其輸出顯示資料至所述顯示驅動器積體電路,所述顯示資料包括多個線資料,所述線資料包括第一線資料,所述第一線資料包括多個像素資料區塊,所述第一線資料的所述像素資料區塊包括參考像素資料區塊以及多個剩餘像素資料區塊,所述剩餘像素資料區塊包括除所述參考像素資料區塊之外的所述像素資料區塊;以及顯示面板,其由所述顯示驅動器積體電路驅動,其中所述顯示驅動器積體電路包括:圖形記憶體,其接收並儲存所述第一線資料;指示符產生電路,其將所述第一線資料中的所述參考像素資料區塊與所述第一線資料中的所述剩餘像素資料區塊的每一者彼此進行比較,且產生對應於所述比較的結果的指示符信號;圖形記憶體讀取控制器,其基於從時序控制器接收的、所述第一線資料的讀取命令以及所述指示符信號而僅對來自所述圖形記憶體的所述第一線資料的部分執行讀取操作;圖形記憶體寫入控制器,其從所述顯示驅動器積體電路的介面接收所述第一線資料,控制將所接收的所述第一線資料寫入至所述圖形記憶體,並且傳輸所接收的所述第一線資料至所述指示符產生電路以用於所述比較;以及影像處理單元,其處理由所述圖形記憶體讀取控制器讀取的所述第一線資料的所述部分或全部,其中所述影像處理單元包括:閘控電路,用於基於所述指示符信號而撤消啟動所述影像處理單元的一部分。
  13. 如申請專利範圍第12項所述的顯示系統,其中所述指示符產生電路包括:緩衝器電路,其接收並儲存所述參考像素資料區塊;以及比較電路,其比較所儲存的所述參考像素資料區塊與所述剩餘像素資料區塊中的每一者。
TW103139316A 2013-12-02 2014-11-13 顯示驅動器積體電路(ic)、其操作方法以及包含上述的裝置 TWI651699B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020130148663A KR102105408B1 (ko) 2013-12-02 2013-12-02 디스플레이 드라이버 ic, 이의 동작 방법, 및 이를 포함하는 장치들
??10-2013-0148663 2013-12-02

Publications (2)

Publication Number Publication Date
TW201523558A TW201523558A (zh) 2015-06-16
TWI651699B true TWI651699B (zh) 2019-02-21

Family

ID=53265737

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103139316A TWI651699B (zh) 2013-12-02 2014-11-13 顯示驅動器積體電路(ic)、其操作方法以及包含上述的裝置

Country Status (4)

Country Link
US (1) US10008176B2 (zh)
JP (1) JP2015106159A (zh)
KR (1) KR102105408B1 (zh)
TW (1) TWI651699B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104835470B (zh) * 2015-05-26 2018-11-20 合肥京东方光电科技有限公司 显示基板驱动装置及驱动方法、显示设备
KR102408876B1 (ko) * 2015-07-31 2022-06-15 삼성전자주식회사 전자 장치에서 디스플레이 방법 및 장치
US20170168615A1 (en) * 2015-12-15 2017-06-15 Novatek Microelectronics Corp. Display device and control device thereof
US11217144B2 (en) 2019-11-06 2022-01-04 Silicon Works Co., Ltd. Driver integrated circuit and display device including the same
KR20220159531A (ko) 2021-05-25 2022-12-05 삼성디스플레이 주식회사 구동 칩 및 이를 포함하는 표시 장치
KR20230020074A (ko) 2021-08-02 2023-02-10 삼성디스플레이 주식회사 표시 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101334974A (zh) * 2007-06-26 2008-12-31 Lg.菲力浦Lcd株式会社 液晶显示器及其驱动方法
TW201207534A (en) * 2009-12-28 2012-02-16 Semiconductor Energy Lab Liquid crystal display device and manufacturing method thereof
CN103310760A (zh) * 2012-03-12 2013-09-18 三星电子株式会社 操作显示驱动器的方法和显示控制系统
CN103325329A (zh) * 2012-03-22 2013-09-25 株式会社日本显示器西 显示装置和电子设备

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7149909B2 (en) 2002-05-09 2006-12-12 Intel Corporation Power management for an integrated graphics device
KR20060004857A (ko) 2004-07-10 2006-01-16 엘지전자 주식회사 이동통신단말기의 엘씨디 구동 장치 및 방법
KR101203693B1 (ko) 2006-10-10 2012-11-21 삼성전자주식회사 컨트롤 레지스터의 비트 값 자동 복구 방법 및 이에 적합한lcd 구동 집적 회로
KR100840379B1 (ko) 2006-11-24 2008-06-20 주식회사 티엘아이 복수 개 페이지의 영상데이터를 저장할 수 있는 디스플레이구동장치 및 영상데이터의 재생 방법
KR101310311B1 (ko) 2007-01-29 2013-09-23 삼성디스플레이 주식회사 백라이트 장치 및 이를 갖는 액정표시장치
KR20080079551A (ko) * 2007-02-27 2008-09-01 삼성전자주식회사 라인 메모리를 감소시킨 디스플레이 장치의 콘트롤러 및 그제어 방법
KR20080084152A (ko) 2007-03-15 2008-09-19 엘지디스플레이 주식회사 액정표시패널의 구동장치 및 그의 구동방법
KR20080086060A (ko) 2007-03-21 2008-09-25 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR20080111622A (ko) 2007-06-19 2008-12-24 엘지이노텍 주식회사 Lcd 구동 장치
KR101228934B1 (ko) 2007-08-28 2013-02-01 삼성전자주식회사 컴퓨터 시스템, 그 제어 방법 및 데이터 처리 장치
US8988443B2 (en) * 2009-09-25 2015-03-24 Arm Limited Methods of and apparatus for controlling the reading of arrays of data from memory
WO2011065230A1 (en) * 2009-11-30 2011-06-03 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device, method for driving the same, and electronic device including the same
KR20130027094A (ko) * 2011-09-02 2013-03-15 삼성전자주식회사 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템
KR101861772B1 (ko) * 2012-02-07 2018-05-28 삼성전자주식회사 시스템온칩, 이의 동작 방법, 및 상기 시스템온칩을 포함하는 모바일 장치
KR20140046844A (ko) * 2012-10-11 2014-04-21 삼성전자주식회사 전력 소비를 감소시킬 수 있는 디스플레이 시스템 및 그것의 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101334974A (zh) * 2007-06-26 2008-12-31 Lg.菲力浦Lcd株式会社 液晶显示器及其驱动方法
TW201207534A (en) * 2009-12-28 2012-02-16 Semiconductor Energy Lab Liquid crystal display device and manufacturing method thereof
CN103310760A (zh) * 2012-03-12 2013-09-18 三星电子株式会社 操作显示驱动器的方法和显示控制系统
CN103325329A (zh) * 2012-03-22 2013-09-25 株式会社日本显示器西 显示装置和电子设备

Also Published As

Publication number Publication date
US10008176B2 (en) 2018-06-26
KR102105408B1 (ko) 2020-04-29
US20150154734A1 (en) 2015-06-04
TW201523558A (zh) 2015-06-16
KR20150063824A (ko) 2015-06-10
JP2015106159A (ja) 2015-06-08

Similar Documents

Publication Publication Date Title
TWI651699B (zh) 顯示驅動器積體電路(ic)、其操作方法以及包含上述的裝置
TWI634533B (zh) 顯示驅動器整合電路、包括該整合電路之設備、及操作該整合電路之方法
US10043492B2 (en) Display driver, display device, and display system
US11211036B2 (en) Timestamp based display update mechanism
US10096303B2 (en) Host and multi-display system including the same
JP6078173B2 (ja) アイドル状態の構成要素の電力を落とすことによるディスプレイパイプラインにおける電力節約方法及び機器
US10438526B2 (en) Display driver, and display device and system including the same
US20150138212A1 (en) Display driver ic and method of operating system including the same
TWI707303B (zh) 用以從單一影像產生各種解析度影像之縮放器電路與包括該縮放器電路之裝置
KR20130091167A (ko) 시스템온칩, 이의 동작 방법, 및 상기 시스템온칩를 포함하는 모바일 장치
TWI686726B (zh) 依據顯示位置決定資料傳輸順序的系統單晶片以及包括該系統單晶片的電子系統
US9240165B2 (en) Display driver integrated circuit including first-in-first-out (FIFO) memories configured to receive display data from a distributor and output the display data to graphics memories a display system having the same, and a display data processing method thereof
TWI673677B (zh) 半導體裝置
US9858635B2 (en) Application processor sharing resource based on image resolution and devices including same
KR102437567B1 (ko) 애플리케이션 프로세서의 동작 방법 및 디스플레이 시스템
KR20140110428A (ko) 원본 이미지를 이용하여 스케일된 이미지들을 동시에 생성할 수 있는 이미지 처리 방법과 상기 방법을 수행하는 장치들
US20120195503A1 (en) Image processing device
US11670209B2 (en) Display device performing clock gating
US8868128B2 (en) Image display systems and methods of processing image data
US20090094420A1 (en) Data access method and memory using the same