TWI631452B - 用於動態優化伺服器系統之操作頻率之電腦實施方法以及系統 - Google Patents

用於動態優化伺服器系統之操作頻率之電腦實施方法以及系統 Download PDF

Info

Publication number
TWI631452B
TWI631452B TW106116849A TW106116849A TWI631452B TW I631452 B TWI631452 B TW I631452B TW 106116849 A TW106116849 A TW 106116849A TW 106116849 A TW106116849 A TW 106116849A TW I631452 B TWI631452 B TW I631452B
Authority
TW
Taiwan
Prior art keywords
operating frequency
frequency level
level
server system
self
Prior art date
Application number
TW106116849A
Other languages
English (en)
Other versions
TW201833714A (zh
Inventor
潘青穗
Original Assignee
廣達電腦股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 廣達電腦股份有限公司 filed Critical 廣達電腦股份有限公司
Application granted granted Critical
Publication of TWI631452B publication Critical patent/TWI631452B/zh
Publication of TW201833714A publication Critical patent/TW201833714A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4406Loading of operating system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4416Network booting; Remote initial program loading [RIPL]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/20Cooling means
    • G06F1/206Cooling means comprising thermal management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/27Built-in tests
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44568Immediately runnable code
    • G06F9/44578Preparing or optimising for loading
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)

Abstract

一種用於動態優化一伺服器系統之一操作頻率以最小化系統上之開機時間之系統以及方法。示例性系統可包括一頻率調整模組、至少一內部感測器、至少一外部感測器、一個或者多個冷卻元件、一處理器、一記憶體以及基本輸入/輸出系統(BIOS)。頻率調整模組可從至少一內部感測器和/或至少一外部感測器收集感測器數據。頻率調整模組可根據感測器數據以及熱頻率等級表決定伺服器系統之一合適之操作頻率等級,以最小化伺服器系統上之開機時間。

Description

用於動態優化伺服器系統之操作頻率之電腦實施方法以及系統
本發明係有關於一電腦系統中之系統開機。
現代伺服器場(server farm)或者資料中心通常採用大量伺服器系統來處理各種應用服務之處理以及儲存需求。每個伺服器需要一個基本輸入/輸出系統(BIOS)以支持正常操作。BIOS為可確保伺服器系統之電腦元件之運作的韌體。BIOS儲存有當伺服器系統開機時所執行之韌體,以及BIOS所指定之一組配置。BIOS通常辨識、初始化以及測試伺服器系統中之軟體。
資料中心中之伺服器系統通常需要重新啟動以確保伺服器系統正常工作。然而,啟動伺服器系統可能需要最少的時間。由於資料中心中存在大量伺服器系統,因此集合每個伺服器系統之單獨開機時間可能會對資料中心造成相當長的停機時間。
為了解決上述之問題,根據本發明之各種示例之系統以及方法係提供一種透過動態地優化一伺服器系統之一 操作頻率以最小化系統上之開機時間。示例性系統可包括一頻率調整模組、至少一內部感測器、至少一外部感測器、一個或者多個冷卻元件、一處理器、一記憶體以及基本輸入/輸出系統(BIOS)。頻率調整模組可從至少一內部感測器和/或至少一外部感測器收集感測器數據。頻率調整模組可根據感測器數據以及熱頻率等級表以決定伺服器系統之一合適之操作頻率等級,以最小化伺服器系統上之開機時間。
根據本發明一實施例,一種用於動態優化伺服器系統之操作頻率之電腦實施方法包括:於伺服器系統之頻率調整模組接收來自伺服器係統之一個或者多個感測器之感測器數據;至少根據感測器數據以及熱頻率等級表決定合適之操作頻率等級;在合適之操作頻率等級與伺服器系統上之先前操作頻率不同之情況下,將合適之操作頻率等級設定為伺服器系統上之第一操作頻率等級;將自測試計數設定為既定值;在自測試失敗之情況下,判斷自測試計數是否為零;以及於自測試計數不為零之情況下,將第一操作頻率等級降低一個等級至第二操作頻率等級,並將自測試計數降低一個等級。
在自測試計數為零之情況下,頻率調整模組可使伺服器系統之控制器發出用以指示伺服器系統於熱控制範圍外之錯誤訊息。在自測試為成功之情況下,頻率調整模組可將自測試計數設定為零並且於既定等待時間週期之後接收額外的感測器數據。在合適之操作頻率等級與伺服器系統上之先前操作頻率相同之情況下,頻率調整模組可於既定等待時間週期後接收額外的感測器數據。
於一些配置中,決定合適之操作頻率等級可包括以下步驟:至少根據感測器數據以及熱頻率等級表決定操作頻率等級範圍,決定於操作頻率等級範圍內之最大操作頻率等級,以及選擇最大操作頻率等級作為伺服器系統之合適之操作頻率等級。於一些其它示例中,決定合適之操作頻率等級可包括以下步驟:至少根據感測器數據以及熱頻率等級表決定操作頻率等級範圍,決定操作頻率範圍內之中間操作頻率等級等級,以及選擇中間操作頻率等級作為伺服器系統之合適之操作頻率等級。
於一些配置中,至少一內部感測器包括至少一熱感測器。由頻率調整模組所收集之感測器數據包括伺服器系統之處理器溫度、晶片組溫度或者環境溫度中至少一者。
於一些配置中,熱頻率等級表可包括複數表格條目。複數表格條目中之每一者包括對應之伺服器系統可操作之特定感測器數據(例如特定溫度範圍)以及操作頻率等級範圍。熱頻率等級表更可包括用於異常感測器數據之條目。舉例來說,一個條目可包括伺服器系統可操作之對應操作頻率等級之小於閾值低溫度值之系統溫度範圍以及最小閥值操作頻率等級,以發送用以指示對系統元件具有潛在損害之警示訊息。另一條目可包括伺服器系統可操作之對應操作頻率等級之大於閾值高溫度值之系統溫度範圍以及最大閥值操作頻率,以發送用以指示對系統元件具有潛在損害之警示訊息。
根據本發明另一實施例,提供一種儲存指令之非暫態電腦可讀取儲存媒體,當透過上述處理器執行指令時,使 處理器執行之操作包括:於伺服器系統之頻率調整模組接收來自伺服器系統之一個或者多個感測器之感測器數據;至少根據感測器數據以及熱頻率等級表決定合適之操作頻率等級;在合適之操作頻率等級與伺服器系統上之先前操作頻率不同之情況下,將合適之操作頻率等級設定為伺服器系統上之第一操作頻率等級;將自測試計數設定為既定值;在自測試失敗之情況下,判斷自測試計數是否為零;以及在自測試計數不為零之情況下,將第一操作頻率等級降低一個等級至第二操作頻率等級,並將自測試計數降低一個等級。
本發明之附加特徵以及優點將描述於下面敘述中,並且部分地於描述中為顯而易見的,或者可透過本文所公開之原理之實施而習得。本發明之特徵以及優點可透過於所附申請專利範圍中特別指出之裝置以及組合來實現以及獲得。本發明這些以及其它特徵將從以下之敘述以及所附申請專利範圍變得更加顯而易見,或者可透過本文描述之原理之實施而習得。
100A、100B‧‧‧系統
101‧‧‧頻率調整模組
102‧‧‧處理器
103‧‧‧記憶體
104‧‧‧BIOS
105‧‧‧通用序列匯流排
106‧‧‧內部感測器
107‧‧‧冷卻元件
108‧‧‧外部感測器
109‧‧‧儲存裝置
111‧‧‧管理裝置
112‧‧‧電源供應單元
113‧‧‧電源
114‧‧‧北橋邏輯
116‧‧‧南橋邏輯
115‧‧‧PCI匯流排
150、151‧‧‧ISA插槽
160‧‧‧PCIe插槽
161‧‧‧PCI插槽
170‧‧‧PCI插槽
200‧‧‧方法
202~218‧‧‧步驟流程
300‧‧‧運算裝置
315‧‧‧匯流排
361‧‧‧記憶體
362‧‧‧主微處理器
363‧‧‧處理器
368‧‧‧介面
400‧‧‧匯流排運算系統構造
402‧‧‧系統匯流排
404‧‧‧記憶體
406‧‧‧ROM
408‧‧‧RAM
410‧‧‧控制器
412‧‧‧儲存裝置
414~418‧‧‧儲存模組
420‧‧‧輸入裝置
426‧‧‧感測器
428‧‧‧快取記憶體
430‧‧‧處理器
432‧‧‧快閃記憶體
434‧‧‧韌體
500‧‧‧電腦系統
502‧‧‧晶片組
508‧‧‧通信介面
510‧‧‧處理器
512‧‧‧韌體
516‧‧‧儲存裝置
518‧‧‧RAM
為了描述可獲得本發明上述以及其它優點以及特徵之方式,將透過參考附圖中之特定示例以呈現更具體地描述上面簡要描述之原理。必須理解的是,這些附圖僅描繪了本發明之示例,因此不應被認為是對其範圍之限制,透過使用附圖,附加特徵以及細節來描述以及解釋本發明之原理,其中:第1A圖係顯示根據本發明一實施方式所述之用於動態地優化操作頻率以最小化開機時間之示例性系統之示例性方塊圖; 第1B圖係顯示根據本技術一實施方式所述之用於動態優化操作頻率以最小化開機時間之另一示例性系統之示例性方塊圖;第2圖為根據本發明之實施方式所述之用於動態優化操作頻率以最小化開機時間之示例性方法;第3圖係顯示根據本發明之各種實施方式所述之示例性電腦裝置;以及第4圖以及第5圖係顯示根據本發明之各種示例之示例性系統。
本技術之各種示例提供用於動態優化伺服器系統之操作頻率以最小化系統上之開機時間之系統以及方法。示例性系統可包括頻率調整模組、至少一內部感測器、至少一外部感測器、一個或者多個冷卻元件、處理器、記憶體以及基本輸入/輸出系統(BIOS)。頻率調整模組可從至少一內部感測器和/或至少一外部感測器收集感測器數據。頻率調整模組可根據感測器數據以及熱頻率等級表決定伺服器系統的合適之操作頻率等級,以最小化伺服器系統上之開機時間。
第1A圖係顯示根據本發明一實施方式所述之用於動態地優化操作頻率以最小化開機時間之示例性系統100A之示例性方塊圖。於此示例中,系統100A包括複數元件。舉例來說,系統100A包括頻率調整模組101、處理器102、記憶體103、BIOS 104、至少一內部感測器106、至少一外部感測器108、一個或者多個冷卻元件107(例如冷卻風扇)以及連接系統100A 之元件之通用序列匯流排(以下簡稱USB)105。
於系統100A中,BIOS 104可為用以啟動以及識別系統100A之各種元件之任何程序指令或者韌體。BIOS 104負責初始化以及測試系統100A之軟體元件,以及提供抽象層給軟體元件,藉此為應用程式以及作業系統提供與周邊裝置(例如鍵盤、顯示器以及其它輸入/輸出)互動之一致方式。
於一些配置中,BIOS 104可於系統100A上啟動作業系統(OS)(例如Microsoft Windows® OS,Linux® OS或者任何作業系統)前運作系統檢查。系統檢查為於對應之伺服器系統之初始化期間所執行之診斷系統檢查。系統檢查之示例包括開機自檢(Power-On Self-Test,POST)。BIOS 104可處理POST之主要功能,並且可將某些工作卸載至被設計為初始化特定周邊裝置(例如視頻以及小型電腦系統介面(SCSI)初始化)之其它程序。POST之主要功能可包括:驗證處理器暫存器(例如處理器102之暫存器)以及BIOS編碼之完整性、檢查基本元件、檢查系統主記憶體(例如記憶體103)、以及將控制傳遞至其它專用之BIOS擴充套件。於一些配置中,BIOS更可處理額外的POST之功能,包括:發現、初始化以及編目所有系統匯流排(例如BUS 105)以及裝置、提供用於更新系統配置之使用者介面、以及構建作業系統所需之系統環境。
一般而言,BIOS 104需要被更新。舉例來說,BIOS 104可被更新以利用由BIOS製造商所發佈之新的BIOS特徵、與新增之軟體共同運作或者修復於BIOS 104中檢測到之錯誤。一旦更新BIOS 104,系統100A必須重新啟動以確保系統100A之 元件正常運作。
於系統100A中,頻率調整模組101可動態地決定係統100A之操作頻率以最小化重新啟動時間。頻率調整模組101可從內部感測器106(例如用於處理器102、記憶體103或於系統100A內耗散熱之其它晶片組元件之溫度感測器,)和/或外部感測器108(例如環境溫度感測器)。然後,頻率調整模組101可根據感測器數據(例如晶片組之溫度)以及熱頻率等級表決定操作頻率等級範圍,接著從決定之操作頻率等級範圍中選擇合適之操作頻率等級。
熱頻率等級表可包括複數表格條目,如下面表1所示。複數表格條目中之每一者包括系統100A可操作之特定溫度範圍以及操作頻率等級範圍。熱頻率等級表更包括異常感測器溫度之條目。舉例來說,一個條目包括伺服器系統可操作之小於閾值低溫度值-15℃之系統溫度範圍、對應之操作頻率等級(例如等級2)以及最小閾值操作頻率等級(例如等級3),以於系統100A以最小閾值操作頻率等級或者一較低操作頻率等級運作時發送用以指示對系統元件具有潛在損害之警示訊息。另一條目包括伺服器系統可操作之高於閾值高溫度值(90℃)之系統溫度範圍、對應之操作頻率等級(例如等級6、7、8以及9)以及最大閾值操作頻率等級(例如等級5),以於系統100A以最大閾值操作頻率等級或者更高操作頻率等級運作時發送用以指示對系統元件具有潛在損害之警示訊息。
於一些配置中,頻率調整模組101可決定操作頻率等級範圍內之最大操作頻率等級,並選擇最大操作頻率等級作為系統100A之合適之操作頻率等級。於一些其它示例中,頻率調整模組101可決定操作頻率等級範圍內之中間操作頻率等級,並且選擇中間操作頻率等級作為系統100A之合適之操作頻率等級。
值得注意的是,雖然本技術在此被描述為使用表,但可預期的是亦可使用類似之物件。例如,表可以數學函數呈現,而非具有離散值的表。
於系統100A中,儲存裝置109可為用以於一段時間內儲存程序指令或者數據之任何儲存介質。在一些實施中,儲存裝置可結合至主記憶體103中。於一些配置中,儲存裝置可為獨立的儲存裝置。儲存裝置可為隨身碟、隨機存取記憶體(RAM)、非揮發性隨機存取記憶體(NVRAM)、唯讀記憶體或者電子抹除式可複寫唯獨記憶體(EEPROM)。儲存裝置用以儲存系統配置,例如BIOS數據。
處理器102可為用以執行用於特定功能之程序指 令之中央處理單元(CPU)。例如,在啟動程序期間,處理器102可存取儲存於儲存裝置109中之BIOS數據,並執行BIOS 104以初始化系統100A。於啟動程序後,處理器102可執行作業系統,以執行以及管理系統100A之特定任務。
於第1A圖中,當系統100A開機或者重啟時,處理器102可以由頻率調整模組101所決定之合適之操作頻率等級進行運作。處理器102亦可存取儲存於儲存裝置109中更新的BIOS設定選項並執行更新的BIOS設定選項以初始化系統100A。於一些配置中,處理器102可經由系統介面(例如I2C)存取更新的BIOS設定選項。於啟動程序後,處理器102可執行作業系統,以執行以及管理系統100A之特定任務。
第1B圖係顯示根據本技術一實施方式所述之用於動態優化操作頻率以最小化開機時間之另一示例性系統100B之示例性方塊圖。如第1B圖所示,伺服器系統100B包括至少一微處理器或者處理器102、一個或者多個冷卻元件107、主記憶體(MEM)103、自交流電源113接收交流電源並向伺服器系統100B之各種元件(例如處理器102)供電之至少一電源供應單元(PSU)112、北橋(NB)邏輯114、PCIe插槽160、南橋(SB)邏輯116、儲存裝置109、ISA插槽150、PCI插槽170、頻率調整模組101、至少一內部感測器106、至少一外部感測器108以及管理裝置111。內部感測器106可檢測內部溫度(例如處理器102、記憶體103或者於系統100B內散熱之其它晶片組元件之溫度)。外部感測器108可檢測伺服器系統100B之環境溫度。
頻率調整模組101可從內部感測器106和/或外部感 測器108收集感測器數據。頻率調整模組101可根據感測器數據(例如晶片組之溫度)以及熱頻率等級表決定操作頻率等級範圍,接著選擇用於伺服器系統100B之合適之操作頻率等級。
於開機之後,伺服器系統100B用以從記憶體103、電腦儲存裝置109或者外部儲存裝置加載一個或者多個軟體應用程式以執行各種操作。儲存裝置109被建構為可用於伺服器系統100B之作業系統以及應用程式之邏輯區塊,並用以於伺服器系統100B關機時保留伺服器數據。
記憶體103可經由北橋邏輯114耦接至處理器102。記憶體103可包括動態隨機存取記憶體(DRAM)、雙倍資料率同步動態隨機存取記憶體(DDR DRAM)、靜態隨機存取記憶體(SRAM)或者其它類型之合適之記憶體,但並不以此為限。記憶體103可用以儲存伺服器系統100B之BIOS數據。於一些配置中,BIOS數據可儲存於儲存裝置109上。
於一些配置中,處理器102可為一個或者多個多核心處理器,每個多核心處理器透過連接至北橋邏輯114之CPU匯流排耦接在一起。於一些配置中,北橋邏輯114可結合至處理器102中。北橋邏輯114亦可連接至複數快捷外設互聯標準(PCIe)插槽160以及南橋邏輯116(可選)。複數PCIe插槽160可用於連接以及匯流排,例如PCI Express x1、USB 2.0、SMBus、SIM卡、用於另一個PCIe通道之擴充套件、1.5V以及3.3V電源、以及連接至伺服器系統100B之機殼上之診斷LED。
於伺服器系統101B中,北橋邏輯114以及南橋邏輯116由周邊元件互連(PCI)匯流排115連接。PCI匯流排115可 支援處理器102上之功能,但為獨立於任何處理器102之本地匯流排之標準格式。PCI匯流排115亦可連接至複數PCI插槽160(例如PCI插槽161)。連接至PCI匯流排115之裝置可出現於匯流排控制器(未示出)上以直接連接至CPU匯流排、於處理器102之位址空間中分配位址、以及同步至單個匯流排時序。可用於複數PCI插槽170中之PCI卡包括網路介面卡(NIC)、音效卡、調製解調器(modem)、TV調諧器卡、光碟控制器、視訊卡、小型電腦系統介面(SCSI)適配器、以及個人電腦儲存卡國際聯盟(PCMCIA)卡。
南橋邏輯116可經由擴充匯流排將PCI匯流排115耦接至複數擴充卡或者插槽150(例如ISA插槽151)。擴充匯流排可為用於南橋邏輯116以及周邊裝置之間之通訊之匯流排,並可包括工業標準結構(ISA)匯流排、PC/104匯流排、LPC匯流排(low pin count bus)、擴充ISA(EISA)匯流排、通用序列匯流排(USB)、整合裝置電路(IDE)匯流排或者可用於周邊裝置之數據通訊之任何其它合適之匯流排。
於示例中,南橋邏輯116更耦接至連接至至少一PSU 112之管理裝置111。於一些實施方式中,管理裝置111可為基板管理控制器(BMC)、機架管理控制器(RMC)或者任何其它合適類型之系統控制器。管理裝置111用以控制至少一PSU 112之操作和/或其它適用之操作。於一些實施方式中,管理裝置111用以監控伺服器系統100B之處理需求、以及元件和/或連接狀態。
儘管第1A、1B圖中僅分別顯示示例性系統 100A-100B內之某些元件,示例性系統100A-100B中更可包括可處理或者儲存數據、接收或者傳輸訊號或者向下游元件提供新鮮空氣(fresh air)之各種類型之電子或者電腦元件。此外,示例性系統100A-100B中之電子或者電腦元件可用以執行各種類型之應用程式和/或可使用各種類型之作業系統。這些作業系統可包括Android、柏克萊軟體套件(BSD)、iPhone OS(iOS)、Linux、OS X、類似Unix之實時作業系統(例如QNX)、Microsoft Windows、Window Phone以及IBM z/OS,但並不以此為限。
取決於示例性系統100A-100B的期望實現,可使用各種網路以及消息協議,包括TCP/IP、開放系統互聯(open systems interconnection,OSI)、檔案傳輸協定(file transfer protocol,FTP)、通用隨插即用(universal plug and play,UpnP)、網路檔案系統(network file system,NFS)、網路文件共享系統(common internet file system,CIFS),AppleTalk等,但並不以此為限。本領域技術人員應可了解,第1A~1B圖所示之示例性系統100A~100B僅用於解釋之目的。因此,網路系統可適當地以許多變化實現,但仍提供根據本技術之各種示例之網路平台之配置。
於第1A、1B圖之示例性配置中,示例性系統100A-100B更可包括可與特定無線通道之計算範圍內之一個或者多個電子裝置通訊之一個或者多個無線元件。無線通道可為用於使裝置能夠進行無線通訊之任何合適之通道,例如藍牙、蜂巢式系統、NFC或者Wi-Fi通道。必須理解的是,該裝置可具 有一個或者多個本技術領域中已知的常規有線通訊連接。於各種示例之範圍內,亦可為各種其它元件和/或組合。
以上討論意於說明本技術之原理以及各種示例。一旦完全理解上述本發明內容,許多變化以及修改將變得顯而易見的。
第2圖為根據本發明之實施方式所述之用於動態優化操作頻率以最小化開機時間之示例性方法200。必須理解的是,示例性方法200僅作為說明性目的而呈現,且於根據本技術之其它方法中,可包括以類似或者替代順序或者同時執行額外、更少或替代之步驟。示例性方法200開始於步驟202,於伺服器系統之頻率調整模組接收來自伺服器系統之一個或者多個感測器之感測器數據,如第1A、1B圖所示。於一些配置中,感測器數據包括內部感測器數據、外部感測器數據或者兩者。感測器數據可包括處理器溫度、晶片組溫度或者伺服器系統之環境溫度。
於步驟204,頻率調整模組可至少根據感測器數據以及熱頻率等級表決定伺服器系統之合適之操作頻率等級,如第1A、1B圖所示。於一些配置中,熱頻率等級表可包括複數表格條目。複數表格條目中之每一者包括伺服器系統可操作之特定感測器數據(例如特定溫度範圍)以及操作頻率等級範圍。
於一些配置中,頻率調整模組可至少根據感測器數據以及熱頻率等級表決定操作頻率等級範圍。接著,頻率調整模組決定操作頻率等級範圍內之最大操作頻率等級,並選擇最大操作頻率等級作為伺服器系統之合適之操作頻率等級。於 一些其它示例中,頻率調整模組可至少根據感測器數據以及熱頻率等級表決定操作頻率等級範圍、決定操作頻率等級範圍內之中間操作頻率等級、並選擇中間操作頻率等級作為伺服器系統之合適之操作頻率等級。
於步驟206,頻率調整模組可決定合適之操作頻率等級是否與伺服器系統上之先前操作頻率不同。在合適之操作頻率等級與伺服器系統上之先前操作頻率相同之情況下,示例性方法200回到步驟202,頻率調整模組可於既定等待時間週期後接收額外的感測器數據。
於步驟208,在伺服器系統上合適之操作頻率等級與先前操作頻率等級不同之情況下,頻率調整模組將合適之操作頻率等級設定為伺服器系統上之第一操作頻率等級,並進一步地將自測試計數設定為既定值。
於步驟210,頻率調整模組可於伺服器系統上運作自測試。於一些配置中,自測試可包括從內部感測器和/或外部感測器接收感測器數據,以判斷伺服器系統是否以合適之操作頻率等級正常運作。舉例來說,頻率調整模組可於以第一工作頻率等級操作時判斷晶片組溫度是否超出正常範圍。在自測試判斷成功之情況下,頻率調整模組可於步驟212將自測試計數設定為零。示例性方法200回到步驟202,頻率調整模組可於既定等待時間週期後接收額外的感測器數據。
於步驟214,在自測試計數不正確之情況下,頻率調整模組可判斷自測試計數是否為零。於步驟216,在自測試計數為零之情況下,頻率調整模組可使伺服器系統之控制器發 出用以指示伺服器系統位於熱控制範圍外之錯誤訊息。
於步驟218,在自測試計數不為零之情況下,頻率調整模組可將第一操作頻率等級降低一個等級至第二操作頻率等級,並將自測試計數降低一個等級。示例性方法200接著回到步驟208,於步驟208,頻率調整模組可使伺服器系統以第二操作頻率等級進行操作。
術語
一電腦網路係為藉由通訊連接和區段互連之節點的地理分配聚集,用以於終端之間傳輸資料,例如:個人電腦和工作站。可適用於許多類型的網路,其類型範圍從區域網路(Local Area Network,LAN)以及廣域網路(Wide Area Network,WAN)到重疊式(overlay)以及軟體定義網路,例如虛擬可擴展區域網路(Virtual Extensible Local Area Network,VXLAN)。
LAN通常連接位於相同通用實體位置,例如大樓或校園的專用私有通訊連接之節點。另一方面,WAN通常連接長距通訊連接之地理分散節點,例如共同載波電話線、光纖路徑、同步光纖網路(Synchronous Optical network,SONET)、或同步數位階級(Synchronous Digital Hierarchy,SDH)連結。LAN和WAN可包括第2層(L2)和/或第3層(L3)網路和裝置。
網際網路為WAN的一個例子,其連接世界上的不同網路,提供各種網路上之節點之間之全球通訊。節點通常依據預定義通訊協定例如傳輸控制通訊協定/網際網路通訊協定(TCP/IP)等交換離散資料訊框或封包而於前述網路上進行通 訊。於本案中,通訊協定可視為一組定義節點間如何彼此互動的規則。電腦網路可進一步藉由中繼網路節點例如路由器等互連,以延伸每個網路之有效”大小”。
重疊式網路(overlay network)一般允許於一實體網路基礎建設上產生以及分層虛擬網路。重疊式網路通訊協定,例如虛擬可擴展區域網(Virtual Extensible LAN,VXLAN)、一般路由封裝實現網路虛擬化(Network Virtualization Using Generic Router Encapsulation,NVGRE)、網路虛擬化共存(Network Virtualization Overlays,NVO3)、以及傳輸層隧道(Stateless Transport Tunnelling,STT),提供流量封裝方案,允許通過邏輯通道透過L2以及L3網路而承載網路流量。這種邏輯通道可透過虛擬通道終端(VTEP)起始以及結束。
另外,重疊式網路可包括虛擬區段,例如VXLAN重疊式網路內之VXLAN區段,其可包括虛擬L2和/或L3重疊式網路,虛擬機器(Virtual Machine,VM)可於之上進行通訊。虛擬區段可透過虛擬網路識別值(VNI)而被辨識,例如VXLAN網路識別值,此虛擬網路識別值可特別辨識相關虛擬區段或網域。
網路虛擬化允許硬體以及軟體資源結合入虛擬網路。舉例來說,網路虛擬化可使多個VM分別透過虛擬LAN(VLAN)依附於實體網路。VM可分別依據其VLAN進行分組,且可與其它VM以及內部或者外部網路之其它裝置通訊。
網路區段,例如實體或虛擬區段、網路、裝置、 埠、實體或邏輯連結、和/或流量大致來說可分為橋接或者洪水網域(flood domain)。橋接網域或者洪水網域可表示一廣播網域,例如L2廣播網域。橋接網域或洪水網域可包括單獨子網路,但亦可包括多子網路。另外,橋接網域可相關於網路裝置上之橋接網域介面,例如一切換器。橋接網域介面可為支援L2橋接網路以及L3路由網路之間流量之邏輯介面。此外橋接網域介面可支援網際網路通訊協定(IP)終止、VPN終止、位址解析處理、MAC定位等等。橋接網域和橋接網域介面兩者可藉由相同索引或識別值而被辨識。
此外,終端群組(EndPoint Group,下稱EPG)在網路中可用於將應用程式對映(mapping)至網路。特別來說,EPG可使用網路中應用程式終端之分組,應用連接性和政策來對應用程式分組。EPG可作為用於裝運的容器,或是應用程式或應用程式元件的集合,以及實現轉送和政策邏輯的層級。EPG也允許從藉由使用邏輯應用程式邊界代替決定位址將網路政策、安全性、以及轉送分開。
在一或多個網路也可提供雲端運算,藉以使用共享資源提供運算服務。雲端運算可大致上包括網際網路為基礎的運算,其中運算資源透過網路(例如"雲端")可取得的資源集合被動態提供與分配給用戶端或用戶電腦或其它裝置的隨選(on-demand)功能。雲端運算資源,例如,可包括任意類型的資源,例如運算、儲存、以及網路裝置,虛擬機器(Virtual Machine,簡稱VM)等等。舉例來說,資源可包括服務裝置(防火牆、深度封包檢測,流量監控、負載量平衡等等)、運算/處 理裝置(伺服器、CPU的、記憶體、暴力(brute force)處理能力)、儲存裝置(例如依附網路的儲存器、儲存區域網路裝置)等等。此外,這種資源會用於支援虛擬網路、虛擬機器(VM)、資料庫、應用程式(Apps)等等。
雲端運算資源可包括"私有雲端”、"公有雲端”、和/或"混合式雲端。"混合式雲端"可為一種由二或多個PSU雲端所組成的雲端基礎建設,該二或多個PSU雲端可透過技術相互運作或進行同盟。本質上混合式雲端為私有以及公有雲端之間之互動,其中私有雲端結合公有雲端並以一種安全且有彈性(scalable)之方式使用公有雲端資源。雲端運算資源亦可透過虛擬網路於重疊式網路例如VXLAN之內提供。
於網路切換系統中,可維持一查找資料庫(lookup database)以保持多個依附切換系統之終端之間之路徑軌跡。然而終端可具有各種設定且相關於許多承租者。終端可具有各種類型之識別值,例如IPv4、IPv6、或第2層。查找資料庫必須設定不同模式來處理不同類型的終端識別值。一些查找資料庫的能力是設計用於處理不同位址類型之進入封包。另外網路切換系統中之查找資料庫通常受限於1K虛擬路由以及轉送(VRF)。因此,需要用於處理各種類型之終端識別值之改良查找演算法。本發明所揭露之技術提出用於電信網路中之位址查找所需之技術。本發明所揭露之系統、方法、以及電腦可讀取儲存媒體用於藉由將終端識別值對映至一致空間且允許一致處理不同形式之查找來統一各種類型之終端識別值。接著參見第3圖以及第4圖所示,實施例系統以及網路之簡單描述將於 此揭露。本發明實施例之變形係描述於各個實施例中。相關技術請參考第3圖。
第3圖顯示依據本發明一實施例之運算裝置(computing device)300之示意圖。運算裝置300包括主中央處理單元(CPU)362、介面368、以及匯流排315(例如PCI匯流排)。當於合適之軟體或者韌體之控制下運作時,CPU 362用於負責執行封包管理、錯誤偵測、和/或路由功能,例如不當連接(miscabling)偵測功能。CPU 362較佳地於包括作業系統以及任意合適之應用程式軟體之軟體控制之下完成上述功能。CPU 362可包括一個或者多個處理器363,例如來自Motorola微處理器家族或者MIPS微處理器家族之處理器。於另一實施例中,處理器363為特定設計之硬體,用於控制運算裝置300之操作。於特定實施例中,記憶體361(例如非揮發性RAM和/或ROM)亦形成CPU 362一部分。然而,記憶體可透過許多不同方式與系統耦接。
介面368通常提供作為介面卡(有時稱為"線路卡(line card)")。一般來說,介面368控制通過網路之資料封包之傳送與接收且有時支援與運算裝置300一起使用之其它周邊。可提供之介面為乙太網介面、訊框中繼介面、纜線介面、DSL介面、記號環(token ring)介面等等。此外,可提供各種非常高速介面例如快速記號環介面、無線介面、乙太網介面、Gigabit乙太網介面、ATM介面、HSSI介面、POS介面、FDDI介面等等。一般而言,這些介面可包括用於合適媒體之通訊之合適埠。於一些實施例中,介面亦可包括獨立處理器,以及於一些實施例 中可包括揮發性隨機存取記憶體。獨立處理器可控制封包切換、媒介控制以及管理等此種通訊密集任務。藉由對通訊密集任務提供分開之處理器,上述介面允許主微處理器362有效執行路由運算、網路診斷、安全性功能等。
雖然第3圖所示之系統為本發明實施例之一特定運算裝置,然其絕非本發明實施例僅有之網路裝置構造。舉例來說,經常使用具有單獨處理器之構造,該單獨處理器處理通訊以及路由運算等等。另外,其它類型之介面以及媒介亦能與路由器一起使用。
無論網路裝置之設定為何,網路裝置都會使用一個或者多個記憶體或者記憶體模組(包括記憶體361)用於針對儲存通用網路操作之程式指令以及針對上述漫遊、路由優化以及路由功能之機制。例如程式指令可控制作業系統和/或一個或者多個應用程式之操作。記憶體或者複數記憶體亦可用於儲存表格例如移動連結、註冊、以及相關表格等。
第4與5圖係顯示依據本發明多個實施例之示範系統之示意圖。本領域技術人員於應用本發明實施例時可應用更合適之實施例。本領域技術人員亦已知其它系統實施例之可能性。
第4圖顯示習知系統中一種匯流排運算系統構造400,其中系統的元件互相使用匯流排402進行電性通訊。系統400之示例包括處理單元(CPU或處理器)430以及系統匯流排402,此系統匯流排402耦接各種系統元件到處理器430,各種系統元件包括系統記憶體404,例如唯讀記憶體(ROM)406以及 隨機存取記憶體(RAM)408。系統400可包括高速記憶體之快取記憶體,此高速記憶體直接連接、靠近、或整合為處理器430之一部分。系統400可將資料從記憶體404和/或儲存裝置412複製至快取記憶體404用於處理器430之快取記憶體428。以此方式快取記憶體可於等待資料時提供效能增進,避免處理器430延遲。上述以及其它模組會控制或用於控制處理器430藉以執行各種動作。同時也可使用其它系統記憶體404。記憶體404可包括多個具有不同效能特性的不同類型記憶體。處理器430可包括任意通用處理器以及硬體模組或軟體模組,例如儲存於儲存裝置412之模組1 414、模組2 416、以及模組3 418,用於控制處理器430以及特殊功用處理器,其中軟體指令結合入實際處理器設計。處理器430可實質上為完全自給自足的運算系統,包括多核心或處理器、匯流排,記憶體控制器、快取記憶體等等。多核處理器可為對稱或非對稱。
為了使用戶可與運算裝置400互動,輸入裝置420可代表任意數量之輸入機制,例如用於演講之麥克風、用於手勢或者圖形輸入之觸控螢幕、鍵盤、滑鼠、動作輸入、語音以及其它等。輸出裝置422亦可為本領域技術人員所知的一個或多個多個輸出機制。於一些例子中,多模系統可對用戶提供多類型之輸入類型以與裝置400進行通訊。通訊介面424會大致上包含並管理用戶輸入以及系統輸出。任意特定硬體設置上之各種操作並未受到限制,因此這裡的基本特徵會很容易置入發展增進中之硬體或者韌體設置。
儲存裝置412係為非揮發性記憶體且可為硬碟或 其它類型之電腦可讀取媒體,該電腦可讀取媒體可儲存電腦可存取資料,且可例如為磁帶、快閃記憶體卡、固態記憶體裝置、數位光碟、卡匣、隨機存取記憶體(RAM)408、唯讀記憶體(ROM)406、以及上述之組合。
儲存裝置412可包括用以控制處理器430之軟體模組414、416、418。其它硬體或者軟體模組亦可被考慮。儲存裝置430可連接至系統匯流排405。於一方面,執行特定功能之硬體模組可包括儲存於電腦可讀取媒體之軟體元件,該電腦可讀取媒體與所需硬體元件有關,該所需硬體元件可例如為用於執行功能之處理器430、匯流排402、顯示器436等。
控制器410可為系統400上之專用微控制器或者處理器,例如基板管理控制器(baseboard management controller,BMC)。在一些情況下,控制器410可為智能平台管理介面(IPMI)之一部分。此外,在一些情況下,控制器410可嵌入於系統400之主機板或者主電路板上。控制器410可管理介於系統管理軟體以及平台硬體之間之介面。控制器410亦可與各種系統裝置以及元件(內部和/或外部)通訊,例如控制器或者周邊元件,如同下面所進一步描述的。
控制器410可對通知、警示和/或事件產生特定響應,並且與遠程裝置或者元件通訊(例如電子郵件訊息、網路訊息等),產生用於自動軟體恢復程序之指令或者命令等。管理員亦可與控制器410遠程通訊以發起或者執行特定之軟體恢復程序或者操作,如同下面所進一步描述的。
系統400上不同類型之感測器(例如感測器426) 可向控制器410報告例如冷卻風扇速度、功率狀態、作業系統(OS)狀態、硬體狀態等參數。控制器410更可包括用於管理以及維護由控制器410所接收之事件、警示以及通知之系統事件日誌控制器和/或記憶體。舉例來說,控制器410或者系統事件日誌控制器可自一個或者多個裝置以及元件接收警示或者通知,並於系統事件日誌儲存元件中維護警報或者通知。
快閃記憶體432可為由系統400用於儲存和/或數據傳輸之電子非揮發性電腦儲存介質或者晶片。快閃記憶體432可被電子擦除和/或重新編程。快閃記憶體432可包括例如可擦除可規劃式唯讀記憶體(EPROM)、電子抹除式可複寫唯讀記憶體(EEPROM)、ROM、NVRAM或者互補金屬氧化物半導體(CMOS)。快閃記憶體432可儲存系統400於首次開機時由系統400所執行之韌體434以及為韌體434指定之一組配置。快閃記憶體432亦可儲存由韌體434所使用之配置。
韌體434可包括基本輸入/輸出系統、其繼承者(successors)或者具有相同功能之系統,例如可擴展韌體介面(Extensible Firmware Interface,EFI)或者是統一可擴展韌體介面(Unified Extensible Firmware Interface,UEFI)。每當系統400開機時,韌體434可被載入且執行為一順序程序(sequence program)。韌體可根據上述該組設定來辨認、初始化以及測試系統400中之硬體。韌體可於系統400上執行自我測試,例如為電力開啟自我測試(Power-on-Self-Test,POST)。此自我測試可測試各種硬體元件,例如硬碟驅動器、光學讀取裝置、冷卻裝置、記憶體模組、擴充卡等。韌體434可於記憶 體404、ROM 406、RAM 408和/或儲存裝置412中定址以及分配之區域,藉此儲存作業系統。韌體434可載入一啟動載入器和/或作業系統,並且將系統400之控制交給作業系統。
系統400之韌體434可包括定義韌體434如何控制系統400中之各種元件之一韌體配置。此韌體配置可決定系統400中各種硬體元件之啟動順序。韌體434可提供例如統一可擴展韌體介面之介面,可允許設定各種不同之參數,這些設定之參數可不同於預設韌體配置中之參數。舉例來說,使用者(例如管理員)可使用韌體434指定時脈速度或是匯流排速度,定義連接至系統400之周邊裝置、設定健康狀況之監視(例如風扇速度以及中央處理器之溫度上下限),和/或提供會影響系統400整體效能以及電力使用之其它各種參數。
當描述韌體148儲存於快閃記憶體432時,本領域具有通常知識者應可理解韌體434亦可儲存於其它之記憶體元件中,例如記憶體404或者ROM 406。然而,為了解釋的目的,在此描述之韌體432被儲存於快閃記憶體432中以作為一個非限制性的例子。
系統400可包括一個或者多個感測器426。一個或者多個感測器426可包括例如一個或者多個溫度感測器、熱感測器(thermal sensor)、氧感測器、化學感測器、雜訊感測器、熱感測器(heat sensor)、電流感測器、電壓感測器、氣流感測器、流量感測器、紅外溫度計、熱通量感測器、溫度計、高溫計等。一個或者多個感測器426可透過匯流排402與處理器、快取記憶體428、快閃記憶體432、通訊介面424、記憶體404、ROM 406、RAM 408、控制器410以及儲存裝置412溝通。一個或者多個感測器426亦可透過一種或者多種不同之裝置(例如積體電路匯流排(I2C)、通用輸出(GPO)等)與系統中其它元件通訊。
第5圖顯示包含晶片組架構之示範性電腦系統500,其可用來執行上述之方法或者操作,並產生顯示圖形化介面(graphical user interface,GUI)。電腦系統500可包括可用以執行上述技術之電腦硬體、軟體以及韌體。系統500可包括處理器510,代表任意數目且不同之物理和/或邏輯資源,其能夠執行用以實施上述計算之軟體、韌體以及硬體。處理器510可與晶片組502進行通訊,晶片組502可控制處理器510之輸入以及輸出。於此例子中,晶片組502輸出資訊至輸出裝置514(例如顯示器),並可自儲存裝置516中讀取或者寫入資訊,儲存裝置516可例如包括磁性媒體或者固態媒體。晶片組502亦可自隨機存取記憶體518中讀取資料或是寫入資料。橋(bridge)180可作為晶片組502與各種使用者介面元件506之間之介面。這些使用者介面元件506可包括鍵盤、麥克風、觸控感測以及處理電路、指向裝置(例如滑鼠)等。一般而言,系統500之輸入可來自於各種來源,這些來源可為機器產生的和/或人所產生的。
晶片組502亦可與一或者多個可具有不同物理介面之通訊介面508介接。此種通訊介面可包括用於有線及無線區域網路、寬頻無線網路、以及個人區域網路之介面。於此揭露之用以產生、顯示及使用GUI之方法的一些應用可包括藉由 處理器510分析儲存於儲存裝置516或518之資料來透過物理介面接收有序資料組或者接收由機器本身所產生之有序資料組。更進一步地,此機器可接收來自一使用者透過使用者介面組件506之輸入並執行適當的功能,譬如藉由使用處理器510解釋此等輸入來瀏覽功能。
此外,晶片組502亦可與韌體512通訊,韌體512可於電源開啟時被電腦系統500執行。韌體502可根據一組韌體配置辨識、初始化以及檢測存在於電腦系統500中之硬體。韌體512可於電腦系統500上執行自我檢測,譬如POST。此自我檢測可檢測各種硬體組件502~518之功能。韌體512可定址以及分配記憶體518中之區域以儲存作業系統。韌體512可載入啟動載入器和/或作業系統,並將電腦系統500之控制交給作業系統。在一些情況下,韌體512可與硬體元件502~510以及514~518進行通訊。於此,韌體512可透過晶片組502和/或一或者多個元件與硬體元件502~510以及514~518進行通訊。在一些情況下,韌體512可直接與硬體組件元件502~510以及514~518通訊。
可理解的是示例性系統300、400以及500可具有多於一個處理器(例如33、430、510)或者為一群組之部分或者電腦裝置之叢集互聯在一起以提供更大的處理能力。
為了清楚說明,於一些例子中本發明技術可呈現為包括含有功能區塊之獨立功能區塊,功能區塊包括於軟體或是硬體以及軟體之結合中實施方法之裝置、裝置元件、步驟或者常規。
於一些實施例中,電腦可讀儲存裝置、媒體以及 記憶體可包括含有一位元串流之有線或者無線訊號等。然而,當提及時,非依電性電腦可讀儲存媒體明確地排除譬如能量、載波訊號、電磁波以及信號本身之媒體。
根據上述例子之方法可實施為使用儲存於電腦可讀取媒體或者可自電腦可讀媒體取得之電腦可執行指令。此等指令可包括例如致使或者配置通用型電腦、專用電腦或者專用處理裝置執行特定之一功能或者一組功能之指令或者資料。使用之電腦資源之部分可透過網路存取。電腦可執行指令可例如為二進位、組合語言之中間格式指令、韌體或者資源代碼。可用於儲存指令、使用之資訊、和/或於根據所描述例子之方法期間產生之資訊之電腦可讀取媒體之例子包括磁性或者光學硬碟、快閃記憶體、具有非依電性記憶體之USB裝置、連網儲存裝置等。
根據這些揭示內容以實施方法之裝置可包括硬體、韌體和/或軟體,且可採取任何不同之形式因素。上述形式因素之典型例子包括膝上型電腦、智慧型手機、小尺寸(small form factor)個人電腦、個人數位助理、機架式裝置、獨立式裝置等。於此描述之功能亦可體現於周邊或者外接卡。功能性亦可藉由其它實施例,由單獨裝置中電路板上不同晶片或者不同程序間之執行動作實現。
指令、用以傳送上述指令之媒體、用以執行前述之計算資源、以及其它用以支援上述計算資源之結構皆用於提供於此描述之功能之手段。
本發明技術之各個方面提供用以動態地最佳化伺 服器系統之操作頻率以最小化伺服器系統之開機時間之系統以及方法。雖然以上已引用特定實施例來顯示可選操作於不同指令下如何使用,其它實施例可結合可選操作以及不同指令。為了清楚說明,於本發明一些實施例可包括獨自之功能區塊,該功能區塊包括軟體或者硬體以及軟體之結合中實施方法之裝置、裝置元件、步驟或者常規。
其它實施例更可於各種操作環境中實現,該各種操作環境於一些實施例中可包括用於操作多個應用程式之一個或者多個伺服器電腦、用戶電腦或者運算裝置。用戶或者客戶裝置可包括任意多個通用個人電腦,例如以標準作業系統運作之桌上型或者膝上型電腦、以及以行動軟體運作並能支援多個網路以及訊息通訊協定之蜂巢、無線以及手持裝置。該系統亦可包括多個以各種商用操作系統以及其它已知針對特殊目的之應用程式運作之工作站,上述特殊目的可例如為發展以及資料庫管理。上述裝置亦可包括其它電子裝置,例如虛擬終端、精簡客户端、遊戲系統以及其它能透過網路通訊之裝置。
為了延伸實施例,本發明實施例或者部分實施例係於硬體中實現,並以任意一種或者以下技術之結合實現:具有邏輯閘之離散邏輯電路,可於收到資料訊號時用於實現邏輯功能、具有合適之組合邏輯閘之應用程式特定積體電路(Application Specific Integrated Circuit,ASIC)、可編程硬體例如可編程閘陣列(Programmable Gate Array,PGA)、現場可編程閘陣列(FPGA)等。
大部分實施例使用本領域技術人員周知之至少一 網路,用於支援各種商用通訊協定之通訊,例如TCP/IP、OSI、FTP、UPnP、NFS、CIFS、AppleTalk等。網路可為,例如為本地區域網路、廣域網路、虛擬私有網路、網際網路、內連網(intranet)、外連網(extranet)、公眾電話交換網路(public switched telephone network)、紅外線網路、無線網路以及以上任意組合。
本發明實施例之方法可使用電腦可執行指令實現,該電腦可執行指令儲存於電腦可讀取媒體或可由電腦可讀取媒體提供。此種指令可包括,例如讓通用電腦、特殊用途電腦、或特殊用途處理裝置執行一些功能或功能群組的指令和資料。部分電腦資源可通過網路存取。電腦可執行指令可為例如二元碼、中繼格式指令(例如組合語言)、韌體、或者來源碼。電腦可讀取媒體之實施例可用於儲存指令、使用資訊、和/或依據所述實施例之方法進行中所產生之資訊,該電腦可讀取媒體包括磁碟或光碟、快閃記憶體、具有非揮發性記憶體之USB裝置、網路連接儲存裝置等。
依據本發明實現方法實現之裝置可包括硬體,韌體和/或軟體,並使用各種形式因素。形式因素之典型實施例包括筆記型電腦、智慧型手機、小尺寸個人電腦、個人數位助理等。所述之功能性也可以周邊或者擴充卡實現。功能性亦可藉由其它實施例,由單獨裝置中電路板上不同晶片或者不同程序間之執行動作實現。
在使用網路伺服器之實施例中,網路伺服器可執行各種伺服器或者中層應用程式,包括HTTP伺服器、FTP伺服 器、CGI伺服器、資料伺服器、Java伺服器以及商業應用程式伺服器。伺服器亦能夠相應於用戶裝置之請求而執行程式或者腳本,例如藉由執行一個或者多個以任意編程語言或者其它腳本語言編寫之網路應用程式,上述任意編程語言可例如為Java®、C、C#或C++,且上述其它腳本語言可例如為Perl、Python或者TCL、以及其中一種組合。伺服器亦可包括資料庫伺服器,包括但不限於可在開放商業市場上取得的伺服器。
伺服器系統可包括上述討論之各種資料儲存以及其它記憶體與儲存媒體。各種資料儲存以及其它記憶體與儲存媒體會駐於各種位置之內,例如儲存媒體本地之上(和/或駐於)之一個或者多個電腦或者網路上任意電腦或者所有電腦之遠端。於實施例之特定組合中,資訊可駐於本領域技術人員所熟知之儲存區域網路(SAN)之內。類似地,用於執行電腦、伺服器或者其它網路裝置特性功能之任意所需檔案可合適地儲存於本地和/或遠端。上述系統包括電腦化裝置,每個上述裝置可包括透過匯流排電耦接之硬體元件,元件包括例如至少一中央處理單元(CPU)、至少一輸入裝置(例如滑鼠、鍵盤、控制器、觸控顯示器元素或者按鍵)以及至少一輸出裝置(例如顯示器裝置、印表機或者喇叭)。此種系統亦可包括一個或者多個儲存裝置,例如碟機、光學儲存裝置以及固態儲存裝置,例如隨機存取記憶體(RAM)或者唯讀記憶體(ROM)、以及可移除媒體裝置、記憶體卡、快閃卡等。
該裝置也可包括所述之電腦可讀取儲存媒體讀取器、通訊裝置(例如終端機、網路卡(無線或者有線)、紅外 線運算裝置)以及工作記憶體。電腦可讀取儲存媒體讀取器可連接或者用於接收電腦可讀取儲存媒體用於暫時和/或更永久包括、儲存、傳送、以及擷取電腦可讀取資訊,該電腦可讀取儲存媒體代表遠端、本地、固定和/或可移除儲存裝置以及儲存媒體。系統以及各種裝置通常亦可包括位於至少一工作記憶體裝置之內之多個軟體應用程式、模組、服務或者其它元件,包括作業系統以及應用程式,例如客製化應用程式或網路瀏覽器。本領域技術人員可知替代實施例具有上述實施例之各種變化型。舉例來說,亦可使用客製化硬體和/或特定元件可以硬體、軟體(包括可攜軟體、例如小程式(applet))或者兩者兼有加以實現。另外,也可使用到其他運算裝置的連接,該其他運算裝置可例如為網路輸入/輸出裝置。
用以包括編碼、或者部分編碼之儲存媒體以及電腦可讀取媒體可包括此技藝中已知或者使用之任意合適媒體,包括儲存媒體以及運算媒體,例如但不限於揮發性以及非揮發性、可移除以及不可移除媒體,以針對儲存和/或資訊傳輸之任意方法或者技術實現,例如電腦可讀取指令、資料構造、程式模組或者其它資料,包括RAM、ROM、EPROM、EEPROM、快閃記憶體或者其它記憶體技術、CD-ROM、數位光碟(digital versatile disk,DVD)或者其它光學儲存、磁盒、磁帶、磁碟儲存或者其它磁性儲存裝置或者任意其它用於儲存所需資訊且會由系統裝置存取之媒體。根據本發明技術以及教示,本領域技術人員可知其它方式和/或方法用以實現本發明各種實施例。
本發明雖以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可做些許的更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。

Claims (8)

  1. 一種用於動態優化一伺服器系統之一操作頻率之電腦實施方法,包括:於上述伺服器系統之一頻率調整模組接收來自上述伺服器系統之一個或者多個感測器之感測器數據;至少根據上述感測器數據以及一熱頻率等級表決定一操作頻率等級範圍,上述熱頻率等級表包括複數條目;決定上述操作頻率等級範圍內之一中間操作頻率等級;選擇上述中間操作頻率等級作為上述伺服器系統之上述合適之操作頻率等級;判斷上述合適之操作頻率等級與上述伺服器系統上之一先前操作頻率不同;將上述合適之操作頻率設定為上述伺服器系統上之一第一操作頻率;將一自測試計數設定為一既定值;判斷具有上述第一操作頻率之一自測試失敗;判斷上述自測試計數不為零;將上述第一操作頻率等級降低一個等級至一第二操作頻率等級;以及將上述自測試計數降低一個等級。
  2. 一種用於動態優化一伺服器系統之一操作頻率之電腦實施方法,包括:於上述伺服器系統之一頻率調整模組接收來自上述伺服器系統之一個或者多個感測器之感測器數據;至少根據上述感測器數據以及一熱頻率等級表決定一操作頻率等級範圍,上述熱頻率等級表包括複數條目;決定上述操作頻率等級範圍內之一最大操作頻率等級;選擇上述最大工作頻率等級作為上述伺服器系統之上述合適之工作頻率等級;判斷上述合適之操作頻率等級與上述伺服器系統上之一先前操作頻率不同;將上述合適之操作頻率設定為上述伺服器系統上之一第一操作頻率;將一自測試計數設定為一既定值;判斷具有上述第一操作頻率之一自測試失敗;判斷上述自測試計數不為零;將上述第一操作頻率等級降低一個等級至一第二操作頻率等級;以及將上述自測試計數降低一個等級。
  3. 如申請專利範圍第2項所述之電腦實施方法,更包括:判斷上述合適之操作頻率等級與上述伺服器系統上之上述先前操作頻率相同,或者判斷上述自測試成功;於經過一既定等待時間週期後,於上述伺服器系統之上述頻率調整模組自上述一個或者多個感測器接收額外的感測器數據;判斷上述自測試計數為零;以及使得上述伺服器系統之一控制器發出用以指示上述伺服器系統位於熱控制範圍之外之一錯誤訊息。
  4. 如申請專利範圍第2項所述之電腦實施方法,其中:上述複數條目中之每一者包括一特定感測器數據,以及允許上述伺服器系統進行操作之一操作頻率等級對應範圍;上述複數條目更包括小於一閾值低溫度值之一系統溫度範圍、允許上述系統進行操作之對應操作頻率等級、以及一最小閥值操作頻率等級,以發出用以指示一潛在損害之一警示訊息至上述系統之元件;以及上述感測器數據包括內部感測器數據或者外部感測器數據中之至少一者和/或上述伺服器系統之一處理器溫度、一晶片組溫度、或者一環境溫度中之至少一者。
  5. 一種用於動態優化伺服器系統之操作頻率之系統,包括:一處理器;以及一電腦可讀取媒體,用以儲存指令,當透過上述處理器執行上述指令時,使上述處理器執行之操作包括:於上述系統之一頻率調整模組接收來自上述系統之一個或者多個感測器之感測器數據;至少根據上述感測器數據以及一熱頻率等級表決定一操作頻率等級範圍,上述熱頻率等級表包括複數條目;決定上述操作頻率等級範圍內之一中間操作頻率等級;選擇上述中間操作頻率等級作為上述系統之上述合適之操作頻率等級;判斷上述合適之操作頻率等級與上述系統上之一先前操作頻率不同;將上述合適之操作頻率設定為上述系統上之一第一操作頻率;將一自測試計數設定為一既定值;判斷具有上述第一操作頻率之一自測試失敗;判斷上述自測試計數不為零;將上述第一操作頻率等級降低一個等級至一第二操作頻率等級;以及將上述自測試計數降低一個等級。
  6. 一種用於動態優化伺服器系統之操作頻率之系統,包括:一處理器;以及一電腦可讀取媒體,用以儲存指令,當透過上述處理器執行上述指令時,使上述處理器執行之操作包括:於上述系統之一頻率調整模組接收來自上述系統之一個或者多個感測器之感測器數據;至少根據上述感測器數據以及一熱頻率等級表決定一操作頻率等級範圍,上述熱頻率等級表包括複數條目;決定上述操作頻率等級範圍內之一最大操作頻率等級;以及選擇上述最大工作頻率等級作為上述系統之上述合適之工作頻率等級;判斷上述合適之操作頻率等級與上述系統上之一先前操作頻率不同;將上述合適之操作頻率設定為上述系統上之一第一操作頻率;將一自測試計數設定為一既定值;判斷具有上述第一操作頻率之一自測試失敗;判斷上述自測試計數不為零;將上述第一操作頻率等級降低一個等級至一第二操作頻率等級;以及將上述自測試計數降低一個等級。
  7. 如申請專利範圍第6項所述之系統,其中當透過上述處理器執行上述指令時,使上述處理器執行之操作包括:判斷上述合適之操作頻率等級與上述伺服器系統上之上述先前操作頻率相同,或者判斷上述自測試成功;以及於經過一既定等待時間週期後,於上述系統之上述頻率調整模組自上述一個或者多個感測器接收額外的感測器數據;判斷上述自測試計數為零;以及使得上述系統之一控制器發出用以指示上述系統位於熱控制範圍之外之一錯誤訊息。
  8. 如申請專利範圍第6項所述之系統,其中:上述複數條目中之每一者包括一特定感測器數據,以及允許上述系統進行操作之一操作頻率等級對應範圍;上述複數條目更包括小於一閾值低溫度值之一系統溫度範圍、允許上述系統進行操作之對應操作頻率等級、以及一最小閥值操作頻率等級,以發出用以指示一潛在損害之一警示訊息至上述系統之元件;以及上述感測器數據包括內部感測器數據或者外部感測器數據中之至少一者和/或上述伺服器系統之一處理器溫度、一晶片組溫度、或者一環境溫度中之至少一者。
TW106116849A 2017-03-02 2017-05-22 用於動態優化伺服器系統之操作頻率之電腦實施方法以及系統 TWI631452B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/447,900 2017-03-02
US15/447,900 US10402205B2 (en) 2017-03-02 2017-03-02 System and method for dynamically optimizing hardware frequency for booting

Publications (2)

Publication Number Publication Date
TWI631452B true TWI631452B (zh) 2018-08-01
TW201833714A TW201833714A (zh) 2018-09-16

Family

ID=59298266

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106116849A TWI631452B (zh) 2017-03-02 2017-05-22 用於動態優化伺服器系統之操作頻率之電腦實施方法以及系統

Country Status (5)

Country Link
US (1) US10402205B2 (zh)
EP (1) EP3370148A1 (zh)
JP (1) JP6463814B2 (zh)
CN (1) CN108536476B (zh)
TW (1) TWI631452B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111274069B (zh) * 2018-12-05 2023-07-07 锐迪科(重庆)微电子科技有限公司 数据处理方法及装置
TWI723332B (zh) * 2019-01-22 2021-04-01 華碩電腦股份有限公司 電腦系統管理方法與電腦系統
US11895092B2 (en) * 2019-03-04 2024-02-06 Appgate Cybersecurity, Inc. Network access controller operation
CN110018855A (zh) * 2019-03-27 2019-07-16 深圳创维-Rgb电子有限公司 一种基于安卓系统开机优化方法、存储介质及智能终端
TWI738139B (zh) * 2019-12-04 2021-09-01 財團法人資訊工業策進會 資料擷取裝置、系統及其方法
US11740944B2 (en) * 2019-12-12 2023-08-29 Advanced Micro Devices, Inc. Method and apparatus for managing processor functionality
KR20220028443A (ko) 2020-08-28 2022-03-08 삼성전자주식회사 주변장치 인터페이스를 포함하는 장치 및 그것의 동작 방법
CN114185838A (zh) * 2020-09-15 2022-03-15 阿里巴巴集团控股有限公司 片上系统和调节电压和频率的方法
WO2024065415A1 (en) * 2022-09-29 2024-04-04 Intel Corporation Methods, systems, articles of manufacture and apparatus to synchronize tasks
US20240193027A1 (en) * 2022-12-09 2024-06-13 Baker Hughes Holdings Llc Enhanced transducer fault detection
CN115686139B (zh) * 2022-12-29 2023-04-07 中科声龙科技发展(北京)有限公司 算力服务器及其工作频率调整方法、装置、存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200817892A (en) * 2006-08-14 2008-04-16 Advanced Micro Devices Inc System and method for limiting processor performance
TW201428631A (zh) * 2012-12-27 2014-07-16 Intel Corp 基於工作量可調性管理效能策略之技術
TW201631484A (zh) * 2015-02-24 2016-09-01 廣達電腦股份有限公司 伺服器系統及其用以增強記憶體容錯能力之方法 及非暫態電腦可讀取儲存媒體
TW201633133A (zh) * 2015-03-06 2016-09-16 廣達電腦股份有限公司 自動除錯資訊收集之方法及系統

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6470289B1 (en) * 1999-08-05 2002-10-22 Compaq Information Technologies Group, L.P. Independently controlling passive and active cooling in a computer system
US20030074591A1 (en) * 2001-10-17 2003-04-17 Mcclendon Thomas W. Self adjusting clocks in computer systems that adjust in response to changes in their environment
US7814350B2 (en) * 2002-10-03 2010-10-12 Via Technologies, Inc. Microprocessor with improved thermal monitoring and protection mechanism
US7206960B2 (en) * 2003-08-22 2007-04-17 Hewlett-Packard Development Company, L.P. Bus clock frequency management based on device load
CN100334527C (zh) * 2003-12-15 2007-08-29 仁宝电脑工业股份有限公司 动态调整中央处理器频率的方法
US7577859B2 (en) * 2004-02-20 2009-08-18 International Business Machines Corporation System and method of controlling power consumption in an electronic system by applying a uniquely determined minimum operating voltage to an integrated circuit rather than a predetermined nominal voltage selected for a family of integrated circuits
US7386737B2 (en) * 2004-11-02 2008-06-10 Intel Corporation Method and apparatus to control temperature of processor
US7808894B2 (en) * 2007-11-09 2010-10-05 International Business Machines Corporation Managing bursts of traffic in such a manner as to improve the effective utilization of session servers
KR101579822B1 (ko) * 2009-01-13 2015-12-24 삼성전자주식회사 화상형성장치 및 그 정착기 구동 제어 방법
WO2012036665A1 (en) 2010-09-13 2012-03-22 Hewlett-Packard Development Company, L.P. Operating speed of a component
US9274805B2 (en) 2012-02-24 2016-03-01 Qualcomm Incorporated System and method for thermally aware device booting
TWI489935B (zh) * 2012-11-28 2015-06-21 Hon Hai Prec Ind Co Ltd 風扇控制系統及風扇控制方法
US20140163765A1 (en) * 2012-12-07 2014-06-12 Qualcomm Incorporated System and method for estimating ambient temperaure from a portable computing device
WO2015038478A1 (en) * 2013-09-13 2015-03-19 Marvell World Trade Ltd. Dynamic clock regulation
US20160327999A1 (en) * 2014-09-17 2016-11-10 Mediatek Inc. Dynamic frequency scaling in multi-processor systems
CN105518563B (zh) * 2014-12-12 2017-02-22 上海兆芯集成电路有限公司 动态电压频率调整系统及其方法
US10007310B2 (en) * 2016-07-08 2018-06-26 Qualcomm Incorporated Circuits and methods providing calibration for temperature mitigation in a computing device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200817892A (en) * 2006-08-14 2008-04-16 Advanced Micro Devices Inc System and method for limiting processor performance
TW201428631A (zh) * 2012-12-27 2014-07-16 Intel Corp 基於工作量可調性管理效能策略之技術
TW201631484A (zh) * 2015-02-24 2016-09-01 廣達電腦股份有限公司 伺服器系統及其用以增強記憶體容錯能力之方法 及非暫態電腦可讀取儲存媒體
TW201633133A (zh) * 2015-03-06 2016-09-16 廣達電腦股份有限公司 自動除錯資訊收集之方法及系統

Also Published As

Publication number Publication date
US10402205B2 (en) 2019-09-03
JP6463814B2 (ja) 2019-02-06
JP2018147461A (ja) 2018-09-20
US20180253317A1 (en) 2018-09-06
EP3370148A1 (en) 2018-09-05
TW201833714A (zh) 2018-09-16
CN108536476B (zh) 2021-08-24
CN108536476A (zh) 2018-09-14

Similar Documents

Publication Publication Date Title
TWI631452B (zh) 用於動態優化伺服器系統之操作頻率之電腦實施方法以及系統
CN108228209B (zh) 自动更新服务器系统的元件的固件的系统、方法和介质
TWI624762B (zh) 自動更新基本輸入輸出系統之系統與方法
TWI638260B (zh) 當電源供應單元的待機電源故障時可操作之系統及其電腦實現方法、非暫態電腦可讀取儲存媒體
TWI621392B (zh) 伺服器系統與冷卻方法
JP6559842B2 (ja) マルチノードシステムファン制御スイッチ
CN108984351B (zh) 电压调整器预烧测试的系统、方法和计算机可读存储介质
TWI679542B (zh) 配置多機箱鏈路的方法與系統及其儲存媒體
JP6515162B2 (ja) 電源ユニット(psu)管理
TWI637611B (zh) 使用wol的系統復原