TWI591607B - 掃瞄驅動單元及具其之有機發光顯示裝置 - Google Patents
掃瞄驅動單元及具其之有機發光顯示裝置 Download PDFInfo
- Publication number
- TWI591607B TWI591607B TW102117812A TW102117812A TWI591607B TW I591607 B TWI591607 B TW I591607B TW 102117812 A TW102117812 A TW 102117812A TW 102117812 A TW102117812 A TW 102117812A TW I591607 B TWI591607 B TW I591607B
- Authority
- TW
- Taiwan
- Prior art keywords
- scan
- lines
- display panel
- block
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0221—Addressing of scan or signal lines with use of split matrices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0281—Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
相關申請案之交互參照
本申請案主張2012年6月28日於韓國智慧財產局提出之韓國專利申請號10-2012-0069633之優先權效益,其所揭露之內容於此全部納入以作為參考。
本發明之技術大致係關於使用有機發光二極體之顯示裝置。特別是,本發明之概念係關於掃描驅動單元及具有掃描驅動單元之有機發光顯示裝置。
近來,有機發光二極體技術已被廣泛地使用於平面顯示裝置。一般而言,有機發光顯示裝置利用儲存於各個像素電路之儲存電容器中之電壓執行(即顯示)特定的灰階(即類比驅動技術)。然而,由於利用儲存於各個像素電路之儲存電容器中之電壓(即類比值)之技術,類比驅動技術可能無法準確地執行期望的灰階。
為了克服這些問題,數位驅動技術已被提出以用於這類裝置。具體來說,各個訊框係藉由顯示複數個次訊框而產生。換言之,一個訊框被細分割成複數個次訊框,各次訊框之發光時間係變化的(如以係數為2),且基於次訊框之發光時間的總合執行特定灰階。
由於技術係藉由顯示複數個子訊框而顯示一個訊框(即掃描時間相對較短),這類裝置之掃描驅動單元需要高速操作。再者,這些裝置可使用隨機掃描數位驅動技術。在此例子中,掃描驅動單元通常藉由解碼型內部電路執行,以隨機執行掃描操作,其解碼型內部電路包含預解碼塊及最終解碼塊。
於此,由於邏輯訊號由位於顯示面板外之預解碼塊輸出,而輸入至位於顯示面板內部之最終解碼塊,用以由預解碼塊傳送邏輯訊號至最終解碼塊之複數條訊號線被安排於顯示面板之外部區域中。因此,當顯示面板之解析度增加,安排於顯示面板之外部區域中之訊號線之數量便會更大。如此會造成顯示面板之“無效空間”變大而增加整體尺寸。
本發明之某些態樣係關於能夠藉由位於顯示面板外部之預解碼塊耦接於位於顯示面板內部之最終解碼塊而降低訊號線數量(以下稱顯示面板之外部訊號線)之掃描驅動單元。
本申請案之技術包含具有掃描驅動單元之有機發光顯示裝置。
依據一態樣,掃描驅動單元可包含設置以接收用以選擇安排於有機發光顯示裝置之顯示面板之上顯示區域中之上掃描線的其中之一之上掃描線選擇訊號,且設置以基於上掃描線選擇訊號輸出第一邏輯訊號之第一預解碼塊;設置以接收用以選擇安排於顯示面板之下顯示區域中之下掃描線的其中之一之下掃描線選擇訊號,且設置以基於下掃描線選擇訊號輸出第二邏輯訊號之第二預解碼塊;耦接於上顯示區域及第一預解碼塊之間,且設置以基於第一邏輯訊號選擇上掃描線的其中之一之第一最終解碼塊;以及耦接於下顯示區域及第二預解碼塊之間,且設置以基於第二邏輯訊號選擇下掃描線的其中之一之第二最終解碼塊。
在範例實施例中,第一及第二預解碼塊可位於顯示面板之外部,且第一及第二最終解碼塊可位於顯示面板之內部。
在範例實施例中,第一及第二預解碼塊可包含於有機發光顯示裝置之時序控制單元中,且第一及第二最終解碼塊可包含於顯示面板中。
在範例實施例中,第一預解碼塊可包含設置以基於上掃描線選擇訊號產生第一邏輯訊號之複數個第一解碼器。
在範例實施例中,第二預解碼塊可包含設置以基於下掃描線選擇訊號產生第二邏輯訊號之複數個第二解碼器。
在範例實施例中,安排於上顯示區域之外部區域中之訊號線之數量可對應於第一解碼器之輸出線之數量總合。
在範例實施例中,安排於下顯示區域之外部區域中之訊號線之數量可對應於第二解碼器之輸出線之數量總合。
在範例實施例中,第一解碼器之輸出線之數量的乘積可對應於顯示面板之上掃描線之數量。
在範例實施例中,第二解碼器之輸出線之數量的乘積可對應於顯示面板之下掃描線之數量。
在範例實施例中,第一解碼器之輸出線之數量總合可與第二解碼器之輸出線之數量總合相同。
在範例實施例中,第一解碼器之輸出線之數量總合可與第二解碼器之輸出線之數量總合不相同。
依據其他態樣,掃描驅動單元可包含設置以接收用以選擇安排於有機發光顯示裝置之顯示面板之上顯示區域中之上掃描線的其中之一之上掃描線選擇訊號,且設置以基於上掃描線選擇訊號輸出第一邏輯訊號及第一反向邏輯訊號之第一預解碼塊,第一反向邏輯訊號係藉由使第一邏輯訊號反向而產生;設置以接收用以選擇安排於顯示面板之下顯示區域中之下掃描線的其中之一之下掃描線選擇訊號,且設置以基於下掃描線選擇訊號輸出第二邏輯訊號及第二反向邏輯訊號之第二預解碼塊,第二反向邏輯訊號係藉由使第二邏輯訊號反向而產生;耦接於上顯示區域及第一預解碼塊之間,且設置以基於第一邏輯訊號及第二反向邏輯訊號選擇上掃描線的其中之一之第一最終解碼塊;以及耦接於下顯示區域及第二預解碼塊之間,且設置以基於第二邏輯訊號及第二反向邏輯訊號選擇下掃描線的其中之一之第二最終解碼塊。
在範例實施例中,第一及第二預解碼塊可位於顯示面板之外部,
且第一及第二最終解碼塊可位於顯示面板之內部。
在範例實施例中,第一及第二預解碼塊可包含於有機發光顯示裝置之時序控制單元中,且第一及第二最終解碼塊可包含於顯示面板中。
在範例實施例中,第一預解碼塊可包含設置以基於上掃描線選擇訊號產生第一邏輯訊號之複數個第一解碼器;以及設置以基於第一邏輯訊號產生第一反向邏輯訊號之複數個第一反向器。
在範例實施例中,第二預解碼塊可包含設置以基於下掃描線選擇訊號產生第二邏輯訊號之複數個第二解碼器;以及設置以基於第二邏輯訊號產生第二反向邏輯訊號之複數個第二反向器。
在範例實施例中,安排於上顯示區域之外部區域中之訊號線之數量可對應於第一解碼器之輸出線之數量總合。
在範例實施例中,安排於下顯示區域之外部區域中之訊號線之數量可對應於第二解碼器之輸出線之數量總合。
在範例實施例中,第一解碼器之輸出線之數量的乘積可對應於顯示面板之上掃描線之數量。
在範例實施例中,第二解碼器之輸出線之數量的乘積可對應於顯示面板之下掃描線之數量。
在範例實施例中,第一解碼器之輸出線之數量總合可與第二解碼器之輸出線之數量總合相同。
在範例實施例中,第一解碼器之輸出線之數量總合可與第二解碼器之輸出線之數量總合不相同。
依據其他態樣,有機發光顯示裝置可包含具有複數個像素電路之顯示面板;設置以提供掃描訊號至像素電路之掃描驅動單元;設置以提供資料訊號至像素電路之資料驅動單元;設置以提供高電壓及低電壓至像素電路之電力單元;以及設置以控制掃描驅動單元、資料驅動單元及電力單元之時序控制單元。於此,掃描驅動單元可包含分別耦接至顯示面板之上顯示區域及顯示面板之下顯示區域之兩階段上解碼結構及兩階段下解碼結構。
在範例實施例中,有機發光顯示裝置可使用數位驅動技術,其係
分割一個訊框為複數個次訊框、差別地設置各次訊框之發光時間及基於次訊框之發光時間總合執行特定灰階。
在範例實施例中,兩階段上解碼結構可包含設置以接收用以選擇安排於上顯示區域中之上掃描線的其中之一之上掃描線選擇訊號,且設置以基於上掃描線選擇訊號輸出第一邏輯訊號之第一預解碼塊;以及耦接於上顯示區域及第一預解碼塊之間,且設置以基於第一邏輯訊號選擇上掃描線的其中之一之第一最終解碼塊。
在範例實施例中,兩階段下解碼結構可包含設置以接收用以選擇安排於下顯示區域中之下掃描線的其中之一之下掃描線選擇訊號,且設置以基於下掃描線選擇訊號輸出第二邏輯訊號之第二預解碼塊;以及耦接於下顯示區域及第二預解碼塊之間,且設置以基於第二邏輯訊號選擇下掃描線的其中之一之第二最終解碼塊。
在範例實施例中,兩階段上解碼結構可包含設置以接收用以選擇安排於上顯示區域中之上掃描線的其中之一之上掃描線選擇訊號,且設置以基於上掃描線選擇訊號輸出第一邏輯訊號及第一反向邏輯訊號之第一預解碼塊,第一反向邏輯訊號係藉由使第一邏輯訊號反向而產生;以及耦接於上顯示區域及第一預解碼塊之間,且設置以基於第一邏輯訊號及第一反向邏輯訊號選擇上掃描線的其中之一之第一最終解碼塊。
在範例實施例中,兩階段下解碼結構可包含設置以接收用以選擇安排於下顯示區域中之下掃描線的其中之一之下掃描線選擇訊號,且設置以基於下掃描線選擇訊號輸出第二邏輯訊號及第二反向邏輯訊號之第二預解碼塊,第二反向邏輯訊號係藉由使第二邏輯訊號反向而產生;以及耦接於下顯示區域及第二預解碼塊之間,且裝配以基於第二邏輯訊號及第二反向邏輯訊號選擇下掃描線的其中之一之第二最終解碼塊。
因此,依據某些範例實施例之掃描驅動單元可藉由包含分別耦接顯示面板之上顯示區域及顯示面板之下顯示區域之兩階段上解碼結構及兩階段下解碼結構而減少顯示面板之外部訊號線之數量。詳言之,掃描驅動單元可具有顯示面板之上顯示區域及顯示面板之下顯示區域分別耦接第一最終解碼塊及
第二最終解碼塊之結構,且第一最終解碼塊及第二最終解碼塊分別耦接第一預解碼塊及第二預解碼塊。
此外,依據某些範例實施例之具有掃描驅動單元之有機發光顯示裝置可藉由降低顯示面板之外部訊號線之數量而最小化(即降低)顯示面板之無效空間。
100‧‧‧有機發光顯示裝置
110‧‧‧顯示面板
111‧‧‧像素電路
120‧‧‧掃描驅動單元
122-1‧‧‧第一預解碼塊
122-2‧‧‧第二預解碼塊
123-1、123-2、123-3‧‧‧第一解碼器
124‧‧‧第一最終解碼塊
124-11‧‧‧第一左最終解碼塊
124-12‧‧‧第一左最終解碼塊
124-21‧‧‧第一右最終解碼塊
124-22‧‧‧第一右最終解碼塊
126‧‧‧第二最終解碼塊
126-11‧‧‧第二左最終解碼塊
126-12‧‧‧第二左最終解碼塊
126-21‧‧‧第二右最終解碼塊
126-22‧‧‧第二右最終解碼塊
127-1、127-2、127-3‧‧‧第二解碼器
130‧‧‧資料驅動單元
140‧‧‧電力單元
150‧‧‧時序控制單元
200‧‧‧電子裝置
210‧‧‧處理器
220‧‧‧記憶裝置
230‧‧‧儲存裝置
240‧‧‧輸入/輸出裝置
250‧‧‧電力供應器
260‧‧‧有機發光顯示裝置
A、B、C‧‧‧第一邏輯訊號
/A、/B、/C‧‧‧第一反向邏輯訊號
A1~A10‧‧‧下位元輸出訊號
B1~B9‧‧‧中位元輸出訊號
C1~C6‧‧‧上位元輸出訊號
CTL1~CTL3‧‧‧控制訊號
D、E、F‧‧‧第二邏輯訊號
/D、/E、/F‧‧‧第二反向邏輯訊號
D1~D10‧‧‧下位元輸出訊號
DL1~DLm‧‧‧資料線
E1~E9‧‧‧中位元輸出訊號
ELVDD‧‧‧高電壓
ELVSS‧‧‧低電壓
F1~F6‧‧‧上位元輸出訊號
FINV‧‧‧第一反向器
L1~L11‧‧‧下掃描線選擇訊號
PDO-1、PDO-2‧‧‧輸出端塊
PDO-11、PDO-21、PDO-12、PDO-22‧‧‧輸出端塊
S120、S140、S160、S180‧‧‧步驟
SINV‧‧‧第二反向器
SL1~SLn‧‧‧掃描線
U1~U11‧‧‧上掃描線選擇訊號
示例性、非限制性之範例實施例將由以下之詳細描述並結合附圖而被更清楚地理解。
第1圖係為繪示依據範例實施例之有機發光顯示裝置之方塊圖。
第2圖係為繪示基於數位驅動技術操作之第1圖之有機發光顯示裝置之範例之示意圖。
第3圖係為繪示包含於第1圖之有機發光顯示裝置中之掃描驅動單元的範例之方塊圖。
第4A圖及第4B圖係為繪示外部訊號線藉由第3圖之掃描驅動單元安排於顯示面板中之範例之示意圖。
第5圖係為繪示第3圖之掃描驅動單元之第一及第二最終解碼塊位於顯示面板之範例之示意圖。
第6圖係為繪示包含於第1圖之有機發光顯示裝置中之掃描驅動單元之其他範例之方塊圖。
第7圖係為繪示第6圖之掃描驅動單元之第一及第二最終解碼塊位於顯示面板中之範例之示意圖。
第8圖係為繪示包含於第1圖之有機發光顯示裝置中之掃描驅動單元之其他範例之方塊圖。
第9A圖及第9B圖係為繪示外部訊號線藉由第8圖之掃描驅動單元安排於顯示面板中之範例之示意圖。
第10圖係為繪示第8圖之掃描驅動單元之第一及第二最終解碼塊位於顯示面板中之範例之示意圖。
第11圖係為繪示控制包含於第1圖之有機發光顯示裝置中之掃描驅動單元之方法之流程圖。
第12圖係為繪示具有第1圖之有機發光顯示裝置之電子裝置之方塊圖。
各種範例實施例參照其中顯示一些範例實施例之附圖於下文中更完整地描述。然而,本發明之概念可以不同形式建構且不應受本文所列之實施例限制。更確切地說,這些實施例之提供使得揭露將是徹底的且完整的,且將充分地傳達本發明概念之範疇予所屬技術領域之通常知識者。在圖式中,層及區域之尺寸及相對尺寸可為明確繪示而誇大。全文中相似之參考數字表示相似之元件。
將被理解的是,雖第一、第二、第三等詞彙可用於本文中以描述各種元件,這些元件不應受這些詞彙限制。這些詞彙係用以區別一個元件與其他元件。因此,下述之第一元件可稱為第二元件而不背離本發明概念之教示。
如用於文中,“及/或”之詞彙包含一或多個相關列舉的項目之任何及所有組合。
將被理解的是,當元件表示為“連接”或“耦接”其他元件時,其可為直接連接或耦接其他元件或可有中介元件存在。相反地,當元件被表示為“直接連接”或“直接耦接”其他元件時,則沒有中介元件存在。用以描述元件間之關係的其他詞彙應以相同方式詮釋(如“之間”相對於“直接之間”、“鄰接”相對於“直接鄰接”等)。
文中使用之用語係僅為了描述特定的實施例,且不意圖限制本發
明之概念。如用於文中,除非文中另有清楚指示,單一形式“一(a)”、“一(an)”及“該(the)”意圖同時包含複數形式。將更進一步理解的是,當說明書中使用詞彙“包含(comprises)”及/或“包含(comprising)”時,指明所述特徵、整體、步驟、操作、元件及/或構件之存在,但不排除存在或外加一或多個其他特徵、整體、步驟、操作、元件、構件及/或其群組。
除非另有定義,所有文中使用之詞彙(包含技術及科學詞彙)與就本發明所屬技術領域之通常知識者所理解具有相同的意義。將更進一步理解的是,例如定義於一般字典中的詞彙,應被解釋為具有與相關領域之內容中的意義一致的意義,且除非文中如此定義,否則將不以理想化或過於正式的意義解釋。
第1圖係為繪示依據範例實施例之有機發光顯示裝置之方塊圖。
第2圖係為繪示基於數位驅動技術操作之第1圖之有機發光顯示裝置之範例之示意圖。
參照第1圖及第2圖,有機發光顯示裝置100包含顯示面板110、掃描驅動單元120、資料驅動單元130、電力單元140及時序控制單元150。在通篇描述中,有機發光二極體顯示器有時將以有機發光顯示器表示。
顯示面板110包含複數個像素電路。掃描驅動單元120經由複數條掃描線SL1至SLn提供掃描訊號至像素電路。資料驅動單元130經由複數條資料線DL1至DLm提供資料訊號至像素電路。電力單元140產生高電壓ELVDD及低電壓ELVSS,且高電壓ELVDD及低電壓ELVSS經由複數條電力線提供至像素電路。時序控制單元150產生複數個控制訊號CTL1至CTL3,且提供控制訊號CTL1至CTL3至資料驅動單元130、掃描驅動單元120及電力單元140,以分別控制資料驅動單元130、掃描驅動單元120及電力單元140。雖第1圖繪示之掃描驅動單元120、資料驅動單元130、電力單元140及時序控制單元150為分開執行,掃描驅動單元120、資料驅動單元130、電力單元140及時序控制單元150可結合。因此,掃描驅動單元120、資料驅動單元130、電力單元140及時序控制單元150可解釋作為耦接至顯示面板110之至少一外圍電路。舉例而言,時序控制單元150可執行掃描驅動單元120、資料驅動單元130、電力單元
140之操作,或者可包含用以執行掃描驅動單元120、資料驅動單元130、電力單元140之操作的至少一構件。
在各種所揭露的實施例中,有機發光顯示裝置100使用數位驅動技術,其係分割一個訊框為複數個次訊框、安排各個次訊框不同發光時間(如以因數為2)及基於次訊框之發光時間總合執行特定灰階。特別是,各個次訊框之發光時間對應各個資料訊號之位元。換言之,假設一個訊框分割成第一至第四次訊框,各個第一至第四次訊框之發光時間可藉由2的係數而不同(即可增加)。
舉例而言,第二次訊框之發光時間可為第一訊框之發光時間的兩倍、第三訊框之發光時間可為第二訊框之發光時間的兩倍而第四訊框之發光時間可為第三訊框之發光時間的兩倍。於此,具有最長的發光時間之次訊框(如第四次訊框)可對應於資料訊號之最大有效位元(MSB),且具有最短發光時間之次訊框(如第一次訊框)可對應於資料訊號之最小有效位元(LSB)。因此,基於第一至第四次訊框之發光時間總合,特定灰階被執行。然而,由於數位驅動技術藉由顯示複數個次訊框而顯示一個訊框(即掃描時間相對較短),有機發光顯示裝置100之掃描驅動單元120需要在高速下操作。
再者,有機發光顯示裝置100可使用隨機掃描數位驅動技術。在此例子中,掃描驅動單元120可藉由解碼型內部電路執行,以隨機執行掃描操作,其中解碼型內部電路包含預解碼塊及最終解碼塊。換言之,不同於如第2圖繪示之循序掃描數位技術(progressive scan digital driving technique),隨機掃描數位驅動技術藉由特定時序移動所有掃描線之次訊框掃描時序而隨機執行所有掃描線之次訊框1、2、3、4及5之掃描操作。因此,隨機掃描數位驅動技術可隨機地(即分別地)執行所有掃描線之次訊框1、2、3、4及5之發光操作。掃描驅動單元120可基於分別耦接顯示面板110之上顯示區域及顯示面板110之下顯示區域之兩階段上解碼結構及兩階段下解碼結構而隨機執行掃描操作。雖於上描述數位驅動技術及隨機掃描數位驅動技術與有機發光顯示裝置100相關,本發明之概念不限於數位驅動技術及隨機掃描數位驅動技術。
掃描驅動單元120可具有分別耦接兩階段上解碼結構及兩階段下解碼結構於顯示面板110之上顯示區域及顯示面板110之下顯示區域之結構。在
一範例實施例中,掃瞄驅動單元120之兩階段上解碼結構包含第一預解碼塊及第一最終解碼塊。第一預解碼塊接收用以選擇安排於顯示面板110之上顯示區域中之上掃描線的其中之一之上掃描線選擇訊號,且基於上掃描線選擇訊號輸出第一邏輯訊號及第一反向邏輯訊號,其中第一反向邏輯訊號係藉由使第一邏輯訊號反向而產生。第一最終解碼塊係耦接於顯示面板110之上顯示區域及第一預解碼塊之間,且基於第一邏輯訊號及第一反向邏輯訊號選擇上掃描線之的其中之一。此外,掃描驅動單元120之兩階段下解碼結構可包含第二預解碼塊及第二最終解碼塊。第二預解碼塊接收用以選擇安排於顯示面板110之下顯示區域中之下掃描線的其中之一之下掃描線選擇訊號,且可基於下掃描線選擇訊號輸出第二邏輯訊號及第二反向邏輯訊號,其中第二反向邏輯訊號係藉由使第二邏輯訊號反向而產生。第二最終解碼塊係耦接於顯示面板110之下顯示區域及第二預解碼塊之間,且可基於第二邏輯訊號及第二反向邏輯訊號選擇下掃描線的其中之一。兩階段上解碼結構及兩階段下解碼結構將參照第3圖至第5圖詳細描述。
在其他範例實施例中,掃描驅動單元120之兩階段上解碼結構可包含第一預解碼塊及第一最終解碼塊。第一預解碼塊可接收用以選擇安排於顯示面板110之上顯示區域中之上掃描線的其中之一之上掃描線選擇訊號,且可基於上掃描線選擇訊號而輸出第一邏輯訊號。第一最終解碼塊可耦接於顯示面板110之上顯示區域及第一預解碼塊之間,且可基於第一邏輯訊號選擇上掃描線的其中之一。此外,掃描驅動單元120之兩階段下解碼結構可包含第二預解碼塊及第二最終解碼塊。第二預解碼塊可接收用以選擇安排於顯示面板110之下顯示區域中之下掃描線的其中之一之下掃描線選擇訊號,且可基於下掃描線選擇訊號而輸出第二邏輯訊號。第二最終解碼塊可耦接於顯示面板110之下顯示區域及第二預解碼塊之間,且可基於第二邏輯訊號選擇下掃描線的其中之一。
兩階段上解碼結構及兩階段下解碼結構將參照第6圖至第8圖詳細描述。以下,將詳細描述包含於有機發光顯示裝置100中之掃描驅動單元120。
第3圖係為繪示包含於第1圖之有機發光顯示裝置中之掃描驅動單元的範例之方塊圖。
參照第3圖,掃描驅動單元120包含第一預解碼塊122-1、第二預解碼塊122-2、第一最終解碼塊124及第二最終解碼塊126。顯示面板110包含安排於對應掃描線SL1至SLn及資料線DL1至DLn之交點之位置之複數個像素電路111。如上所述,第一預解碼塊122-1及第一最終解碼塊124對應於掃描驅動單元120之兩階段上解碼結構,而第二預解碼塊122-2及第二最終解碼塊126對應於掃描驅動單元120之兩階段下解碼結構。
第一預解碼塊122-1接收上掃描線選擇訊號U1至U11,其係用以選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一,且可基於上掃描線選擇訊號U1至U11輸出第一邏輯訊號A、B及C。第二預解碼塊122-2可接收下掃描線選擇訊號L1至L11,其係用以選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn的其中之一,且可基於下掃描線選擇訊號L1至L11輸出第二邏輯訊號D、E及F。雖第3圖繪示第一及第二預解碼塊122-1及122-2及第一及第二最終解碼塊124及126係位於顯示面板110之外部,其應被理解的是,第一及第二預解碼塊122-1及122-2位於顯示面板110之外部,且第一及第二最終解碼塊124及126位於顯示面板110之內部。依據某些範例實施例,第一及第二預解碼塊122-1及122-2可包含於有機發光顯示裝置100之時序控制單元150中。此外,第一及第二最終解碼塊124及126可包含於有機發光顯示裝置100之顯示面板110中。
第一最終解碼塊124可耦接於顯示面板110之上顯示區域及第一預解碼塊122-1之間,且可基於第一邏輯訊號A、B及C選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一。第二最終解碼塊126可耦接於顯示面板110之下顯示區域及第二預解碼塊122-2之間,且可基於第二邏輯訊號D、E及F選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn的其中之一。如第3圖繪示,第一預解碼塊122-1可耦接第一最終解碼塊124,以選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一,第二預解碼塊122-2可耦接第二最終解碼塊126,以選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn的其中之一,且在顯示面板110中,第一最終解碼塊124可與第二最終解碼塊126分隔。雖第一最終解碼塊124
與第二最終解碼塊126分隔,應被理解的是,顯示面板110之上顯示區域及下顯示區域非相互獨立驅動。因此,當計算掃描線SL1至SLn之線計數器之數值指出顯示面板110之上顯示區域時,線計數器之數值可匹配於上掃描線選擇訊號U1至U11。另一方面,當計數器之數值指出顯示面板110之下顯示區域時,藉由線計數器之數值減去上掃描線SL1至SLk之數量所產生的數值可匹配於下掃描線選擇訊號L1至L11。
舉例而言,當執行全高畫質(Full High Definition)解析度時,顯示面板110之總掃描線SL1至SLn之數量可為1080。為方便描述,假設上掃描線SL1至SLk之數量為540,且下掃描線SLk+1至SLn之數量為540。在此例子中,若線計數器之數值介於0至539之間,則可選擇顯示面板110之上顯示區域,且線計數器之數值可匹配於上掃描線選擇訊號U1至U11。另一方面,若線計數器之數值介於540至1079之間,則可選擇顯示面板110之下顯示區域,且藉由線計數器之數值減去540(即上掃描線SL1至SLk之數量)產生之值可匹配於下掃描線選擇訊號L1至L11。雖第3圖繪示第一預解碼塊122-1接收11個上掃描線選擇訊號U1至U11、第二預解碼塊122-2接收11個下掃描線選擇訊號L1至L11、第一最終解碼塊124接收三個第一邏輯訊號A、B及C及第二最終解碼塊126接收三個第二邏輯訊號D、E及F,惟訊號之數量不限於此。換言之,訊號之數量可依據要求的條件而有各種改變。如上所述,掃描驅動單元120可具有顯示面板之兩階段上解碼結構及兩階段下解碼結構(即顯示面板110之上顯示區域及顯示面板110之下顯示區域分別耦接第一最終解碼塊124及第二最終解碼塊126,且第一最終解碼塊124及第二最終解碼塊126係分別耦接第一預解碼塊122-1及第二預解碼塊122-2)。因此掃描驅動單元120可藉由減少顯示面板110之外部訊號線之數量而減少顯示面板110之無效空間。
第4A圖及第4B圖係為繪示外部訊號線藉由第3圖之掃描驅動單元安排於顯示面板中之範例之示意圖。
參照第4A圖及第4B圖,第4A圖顯示第一預解碼塊122-1之內部結構,以及第4B圖顯示第二解碼塊122-2之內部結構。
第一預解碼塊122-1可包含複數個第一解碼器123-1、123-2及
123-3,用以基於上掃描線選擇訊號U1至U11而產生第一邏輯訊號A、B及C。在範例實施例中,各個第一解碼器123-1、123-2及123-3可包含複數個邏輯元件。在一範例實施例中,第一預解碼塊122-1可包含4對10解碼器123-1、4對9解碼器123-2及3對6解碼器123-3。舉例而言,4對10解碼器123-1可關於下位元、4對9解碼器123-2可關於中位元及3對6解碼器123-3可關於上位元。詳言之,4對10解碼器123-1可接收關於下位元之上掃描線選擇訊號U1、U2、U3及U4,以輸出十個下位元輸出訊號A1至A10。為此操作,4對10解碼器123-1可包含十個4輸入之OR邏輯元件。然而,4對10解碼器123-1之結構不限於此。4對9解碼器123-2可接收關於中位元之上掃描線選擇訊號U5、U6、U7及U8,以輸出九個中位元輸出訊號B1至B9。為此操作,4對9解碼器123-2可包含九個4輸入之OR邏輯元件。然而,4對9解碼器123-2之結構不限於此。3對6解碼器123-3可接收關於上位元之上掃描線選擇訊號U9、U10及U11,以輸出六個上位元輸出訊號C1至C6。為此操作,3對6解碼器123-3可包含六個3輸入之OR邏輯元件。然而,3對6解碼器123-3之結構不限於此。
第一預解碼塊122-1可基於分別由4對10解碼器123-1、4對9解碼器123-2及3對6解碼器123-3輸出之十個下位元輸出訊號A1至A10、九個中位元輸出訊號B1至B9及六個上位元輸出訊號C1至C6而產生第一邏輯訊號A、B及C。如第4A圖所繪示,可選擇十個下位元輸出訊號A1至A10的其中之一、可選擇九個中位元輸出訊號B1至B9的其中之一及可選擇六個上位元輸出訊號C1至C6的其中之一,以產生第一邏輯訊號A、B及C。因此,第一邏輯訊號A、B及C可具有二元形式,如(A1,B1,C1)、(A2,B1,C1)、(A3,B1,C1)等。接著,第一邏輯訊號A、B及C可輸出至第一最終解碼塊124。於此,安排於有機發光顯示裝置100中之顯示面板110之上顯示區域之外部區域之訊號線之數量可對應於第一解碼器123-1、123-2及123-3之輸出線之數量總合。換言之,由於第一預解碼塊122-1耦接第一最終解碼塊124,用以輸出十個低位元輸出訊號A1至A10之輸出線、用以輸出九個中位元輸出訊號B1至B9之輸出線及用以輸出六個上位元輸出訊號C1至C6之輸出線可被安排於有機發光顯示裝置100中之顯示面板110之上顯示區域之外部區域中。在第4A圖中,用以輸出十個下
位元輸出訊號A1至A10之輸出線之數量為10、用以輸出九個中位元輸出訊號B1至B9之輸出線之數量為9而用以輸出六個上位元輸出訊號C1至C6之輸出線之數量為6。因此,安排於有機發光顯示裝置100中之顯示面板110之上顯示區域之外部區域中之訊號線之數量為25(即10+9+6=25)。此外,第一解碼器123-1、123-2及123-3之輸出線之數量的乘積可對應於顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量。因此,在第4A圖中,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可為540(即10*9*6=540)。因此,當第二預解碼塊122-2具有與第一解碼塊122-1相同之結構時,顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量同樣可為540。因此,由於顯示面板110之所有掃描線SL1至SLn之數量為1080(即540+540=1080),因此可執行全高畫質解析度。
第二預解碼塊122-2可包含複數個第二解碼器127-1、127-2及127-3,用以基於下掃描線選擇訊號L1至L11而產生第二邏輯訊號D、E及F。在範例實施例中,各個第二解碼器127-1、127-2及127-3可包含複數個邏輯元件。在一範例實施例中,第二預解碼塊122-2可包含4對10解碼器127-1、4對9解碼器127-2及3對6解碼器127-3。舉例而言,4對10解碼器127-1可關於下位元、4對9解碼器127-2可關於中位元及3對6解碼器127-3可關於上位元。詳言之,4對10解碼器127-1可接收關於下位元之下掃描線選擇訊號L1、L2、L3及L4,以輸出十個下位元輸出訊號D1至D10。為此操作,4對10解碼器127-1可包含十個4輸入之OR邏輯元件。然而,4對10解碼器127-1之結構不限於此。4對9解碼器127-2可接收關於中位元之下掃描線選擇訊號L5、L6、L7及L8,以輸出九個中位元輸出訊號E1至E9。為此操作,4對9解碼器127-2可包含九個4輸入之OR邏輯元件。然而,4對9解碼器127-2之結構不限於此。3對6解碼器127-3可接收關於上位元之下掃描線選擇訊號L9、L10及L11,以輸出六個上位元輸出訊號F1至F6。為此操作,3對6解碼器127-3可包含六個3輸入之OR邏輯元件。然而,3對6解碼器127-3之結構不限於此。
第二預解碼塊122-2可基於分別由4對10解碼器127-1、4對9解碼器127-2及3對6解碼器127-3輸出之十個下位元輸出訊號D1至D10、九
個中位元輸出訊號E1至E9及六個上位元輸出訊號F1至F6而產生第二邏輯訊號D、E及F。如第4B圖所繪示,可選擇十個下位元輸出訊號D1至D10的其中之一、可選擇九個中位元輸出訊號E1至E9的其中之一及可選擇六個上位元輸出訊號F1至F6的其中之一,以產生第二邏輯訊號D、E及F。因此,第二邏輯訊號D、E及F可具有二元形式,如(D1,E1,F1)、(D2,E1,F1)、(D3,E1,F1)等。接著,第二邏輯訊號D、E及F可輸出至第二最終解碼塊126。於此,安排於有機發光顯示裝置100中之顯示面板110之下顯示區域之外部區域之訊號線之數量可對應於第二解碼塊127-1、127-2及127-3之輸出線之數量總合。換言之,由於第二預解碼塊122-2耦接第二最終解碼塊126,用以輸出十個低位元輸出訊號D1至D10之輸出線、用以輸出九個中位元輸出訊號E1至E9之輸出線及用以輸出六個上位元輸出訊號F1至F6之輸出線可安排於有機發光顯示裝置100中之顯示面板110之下顯示區域之外部區域中。在第4B圖中,用以輸出十個下位元輸出訊號D1至D10之輸出線之數量為10、用以輸出九個中位元輸出訊號E1至E9之輸出線之數量為9及用以輸出六個上位元輸出訊號F1至F6之輸出線之數量為6。因此,安排於有機發光顯示裝置100中之顯示面板110之下顯示區域之外部區域中之訊號線之數量為25(即10+9+6=25)。此外,第二解碼器127-1、127-2及127-3之輸出線之數量的乘積可對應於顯示面板110之下顯示區域之所有掃描線5Lk+1至SLn之數量。因此,在第4B圖中,顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量可為540(即10*9*6=540)。因此,當第一預解碼塊122-1具有如第二解碼塊122-2相同結構時,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量同樣可為540。因此,由於顯示面板110之所有掃描線SL1至SLn之數量為1080(即540+540=1080),因此可執行全高畫質解析度。
在一範例實施例中,第一解碼器123-1、123-2及123-3之輸出線之數量總合可與第二解碼器127-1、127-2及127-3之輸出線之數量總合相同。在此例子中,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可與顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量相同。在其他範例實施例中,第一解碼器123-1、123-2及123-3之輸出線之數量總合可與第二解碼
器127-1、127-2及127-3之輸出線之數量總合不相同。在此例子中,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可與顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量不相同。如上所述,安排於顯示面板110之上顯示區域之外部區域中之訊號線之數量可對應於第一解碼器123-1、123-2及123-3之輸出線之數量總合,且安排於顯示面板110之下顯示區域之外部區域中之訊號線之數量可對應於第二解碼器127-1、127-2及127-3之輸出線之數量總合。此外,第一解碼器123-1、123-2及123-3之輸出線之數量的乘積可對應於顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量,且第二解碼器127-1、127-2及127-3之輸出線之數量的乘積可對應於顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量。換言之,由於用以執行完整高畫質解析度之顯示面板110之所有掃描線SL1至SLn之數量為1080,安排於顯示面板110之外部區域中之訊號線之數量可為25(即10+9+6=25)。另一方面,在上顯示區域不與下顯示區域分隔之傳統顯示面板中,安排於傳統顯示面板之外部區域中之用以驅動1080(即12*10*9=1080)掃描線SL1至SLn之訊號線之數量可為31(即12+10+9=31)。因此,掃描驅動單元120可藉由包含分別耦接顯示面板110之上顯示區域及顯示面板110之下顯示區域之兩階段上解碼結構及兩階段下解碼結構而降低安排於顯示面板110之外部區域中之訊號線之數量。
第5圖係為繪示第3圖之掃描驅動單元之第一及第二最終解碼塊位於顯示面板之範例之示意圖。
參照第5圖,第5圖係繪示掃描驅動單元120之第一最終解碼塊124及第二最終解碼塊126係位於顯示面板110之內部。如第5圖所繪示,第一最終解碼塊124、第二最終解碼塊126及其耦接之訊號線可位於顯示面板110之外部區域中(即一側)。由第一預解碼塊122-1之輸出端塊PDO-1延伸之訊號線,其中第一預解碼塊122-1係位於顯示面板110之外部(如於較上之方向),可安排於顯示面板110之外部區域中。同樣地,由第二預解碼塊122-2之輸出端塊PDO-2延伸之訊號線,其中第二預解碼塊122-2係位於顯示面板110之外部(如於較下之方向),可安排於顯示面板110之外部區域中。顯示面板110可自資料驅動單元130(如資料驅動IC)接收資料訊號,且可自電力單元140(如電力供應FPC)接
收電壓。第5圖顯示具有全高畫質解析度之顯示面板110。於此,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可為540,顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量可為540,且顯示面板110之所有掃描線SL1至SLn之數量可為1080(即540+540=1080)。在範例實施例中,安排於顯示面板110之外部區域中之訊號線之數量可為25(即10+9+6)。另一方面,安排於上顯示區域不與下顯示區域分隔之傳統顯示面板之外部區域中之訊號線之數量可為31(即12+10+9=31)。舉例而言,假設一條訊號線之寬度為90um,且兩條訊號線間之寬度為30um,顯示面板110之無效空間可為3000um(即(90um+30um)*25=3000um)。另一方面,傳統顯示面板之無效區域可為3720um(即(90um+30um)*31=3720um)。因此,相較於傳統顯示面板,顯示面板110在顯示面板110之外部區域中減少720um(即(90um+30um)*6=720um)之無效區域。
第6圖係為繪示包含於第1圖之有機發光顯示裝置中之掃描驅動單元之其他範例之方塊圖。
參照第6圖,掃描驅動單元120包含第一預解碼塊122-1、第二預解碼塊122-2、第一最終解碼塊124及第二最終解碼塊126。顯示面板110包含安排於對應於掃描線SL1至SLn及資料線DL1至DLm之交點之位置之複數個像素電路111。如上所述,第一預解碼塊122-1及第一最終解碼塊124對應於掃描驅動單元120之兩階段上解碼結構,且第二預解碼塊122-2及第二最終解碼塊126對應於掃描驅動單元120之兩階段下解碼結構。
第一預解碼塊122-1接收上掃描線選擇訊號U1至U11,其係用以選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一,且可基於上掃描線選擇訊號U1至U11輸出第一邏輯訊號A、B及C。第二預解碼塊122-2接收下掃描線選擇訊號L1至L11,其係用以選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn的其中之一,且可基於下掃描線選擇訊號L1至L11輸出第二邏輯訊號D、E及F。雖第6圖繪示第一及第二預解碼塊122-1及122-2及第一及第二最終解碼塊124及126係位於顯示面板110之外部,其應被理解的是,第一及第二預解碼塊122-1及122-2位於顯示面板110之外部,且第一及第二最終解碼塊124及126位於顯示面板110之內部。依據某些
範例實施例,第一及第二預解碼塊122-1及122-2可包含於有機發光顯示裝置100之時序控制單元150中。此外,第一及第二最終解碼塊124及126可包含於有機發光顯示裝置100之顯示面板110中。
第一最終解碼塊124可耦接於顯示面板110之上顯示區域及第一預解碼塊122-1之間,且可基於第一邏輯訊號A、B及C選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一。於此,第一最終解碼塊124可包含第一左最終解碼塊124-11及第一右最終解碼塊124-21。第一左最終解碼塊124-11及第一右最終解碼塊124-21可共享上掃描線SL1至SLk。因此,第一左最終解碼塊124-11及第一右最終解碼塊124-21可接收第一邏輯訊號A、B及C,且可控制掃描訊號之電壓脈衝,用以高速選擇掃描線SL1至SLk的其中之一。因此,可降低RC延遲。第二最終解碼塊126可耦接於顯示面板110之下顯示區域及第二預解碼塊122-2之間,且可基於第二邏輯訊號D、E及F選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn的其中之一。於此,第二最終解碼塊126可包含第二左最終解碼塊126-11及第二右最終解碼塊126-21。第二左最終解碼塊126-11及第二右最終解碼塊126-21可共享下掃描線SLk+1至SLn。因此,第二左最終解碼塊126-11及第二右最終解碼塊126-21可接收第二邏輯訊號D、E及F,且可控制掃描訊號之電壓脈衝,用以高速選擇掃描線SLk+1至SLn的其中之一。從而可降低RC延遲。
如上所述,第一預解碼塊122-1可耦接第一最終解碼塊124,以選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一,第二預解碼塊122-2可耦接第二最終解碼塊126,以選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn的其中之一,且在顯示面板110中,第一最終解碼塊124可與第二最終解碼塊126分隔。雖第一最終解碼塊124與第二最終解碼塊126分隔,應被理解的是,顯示面板110之上顯示區域及下顯示區域非相互獨立驅動。因此,當計算掃描線SL1至SLn之線計數器之數值指出顯示面板110之上顯示區域時,線計數器之數值可匹配於上掃描線選擇訊號U1至U11。另一方面,當計數器之數值指出顯示面板110之下顯示區域時,藉由線計數器之數值減去上掃描線SL1至SLk之數量所產生的數值可匹配於下掃描線選
擇訊號L1至L11。
舉例而言,當執行全高畫質解析度時,顯示面板110之總掃描線SL1至SLn之數量可為1080。為方便描述,假設上掃描線SL1至SLk之數量為540,且下掃描線SLk+1至SLn之數量為540。在此例子中,若線計數器之數值介於0至539之間,則可選擇顯示面板110之上顯示區域,且線計數器之數值可匹配於上掃描線選擇訊號U1至U11。另一方面,若線計數器之數值介於540至1079之間,則可選擇顯示面板110之下顯示區域,且藉由線計數器之數值減去540(即上掃描線SL1至SLk之數量)產生之數值可匹配於下掃描線選擇訊號L1至L11。雖第6圖繪示第一預解碼塊122-1接收11個上掃描線選擇訊號U1至U11、第二預解碼塊122-2接收11個下掃描線選擇訊號L1至L11、第一最終解碼塊124接收三個第一邏輯訊號A、B及C及第二最終解碼塊126接收三個第二邏輯訊號D、E及F,惟訊號之數量不限於此。換言之,訊號之數量可依據要求的條件而有各種改變。如上所述,掃描驅動單元120可具有顯示面板之兩階段上解碼結構及兩階段下解碼結構(即顯示面板110之上顯示區域及顯示面板110之下顯示區域分別耦接第一最終解碼塊124及第二最終解碼塊126,且第一最終解碼塊124及第二最終解碼塊126係分別耦接第一預解碼塊122-1及第二預解碼塊122-2)。因此掃描驅動單元120藉由減少顯示面板110之外部訊號線之數量而減少顯示面板110之無效空間。
第7圖係為繪示第6圖之掃描驅動單元之第一及第二最終解碼塊位於顯示面板中之範例之示意圖。
參照第7圖,第7圖係繪示掃描驅動單元120之第一左最終解碼塊124-11及第一右最終解碼塊124-21及第二左最終解碼塊126-11及第二右最終解碼塊126-21係位於顯示面板110之內部。如第7圖所繪示,由第一預解碼塊122-1之輸出端塊PDO-11及PDO-12延伸之訊號線,其中第一預解碼塊122-1係位於顯示面板110之外部(如於較上之方向),可安排於顯示面板110之兩個外部區域中(即兩側)。同樣地,由第二預解碼塊122-2之輸出端塊PDO-21及PDO-22延伸之訊號線,其中第二預解碼塊122-2係位於顯示面板110之外部(如於較下之方向),可安排於顯示面板110之兩個外部區域中(即兩側)。顯示面板110可自
資料驅動單元130(如資料驅動IC)接收資料訊號,且可自電力單元140(如電力供應FPC)接收電壓。第7圖顯示具有全高畫質解析度之顯示面板110。於此,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可為540,顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量可為540,且顯示面板110之所有掃描線SL1至SLn之數量可為1080(即540+540=1080)。在範例實施例中,安排於顯示面板110之外部區域中之訊號線之數量可為25(即10+9+6)。另一方面,安排於顯示區域不與下顯示區域分隔之傳統顯示面板之外部區域中之訊號線之數量可為31(即12+10+9=31)。舉例而言,假設一條訊號線之寬度為90um,且兩條訊號線間之寬度為30um,顯示面板110之無效空間可為3000um(即(90um+30um)*25=3000um)。另一方面,傳統顯示面板之無效區域可為3720um(即(90um+30um)*31=3720um)。因此,相較於傳統顯示面板,顯示面板110在顯示面板110之外部區域中可減少720um(即(90um+30um)*6=720um)之無效區域(即顯示面板110之兩個外部區域中為1440um)。
第8圖係為繪示包含於第1圖之有機發光顯示裝置中之掃描驅動單元之其他範例之方塊圖。
參照第8圖,掃描驅動單元120包含第一預解碼塊122-1、第二預解碼塊122-2、第一最終解碼塊124及第二最終解碼塊126。顯示面板110包含安排於對應於掃描線SL1至5Ln及資料線DL1至DLm之交點之位置之複數個像素電路111。如上所述,第一預解碼塊122-1及第一最終解碼塊124對應於掃描驅動單元120之兩階段上解碼結構,且第二預解碼塊122-2及第二最終解碼塊126對應於掃描驅動單元120之兩階段下解碼結構。
第一預解碼塊122-1接收上掃描線選擇訊號U1至U11,其係用以選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一,且基於上掃描線選擇訊號U1至U11輸出第一邏輯訊號A、B及C及第一反向邏輯訊號/A、/B及/C。於此,第一反向邏輯訊號/A、/B及/C係藉由使第一邏輯訊號A、B及C反向而產生。第二預解碼塊122-2接收下掃描線選擇訊號L1至L11,其係用以選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn其中之一,且可基於下掃描線選擇訊號L1至L11輸出第二邏輯訊號D、E及F及
第二反向邏輯訊號/D、/E及/F。於此,第二反向邏輯訊號/D、/E及/F係藉由使第二邏輯訊號D、E及F反向而產生。雖第8圖繪示第一及第二預解碼塊122-1及122-2及第一及第二最終解碼塊124及126係位於顯示面板110之外部,其應被理解的是,第一及第二預解碼塊122-1及122-2位於顯示面板110之外部,且第一及第二最終解碼塊124及126位於顯示面板110之內部。依據某些範例實施例,第一及第二預解碼塊122-1及122-2可包含於有機發光顯示裝置100之時序控制單元150中。此外,第一及第二最終解碼塊124及126可包含於有機發光顯示裝置100之顯示面板110中。
第一最終解碼塊124可耦接於顯示面板110之上顯示區域及第一預解碼塊122-1之間,且可基於第一邏輯訊號A、B及C及第一反向邏輯訊號/A、/B及/C選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一。於此,第一最終解碼塊124可包含第一左最終解碼塊124-12及第一右最終解碼塊124-22。第一左最終解碼塊124-12及第一右最終解碼塊124-22可共享上掃描線SL1至SLk。因此,第一左最終解碼塊124-12及第一右最終解碼塊124-22可分別接收第一邏輯訊號A、B及C及第一反向邏輯訊號/A、/B及/C,且可控制掃描訊號之電壓脈衝,用以藉由用以於第一左最終解碼塊124-12及第一右最終解碼塊124-22間下沉或供應電流之執行推拉(push-and-pull)操作高速選擇掃描線SL1至SLk的其中之一。
第二最終解碼塊126可耦接於顯示面板110之下顯示區域及第二預解碼塊122-2之間,且可基於第二邏輯訊號D、E及F及第二反向邏輯訊號/D、/E及/F選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn的其中之一。於此,第二最終解碼塊126可包含第二左最終解碼塊126-12及第二右最終解碼塊126-22。第二左最終解碼塊126-12及第二右最終解碼塊126-22可共享下掃描線SLk+1至SLn。因此,第二左最終解碼塊126-12及第二右最終解碼塊126-22可分別接收第二邏輯訊號D、E及F及第二反向邏輯訊號/D、/E及/F,且可控制掃描訊號之電壓脈衝,用以藉由用以於第二左最終解碼塊126-12及第二右最終解碼塊126-22間下沉或供應電流之執行推拉(push-and-pull)操作高速選擇掃描線SLk+1至SLn的其中之一。
如上所述,第一預解碼塊122-1可耦接第一最終解碼塊124,以選擇安排於顯示面板110之上顯示區域中之上掃描線SL1至SLk的其中之一,第二預解碼塊122-2可耦接第二最終解碼塊126,以選擇安排於顯示面板110之下顯示區域中之下掃描線SLk+1至SLn的其中之一,且在顯示面板110中第一最終解碼塊124可與第二最終解碼塊126分隔。雖第一最終解碼塊124與第二最終解碼塊126分隔,應被理解的是,顯示面板110之上顯示區域及下顯示區域非相互獨立驅動。因此,當計算掃描線SL1至SLn之線計數器之數值指出顯示面板110之上顯示區域時,線計數器之數值可匹配於上掃描線選擇訊號U1至U11。
另一方面,當計數器之數值指出顯示面板110之下顯示區域時,藉由線計數器之數值減去上掃描線SL1至SLk之數量所產生的數值可匹配於下掃描線選擇訊號L1至L11。
舉例而言,當執行全高畫質解析度時,顯示面板110之總掃描線SL1至SLn之數量可為1080。為方便描述,假設上掃描線SL1至SLk之數量為540,且下掃描線SLk+1至SLn之數量為540。在此例子中,若線計數器之數值介於0至539之間,則可選擇顯示面板110之上顯示區域,且線計數器之數值可匹配於上掃描線選擇訊號U1至U11。另一方面,若線計數器之數值介於540至1079之間,則可選擇顯示面板110之下顯示區域,且藉由線計數器之數值減去540(即上掃描線SL1至SLk之數量)產生之數值可匹配於下掃描線選擇訊號L1至L11。雖第8圖繪示第一預解碼塊122-1接收11個上掃描線選擇訊號U1至U11、第二預解碼塊122-2接收11個下掃描線選擇訊號L1至L11、第一最終解碼塊124接收三個第一邏輯訊號A、B及C及三個第一反向邏輯訊號/A、/B及/C、第二最終解碼塊126接收三個第二邏輯訊號D、E及F及三個第二反向邏輯訊號/D、/E及/F,惟訊號之數量不限於此。換言之,訊號之數量可依據要求的條件而有各種改變。如上所述,掃描驅動單元120可具有顯示面板之兩階段上解碼結構及兩階段下解碼結構(即顯示面板110之上顯示區域及顯示面板110之下顯示區域分別耦接第一最終解碼塊124及第二最終解碼塊126,且第一最終解碼塊124及第二最終解碼塊126分別耦接第一預解碼塊122-1及第二預解碼塊122-2)。因此掃描驅動單元120可藉由減少顯示面板110之外部訊號線之數量而減少顯
示面板110之無效空間。
第9A圖及第9B圖係為繪示外部訊號線藉由第8圖之掃描驅動單元安排於顯示面板中之範例之示意圖。
參照第9A圖及第9B圖,第9A圖顯示第一預解碼塊122-1之內部結構,以及第9B圖顯示第二解碼塊122-2之內部結構。
第一預解碼塊122-1可包含複數個第一解碼器123-1、123-2及123-3,用以基於上掃描線選擇訊號U1至U11而產生第一邏輯訊號A、B及C,以及複數個第一反向器FINV用以基於第一邏輯訊號A、B及C而產生第一反向邏輯訊號/A、/B及/C。在範例實施例中,各個第一解碼器123-1、123-2及123-3可包含複數個邏輯元件。在一範例實施例中,第一預解碼塊122-1可包含4對10解碼器123-1、4對9解碼器123-2及3對6解碼器123-3。舉例而言,4對10解碼器123-1可關於下位元、4對9解碼器123-2可關於中位元及3對6解碼器123-3可關於上位元。詳言之,4對10解碼器123-1可接收關於下位元之上掃描線選擇訊號U1、U2、U3及U4,以輸出十個下位元輸出訊號A1至A10。為此操作,4對10解碼器123-1可包含十個4輸入之OR邏輯元件。然而,4對10解碼器123-1之結構不限於此。4對9解碼器123-2可接收關於中位元之上掃描線選擇訊號U5、U6、U7及U8,以輸出九個中位元輸出訊號B1至B9。為此操作,4對9解碼器123-2可包含九個4輸入之OR邏輯元件。然而,4對9解碼器123-2之結構不限於此。3對6解碼器123-3可接收關於上位元之上掃描線選擇訊號U9、U10及U11,以輸出六個上位元輸出訊號C1至C6。為此操作,3對6解碼器123-3可包含六個3輸入之OR邏輯元件。然而,3對6解碼器123-3之結構不限於此。
第一預解碼塊122-1可基於分別由4對10解碼器123-1、4對9解碼器123-2及3對6解碼器123-3輸出之十個下位元輸出訊號A1至A10、九個中位元輸出訊號B1至B9及六個上位元輸出訊號C1至C6而產生第一邏輯訊號A、B及C。如第9A圖所繪示,可選擇十個下位元輸出訊號A1至A10的其中之一、可選擇九個中位元輸出訊號B1至B9的其中之一及可選擇六個上位元輸出訊號C1至C6的其中之一者,以產生第一邏輯訊號A、B及C。因此,第
一邏輯訊號A、B及C可具有二元形式,如(A1,B1,C1)、(A2,B1,C1)、(A3,B1,C1)等。接著,第一邏輯訊號A、B及C可輸出至第一最終解碼塊124。於此同時,第一預解碼塊122-1可藉由利用第一反向器FINV使十個下位元輸出訊號A1至A10、九個中位元輸出訊號B1至B9及六個上位元輸出訊號C1至C6反向而產生第一反向邏輯訊號/A、/B及/C。因此,如第9A圖所繪示,第一反向邏輯訊號/A、/B及/C可具有二元形式,如(/A1,/B1,/C1)、(/A2,/B1,/C1)、(/A3,/B1,/C1)等。接著,第一反向邏輯訊號/A、/B及/C亦可輸出至第一最終解碼塊124。
於此,安排於有機發光顯示裝置100中之顯示面板110之上顯示區域之外部區域之訊號線之數量可對應於第一解碼器123-1、123-2及123-3之輸出線之數量總合。換言之,由於第一預解碼塊122-1耦接第一最終解碼塊124,用以輸出十個低位元輸出訊號A1至A10之輸出線、用以輸出九個中位元輸出訊號B1至B9之輸出線及用以輸出六個上位元輸出訊號C1至C6之輸出線可安排於有機發光顯示裝置100中之顯示面板110之上顯示區域之外部區域中。在第9A圖中,用以輸出十個下位元輸出訊號A1至A10之輸出線之數量為10、用以輸出九個中位元輸出訊號B1至B9之輸出線之數量為9及用以輸出六個上位元輸出訊號C1至C6之輸出線之數量為6。因此,安排於有機發光顯示裝置100中之顯示面板110之上顯示區域之外部區域中之訊號線之數量為25(即10+9+6=25)。此外,第一解碼器123-1、123-2及123-3之輸出線之數量的乘積可對應於顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量。因此,在第9A圖中,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可為540(即10*9*6=540)。因此,當第二預解碼塊122-2具有與第一解碼塊122-1相同之結構時,顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量同樣可為540。因此,由於顯示面板110之所有掃描線SL1至SLn之數量為1080(即540+540=1080),從而可執行全高畫質解析度。
第二預解碼塊122-2可包含複數個第二解碼器127-1、127-2及127-3,用以基於下掃描線選擇訊號L1至L11而產生第二邏輯訊號D、E及F,以及複數個第二反向器SINV用以基於第二邏輯訊號D、E及F而產生第二反向邏輯訊號/D、/E及/F。在範例實施例中,各個第二解碼器127-1、127-2及127-3
可包含複數個邏輯元件。在一範例實施例中,第二預解碼塊122-2可包含4對10解碼器127-1、4對9解碼器127-2及3對6解碼器127-3。舉例而言,4對10解碼器127-1可關於下位元、4對9解碼器127-2可關於中位元及3對6解碼器127-3可關於上位元。詳言之,4對10解碼器127-1可接收關於下位元之下掃描線選擇訊號L1、L2、L3及L4,以輸出十個下位元輸出訊號D1至D10。為此操作,4對10解碼器127-1可包含十個4輸入之OR邏輯元件。然而,4對10解碼器127-1之結構不限於此。4對9解碼器127-2可接收關於中位元之下掃描線選擇訊號L5、L6、L7及L8,以輸出九個中位元輸出訊號E1至E9。為此操作,4對9解碼器127-2可包含九個4輸入之OR邏輯元件。然而,4對9解碼器127-2之結構不限於此。3對6解碼器127-3可接收關於上位元之下掃描線選擇訊號L9、L10及L11,以輸出六個上位元輸出訊號F1至F6。為此操作,3對6解碼器127-3可包含六個3輸入之OR邏輯元件。然而,3對6解碼器127-3之結構不限於此。
第二預解碼塊122-2可基於分別由4對10解碼器127-1、4對9解碼器,127-2及3對6解碼器127-3輸出之十個下位元輸出訊號D1至D10、九個中位元輸出訊號E1至E9及六個上位元輸出訊號F1至F6而產生第二邏輯訊號D、E及F。如第9B圖所繪示,可選擇十個下位元輸出訊號D1至D10的其中之一、可選擇九個中位元輸出訊號E1至E9的其中之一及可選擇六個上位元輸出訊號F1至F6的其中之一,以產生第二邏輯訊號D、E及F。因此,第二邏輯訊號D、E及F可具有二元形式,如(D1,E1,F1)、(D2,E1,F1)、(D3,E1,F1)等。接著,第二邏輯訊號D、E及F可輸出至第二最終解碼塊126。於此同時,第二預解碼塊122-2可藉由利用第二反向器SINV使十個下位元輸出訊號D1至D10、九個中位元輸出訊號E1至E9及六個上位元輸出訊號F1至F6反向而產生第二反向邏輯訊號/D、/E及/F。因此,第二反向邏輯訊號/D、/E及/F可具有二元形式,如(/D1,/E1,/F1)、(/D2,/E1,/F1)、(/D3,/E1,/F1)等。接著,第二反向邏輯訊號/D、/E及/F亦可輸出至第二最終解碼塊126。
於此,安排於有機發光顯示裝置100中之顯示面板110之下顯示區域之外部區域之訊號線之數量可對應於第二解碼塊127-1、127-2及127-3之輸出線之數量總合。換言之,由於第二預解碼塊122-2耦接第二最終解碼塊126,
用以輸出十個低位元輸出訊號D1至D10之輸出線、用以輸出九個中位元輸出訊號E1至E9之輸出線及用以輸出六個上位元輸出訊號F1至F6之輸出線可安排於有機發光顯示裝置100中之顯示面板110之下顯示區域之外部區域中。在第9B圖中,用以輸出十個下位元輸出訊號D1至D10之輸出線之數量為10、用以輸出九個中位元輸出訊號E1至E9之輸出線之數量為9及用以輸出六個上位元輸出訊號F1至F6之輸出線之數量為6。因此,安排於有機發光顯示裝置100中之顯示面板110之下顯示區域之外部區域中之訊號線之數量為25(即10+9+6=25)。
此外,第二解碼器127-1、127-2及127-3之輸出線之數量的乘積可對應於顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量。因此,在第9B圖中,顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量可為540(即10*9*6=540)。因此,當第一預解碼塊122-1具有與第二解碼塊122-2相同之結構時,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量同樣可為540。
因此,由於顯示面板110之所有掃描線SL1至SLn之數量為1080(即540+540=1080),因此可執行全高畫質解析度。
在一範例實施例中,第一解碼器123-1、123-2及123-3之輸出線之數量總合可與第二解碼器127-1、127-2及127-3之輸出線之數量總合相同。在此例子中,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可與顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量相同。在其他範例實施例中,第一解碼器123-1、123-2及123-3之輸出線之數量總合可與第二解碼器127-1、127-2及127-3之輸出線之數量總合不相同。在此例子中,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可與顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量不相同。如上所述,安排於顯示面板110之上顯示區域之外部區域中之訊號線之數量可對應於第一解碼器123-1、123-2及123-3之輸出線之數量總合一致,且安排於顯示面板110之下顯示區域之外部區域中之訊號線之數量可對應於第二解碼器127-1、127-2及127-3之輸出線之數量總合。此外,第一解碼器123-1、123-2及123-3之輸出線之數量的乘積可對應於顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量,且第二解碼器127-1、127-2及127-3之輸出線之數量的乘積可對應於顯示面板110之下顯示區
域之所有掃描線SLk+1至SLn之數量。換言之,由於用以執行全高畫質解析度之顯示面板110之所有掃描線SL1至SLn之數量為1080,安排於顯示面板110之外部區域中之訊號線之數量可為25(即10+9+6=25)。另一方面,在上顯示區域不與下顯示區域分隔之傳統顯示面板中,安排於傳統顯示面板之外部區域中之用以驅動1080(即12*10*9=1080)掃描線SL1至SLn之訊號線之數量可為31(即12+10+9=31)。因此,掃描驅動單元120可藉由包含分別耦接顯示面板110之上顯示區域及顯示面板110之下顯示區域之兩階段上解碼結構及兩階段下解碼結構而降低安排於顯示面板110之外部區域中之訊號線之數量。
第10圖係為繪示第8圖之掃描驅動單元之第一及第二最終解碼塊位於顯示面板中之範例之示意圖。
參照第10圖,第10圖係繪示掃描驅動單元120之第一左最終解碼塊124-12及第一右最終解碼塊124-22及第二左最終解碼塊126-12及第二右最終解碼塊126-22係位於顯示面板110之內部。如第10圖所繪示,由第一預解碼塊122-1之輸出端塊PDO-11及PDO-12延伸之訊號線,其中第一預解碼塊122-1係位於顯示面板110之外部(如於較上之方向),可安排於顯示面板110之兩個外部區域中(即兩側)。同樣地,由第二預解碼塊122-2之輸出端塊PDO-21及PDO-22延伸之訊號線,其中第二預解碼塊122-2係位於顯示面板110之外部(如於較下之方向),可安排於顯示面板110之兩個外部區域中(即兩側)。顯示面板110可自資料驅動單元130(如資料驅動IC)接收資料訊號,且可自電力單元140(如電力供應FPC)接收電壓。第10圖顯示具有全高畫質解析度之顯示面板110。於此,顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量可為540,顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量可為540,且顯示面板110之所有掃描線SL1至SLn之數量可為1080(即540+540=1080)。在範例實施例中,安排於顯示面板110之外部區域中之訊號線之數量可為25(即10+9+6)。另一方面,安排於上顯示區域不與下顯示區域分隔之傳統顯示面板之外部區域中之訊號線之數量可為31(即12+10+9=31)。舉例而言,假設一條訊號線之寬度為90um,且兩條訊號線間之寬度為30um,顯示面板110之無效空間可為3000um(即(90um+30um)*25=3000um)。另一方面,傳統顯示面板之無效區域可為3720um(即
(90um+30um)*31=3720um)。因此,相較於傳統顯示面板,顯示面板110在顯示面板110之外部區域中可減少720um(即(90um+30um)*6=720um)之無效區域(即於顯示面板110之兩個外部區域中為1440um)。
第11圖係為繪示控制包含於第1圖之有機發光顯示裝置中之掃描驅動單元之方法之流程圖。
參照第11圖,第10圖繪示被控制之掃描驅動單元120。當執行全高畫質解析度時,顯示面板110之所有掃描線SL1至SLn之數量為1080(即0~1079)。為方便描述,假設顯示面板110之上顯示區域之所有掃描線SL1至SLk之數量為540(即0~539),且顯示面板110之下顯示區域之所有掃描線SLk+1至SLn之數量為540(即540~1079)。在此例子中,第11圖之方法可接收線計數器之數值(步驟S120),且可確認線計數器之數值是否介於0及539之間(步驟S140)。
接著,當線計數器之數值介於0及539之間時,第11圖之方法可選擇顯示面板110之上顯示區域(步驟S160)。另一方面,當線計數器之數值介於540及1079之間時,第11圖之方法可選擇顯示面板110之下顯示區域(步驟S180)。如上所述,掃描驅動單元120可藉由包含分別耦接顯示面板110之上顯示區域及顯示面板110之下顯示區域之兩階段上解碼結構及兩階段下解碼結構而降低顯示面板110之外部訊號線之數量。然而,雖顯示面板110之上顯示區域與下顯示區域分隔,顯示面板110之上顯示區域及下顯示區域並非相互獨立驅動。因此,當線計數器之數值指出顯示面板110之上顯示區域時,線計數器之數值可匹配於上掃描線選擇訊號U1至U11。另一方面,當線計數器之數值指出顯示面板110之下顯示區域時,藉由線計數器之數值減去上掃描線SL1至SLk之數量產生之數值可匹配於下掃描線選擇訊號L1至L11。
第12圖係為繪示具有第1圖之有機發光顯示裝置之電子裝置之方塊圖。
參照第12圖,電子裝置200可包含處理器210、記憶裝置220、儲存裝置230、輸入/輸出(I/O)裝置240、電力供應器250及有機發光顯示裝置260。於此,有機發光顯示裝置260可對應於第1圖之有機發光顯示裝置100。
此外,電子裝置200更可包含複數個埠,用以連接顯示卡、音效卡、記憶卡、
通用序列匯流排(USB)裝置、其他電子裝置等。
處理器210可執行各種計算功能。處理器210可為微處理器、中央處理單元(CPU)等。處理器210可藉由位址匯流排、控制匯流排、資料匯流排等耦接其他構件。此外,處理器210可耦接延伸匯流排,如週邊構件互連(PCI)匯流排。記憶裝置220可儲存用以操作電子裝置200的資料。舉例而言,記憶裝置220可包含至少一非揮發記憶體裝置,如可抹除可編程唯讀記憶體(EPROM)裝置、電子可抹除可編程唯讀記憶體(EEPROM)裝置、快閃記憶體裝置、相變化隨機存取記憶體(PRAM)裝置、電阻式隨機存取記憶體(RRAM)裝置、奈米浮動閘極記憶體(NFGM)裝置、高分子隨機存取記憶體(PoRAM)裝置、磁阻式隨機存取記憶體(MRAM)裝置、鐵電式隨機存取記憶體(FRAM)裝置等,及/或至少一揮發記憶體裝置如動態隨機存取記憶體(DRAM)裝置、靜態隨機存取記憶體(SRAM)裝置、行動動態隨機存取記憶體裝置等。儲存裝置230可為固態驅動(SSD)裝置、硬碟驅動(HDD)裝置、CD-ROM裝置等。
輸入/輸出裝置240可為輸入裝置,如鍵盤、鍵板、滑鼠等,及輸出裝置,如印表機、揚聲器等。依據某些範例實施例,有機發光顯示裝置260可包含於輸入/輸出裝置240中。電力供應器250可提供電力,用以操作電子裝置200。有機發光顯示裝置260可經由匯流排或其他連接器連接其他構件。如上所述,有機發光顯示裝置260可包含顯示面板、掃描驅動單元、資料驅動單元、電力單元及時序控制單元。此外,有機發光顯示裝置260可使用數位驅動技術。
然而,有機發光顯示裝置之驅動技術不限於此。在有機發光顯示裝置260中,掃描驅動單元可藉由包含分別耦接顯示面板之上顯示區域及顯示面板之下顯示區域之兩階段上解碼結構及兩階段下解碼結構而減少顯示面板之外部訊號線之數量。詳言之,掃描驅動單元可具有顯示面板之上顯示區域及顯示面板之下顯示區域分別耦接第一最終解碼塊及第二最終解碼塊之結構,且第一最終解碼塊及第二最終解碼塊分別耦接第一預解碼塊及第二預解碼塊。因此,可降低顯示面板之無效空間。
本發明之概念可應用於具有有機發光顯示裝置之系統。舉例而言,本發明之概念可應用於電腦螢幕、筆記型電腦、數位相機、行動電話、智慧型
手機、智慧型平板、電視、個人數位助理(PDA)、可攜式多媒體播放器(PMP)、MP3播放器、導航系統、遊戲控制台、視訊電話等。
前述為範例實施例之說明而不解釋為對其之限制。雖已描述少數範例實施例,所屬技術領域之通常知識者將容易地意識到對範例實施例的許多修改是可能的,而不實質上背離本發明概念之新穎教示及優點。因此,意圖包含所有此類修改於如申請專利範圍中所定義之本發明之範疇中。因此,被理解的是,上述為各種範例實施例之說明並不解釋為受限於所揭露之特定範例實施例,且對所揭露之範例實施例之修改以及其他範例實施例,皆意圖包含於後附之申請專利範圍之範疇中。
DL1~DLm‧‧‧資料線
SL1~SLn‧‧‧掃描線
U1~U11‧‧‧上掃描線選擇訊號
L1~L11‧‧‧下掃描線選擇訊號
110‧‧‧顯示面板
111‧‧‧像素電路
122-1‧‧‧第一預解碼塊
122-2‧‧‧第二預解碼塊
124‧‧‧第一最終解碼塊
126‧‧‧第二最終解碼塊
A、B、C‧‧‧第一邏輯訊號
D、E、F‧‧‧第二邏輯訊號
Claims (24)
- 一種掃描驅動單元,包含:一第一預解碼塊,設置以接收用以選擇安排於一有機發光顯示裝置之一顯示面板之一上顯示區域中之複數條上掃描線的其中之一之一上掃描線選擇訊號,且設置以基於該上掃描線選擇訊號輸出一第一邏輯訊號;一第二預解碼塊,設置以接收用以選擇安排於該顯示面板之一下顯示區域中之複數條下掃描線的其中之一之一下掃描線選擇訊號,且設置以基於該下掃描線選擇訊號輸出一第二邏輯訊號;一第一最終解碼塊,係耦接於該上顯示區域及該第一預解碼塊之間,且設置以基於該第一邏輯訊號選擇該複數條上掃描線的其中之一;以及一第二最終解碼塊,係耦接於該下顯示區域及該第二預解碼塊之間,且設置以基於該第二邏輯訊號選擇該複數條下掃描線的其中之一;其中該上顯示區域及該下顯示區域非相互獨立驅動。
- 如申請專利範圍第1項之掃描驅動單元,其中該第一預解碼塊及該第二預解碼塊係位於該顯示面板之外部,且該第一最終解碼塊及該第二最終解碼塊係位於該顯示面板之內部。
- 如申請專利範圍第2項之掃描驅動單元,其中該第一預解碼塊及該第二預解碼塊係包含於該有機發光顯示裝置之一時序控制單元中,且該第一最終解碼塊及該第二最終解碼塊係包含於該顯示面板中。
- 如申請專利範圍第1項之掃描驅動單元,其中該第一預解碼塊包含:複數個第一解碼器,係設置以基於該上掃描線選擇訊號產生該第一邏輯訊號。
- 如申請專利範圍第4項之掃描驅動單元,其中該第二預解碼塊包含:複數個第二解碼器,係設置以基於該下掃描線選擇訊號產生該第二邏輯訊號。
- 如申請專利範圍第5項之掃描驅動單元,其中安排於該上顯示區域之一外部區域中之複數條訊號線之數量對應於該複數個第一解碼器之複數條輸出線之數量總合,以及其中安排於該下顯示區域之一外部區域中之複數條訊號線之數量對應於該複數個第二解碼器之複數條輸出線之數量總合。
- 如申請專利範圍第6項之掃描驅動單元,其中該複數個第一解碼器之該複數條輸出線之數量的乘積對應於該顯示面板之該複數條上掃描線之數量,以及該複數個第二解碼器之該複數條輸出線之數量的乘積對應於該顯示面板之該複數條下掃描線之數量。
- 如申請專利範圍第7項之掃描驅動單元,其中該複數個第一解碼器之該複數條輸出線之數量總合與該複數個第二解碼器之該複數條輸出線之數量總合相同。
- 如申請專利範圍第7項之掃描驅動單元,其中該複數個第一解碼器之該複數條輸出線之數量總合與該複數個第二解碼器之該複數條輸出線之數量總合不相同。
- 一種掃描驅動單元,包含:一第一預解碼塊,設置以接收用以選擇安排於一有機發光顯示裝置之一顯示面板之一上顯示區域中之複數條上掃描線的其中之一之一上掃描線選擇訊號,且設置以基於該上掃描線選擇訊號輸出一第一邏輯訊號及一第一反向邏輯訊號,該第一反向邏輯訊號係藉由使該第一邏輯訊號反向而產生;一第二預解碼塊,設置以接收用以選擇安排於該顯示面板之一下顯示區域中之複數條下掃描線的其中之一之一下掃描線選擇訊號,且設置以基於該下掃描線選擇訊號輸出一第二邏輯訊號及一第二反向邏輯訊號,該第二反向邏輯訊號係藉由使該第二邏輯訊號反向而產生;一第一最終解碼塊,係耦接於該上顯示區域及該第一預解碼塊之間,且設置以基於該第一邏輯訊號及該第一反向邏輯訊號選擇該複數條上掃描線的其中之一;以及 一第二最終解碼塊,係耦接於該下顯示區域及該第二預解碼塊之間,且設置以基於該第二邏輯訊號及該第二反向邏輯訊號選擇該複數條下掃描線的其中之一;其中該上顯示區域及該下顯示區域非相互獨立驅動。
- 如申請專利範圍第10項之掃描驅動單元,其中該第一預解碼塊及該第二預解碼塊位於該顯示面板之外部,且該第一最終解碼塊及該第二最終解碼塊位於該顯示面板之內部。
- 如申請專利範圍第11項之掃描驅動單元,其中該第一預解碼塊及該第二預解碼塊包含於該有機發光顯示裝置之一時序控制單元中,且該第一最終解碼塊及該第二最終解碼塊包含於該顯示面板中。
- 如申請專利範圍第10項之掃描驅動單元,其中該第一預解碼塊包含:複數個第一解碼器,設置以基於該上掃描線選擇訊號產生該第一邏輯訊號;以及複數個第一反向器,設置以基於該第一邏輯訊號產生該第一反向邏輯訊號。
- 如申請專利範圍第13項之掃描驅動單元,其中該第二預解碼塊包含:複數個第二解碼器,設置以基於該下掃描線選擇訊號產生該第二邏輯訊號;以及複數個第二反向器,設置以基於該第二邏輯訊號產生該第二反向邏輯訊號。
- 如申請專利範圍第14項之掃描驅動單元,其中安排於該上顯示區域之一外部區域中之複數條訊號線之數量對應於該複數個第一解碼器之複數條輸出線之數量總合,以及其中安排於該下顯示區域之一外部區域中之複數條訊號線之數量對應於該複數個第二解碼器複數條輸出線之數量總合。
- 如申請專利範圍第15項之掃描驅動單元,其中該複數個第一解碼器之該複數條輸出線之數量的乘積對應於該顯示面板之該複數條上掃描線之數量,以及 其中該複數個第二解碼器之該複數條輸出線之數量的乘積對應於該顯示面板之該複數條下掃描線之數量。
- 如申請專利範圍第16項之掃描驅動單元,其中該複數個第一解碼器之該複數條輸出線之數量總合與該複數個第二解碼器之該複數條輸出線之數量總合相同。
- 如申請專利範圍第16項之掃描驅動單元,其中該複數個第一解碼器之該複數條輸出線之數量總合與該複數個第二解碼器之該複數條輸出線之數量總合不相同。
- 一種有機發光顯示裝置,包含:一顯示面板,具有複數個像素電路;一掃描驅動單元,設置以提供一掃描訊號至該複數個像素電路;一資料驅動單元,設置以提供一資料訊號至該複數個像素電路;一電力單元,設置以提供一高電壓及一低電壓至該複數個像素電路;以及一時序控制單元,設置以控制該掃描驅動單元、該資料驅動單元及該電力單元,其中該掃描驅動單元包含分別耦接至該顯示面板之一上顯示區域及該顯示面板之一下顯示區域之一兩階段上解碼結構及一兩階段下解碼結構;其中該上顯示區域及該下顯示區域非相互獨立驅動。
- 如申請專利範圍第19項之有機發光顯示裝置,其中該有機發光顯示裝置使用一數位驅動技術,其分割一個訊框為複數個次訊框、差別地設置各該複數個次訊框之發光時間及基於該複數個次訊框之發光時間總合執行一特定灰階。
- 如申請專利範圍第19項之有機發光顯示裝置,其中該兩階段上解碼結構包含:一第一預解碼塊,設置以接收用以選擇安排於該上顯示區域中之複數條上掃描線的其中之一之一上掃描線選擇訊號,且設置以基於該上掃描線選擇訊號輸出一第一邏輯訊號;以及一第一最終解碼塊,係耦接於該上顯示區域及該第一預解碼塊之間,且設置以基於該第一邏輯訊號選擇該複數條上掃描線的其中之一。
- 如申請專利範圍第21項之有機發光顯示裝置,其中該兩階段下解碼結構包含:一第二預解碼塊,設置以接收用以選擇安排於該下顯示區域中之複數條下掃描線的其中之一之一下掃描線選擇訊號,且設置以基於該下掃描線選擇訊號輸出一第二邏輯訊號;以及一第二最終解碼塊,係耦接於該下顯示區域及該第二預解碼塊之間,且設置以基於該第二邏輯訊號選擇該複數條下掃描線的其中之一。
- 如申請專利範圍第19項之有機發光顯示裝置,其中該兩階段上解碼結構包含:一第一預解碼塊,設置以接收用以選擇安排於該上顯示區域中之複數條上掃描線的其中之一之一上掃描線選擇訊號,且設置以基於該上掃描線選擇訊號輸出一第一邏輯訊號及一第一反向邏輯訊號,該第一反向邏輯訊號係藉由使該第一邏輯訊號反向而產生;以及一第一最終解碼塊,係耦接於該上顯示區域及該第一預解碼塊之間,且設置以基於該第一邏輯訊號及該第一反向邏輯訊號選擇該複數條上掃描線的其中之一。
- 如申請專利範圍第23項之有機發光顯示裝置,其中該兩階段下解碼結構包含:一第二預解碼塊,設置以接收用以選擇安排於該下顯示區域中之複數條下掃描線的其中之一之一下掃描線選擇訊號,且設置以基於該下掃描線選擇訊號輸出一第二邏輯訊號及一第二反向邏輯訊號,該第二反向邏輯訊號係藉由使該第二邏輯訊號反向而產生;以及一第二最終解碼塊,係耦接於該下顯示區域及該第二預解碼塊之間,且設置以基於該第二邏輯訊號及該第二反向邏輯訊號選擇該複數條下掃描線的其中之一。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120069633A KR101876940B1 (ko) | 2012-06-28 | 2012-06-28 | 스캔 구동 유닛 및 이를 구비하는 유기 발광 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201401251A TW201401251A (zh) | 2014-01-01 |
TWI591607B true TWI591607B (zh) | 2017-07-11 |
Family
ID=49777628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102117812A TWI591607B (zh) | 2012-06-28 | 2013-05-20 | 掃瞄驅動單元及具其之有機發光顯示裝置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9171505B2 (zh) |
KR (1) | KR101876940B1 (zh) |
CN (1) | CN103514835B (zh) |
TW (1) | TWI591607B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150123883A1 (en) * | 2013-11-04 | 2015-05-07 | Apple Inc. | Display With Hybrid Progressive-Simultaneous Drive Pattern |
TWI559274B (zh) * | 2014-11-25 | 2016-11-21 | Sitronix Technology Corp | Display the drive circuit of the panel |
KR102305502B1 (ko) | 2014-12-22 | 2021-09-28 | 삼성디스플레이 주식회사 | 스캔라인 드라이버 칩 및 이를 포함하는 디스플레이 장치 |
KR102256962B1 (ko) | 2015-01-28 | 2021-05-28 | 삼성디스플레이 주식회사 | 전계발광 디스플레이 장치 및 전계발광 디스플레이 장치의 단변 구동 방법 |
KR102277128B1 (ko) * | 2015-06-16 | 2021-07-15 | 삼성디스플레이 주식회사 | 스캔 드라이버 및 이를 포함하는 표시 장치 |
US10049606B2 (en) * | 2015-07-09 | 2018-08-14 | Novatek Microelectronics Corp. | Gate driver and method for adjusting output channels thereof |
KR102412674B1 (ko) * | 2015-09-21 | 2022-06-24 | 삼성디스플레이 주식회사 | 스캔 드라이버 및 이를 포함하는 표시 장치 |
KR102603440B1 (ko) | 2016-10-10 | 2023-11-20 | 삼성디스플레이 주식회사 | 폴더블 표시 장치 |
KR20210082904A (ko) * | 2019-12-26 | 2021-07-06 | 엘지디스플레이 주식회사 | 게이트 구동 회로 및 이를 이용한 표시 장치 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4816816A (en) * | 1985-06-17 | 1989-03-28 | Casio Computer Co., Ltd. | Liquid-crystal display apparatus |
JPH07219508A (ja) * | 1993-12-07 | 1995-08-18 | Hitachi Ltd | 表示制御装置 |
KR100236570B1 (ko) * | 1996-05-15 | 2000-01-15 | 비센트 비.인그라시아 | 액정 디스플레이 작동 시스템과 그 방법 |
JP2001249644A (ja) * | 2000-03-03 | 2001-09-14 | Kyocera Corp | 液晶表示装置 |
JP2001356744A (ja) * | 2000-06-16 | 2001-12-26 | Sharp Corp | 液晶表示装置および携帯用電子機器 |
JP3710728B2 (ja) * | 2001-06-29 | 2005-10-26 | シャープ株式会社 | 液晶駆動装置 |
JP3856001B2 (ja) * | 2004-01-26 | 2006-12-13 | セイコーエプソン株式会社 | 表示コントローラ、表示システム及び表示制御方法 |
JP4063800B2 (ja) * | 2004-08-02 | 2008-03-19 | 沖電気工業株式会社 | 表示パネル駆動装置 |
KR100783813B1 (ko) | 2006-05-26 | 2007-12-07 | 주식회사 대우일렉트로닉스 | 듀얼 스캔 방식의 유기 발광 소자 패널 |
KR101429711B1 (ko) | 2007-11-06 | 2014-08-13 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그것의 구동 방법 |
KR101107163B1 (ko) * | 2010-05-25 | 2012-01-25 | 삼성모바일디스플레이주식회사 | 주사 구동부 및 이를 이용한 표시 장치 |
-
2012
- 2012-06-28 KR KR1020120069633A patent/KR101876940B1/ko active IP Right Grant
-
2013
- 2013-05-20 TW TW102117812A patent/TWI591607B/zh active
- 2013-05-23 US US13/901,510 patent/US9171505B2/en active Active
- 2013-05-23 CN CN201310194033.XA patent/CN103514835B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN103514835A (zh) | 2014-01-15 |
TW201401251A (zh) | 2014-01-01 |
KR101876940B1 (ko) | 2018-07-11 |
US9171505B2 (en) | 2015-10-27 |
CN103514835B (zh) | 2018-05-18 |
KR20140001607A (ko) | 2014-01-07 |
US20140002424A1 (en) | 2014-01-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI591607B (zh) | 掃瞄驅動單元及具其之有機發光顯示裝置 | |
US10453386B2 (en) | Emission control driver and display device having the same | |
US10127861B2 (en) | Scan driver and display device having the same | |
US9489892B2 (en) | Method of generating gamma correction curves, gamma correction unit, and organic light emitting display device having the same | |
US9728136B2 (en) | Organic light emitting display device | |
US9430966B2 (en) | Organic light emitting display device and method of driving the same | |
US10283054B2 (en) | Pixel and display device having the same | |
US20140184654A1 (en) | Method of performing a multi-time programmable operation, and organic light emitting display device employing the same | |
US9437129B2 (en) | Display driving integrated circuit, display device, and method used to perform operation of display driving integrated circuit | |
US9727297B2 (en) | Dual organic light-emitting diode display and head mount display electronic device having the same | |
US9165506B2 (en) | Organic light emitting display device and method of driving an organic light emitting display device | |
US9552770B2 (en) | Emission driver, organic light-emitting diode (OLED) display including the same, and electronic device | |
US9620047B2 (en) | Display device and method of operating display device including shifting an image display reference coordinate | |
US20130314385A1 (en) | Method of digital-driving an organic light emitting display device | |
US20160180776A1 (en) | Display device | |
US20160372047A1 (en) | Organic light emitting display device and method of driving an organic light emitting display device | |
US10565914B2 (en) | Scan driver and display device including the same | |
KR20160022969A (ko) | 투명 표시 패널 및 이를 포함하는 투명 유기 발광 다이오드 표시 장치 | |
US8953001B2 (en) | Method of digital-driving an organic light emitting display device | |
US10140926B2 (en) | Display device and electronic device having the same | |
US11551604B2 (en) | Scan driver and display device | |
US9583039B2 (en) | Method of digitally driving organic light-emitting diode (OLED) display | |
KR102278385B1 (ko) | 스캔라인 드라이버 | |
JP2017097325A (ja) | スキャンラインドライバ及びこれを含むディスプレイ装置 | |
CN114093315A (zh) | 数据驱动器和包括数据驱动器的显示装置 |