TWI567726B - 數位類比轉換器及源極驅動器 - Google Patents

數位類比轉換器及源極驅動器 Download PDF

Info

Publication number
TWI567726B
TWI567726B TW103146687A TW103146687A TWI567726B TW I567726 B TWI567726 B TW I567726B TW 103146687 A TW103146687 A TW 103146687A TW 103146687 A TW103146687 A TW 103146687A TW I567726 B TWI567726 B TW I567726B
Authority
TW
Taiwan
Prior art keywords
bit
digital analog
analog converter
digital
vgma
Prior art date
Application number
TW103146687A
Other languages
English (en)
Other versions
TW201624463A (zh
Inventor
李冠融
陳文偉
Original Assignee
天鈺科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 天鈺科技股份有限公司 filed Critical 天鈺科技股份有限公司
Priority to TW103146687A priority Critical patent/TWI567726B/zh
Publication of TW201624463A publication Critical patent/TW201624463A/zh
Application granted granted Critical
Publication of TWI567726B publication Critical patent/TWI567726B/zh

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Description

數位類比轉換器及源極驅動器
本發明係關一種數位類比轉換器及使用該數位類比轉換器的源極驅動器。
液晶顯示器源極驅動器使用數位類比轉換器(Digital to Analog Converter,DAC)將伽瑪電壓轉換為相應的模擬輸出。而在現有的數位類比轉換電路中需要的電壓準位元線數量為P=3*2x/(2*y),其中x表示位元(bit)數量為自然數,y表示內差數目為偶數,如4位元、內差數目为二之電路需要12條輸入電壓準位線、5位元、二輸出電路需要24條輸入電壓準位線。電壓準位線的數量的增加使源極驅動器晶片面積增大。
有鑑於此,有必要提供一種可減少晶片面積的數位類比轉換器及源極驅動器。
一種數位類比轉換器,該數位類比轉換器為x位元、內差數目為y的轉換器,該數位類比轉換電路包括2x/y+2個伽瑪電壓輸入準位線,該數位類比轉換器採用x位數位訊號作為控制訊號,且該x位數位訊號的最高有效位作為該數位類比轉換電路輸入級的控制訊號。
一種源極驅動器,包括:數字部份與類比部份;該數字部份包括 移位暫存器、取樣寄存器、保持寄存器與數據鎖存器;該類比部份包括電壓準位轉換器、數位類比轉換器及輸出緩衝器,該數位類比轉換器為x位元、內差數目為y的轉換器,該數位類比轉換器包括2x/y+2個伽瑪電壓輸入準位線,該數位類比轉換器採用x位數位訊號作為控制訊號,且該x位數位訊號的最高有效位作為該數位類比轉換電路輸入級的控制訊號。
相較於先前技術,本發明的數位類比轉換器僅需2x/y+2個伽瑪電壓輸入準位線,從而可有效減少數位類比轉換電路所需的伽瑪電壓輸入準位以減小源極驅動器的晶體佈局面積。
10‧‧‧源極驅動器
12‧‧‧數字部份
14‧‧‧類比部份
122‧‧‧移位暫存器
124‧‧‧取樣寄存器
126‧‧‧保持寄存器
128‧‧‧數據鎖存器
142‧‧‧電壓準位轉換器
144‧‧‧數位類比轉換器
146‧‧‧輸出緩衝器
20‧‧‧液晶面板
1442‧‧‧數位類比轉換電路
1444‧‧‧邏輯選擇電路
P1、P11‧‧‧第一級
P2、P21‧‧‧第二級
P3、P31‧‧‧第三級
圖1是本發明源極驅動器模組示意圖。
圖2是本發明數位類比轉換器第一實施方式示意圖。
圖3是本發明4位元編碼邏輯真值表。
圖4是本發明數位類比轉換器第二實施方式示意圖。
下面結合附圖具體說明本發明數位類比轉換電路及源極驅動器模組。
請參閱圖1,圖1是本發明源極驅動器模組示意圖。該源極驅動器10包括以低壓技術實現的數字部份12與以高壓技術實現的類比部份14。該數字部份12包括移位暫存器122、數據鎖存器124、取樣寄存器126及保持寄存器128。該類比部份14包括電壓準位轉換器142、數位類比轉換器144及輸出緩衝器146。該源極驅動器10用於為液晶面板20提供驅動電壓。
該數位類比轉換器144包括數位類比轉換電路1442及邏輯選擇電路1444。該數位類比轉換電路1442用於將輸入伽瑪電壓轉換為類比電壓,該邏輯選擇電路1444用於將該類比電壓選擇輸出至該輸出緩衝器146。
該數位類比轉換器144為x位元、內差數目為y的數位類比轉換電路,其中x為自然數,y為偶數。該數位類比轉換器144所需要的伽瑪電壓輸入準位線數量P=2x/y+2,該數位類比轉換器144採用x位數位訊號作為控制訊號,其中該x位數位訊號的最高有效位是該數位類比轉換器144輸入級的控制訊號。該x位數位訊號的最低位作為該邏輯選擇電路1444的控制訊號。該數位類比轉換器144接收2x/y+2個伽瑪電壓,每一伽瑪電壓輸入準位線接收一伽瑪電壓。該2x/y+2個伽瑪電壓以下述方式排列,Vgma0、Vgma(2x/2)、Vgma(y)、Vgma(2x/2+y)、Vgma(2y)、Vgma(2x/2+2y)……Vgma2x/2與Vgma2x。其中,該x位數位訊號的最高有效位控制伽瑪電壓輸入準位線選通Vgma0或Vgma(2x/2)、Vgma(y)或Vgma(2x/2+y)、Vgma(2y)或Vgma(2x/2+2y)……Vgma2x/2或Vgma2x並輸出電壓V0~V(2x/2y+1)。該輸出電壓V0~V(2x/2y+1)作為第二級的輸入電壓,且在一實施方式中,該第二級的輸入電壓以下述方式排列:V0、V2、V1、V3……V(2x/2y-1)、V(2x/2y+1),該x位數位訊號的次高有效位作為該第二級的控制訊號。
具體地,當該數位類比轉換器144為內差數目為2的轉換電路時,該2x/2+2個伽瑪電壓的排序方式為Vgma0、Vgma(2x/2)、Vgama2、Vgma(2x/2+2)……Vgma(2x/2)與Vgma2x。其中,該x位數位訊號的最高有效位控制伽瑪電壓輸入準位線選通Vgma0或Vgma(2x/2); Vgama2或Vgma(2x/2+2)……Vgma(2x/2)或Vgma2x。當該數位類比轉換器144為內差數目為4之數位類比轉換電路時,該2x/4+2個伽瑪電壓的排序方式為Vgma0、Vgma(2x/2)、Vgama4、Vgma(2x/2+4)……Vgma(2x/2)與Vgma2x
為便於理解,在本實施方式中以4位元元、內差數目為2之數位類比轉換電路為例說明。請參閱圖2,圖2是本發明數位類比轉換器144第一實施方式示意圖。該數位元類比轉換器1442需要10個伽瑪電壓輸入準位線,在本實施方式中,該10個伽瑪電壓輸入準位線依次接收伽瑪電壓Vgma0、Vgma8、Vgma2、Vgma10、Vgma4、Vgma12、Vgma6、Vgma14、Vgma8、Vgma16。該數位類比轉換電路1442包括複數個開關,在本實施方式中,為22個開關。該複數個開關在高位訊號控制下導通、在低位訊號控制下關斷。作為低、高電位的電性傳導路徑。控制訊號(SEL0-SEL3)為一4位元的數位訊號,其最高有效位元為SEL3,最低有效位為SEL0。控制訊號(SEL0-SEL3)控制每一開關導通與否。
該數位類比轉換電路1442包括第一級P1,該第一級P1採用該最高位元SEL3作為控制訊號。在本實施方式中,該第一級P1即為該數位類比轉換電路1442的輸入級。具體地,該10個伽瑪電壓輸入準位在訊號SEL3與SELB3控制下輸出電壓V0、V1、V2、V3、V4,其中SELB3與SEL3電位相反。請一併參閱圖3,圖3是本發明4位元編碼邏輯真值表。假定SEL3、SEL2、SEL1、SEL0的編碼為1010,即在SEL3=1、SELB3=0情況下,SEL3控制對應開關導通、SELB3控制對應開關關斷,則V0=Vgma8、V2=vgma10、V2=Vgma12、V3=Vgma14、V4=Vgma16。
該數位類比轉換電路1442包括第二級P2與第三級P3,該第二級P2採用SEL1作為控制訊號,該第三級P3採用SEL2作為控制訊號。該電壓V0、V1、V2、V3、V4在訊號SEL1、SELB1、SEL2與SELB2控制下輸出電壓O1、O2,其中SELB1與SEL1電位相反,SELB2與SEL2電位相反。具體地,在該第二級P2中,該電壓V0、V1、V2、V3、V4排序為V0、V1、V2、V3、V1、V2、V3、V4,該控制訊號SELB1、SEL1用於控制開關選出所需要電壓。當SEL2=0、SELB2=1、SEL1=1、SELB1=0時,IN1=V1=Vgma10、O2=V2=Vgma12。
該邏輯選擇電路1444在訊號SEL0與SELB0的控制下選擇性輸出O1或O2至IN1、IN2。該邏輯選擇電路1444包括第一開關S1、第二開關S2,控制訊號SEL0控制該第一開關S1的導通與關斷,控制訊號SELB0控制該第二開關S2的導通與關斷。該第一開關S1連接於輸入端O2與與輸出端IN2之間,該第二開關S2連接於輸出端IN1與輸出端IN2之間。在SEL0=0、SELB0=1時,該邏輯選擇電路1444二輸出端均輸出Vgma10。在SEL=1、SELB0=0時,該邏輯選擇器二輸出端輸出Vgma10與Vgma12,即二相鄰伽瑪電壓。
請參閱圖4,圖4是本發明數位類比轉換器144第二實施方式示意圖。該數位類比轉換電路1442需要10個伽瑪電壓輸入準位線,在本實施方式中,該10個伽瑪電壓輸入準位線依次接收伽瑪電壓Vgma0、Vgma8、Vgma2、Vgma10、Vgma4、Vgma12、Vgma6、Vgma14、Vgma8、Vgma16。該數位類比轉換電路1442包括複數個開關,在本實施方式中,為22個開關。該數位類比轉換電路1442中的每一個開關比包括PMOS電晶體與NMOS電晶體,作為低、高電位的電性傳導路徑。控制訊號(SEL0-SEL3)為一4位元的數位訊號 ,其最高有效位元為SEL3,最低有效位為SEL0。控制訊號(SEL0-SEL3)控制每一開關導通與否。
該數位類比轉換電路1442包括第一級P11,該第一級P11採用該最高位元SEL3作為控制訊號。在本實施方式中,該第一級P11即為該數位類比轉換電路1442的輸入級。具體地,該10個伽瑪電壓輸入準位線在訊號SEL3與SELB3控制下輸出電壓V0、V1、V2、V3、V4,其中SELB3與SEL3電位相反。請一併參閱圖3,圖3是本發明4位元編碼邏輯真值表。假定SEL3、SEL2、SEL1、SEL0的編碼為1010,即在SEL3=1、SELB3=0情況下,SEL3控制對應開關導通、SELB3控制對應開關關斷,則V0=Vgma8、V2=vgma10、V2=Vgma12、V3=Vgma14、V4=Vgma16。
該數位類比轉換電路1442包括第二級P21與第三級P31,該第二級P21採用SEL2作為控制訊號,該第三級P31採用SEL1作為控制訊號。該電壓V1、V2、V3、V4在控制訊號SEL2、SEL1控制下輸出電壓IN1、O2。具體地,在該第二級P21中,該電壓V0、V1、V2、V3、V4排序為V0、V2、V1、V3、V2、V4,該控制訊號SELB1、SEL1用於控制開關選出所需要電壓。
該邏輯選擇電路1444在訊號SEL0與SELB0的控制下選擇性輸出IN1或O2至IN1、IN2。
本發明的數位類比轉換電路僅需2x/y+2個伽瑪電壓輸入準位線,且採用高位元作為輸入級的控制訊號且通過第二級、第三級不同的編碼控制方式輸出所需要的精准電壓,從而可有效減少數位類比轉換電路所需的伽瑪電壓輸入準位以減小源極驅動器的晶體佈局面積。
如上所述,本發明符合發明專利要件,爰依法提出專利申請。惟,以上所述者僅為本發明之較佳實施方式,本發明之範圍並不以上述實施方式為限,舉凡熟悉本案技藝之人士援依本發明之精神所作之等效修飾或變化,皆應涵蓋於以下申請專利範圍內。
144‧‧‧數位類比轉換電路
1442‧‧‧數位類比轉換器
1444‧‧‧邏輯選擇器
P11‧‧‧第一級
P21‧‧‧第二級
P31‧‧‧第三級

Claims (10)

  1. 一種數位類比轉換器,該數位類比轉換器為x位元、內差數目為y的轉換器,該數位類比轉換器包括2x/y+2個伽瑪電壓輸入準位線,該數位類比轉換器採用x位數位訊號作為控制訊號,且該x位數位訊號的最高有效位作為該數位類比轉換器輸入級的控制訊號。
  2. 如請求項1所述之數位類比轉換器,其中,該數位類比轉換器接收2x/y+2個伽瑪電壓,每一伽瑪電壓輸入準位線接收一伽瑪電壓,該2x/y+2個伽瑪電壓的排序方式為該2x/y+2個伽瑪電壓以下述方式排列,Vgma0、Vgma(2x/2)、Vgma(y)、Vgma(2x/2+y)、Vgma(2y)、Vgma(2x/2+2y)……Vgma2x/2與Vgma2x,該x位數位訊號的最高有效位控制伽瑪電壓輸入準位線選通Vgma0或Vgma2x/2、Vgma(y)或Vgma(2x/2+y)、Vgma(2y)或Vgma(2x/2+2y)……Vgma2x/2或Vgma2x並輸出電壓V0~V(2x/2y+1)。
  3. 如請求項2所述之數位類比轉換器,其中,該輸出電壓V0~V(2x/2y+1)作為第二級的輸入電壓,該第二級的輸入電壓以下述方式排列:V0、V2、V1、V3……V(2x/2y-1)、V(2x/2y+1),該x位數位訊號的次高有效位作為該第二級的控制訊號。
  4. 如請求項1所述之數位類比轉換器,其中,該數位類比轉換器還包括邏輯選擇電路用於在該x位數位訊號的最低位控制下選擇輸出類比電壓。
  5. 如請求項1所述之數位類比轉換器,其中,該數位類比轉換器為4位元,內差數目為二的轉換電路,該數位類比轉換器包括10個伽瑪電壓輸入準位線,該10條伽瑪電壓輸入準位線用於接收10個伽瑪電壓。
  6. 如請求項5所述之數位類比轉換器,其中,該10個伽瑪電壓輸入準位線依次接收伽瑪電壓Vgma0、Vgma8、Vgma2、Vgma10、Vgma4、Vgma12、 Vgma6、Vgma14、Vgma8、Vgma16。
  7. 如請求項6所述之數位類比轉換器,其中,該10個伽瑪電壓輸入準位線在最高位控制訊號控制下輸出電壓V0、V1、V2、V3、V4作為第二級的輸入電壓,第二級中,該電壓V0、V1、V2、V3、V4排序為V0、V2、V1、V3、V2、V4,該4位數位訊號的次高位訊號作為該第二級的控制訊號。
  8. 如請求項4所述之數位類比轉換器,其中,該邏輯選擇電路包括二開關,該x位數位訊號的最低有效位與該x位數位訊號的最低有效位的相反位分別控制該二開關的導通與關斷。
  9. 如請求項8所述之數位類比轉換器,其中,該邏輯選擇電路的二輸出端輸出相同電壓或相鄰伽瑪電壓。
  10. 一種源極驅動器,包括:數字部份與類比部份;該數字部份包括移位暫存器、取樣寄存器、保持寄存器與數據鎖存器;該類比部份包括電壓準位轉換器、數位類比轉換電路及輸出緩衝器,該數位類比轉換器為x位元、內差數目為y的轉換電路,該數位類比轉換器包括2x/y+2個伽瑪電壓輸入準位線,該數位類比轉換器採用x位數位訊號作為控制訊號,且該x位數位訊號的最高有效位作為該數位類比轉換器輸入級的控制訊號。
TW103146687A 2014-12-31 2014-12-31 數位類比轉換器及源極驅動器 TWI567726B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW103146687A TWI567726B (zh) 2014-12-31 2014-12-31 數位類比轉換器及源極驅動器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103146687A TWI567726B (zh) 2014-12-31 2014-12-31 數位類比轉換器及源極驅動器

Publications (2)

Publication Number Publication Date
TW201624463A TW201624463A (zh) 2016-07-01
TWI567726B true TWI567726B (zh) 2017-01-21

Family

ID=56984812

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103146687A TWI567726B (zh) 2014-12-31 2014-12-31 數位類比轉換器及源極驅動器

Country Status (1)

Country Link
TW (1) TWI567726B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200701653A (en) * 2005-06-29 2007-01-01 Himax Tech Inc A digital-to-analog converter
CN101145782A (zh) * 2006-09-14 2008-03-19 中华映管股份有限公司 数字模拟转换单元,源极驱动电路及显示装置驱动方法
TW201042630A (en) * 2009-05-20 2010-12-01 Novatek Microelectronics Corp Gamma voltage generation device for a flat panel display
TW201126487A (en) * 2010-01-29 2011-08-01 Novatek Microelectronics Corp Source driving apparatus for display

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200701653A (en) * 2005-06-29 2007-01-01 Himax Tech Inc A digital-to-analog converter
CN101145782A (zh) * 2006-09-14 2008-03-19 中华映管股份有限公司 数字模拟转换单元,源极驱动电路及显示装置驱动方法
TW201042630A (en) * 2009-05-20 2010-12-01 Novatek Microelectronics Corp Gamma voltage generation device for a flat panel display
TW201126487A (en) * 2010-01-29 2011-08-01 Novatek Microelectronics Corp Source driving apparatus for display

Also Published As

Publication number Publication date
TW201624463A (zh) 2016-07-01

Similar Documents

Publication Publication Date Title
US8031093B2 (en) Reduced component digital to analog decoder and method
JP7267935B2 (ja) シフトレジスターおよび駆動方法、ゲート駆動回路および表示装置
US7180438B2 (en) Source driving device and timing control method thereof
TWI452560B (zh) 移位暫存裝置及顯示系統
US10566990B2 (en) Segmented resistor string type digital to analog converter and control system thereof
CN109448656B (zh) 移位暂存器和栅极驱动电路
US6937687B2 (en) Bi-directional shift register control circuit
JP5254525B2 (ja) ディスプレイデバイス駆動回路
US9325309B2 (en) Gate driving circuit and driving method thereof
TWI567726B (zh) 數位類比轉換器及源極驅動器
TW202004712A (zh) 共同電壓產生電路
CN104143985A (zh) 数字模拟转换器、可编程伽玛校正缓冲电路及显示装置
WO2017128463A1 (zh) 一种数模转换模块、数据驱动电路及液晶显示器
KR20070086230A (ko) 반도체 장치 및 레벨 시프트 회로
TWI466097B (zh) 數位類比轉換器及其源極驅動晶片
KR100551738B1 (ko) 액정표시장치의 구동회로
US9209823B2 (en) Decoder level shifter device and digital to analog converter using the same
US20080100343A1 (en) Source Driver and Level Shifting Apparatus Thereof
TWI398848B (zh) 源極驅動電路
KR100583317B1 (ko) 액정표시장치의 구동장치 및 구동방법
KR100243300B1 (ko) 액정(lcd) 구동 장치 및 그의 출력 구동부 테스트 방법
JP2010204296A (ja) データドライバ回路およびそれを用いたディスプレイ装置
EP1622123B1 (en) Display device driving circuit
KR100667084B1 (ko) 유기전계발광장치의 데이터 구동 장치
Woo et al. 58.4: 10‐Bit Column Driver with Split‐DAC Architecture