TWI557716B - 顯示器及其驅動方法 - Google Patents
顯示器及其驅動方法 Download PDFInfo
- Publication number
- TWI557716B TWI557716B TW104123726A TW104123726A TWI557716B TW I557716 B TWI557716 B TW I557716B TW 104123726 A TW104123726 A TW 104123726A TW 104123726 A TW104123726 A TW 104123726A TW I557716 B TWI557716 B TW I557716B
- Authority
- TW
- Taiwan
- Prior art keywords
- driving
- data
- signals
- group circuit
- output
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明是關於一種顯示器及其驅動方法,且特別是有關於一種依不同驅動能力輸出資料訊號的顯示器及其驅動方法。
一般而言,液晶顯示裝置包含有多個畫素單元、多級移位暫存器電路以及多個資料驅動單元。資料驅動單元係用以提供多個資料訊號。多級移位暫存器電路,用以提供多個驅動訊號。驅動訊號用以控制畫素單元中的畫素電晶體的導通和截止,藉以控制所述資料驅動單元將資料訊號寫入至所述畫素單元中。
資料訊號從資料驅動單元送出後受到電路中存在的寄生電阻、電容所產生的RC延遲(RC delay),因此在遠離資料驅動單元處(又稱遠端)資料訊號的上升時間(rising time)將會比靠近資料驅動單元處(又稱近端)的上升時間長,然而資料訊號的上升時間過長的話容易造成充電不足、訊號寫入異常。目前的解決方式是讓資料驅動單元依較高的驅動能力輸出資料訊號,也就是透過較高的驅動電流輸出資料訊號使得資料
訊號之上升時間減少,然而此方式卻會造成消耗更多的電能。
本發明之一態樣是在於提供一種顯示器。顯示器包含畫素陣列、複數級移位暫存器電路、複數資料驅動單元以及控制單元。畫素陣列具有複數畫素單元設置為複數列以及複數行。移位暫存器電路電性耦接畫素單元,用以依序輸出複數驅動訊號,其中移位暫存器電路包含第一群電路以及第二群電路,第一群電路與第二群電路彼此交錯設置。資料驅動單元電性耦接畫素陣列中之畫素單元,用以提供複數資料訊號至畫素單元。控制單元耦接資料驅動單元,用以在第一畫面第一期間內當第一群電路輸出驅動訊號時控制資料驅動單元依第一驅動能力輸出資料訊號及在第一畫面第二期間內當第二群電路輸出驅動訊號時控制資料驅動單元依第二驅動能力輸出資料訊號,控制單元用以在第二畫面第三期間內當第二群電路輸出驅動訊號時控制資料驅動單元依第一驅動能力輸出資料訊號及在第二畫面第四期間內當第一群電路輸出驅動訊號時控制資料驅動單元依第二驅動能力輸出資料訊號,其中第一驅動能力與第二驅動能力不同。
本發明之另一態樣是在於提供一種顯示器的驅動方法。顯示器包含複數級移位暫存器電路以及複數資料驅動單元。移位暫存器電路用以依序輸出複數驅動訊號,移位暫存器電路包含第一群電路以及第二群電路,第一群電路與第二群電路彼此交錯設置,資料驅動單元用以提供複數資料訊號,驅動
方法包含:在第一畫面第一期間內,當第一群電路輸出驅動訊號時資料驅動單元依第一驅動能力輸出資料訊號;在第一畫面第二期間內,當第二群電路輸出驅動訊號時資料驅動單元依第二驅動能力輸出資料訊號;在第二畫面第三期間內,當第二群電路輸出驅動訊號時資料驅動單元依第一驅動能力輸出資料訊號;以及在第二畫面第四期間內,當第一群電路輸出驅動訊號時資料驅動單元依第二驅動能力輸出資料訊號,其中第一驅動能力與第二驅動能力不同。
綜上所述,資料驅動單元透過在不同畫面交替地依不同驅動能力輸出資料訊號,可有效地使得資料訊號之上升時間減少,亦減少電能的消耗。
100,600‧‧‧顯示器
110‧‧‧畫素陣列
115‧‧‧畫素單元
GD(1)~GD(n)‧‧‧移位暫存器電路
120a‧‧‧第一群電路
120b‧‧‧第二群電路
SD(1)~SD(m),SD’(1)~SD’(m),800‧‧‧資料驅動單元
140‧‧‧控制單元
150‧‧‧控制訊號產生電路
630a‧‧‧第三群電路
630b‧‧‧第四群電路
810‧‧‧緩衝器
GS‧‧‧控制訊號
F1‧‧‧第一畫面
F2‧‧‧第二畫面
T1‧‧‧第一期間
T2‧‧‧第二期間
T3‧‧‧第三期間
T4‧‧‧第四期間
t1~t5,t11,t2’,t22’‧‧‧時間
ST1‧‧‧畫面觸發訊號
CK1~CK4‧‧‧時脈訊號
GS‧‧‧控制訊號
DATA‧‧‧訊號
G1~G8‧‧‧控制端
Q1~Q8‧‧‧開關
G(1)~G(n)‧‧‧驅動訊號
D(1)~D(m)‧‧‧資料訊號
C1~Cm‧‧‧行
R1~Rn‧‧‧列
900‧‧‧方法
S910~S940‧‧‧步驟
為讓本發明之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下:第1圖繪示根據本揭示內容之一實施例中一種顯示器的示意圖;第2圖繪示第1圖中畫素陣列的示意圖;第3A圖繪示根據本揭示內容之一實施例中一種顯示器的示意圖;第3B圖繪示根據本揭示內容之一實施例中一種顯示器的示意圖;第4圖繪示第1圖中顯示器的操作訊號之時序圖;第5A圖繪示根據本揭示內容之一實施例中顯示器操作於第一畫面內的示意圖;
第5B圖繪示根據本揭示內容之一實施例中顯示器操作於第二畫面內的示意圖;第6圖繪示根據本揭示內容之一實施例中一種顯示器的示意圖;第7A圖繪示根據本揭示內容之一實施例中顯示器操作於第一畫面內的示意圖;第7B圖繪示根據本揭示內容之一實施例中顯示器操作於第二畫面內的示意圖;第8圖繪示根據本揭示內容之一實施例中一種資料驅動單元的示意圖;以及第9圖繪示根據本揭示內容之一實施例中一種驅動方法的示意圖。
以下揭示提供許多不同實施例或例證用以實施本發明的不同特徵。特殊例證中的元件及配置在以下討論中被用來簡化本揭示。所討論的任何例證只用來作解說的用途,並不會以任何方式限制本發明或其例證之範圍和意義。此外,本揭示在不同例證中可能重複引用數字符號且/或字母,這些重複皆為了簡化及闡述,其本身並未指定以下討論中不同實施例且/或配置之間的關係。
在全篇說明書與申請專利範圍所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在此揭露之內容中與特殊內容中的平常意義。某些用以描述本揭露之用詞將於下或在此說明書的別處討論,以提供本
領域技術人員在有關本揭露之描述上額外的引導。
關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,而『耦接』或『連接』還可指二或多個元件元件相互操作或動作。在本文中,使用第一、第二與第三等等之詞彙,是用於描述各種元件、組件、區域、層與/或區塊是可以被理解的。但是這些元件、組件、區域、層與/或區塊不應該被這些術語所限制。這些詞彙只限於用來辨別單一元件、組件、區域、層與/或區塊。因此,在下文中的一第一元件、組件、區域、層與/或區塊也可被稱為第二元件、組件、區域、層與/或區塊,而不脫離本發明的本意。如本文所用,詞彙『與/或』包含了列出的關聯項目中的一個或多個的任何組合。
請參閱第1圖,第1圖繪示根據本揭示內容之一實施例中一種顯示器100的示意圖。顯示器100包含畫素陣列110、移位暫存器電路GD(1)~GD(n)、資料驅動單元SD(1)~SD(m)、控制單元140以及控制訊號產生電路150。顯示器100可以是電視螢幕、電腦螢幕、手機螢幕、觸控式手持裝置之螢幕以及其他具顯示功能的顯示裝置,並不以此為限。請一併參閱第2圖,第2圖繪示第1圖中畫素陣列110的示意圖。畫素陣列110具有多個畫素單元115設置為列R1~Rn以及行C1~Cm,其中n、m皆為大於1的整數,且n、m可以為相同或相異的整數,並不以此為限。移位暫存器電路GD(1)~GD(n)電性耦接列R1~Rn中的畫素單元115,用以依
序輸出驅動訊號G(1)~G(n),其中移位暫存器電路GD(1)~GD(n)包含第一群電路120a以及第二群電路120b,如第1圖所示,第一群電路120a與第二群電路120b彼此交錯設置。
舉例來說,在此實施例中第一群電路120a包含移位暫存器電路GD(1)、GD(3)、GD(5)等奇數部分的移位暫存器電路,而第二群電路120b則包含移位暫存器電路GD(2)、GD(4)、GD(6)等偶數部分的移位暫存器電路,然而本揭示並不以奇數與偶數為限,亦可以是其他任意交錯設置的情況。另外,可以看到第1圖中第一群電路120a以及第二群電路120b分別設置於顯示器100中的左、右兩側,在一些實施例中,如第3A圖所示,第一群電路120a(無繪示)包含移位暫存器電路GD(1)、GD(3)、GD(5)等奇數部分的移位暫存器電路,而第二群電路120b(無繪示)則包含移位暫存器電路GD(2)、GD(4)、GD(6),第一群電路120a以及第二群電路120b設置於同一側。又在一些實施例中,如第3B圖所示,顯示器100之兩側同時包含第一群電路120a(無繪示)以及第二群電路120b(無繪示),同樣地第一群電路120a包含移位暫存器電路GD(1)、GD(3)、GD(5)等奇數部分的移位暫存器電路,而第二群電路120b則包含移位暫存器電路GD(2)、GD(4)、GD(6),本揭示並不以上述設置為限。
請繼續參閱第1圖,資料驅動單元SD(1)~SD(m)電性耦接行C1~Cm中之畫素單元115,用以提供資料訊號D(1)~D(m)至每一行之畫素單元115。控制單元140耦接資料
驅動單元SD(1)~SD(m)。控制訊號產生電路150耦接控制單元140,控制訊號產生電路150用以產生控制訊號GS至控制單元140。
進一步來說請一併參閱第4圖。第4圖繪示第1圖中顯示器100的操作訊號之時序圖。第一畫面F1起始於在時間t0時致能畫面觸發訊號ST1,此後驅動訊號G(1)~G(n)根據時脈訊號CK1~CK4依序在不同時間致能,例如在時間t1時驅動訊號G(1)根據時脈訊號CK1致能,在時間t2時驅動訊號G(2)根據時脈訊號CK2致能,在時間t3時驅動訊號G(3)根據時脈訊號CK3致能,在時間t4時驅動訊號G(4)根據時脈訊號CK4致能,在時間t5時驅動訊號G(5)再度根據時脈訊號CK1致能,依此循環在第一畫面F1中陸續將驅動訊號G(6)~G(n)依序致能,並同樣地在第二畫面F2中依此致能驅動訊號G(1)~G(n)。需注意的是,在此實施例中由於移位暫存器電路GD(1)~GD(n)交錯設置為第一群電路120a與第二群電路120b,故上述驅動訊號G(1)~G(n)依序致能的過程中驅動訊號G(1)~G(n)亦交錯地由第一群電路120a與第二群電路120b致能。
此外,控制訊號GS在第一畫面F1根據第一群電路120a之驅動訊號G(1)、G(3)、G(5)等奇數部分的驅動訊號致能,控制訊號GS在第二畫面F2根據第二群電路120b之驅動訊號G(2)、G(4)、G(6)等偶數部分的驅動訊號致能。當控制訊號GS禁能時,控制單元140控制資料驅動單元SD(1)~SD(m)依第一驅動能力輸出資料訊號D(1)~D(m),當
控制訊號GS致能時,該控制單元140控制資料驅動單元SD(1)~SD(m)依第二驅動能力輸出資料訊號D(1)~D(m),其中第一驅動能力與第二驅動能力不同。
進一步來說,本實施例中第一驅動能力與第二驅動能力分別為資料驅動單元SD(1)~SD(m)所能夠提供的不同大小之驅動電流,例如第一驅動能力為資料驅動單元SD(1)~SD(m)所能夠提供的最大驅動電流100%,而第二驅動能力為最大驅動電流100%的六成驅動電流60%,此處最大驅動電流100%以及六成驅動電流60%僅為舉例,實際應用中可以為任意大小不同的電流值。因此在此例中,資料驅動單元SD(1)~SD(m)依第一驅動能力或是第二驅動能力輸出資料訊號D(1)~D(m)亦即資料驅動單元SD(1)~SD(m)依最大驅動電流100%以及六成驅動電流60%輸出資料訊號D(1)~D(m)。
此外,需注意第4圖繪示的訊號DATA為資料訊號D(1)~D(m)依第一驅動能力或是第二驅動能力輸出之示意情況,其中邏輯高準位代表資料訊號D(1)~D(m)依第一驅動能力輸出,邏輯低準位代表資料訊號D(1)~D(m)依第二驅動能力輸出,第4圖中的訊號DATA可以代表資料訊號D(1)或資料訊號D(2)或任何資料訊號D(1)~D(m)中之一者。舉例來說,在第一畫面F1第一期間T1內當第一群電路120a輸出驅動訊號G(1)、G(3)、G(5)等奇數部分的驅動訊號時,亦即訊號DATA為邏輯高準位時,控制單元140控制資料驅動單元SD(1)~SD(m)依第一驅動能力輸出資料訊號D(1)~D(m)及在第一畫面F1第二期間T2內當第二群電路120b輸出驅動訊號
G(2)、G(4)、G(6)等偶數部分的驅動訊號時,亦即訊號DATA為邏輯低準位時,控制單元140控制資料驅動單元SD(1)~SD(m)依第二驅動能力輸出資料訊號D(1)~D(m)。
在第二畫面F2第三期間T3內當第二群電路120b輸出驅動訊號G(2)、G(4)、G(6)等偶數部分的驅動訊號時,亦即訊號DATA為邏輯高準位時,控制單元140控制資料驅動單元SD(1)~SD(m)依第一驅動能力輸出資料訊號D(1)~D(m)及在第二畫面F2第四期間T4內當第一群電路120a輸出驅動訊號G(1)、G(3)、G(5)等奇數部分的驅動訊號時,亦即訊號DATA為邏輯低準位時,控制單元140控制資料驅動單元SD(1)~SD(m)依第二驅動能力輸出資料訊號D(1)~D(m)。
舉例來說,請參閱第5A圖以及第5B圖。第5A圖繪示根據本揭示內容之一實施例中顯示器100操作於第一畫面F1內的示意圖,第5B圖繪示根據本揭示內容之一實施例中顯示器100操作於第二畫面F2內的示意圖。如第5A圖所示,在第一畫面F1第一期間T1內當第一群電路120a輸出驅動訊號G(1)或是驅動訊號G(3)、G(5)等奇數部分的驅動訊號時(第5A圖左圖繪示為驅動訊號G(1)輸出的情況),資料驅動單元SD(1)~SD(m)依第一驅動能力(最大驅動電流100%)輸出資料訊號D(1)~D(m),在第一畫面F1第二期間T2內當第二群電路120b輸出驅動訊號G(2)或是驅動訊號G(4)、G(6)等偶數部分的驅動訊號時(第5A圖右圖繪示為驅動訊號G(2)輸出的情況),資料驅動單元SD(1)~SD(m)依第二驅動能力(六成驅動電流60%)輸出資料訊號D(1)~D(m)。另一方面,如第5B圖所
示,在第二畫面F2第三期間T3內當第二群電路120b輸出驅動訊號G(2)或是驅動訊號G(4)、G(6)等偶數部分的驅動訊號時(第5B圖右圖繪示為驅動訊號G(2)輸出的情況)資料驅動單元SD(1)~SD(m)依第一驅動能力(最大驅動電流100%)輸出資料訊號D(1)~D(m)及在第二畫面F2第四期間T4內當第一群電路120a輸出驅動訊號G(1)或是驅動訊號G(3)、G(5)等奇數部分的驅動訊號時(第5B圖左圖繪示為驅動訊號G(1)輸出的情況)控制資料驅動單元SD(1)~SD(m)依第二驅動能力(六成驅動電流60%)輸出資料訊號D(1)~D(m),依此方式後續的畫面(未繪示)資料驅動單元SD(1)~SD(m)交替地依不同驅動能力(不同驅動電流)輸出資料訊號D(1)~D(m)。
需補充說明的是,在同一畫面中(例如第一畫面F1)每一列畫素單元彼此相鄰的列畫素單元所接收到的資料訊號D(1)~D(m)是依不同驅動能力(不同驅動電流)輸出的,例如列R2之畫素單元在第一畫面F1中所接收到的資料訊號D(1)~D(m)是依第二驅動能力(六成驅動電流60%)輸出的,而列R1以及列R3所接收到的資料訊號D(1)~D(m)是依第一驅動能力(最大驅動電流100%)輸出的,因此理論上使用者觀看顯示器100時應會察覺列與列之間的亮暗紋變化。然而,在不同畫面中(例如第一畫面F1、第二畫面F2)對於同一列畫素單元而言(例如列R1的畫素單元),當對應的驅動訊號致能時(例如驅動訊號G(1)),資料驅動單元SD(1)~SD(m)也會依不同驅動能力(不同驅動電流)輸出資料訊號D(1)~D(m)。例如,列R1在第一畫面F1中所接收到的資料訊號D(1)~D(m)是依第一驅動
能力(最大驅動電流100%)輸出的,而列R1在第二畫面F2中所接收到的資料訊號D(1)~D(m)是依第二驅動能力(六成驅動電流60%)輸出的。由於每一畫面時間皆小於人眼可辨識的時間(1/16秒),故使用者觀看顯示器100時並不會察覺列與列之間的亮暗紋變化。藉此,在人眼無法辨識顯示器100在不同畫面間亮暗紋變化的情況下,資料驅動單元SD(1)~SD(m)透過在不同畫面(第一畫面F1、第二畫面F2)交替地依不同驅動能力(不同驅動電流)輸出資料訊號D(1)~D(m)不僅可有效地使得資料訊號之上升時間減少,亦減少電能的消耗。
此外需注意的是,為了確保資料驅動單元SD(1)~SD(m)能夠準確輸出資料訊號D(1)~D(m),在此實施例中資料驅動單元SD(1)~SD(m)輸出資料訊號D(1)~D(m)之時間晚於控制訊號GS致能之時間,如第4圖所示。例如第一畫面中控制訊號GS在時間t1致能後,訊號DATA在時間t11輸出(資料訊號D(1)~D(m)依第一驅動能力輸出)。第二畫面中控制訊號GS在時間t2’致能後,訊號DATA在時間t22’輸出(資料訊號D(1)~D(m)依第一驅動能力輸出)。藉此,資料驅動單元SD(1)~SD(m)能有些微的時間準備輸出資料訊號D(1)~D(m),確保資料訊號D(1)~D(m)得以正確輸出。實際應用中,資料驅動單元SD(1)~SD(m)輸出資料訊號D(1)~D(m)之時間可以等於控制訊號GS致能之時間,並不以此為限。
請參閱第6圖,第6圖繪示根據本揭示內容之一實施例中一種顯示器600的示意圖。顯示器600包含畫素陣列110、移位暫存器電路GD(1)~GD(n)、資料驅動單元
SD’(1)~SD’(m)、控制單元140以及控制訊號產生電路150。其中畫素陣列110、移位暫存器電路GD(1)~GD(n)、控制單元140以及控制訊號產生電路150同顯示器100中的畫素陣列110、移位暫存器電路GD(1)~GD(n)、控制單元140以及控制訊號產生電路150,在此不再贅述。資料驅動單元SD’(1)~SD’(m)包含第三群電路630a以及第四群電路630b。舉例來說,在此實施例中第三群電路630a包含資料驅動單元SD’(1)、SD’(3)、SD’(5)等奇數部分的資料驅動單元,而第四群電路630b則包含資料驅動單元SD’(2)、SD’(4)、SD’(6)等偶數部分的資料驅動單元,然而本揭示並不以奇數與偶數為限,亦可以是其他任意交錯設置的情況。
請參閱第7A圖以及第7B圖。第7A圖繪示根據本揭示內容之一實施例中顯示器600操作於第一畫面F1內的示意圖,第7B圖繪示根據本揭示內容之一實施例中顯示器600操作於第二畫面F2內的示意圖。控制單元140用以在第一畫面F1第一期間T1以及第二期間T2內當第一群電路120a以及第二群電路120b輸出驅動訊號G(1)~G(n)時控制第三群電路630a、第四群電路630b分別依第一驅動能力、第二驅動能力輸出資料訊號D(1)~D(m),以及在第二畫面F2第三期間T3以及第四期間T4內當第一群電路120a以及第二群電路120b輸出驅動訊號G(1)~G(n)時控制第三群電路630a、第四群電路630b分別依第二驅動能力、第一驅動能力輸出資料訊號D(1)~D(m)。
舉例來說,如第7A圖所示,在第一畫面F1第一
期間T1以及第二期間T2內當第一群電路120a以及第二群電路120b輸出驅動訊號G(1)~G(n)時,第三群電路630a依第一驅動能力(最大驅動電流100%)輸出資料訊號D(1)、D(3)、D(5)等奇數部分的資料訊號而第四群電路630b則依第二驅動能力(六成驅動電流60%)輸出資料訊號D(2)、D(4)、D(6)等偶數部分的資料訊號。另一方面,如第7B圖所示,在第二畫面F2第三期間T3以及第四期間T4內當第一群電路120a以及第二群電路120b輸出驅動訊號G(1)~G(n)時,第三群電路630a依第二驅動能力(六成驅動電流60%)輸出資料訊號D(1)、D(3)、D(5)等奇數部分的資料訊號而第四群電路630b則依第一驅動能力(最大驅動電流100%)輸出資料訊號D(2)、D(4)、D(6)等偶數部分的資料訊號。
請參閱第8圖,第8圖繪示根據本揭示內容之一實施例中一種資料驅動單元800的示意圖。資料驅動單元800適用於上述實施例中的資料驅動單元SD(1)~SD(m)以及資料驅動單元SD’(1)~SD’(m)。資料驅動單元800包含緩衝器810及開關Q1~Q8,第8圖中繪示的資料驅動單元800在實際應用中更可以包含數位類比轉換器、移位器、暫存器等電路,在此為方便說明僅繪示部分電路,同樣地開關Q1~Q8之數量在實際應用中可以為任意大於等於2的正整數,並不限於8個。開關Q1~Q8之控制端G1~G8耦接控制單元140。當開關Q1~Q8其中X個導通時,資料驅動單元800產生具第一驅動能力的第一資料驅動電流,當開關Q1~Q8其中Y個導通時產生具第二驅動能力的第二資料驅動電流,X、Y為小於等於N的相異正整
數。
舉例來說,當開關Q1~Q8其中8個全部導通時,資料驅動單元800產生具第一驅動能力的第一資料驅動電流(最大驅動電流100%),當開關Q1~Q8其中4個導通時,資料驅動單元800產生具第二驅動能力的第二資料驅動電流(五成驅動電流50%)。上述以X=8以及Y=4為例說明,在其他實施例中,X、Y可為任意小於等於N的相異正整數,不以此為限。需補充的是,如第8圖所示,開關Q1~Q4為P型電晶體,其控制端G1~G4由負電壓準位致能。開關Q5~Q8為N型電晶體,其控制端G5~G8由正電壓準位致能。實際應用中開關Q1~Q8可為P型雙極性接面電晶體(BJT)、N型雙極性接面電晶體(BJT)或其他等效的開關,且開關Q1~Q8亦可以全部為負電壓準位致能之P型電晶體或是全部為正電壓準位致能之N型電晶體,並不以此為限。
請參閱第9圖,第9圖繪示根據本揭示內容之一實施例中一種驅動方法900的示意圖。於此實施例中的驅動方法900可配合用於先前實施例中的顯示器100、顯示器600上,但不僅以此為限,亦可用於具相等性的其他顯示裝置上。
如第9圖所示,此實施例中的驅動方法900首先執行步驟S910,在第一畫面第一期間內,當第一群電路輸出驅動訊號時資料驅動單元依第一驅動能力輸出資料訊號。
接著,執行步驟S920,在第一畫面第二期間內,當第二群電路輸出驅動訊號時資料驅動單元依第二驅動
能力輸出資料訊號。
接著,執行步驟S930,在第二畫面第三期間內,當第二群電路輸出驅動訊號時資料驅動單元依第一驅動能力輸出資料訊號。
接著,執行步驟S940,在第二畫面第四期間內,當第一群電路輸出驅動訊號時資料驅動單元依第二驅動能力輸出資料訊號,其中上述第一驅動能力與第二驅動能力不同。
綜上所述,資料驅動單元透過在不同畫面交替地依不同驅動能力輸出資料訊號,可有效地使得資料訊號之上升時間減少,亦減少電能的消耗。
雖然本發明已以實施方式揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧顯示器
110‧‧‧畫素陣列
GD(1)~GD(n)‧‧‧移位暫存器電路
120a‧‧‧第一群電路
120b‧‧‧第二群電路
SD(1)~SD(m)‧‧‧資料驅動單元
140‧‧‧控制單元
150‧‧‧控制訊號產生電路
GS‧‧‧控制訊號
G(1)~G(n)‧‧‧驅動訊號
D(1)~D(m)‧‧‧資料訊號
Claims (12)
- 一種顯示器,包含:一畫素陣列,具有複數畫素單元設置為複數列以及複數行;複數級移位暫存器電路,電性耦接該些列之該些畫素單元,該些級移位暫存器電路用以依序輸出複數驅動訊號,其中該些級移位暫存器電路包含一第一群電路以及一第二群電路,該第一群電路與該第二群電路彼此交錯設置;複數資料驅動單元,電性耦接該畫素陣列中該些行之該些畫素單元,用以提供複數資料訊號至該些行之該些畫素單元;以及一控制單元,耦接該些資料驅動單元,用以在一第一畫面一第一期間內當該第一群電路輸出該些驅動訊號時控制該些資料驅動單元依一第一驅動能力輸出該些資料訊號及在該第一畫面一第二期間內當該第二群電路輸出該些驅動訊號時控制該些資料驅動單元依一第二驅動能力輸出該些資料訊號,該控制單元用以在一第二畫面一第三期間內當該第二群電路輸出該些驅動訊號時控制該些資料驅動單元依該第一驅動能力輸出該些資料訊號及在該第二畫面一第四期間內當該第一群電路輸出該些驅動訊號時控制該些資料驅動單元依該第二驅動能力輸出該些資料訊號。
- 如請求項1所述的顯示器,其中每一該些資料驅動單元包含: N個開關,其中當該N個開關其中X個導通時產生具該第一驅動能力的一第一資料驅動電流,當該N個開關其中Y個導通時產生具該第二驅動能力的一第二資料驅動電流,N為大於等於2的正整數,X、Y為小於等於N的相異正整數。
- 如請求項1所述的顯示器,更包含一控制訊號產生電路,耦接該控制單元,該控制訊號產生電路用以產生一控制訊號至該控制單元,其中該控制訊號在該第一畫面根據該第一群電路之該些驅動訊號致能,該控制訊號在該第二畫面根據該第二群電路之該些驅動訊號致能。
- 如請求項3所述的顯示器,其中該些資料驅動單元輸出該些資料訊號之時間晚於該控制訊號致能之時間。
- 如請求項3所述的顯示器,其中當該控制訊號禁能時,該控制單元控制該些資料驅動單元依該第一驅動能力輸出該些資料訊號,當該控制訊號致能時,該控制單元控制該些資料驅動單元依該第二驅動能力輸出該些資料訊號。
- 如請求項1所述的顯示器,其中該些資料驅動單元包含一第三群電路以及一第四群電路,該控制單元用以在該第一畫面該第一期間以及該第二期間內當該第一群 電路以及該第二群電路輸出該些驅動訊號時控制該第三群電路、該第四群電路分別依該第一驅動能力、該第二驅動能力輸出該些資料訊號,以及在該第二畫面該第三期間以及該第四期間內當該第一群電路以及該第二群電路輸出該些驅動訊號時控制該第三群電路、該第四群電路分別依該第二驅動能力、該第一驅動能力輸出該些資料訊號。
- 一種顯示器的驅動方法,該顯示器包含複數級移位暫存器電路以及複數資料驅動單元,該些級移位暫存器電路用以依序輸出複數驅動訊號,該些級移位暫存器電路包含一第一群電路以及一第二群電路,該第一群電路與該第二群電路彼此交錯設置,該些資料驅動單元用以提供複數資料訊號,該驅動方法包含:在一第一畫面一第一期間內,當該第一群電路輸出該些驅動訊號時該些資料驅動單元依一第一驅動能力輸出該些資料訊號;在該第一畫面一第二期間內,當該第二群電路輸出該些驅動訊號時該些資料驅動單元依一第二驅動能力輸出該些資料訊號;在一第二畫面一第三期間內,當該第二群電路輸出該些驅動訊號時該些資料驅動單元依該第一驅動能力輸出該些資料訊號;以及在該第二畫面一第四期間內,當該第一群電路輸出該些驅動訊號時該些資料驅動單元依該第二驅動能力輸出該些資 料訊號。
- 如請求項7所述的驅動方法,其中每一該些資料驅動單元包含N個開關,該驅動方法更包含:當該N個開關其中X個導通時產生具該第一驅動能力的一第一資料驅動電流;以及當該N個開關其中Y個導通時產生具該第二驅動能力的一第二資料驅動電流,其中N為大於等於2的正整數,X、Y為小於等於N的相異正整數。
- 如請求項7所述的驅動方法,其中該顯示器更包含一控制訊號產生電路,用以產生一控制訊號,其中該控制訊號在該第一畫面根據該第一群電路之該些驅動訊號致能,該控制訊號在該第二畫面根據該第二群電路之該些驅動訊號致能。
- 如請求項9所述的驅動方法,其中當該控制訊號禁能時,該些資料驅動單元依該第一驅動能力輸出該些資料訊號,當該控制訊號致能時,該些資料驅動單元依該第二驅動能力輸出該些資料訊號。
- 如請求項9所述的驅動方法,其中該些資料驅動單元輸出該些資料訊號之時間晚於該控制訊號致能之時間。
- 如請求項7所述的驅動方法,其中該些資料驅動單元包含一第三群電路以及一第四群電路,該驅動方法更包含:在該第一畫面該第一期間以及該第二期間內當該第一群電路以及該第二群電路輸出該些驅動訊號時控制該第三群電路、該第四群電路分別依該第一驅動能力、該第二驅動能力輸出該些資料訊號;以及在該第二畫面該第三期間以及該第四期間內當該第一群電路以及該第二群電路輸出該些驅動訊號時控制該第三群電路、該第四群電路分別依該第二驅動能力、該第一驅動能力輸出該些資料訊號。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104123726A TWI557716B (zh) | 2015-07-22 | 2015-07-22 | 顯示器及其驅動方法 |
CN201510540713.1A CN105096886B (zh) | 2015-07-22 | 2015-08-28 | 显示器及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104123726A TWI557716B (zh) | 2015-07-22 | 2015-07-22 | 顯示器及其驅動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI557716B true TWI557716B (zh) | 2016-11-11 |
TW201705117A TW201705117A (zh) | 2017-02-01 |
Family
ID=54577178
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW104123726A TWI557716B (zh) | 2015-07-22 | 2015-07-22 | 顯示器及其驅動方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN105096886B (zh) |
TW (1) | TWI557716B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107016977B (zh) * | 2017-06-15 | 2020-05-05 | 武汉华星光电技术有限公司 | 数据驱动电路与显示面板 |
CN108682372A (zh) | 2018-04-03 | 2018-10-19 | 京东方科技集团股份有限公司 | 阵列基板及其驱动方法、显示装置 |
TWI660335B (zh) * | 2018-05-16 | 2019-05-21 | 友達光電股份有限公司 | 顯示面板 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080218500A1 (en) * | 2007-03-09 | 2008-09-11 | Akihito Akai | Display driver |
US20120206437A1 (en) * | 2011-02-15 | 2012-08-16 | Samsung Electronics Co., Ltd. | Display apparatus |
US20130100102A1 (en) * | 2011-10-24 | 2013-04-25 | Samsung Electronics Co., Ltd. | Display device |
US20130271436A1 (en) * | 2010-12-28 | 2013-10-17 | Sharp Kabushiki Kaisha | Display device, driving method thereof, and display driving circuit |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW591586B (en) * | 2003-04-10 | 2004-06-11 | Toppoly Optoelectronics Corp | Data-line driver circuits for current-programmed electro-luminescence display device |
CN101546056A (zh) * | 2009-04-27 | 2009-09-30 | 友达光电股份有限公司 | 液晶显示器及其液晶显示面板的驱动方法 |
CN102024438B (zh) * | 2010-12-24 | 2012-10-17 | 北京京东方光电科技有限公司 | 液晶显示器源极驱动装置和驱动方法 |
CN103474044B (zh) * | 2013-09-29 | 2016-01-27 | 北京京东方光电科技有限公司 | 一种栅极驱动电路、阵列基板、显示装置以及驱动方法 |
CN104217691B (zh) * | 2014-08-28 | 2017-04-12 | 京东方科技集团股份有限公司 | 数据驱动电路、显示面板驱动方法及显示装置 |
-
2015
- 2015-07-22 TW TW104123726A patent/TWI557716B/zh not_active IP Right Cessation
- 2015-08-28 CN CN201510540713.1A patent/CN105096886B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080218500A1 (en) * | 2007-03-09 | 2008-09-11 | Akihito Akai | Display driver |
US20130271436A1 (en) * | 2010-12-28 | 2013-10-17 | Sharp Kabushiki Kaisha | Display device, driving method thereof, and display driving circuit |
US20120206437A1 (en) * | 2011-02-15 | 2012-08-16 | Samsung Electronics Co., Ltd. | Display apparatus |
US20130100102A1 (en) * | 2011-10-24 | 2013-04-25 | Samsung Electronics Co., Ltd. | Display device |
Also Published As
Publication number | Publication date |
---|---|
CN105096886B (zh) | 2017-11-17 |
CN105096886A (zh) | 2015-11-25 |
TW201705117A (zh) | 2017-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3333843B1 (en) | Shift register, gate driving circuit, display panel driving method, and display device | |
JP5308472B2 (ja) | シフトレジスタ | |
TWI433459B (zh) | 雙向移位暫存器 | |
US8059780B2 (en) | Shift register circuit and gate driving circuit | |
KR101084182B1 (ko) | 스캔 드라이버 및 이를 포함하는 평판 디스플레이 장치 | |
US9251757B2 (en) | Driving circuit for driving a display apparatus based on display data and a control signal, and a liquid crystal display apparatus which uses the driving circuit | |
CN107025872B (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
JP5854673B2 (ja) | 固体撮像装置 | |
TWI453718B (zh) | 影像顯示系統與雙向移位暫存器電路 | |
US11081031B2 (en) | Gate control unit, driving method thereof, gate driver on array and display apparatus | |
JP2010130688A (ja) | クロック信号発生方法及びクロック信号発生回路 | |
CN213241186U (zh) | 电子装置、芯片、面板以及解码器 | |
JP2007179660A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
TWI557716B (zh) | 顯示器及其驅動方法 | |
TW201426718A (zh) | 閘極驅動裝置 | |
US20180218688A1 (en) | Shift register, gate driving circuit, array substrate | |
WO2018188357A1 (zh) | 电平转换电路、显示装置和驱动方法 | |
TWI427610B (zh) | 可降低功率消耗之液晶顯示器及相關驅動方法 | |
JP2024016235A (ja) | シフトレジスタ及びその駆動方法、ゲート駆動回路並びに表示装置 | |
TWI534791B (zh) | 液晶顯示裝置之時脈產生電路及其操作方法 | |
US20120268432A1 (en) | Image display systems, shift registers and methods for controlling shift register | |
JP2014178433A5 (zh) | ||
TWI579820B (zh) | 顯示器及其驅動方法 | |
US9311878B2 (en) | Display panel and scanning circuit | |
JP2011128477A (ja) | 液晶パネルのソースドライバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |