TWI529692B - 驅動電路和顯示裝置 - Google Patents

驅動電路和顯示裝置 Download PDF

Info

Publication number
TWI529692B
TWI529692B TW103123804A TW103123804A TWI529692B TW I529692 B TWI529692 B TW I529692B TW 103123804 A TW103123804 A TW 103123804A TW 103123804 A TW103123804 A TW 103123804A TW I529692 B TWI529692 B TW I529692B
Authority
TW
Taiwan
Prior art keywords
signal
nth
shift register
control
clock
Prior art date
Application number
TW103123804A
Other languages
English (en)
Other versions
TW201602993A (zh
Inventor
董哲維
廖一遂
林煒力
陳嘉亨
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW103123804A priority Critical patent/TWI529692B/zh
Priority to CN201410529271.6A priority patent/CN104240669B/zh
Publication of TW201602993A publication Critical patent/TW201602993A/zh
Application granted granted Critical
Publication of TWI529692B publication Critical patent/TWI529692B/zh

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

驅動電路和顯示裝置
本發明是關於一種顯示裝置,且特別是有關於一種具有驅動電路的顯示裝置。
近來,各種液晶顯示器的產品已經相當地普及。為了節省成本,用於產生訊號的驅動晶片(Driver IC)上的閘極驅動電路通常直接製作在玻璃基板上,也就是所謂的陣列上閘極驅動電路(Gate Driver on Array,GOA)。閘極驅動電路包含多個彼此串接的移位暫存器電路,用以產生多個閘極驅動訊號給玻璃基板上的畫素陣列。閘極驅動訊號用以驅動畫素陣列中的畫素電晶體。
本發明提供一種驅動電路,驅動電路包含控制模組。控制模組用以根據依序的多個時脈訊號產生相應的多個控制訊號給移位暫存器模組。
本揭示內容之一態樣是關於一種驅動電路。驅動電路包含控制模組和移位暫存器模組。控制模組由起始訊號所致能並用以根據依序的第一操作訊號至第N操作訊號分 別產生第一控制訊號至第N控制訊號。移位暫存器模組包含第一級移位暫存器單元至第N級移位暫存器單元。第一級移位暫存器單元至第N級移位暫存器單元分別由第一控制訊號至第N控制訊號所致能,且分別用以根據依序的第一時脈訊號至第N時脈訊號產生第一驅動訊號至第N驅動訊號,其中N為大於1的整數。
本揭示內容之另一態樣是關於一種顯示裝置。顯示裝置包含畫素陣列、M條掃描線和驅動電路。M條掃描線電性耦接畫素陣列。驅動電路電性耦接M條掃描線。驅動電路包含控制模組和K個移位暫存器模組。控制模組由起始訊號所致能並用以根據依序的第一操作訊號至第N操作訊號分別產生第一控制訊號至第N控制訊號。K個移位暫存器模組用以產生M個驅動訊號,並透過M條掃描線將M個驅動訊號傳送給畫素陣列。K個移位暫存器模組中之一第一移位暫存器模組包含第一級移位暫存器單元至第N級移位暫存器單元。第一級移位暫存器單元至第N級移位暫存器單元分別由第一控制訊號至第N控制訊號所致能,且分別用以根據依序的第一時脈訊號至第N時脈訊號產生M個驅動訊號中之第一驅動訊號至第N驅動訊號,其中K、M和N為大於1的整數且M=K×N。
綜上所述,根據依序的操作訊號產生初始的控制訊號,可使得初始的控制訊號具有相同的波寬且其電壓準位亦可控制在固定的位置,進而改善畫面亮度不均勻的現象。
100‧‧‧閘極驅動電路
110‧‧‧起始電路
120‧‧‧級移位暫存器電路
300‧‧‧顯示裝置
310‧‧‧畫素陣列
320‧‧‧驅動電路
321‧‧‧控制模組
322‧‧‧移位暫存器模組
323‧‧‧移位暫存器模組
324‧‧‧移位暫存器模組
325‧‧‧移位暫存器模組
400‧‧‧驅動電路
410‧‧‧控制模組
420‧‧‧移位暫存器模組
421‧‧‧第1級移位暫存器單元
422‧‧‧第2級移位暫存器單元
430‧‧‧移位暫存器模組
431‧‧‧第3級移位暫存器單元
432‧‧‧第4級移位暫存器單元
440‧‧‧移位暫存器模組
441‧‧‧第5級移位暫存器單元
442‧‧‧第6級移位暫存器單元
450‧‧‧移位暫存器模組
451‧‧‧第7級移位暫存器單元
452‧‧‧第8級移位暫存器單元
500‧‧‧控制模組
510‧‧‧致能單元
520‧‧‧上拉單元
530‧‧‧上拉單元
540‧‧‧上拉單元
550‧‧‧上拉單元
STP‧‧‧起始訊號
HC1‧‧‧第一時脈訊號
HC2‧‧‧第二時脈訊號
HC3‧‧‧第三時脈訊號
HC4‧‧‧第四時脈訊號
HC5‧‧‧第五時脈訊號
HC6‧‧‧第六時脈訊號
HC7‧‧‧第七時脈訊號
HC8‧‧‧第八時脈訊號
Q(1)‧‧‧第1級控制訊號
Q(2)‧‧‧第2級控制訊號
Q(3)‧‧‧第3級控制訊號
Q(4)‧‧‧第4級控制訊號
Q(5)‧‧‧第5級控制訊號
Q(6)‧‧‧第6級控制訊號
Q(7)‧‧‧第7級控制訊號
Q(8)‧‧‧第8級控制訊號
G(1)‧‧‧第1級驅動訊號
G(2)‧‧‧第2級驅動訊號
G(3)‧‧‧第3級驅動訊號
G(4)‧‧‧第4級驅動訊號
G(5)‧‧‧第5級驅動訊號
G(6)‧‧‧第6級驅動訊號
G(7)‧‧‧第7級驅動訊號
G(8)‧‧‧第8級驅動訊號
G(9)‧‧‧第9級驅動訊號
G(10)‧‧‧第10級驅動訊號
G(11)‧‧‧第11級驅動訊號
G(12)‧‧‧第12級驅動訊號
G(13)‧‧‧第13級驅動訊號
G(14)‧‧‧第14級驅動訊號
G(15)‧‧‧第15級驅動訊號
G(16)‧‧‧第16級驅動訊號
OP1‧‧‧第一操作訊號
OP2‧‧‧第二操作訊號
OP3‧‧‧第三操作訊號
OP4‧‧‧第四操作訊號
EN1‧‧‧第一致能訊號
EN2‧‧‧第二致能訊號
EN3‧‧‧第三致能訊號
EN4‧‧‧第四致能訊號
VGH‧‧‧工作電壓訊號
SCL1~SCL16‧‧‧掃描線
T1~T8‧‧‧電晶體
為讓本發明之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下:第1圖是根據本發明一實施例繪示的一種閘極驅動電路的示意圖;第2A圖是繪示一種起始訊號和時脈訊號的時序圖;第2B圖是繪示另一種起始訊號和時脈訊號的時序圖;第2C圖是繪示再一種起始訊號和時脈訊號的時序圖;第3圖是根據本發明一實施例繪示的一種顯示裝置之示意圖;第4圖是根據本發明一實施例繪示的一種驅動電路之示意圖;及第5圖是根據本發明一實施例繪示的一種控制模組之示意圖。
下文係舉實施例配合所附圖式作詳細說明,但所提供之實施例並非用以限制本發明所涵蓋的範圍,而結構控制之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本發明所涵蓋的範圍。此外,圖式僅以說明為目的,並未依照原尺寸作圖。為使便於理解,下述說明中相同元件將以相同之符號標示來說明。
在全篇說明書與申請專利範圍所使用之用詞 (terms),除有特別註明外,通常具有每個用詞使用在此領域中、在此揭露之內容中與特殊內容中的平常意義。某些用以描述本揭露之用詞將於下或在此說明書的別處討論,以提供本領域技術人員在有關本揭露之描述上額外的引導。
關於本文中所使用之『約』、『大約』或『大致』一般通常係指數值之誤差或範圍於百分之二十以內,較好地是於百分之十以內,而更佳地則是於百分之五以內。文中若無明確說明,其所提及的數值皆視作為近似值,例如可如『約』、『大約』或『大致』所表示的誤差或範圍,或其他近似值。
關於本文中所使用之『第一』、『第二』、...等,並非特別指稱次序或順位的意思,亦非用以限定本發明,其僅僅是為了區別以相同技術用語描述的元件或控制而已。
其次,在本文中所使用的用詞「包含」、「包括」、「具有、「含有」等等,均為開放性的用語,即意指包含但不限於此。
另外,關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,亦可指二或多個元件相互控制或動作。
請參考第1圖,第1圖是繪示本揭示內容其中一實施例之一種閘極驅動電路100的示意圖。閘極驅動電路100包含起始電路110和多個級移位暫存器電路120。如第1 圖所示,閘極驅動電路100為一種1傳5(即第1級控制訊號Q(1)傳至第5級移位暫存器電路120)的電路架構。具體而言,第1級移位暫存器電路120至第4級移位暫存器電路120分別用以產生第5級控制訊號Q(5)至第8級控制訊號Q(8),且將第5級控制訊號Q(5)至第8級控制訊號Q(8)分別傳送給第5級移位暫存器電路120至第8級移位暫存器電路。第5級移位暫存器電路120至第8級移位暫存器電路120分別由第5級控制訊號Q(5)至第8級控制訊號Q8)所致能,且分別根據依序的第五時脈訊號HC5至第八時脈訊號HC8產生第5級驅動訊號G(5)至第8級驅動訊號G(8)給相應的畫素電晶體。一般而言,第N級移位暫存器電路120用以產生第(N+4)級控制訊號並且將第(N+4)級控制訊號傳送給第(N+4)級移位暫存器電路120,使得第(N+4)級移位暫存器電路120產生第(N+4)級驅動訊號。
起始電路110用以產生第1級控制訊號Q(1)至第4級控制訊號Q(4)並且分別將第1級控制訊號Q(1)至第4級控制訊號Q(4)傳送給第1級移位暫存器電路120至第4級移位暫存器電路120。第1級移位暫存器電路120至第4級移位暫存器電路120分別由第1級控制訊號Q(1)至第4級控制訊號Q(4)所致能,且分別根據依序的第一時脈訊號HC1至第四時脈訊號HC4依序產生第1級驅動訊號G(1)至第4級驅動訊號G(4)。
起始電路110包含電晶體T1~T4。電晶體T1~T4的汲極相互連接在一起,且電晶體T1~T4的汲極也相互連 接於各自的閘極,並且一起接收起始訊號(Start Pulse)STP。由於本實施例之起始電路110中是透過起始訊號STP訊號控制,因此在不同時序條件的起始訊號STP設定下,電晶體T1~T4產生之第1級控制訊號Q(1)至第4級控制訊號Q(4)的電壓準位會產生差異。請參照第2A圖和第2B圖。第2A圖是繪示一種起始訊號和時脈訊號的時序圖。第2B圖是繪示另一種起始訊號和時脈訊號的時序圖。在第一種情況時,如第2A圖所示,起始訊號STP並未涵蓋(未重疊)到第一時脈訊號HC1至第四時脈訊號HC4,此時,電晶體T1~T4的充電時間皆相同。然而,由於起始訊號STP與第一時脈訊號HC1至第四時脈訊號HC4之間各自的保持時間THold(Hold time)皆不相同,導致電晶體T1~T4輸出端的漏電程度不同。
在第二種情況時,如第2B圖所示,起始訊號STP涵蓋(重疊)到部份的時脈訊號(例如:起始訊號STP涵蓋第一時脈訊號HC1),此時,電晶體T1~T4的充電時間並不相同。另外,由於起始訊號STP完全涵蓋第一時脈訊號HC1,因此電晶體T1的汲極和源極之間的跨壓為控制訊號的高準位電壓減去起始訊號STP的高準位電壓。然而,由於起始訊號STP並未涵蓋第三時脈訊號HC3至第四時脈訊號HC4,且第四時脈訊號HC4與起始訊號STP之間有保持時間,因此電晶體T3~T4的汲極和源極之間的跨壓為控制訊號的高準位電壓減去起始訊號STP的低準位電壓。此外,起始訊號STP亦部份涵蓋第二時脈訊號HC2。因此, 電晶體T1的汲極和源極之間的跨壓與電晶體T3~T4的汲極和源極之間的跨壓並不相同,也不相同於電晶體T2的汲極和源極之間的跨壓,使得電晶體T1~T4輸出端的漏電程度不同。
當上述的情況發生其中任一者時,均會導致第1級控制訊號Q(1)至第4級控制訊號Q(4)之間的電壓準位產生差異。此差異會在訊號傳遞的過程中被放大(亦即,傳給下一級的控制訊號由於充電不足使得其電壓準位越傳越低),進而使得畫面亮度不均勻的現象發生。
另外,請一併參照第2C圖。第2C圖是繪示再一種起始訊號和時脈訊號的時序圖。在第三種情況時,起始訊號STP完全涵蓋第一時脈訊號HC1至第四時脈訊號HC4,此時,電晶體T1~T4的充電時間並不相同。雖然電晶體T1~T4的汲極和源極之間的跨壓相同。然而,在時脈訊號預先給下一級移位暫存器電路充電的電路架構下,起始訊號STP仍會部份涵蓋到第五時脈訊號HC5。在這樣的情況下,會導致第5級移位暫存器電路120在產生第5級驅動訊號G(5)回去下拉第1級移位暫存器電路120的操作點至低準位電壓時(即第N+4級回拉第N級的架構),第1級移位暫存器電路120的操作點仍由起始訊號STP透過T1充電,進而導致無法下拉第1級移位暫存器電路120的操作點至低準位電壓。因此,在第三種情況下,閘級驅動電路100可能會發生操作錯誤的情形。
本揭示內容提供另一種驅動電路之實施例。驅動電路包含控制模組和K個移位暫存器模組。控制模組由起始訊號所致能並用以根據依序的第一操作訊號至第N操作訊號分別產生第一控制訊號至第N控制訊號。K個移位暫存器模組用以產生M個驅動訊號,並透過M條掃描線將M個驅動訊號傳送給畫素陣列。M個驅動訊號分別用以驅動畫素陣列中的畫素電晶體。K個移位暫存器模組中之第一移位暫存器模組包含第一級移位暫存器單元至第N級移位暫存器單元。第一級移位暫存器單元至第N級移位暫存器單元分別由第一控制訊號至第N控制訊號所致能,且分別用以根據依序的第一時脈訊號至第N時脈訊號產生M個驅動訊號中之第一驅動訊號至第N驅動訊號。K、M和N為大於1的整數且M=K×N。
為了方便和清楚說明,請參照第3圖,第3圖是根據本發明一實施例繪示的一種顯示裝置300之示意圖。顯示裝置300包含畫素陣列310、驅動電路320和掃描線SCL1~SCL16。掃描線SCL1~SCL16電性耦接畫素陣列310和驅動電路320。驅動電路320用以產生第1級驅動訊號G(1)至第16級驅動訊號G(16),並且分別透過掃描線SCL1~SCL16將第1級驅動訊號G(1)至第16級驅動訊號G(16)傳遞至畫素陣列310中所對應的畫素電晶體(未繪示於圖中),且各畫素電晶體會連接於所對應的畫素電極(未繪示)。在本實施例中,驅動電路320為1傳5的電路結構且可產生共16級的驅動訊號給畫素陣列310。亦即,在本實 施例中,M=16,K=4且N=4,然本實施例並不以此為限;換言之,本領域具有通常知識者可根據實際需求選擇驅動電路320為1傳3或是1傳4等電路結構。
驅動電路320包含控制模組321和移位暫存器模組322~325。控制模組321由起始訊號STP所致能,並用以根據依序的第一操作訊號OP1、第二操作訊號OP2、第三操作訊號OP3和第四操作訊號OP4產生第1級控制訊號Q(1)、第2級控制訊號Q(2)、第3級控制訊號Q(3)和第4級控制訊號Q(4)給移位暫存器模組322。
移位暫存器模組322由第1級控制訊號Q(1)、第2級控制訊號Q(2)、第3級控制訊號Q(3)和第4級控制訊號Q(4)所致能,並且根據依序的第一時脈訊號HC1、第二時脈訊號HC2、第三時脈訊號HC3和第四時脈訊號HC4產生第1級驅動訊號G(1)、第2級驅動訊號G(2)、第3級驅動訊號G(3)和第4級驅動訊號G(4)。另外,移位暫存器模組322還根據第一時脈訊號HC1、第二時脈訊號HC2、第三時脈訊號HC3和第四時脈訊號HC4產生第5級控制訊號Q(5)、第6級控制訊號Q(6)、第7級控制訊號Q(7)和第8級控制訊號Q(8)給移位暫存器模組323。
類似地,移位暫存器模組323由第5級控制訊號Q(5)、第6級控制訊號Q(6)、第7級控制訊號Q(7)和第8級控制訊號Q(8)所致能,並且根據依序的第五時脈訊號HC5、第六時脈訊號HC6、第七時脈訊號HC7和第八時脈訊號HC8產生第5級驅動訊號G(5)、第6級驅動訊號G(6)、 第7級驅動訊號G(7)和第8級驅動訊號G(8)。另外,移位暫存器模組323還產生下四級的控制訊號給移位暫存器模組324,而移位暫存器模組324依據來自於移位暫存器模組323的控制訊號,且根據依序的第一時脈訊號HC1、第二時脈訊號HC2、第三時脈訊號HC3和第四時脈訊號HC4產生第9級驅動訊號G(9)、第10級驅動訊號G(10)、第11級驅動訊號G(11)和第12級驅動訊號G(12),並還產生下四級的控制訊號給移位暫存器模組325,以此類推。因此,移位暫存器模組322~325可依序產生第1級驅動訊號G(1)至第16級驅動訊號G(16)給畫素陣列310。
在本實施例中,驅動電路320是採用八相位(8-phase)的驅動方式。因此,移位暫存器模組322和324是根據第一時脈訊號HC1、第二時脈訊號HC2、第三時脈訊號HC3和第四時脈訊號HC4產生驅動訊號。移位暫存器模組323和325是根據第五時脈訊號HC5、第六時脈訊號HC6、第七時脈訊號HC7和第八時脈訊號HC8產生驅動訊號,但本實施例並無以此為限。
在一實施例中,起始訊號STP的致能期間大於第一操作訊號OP1、第二操作訊號OP2、第三操作訊號OP3和第四操作訊號OP4的致能期間之總和。藉此,控制模組321才有足夠的時間對起始訊號STP進行取樣。
在一實施例中,第一操作訊號OP1、第二操作訊號OP2、第三操作訊號OP3和第四操作訊號OP4可分別為依序的相應第一時脈訊號HC1的前四級時脈訊號、相應第二 時脈訊號HC2的前四級時脈訊號、相應第三時脈訊號HC3的前四級時脈訊號和相應第四時脈訊號HC4的前四級時脈訊號。換言之,在控制模組321產生第1級控制訊號Q(1)至第4級控制訊號Q(4)之前,控制模組321會預先接收四個時脈訊號用以取樣起始訊號STP。因此,在本實施例中,第一操作訊號OP1、第二操作訊號OP2、第三操作訊號OP3和第四操作訊號OP4可分別為第五時脈訊號HC5、第六時脈訊號HC6、第七時脈訊號HC7和第八時脈訊號HC8。
如此一來,根據時脈訊號具有相同波寬以及依序致能的特性,可使得控制模組321產生的第1級控制訊號Q(1)、第2級控制訊號Q(2)、第3級控制訊號Q(3)和第4級控制訊號Q(4)具有相同的波寬且其電壓準位可控制在固定的位置,進而改善畫面亮度不均勻的現象。
請一併參照第4圖,第4圖是根據本發明一實施例繪示的一種驅動電路400的示意圖。驅動電路400可應用於第3圖中的顯示裝置300,但本實施例並不以此為限。在本實施例中,驅動電路400為1傳3的電路架構,但本實施例並不以此為限。如第4圖所示,驅動電路400包含控制模組410、移位暫存器模組420~450。控制模組410由起始訊號STP所致能,並用以根據依序的第一操作訊號OP1和第二操作訊號OP2產生第1級控制訊號Q(1)和第2級控制訊號Q(2)。移位暫存器模組420~450之每一者包含兩個級移位暫存器單元。
移位暫存器模組420包含第1級移位暫存器單元 421和第2級移位暫存器單元422。第1級移位暫存器單元421和第2級移位暫存器單元422分別由第1級控制訊號Q(1)和第2級控制訊號Q(2)所致能,且分別根據依序的第一時脈訊號HC1和第二時脈訊號HC2產生第1級驅動訊號G(1)和第2級驅動訊號G(2)。另外,第1級移位暫存器單元421和第2級移位暫存器單元422還分別根據第一時脈訊號HC1和第二時脈訊號HC2產生第3級控制訊號Q(3)和第4級控制訊號Q(4)。
類似地,移位暫存器模組430包含第3級移位暫存器單元431和第4級移位暫存器單元432。第3級移位暫存器單元431和第4級移位暫存器單元432分別由第3級控制訊號Q(3)和第4級控制訊號Q(4)所致能,且分別根據依序的第三時脈訊號HC3和第四時脈訊號HC4產生第3級驅動訊號G(3)和第4級驅動訊號G(4)。另外,第3級移位暫存器單元431和第4級移位暫存器單元432還分別根據第三時脈訊號HC3和第四時脈訊號HC4產生第5級控制訊號Q(5)和第6級控制訊號Q(6)。類似地,移位暫存器模組440包含第5級移位暫存器單元441和第6級移位暫存器單元442,移位暫存器模組450包含第7級移位暫存器單元451和第8級移位暫存器單元452,其操作如上述實施方式,在此並不贅述。因此,第1級移位暫存器單元421至第8級移位暫存器單元452可依序產生第1級驅動訊號G(1)至第8級驅動訊號G(8)給畫素陣列(未繪示於圖中)中所對應的畫素電晶體(未繪示於圖中),且各畫素電晶體會連接於所對 應的畫素電極(未繪示)。
在本實施例中,驅動電路400是採用四相位(4-phase)的驅動方式。因此,移位暫存器模組420和440是根據第一時脈訊號HC1和第二時脈訊號HC2產生驅動訊號。移位暫存器模組430和450是根據第三時脈訊號HC3和第四時脈訊號HC4產生驅動訊號,但本實施例並不以此為限。
在一實施例中,起始訊號STP的致能期間大於第一操作訊號OP1和第二操作訊號OP2的致能期間之總和。藉此,控制模組410才有足夠的時間對起始訊號STP進行取樣。
在一實施例中,第一操作訊號OP1和第二操作訊號OP2可分別為依序的相應第一時脈訊號HC1的前二級時脈訊號和相應第二時脈訊號HC2的前二級時脈訊號。換言之,在控制模組410產生第1級控制訊號Q(1)至第2級控制訊號Q(2)期間,控制模組410會接收二個時脈訊號並由起始訊號STP取樣。因此,在本實施例中,第一操作訊號OP1和第二操作訊號OP2可分別為第三時脈訊號HC3和第四時脈訊號HC4。
請一併參照第5圖,第5圖是根據本發明一實施例繪示的一種控制模組500的示意圖,控制模組500可應用於第3圖中的驅動電路320或是第4圖中的驅動電路400,但本實施例並不以此為限。在本實施例中,控制模組500是應用於1傳5之電路架構的驅動電路,但本實施例並不 以此為限。如第5圖所示,控制模組500包含致能單元510和上拉單元520~550。致能單元510由起始訊號STP所致能,並根據第一操作訊號OP1、第二操作訊號OP2、第三操作訊號OP3和第四操作訊號OP4依序產生第一致能訊號EN1、第二致能訊號EN2、第三致能訊號EN3和第四致能訊號EN4給上拉單元520~550。上拉單元520~550分別由第一致能訊號EN1、第二致能訊號EN2、第三致能訊號EN3和第四致能訊號EN4所致能,並且根據工作電壓訊號VGH分別依序產生第1級控制訊號Q(1)、第2級控制訊號Q(2)、第3級控制訊號Q(3)和第4級控制訊號Q(4)。工作電壓訊號VGH為具有高電壓準位之電壓訊號,可以由電源電路(未繪示於圖中)所提供。
在一實施例中,致能單元510包含電晶體T1~T4。電晶體T1~T4之每一者包含控制端、第一端和第二端。各電晶體T1~T4的控制端皆用以接收起始訊號STP。電晶體T1~T4之第一端分別接收第一操作訊號OP1、第二操作訊號OP2、第三操作訊號OP3和第四操作訊號OP4。電晶體T1~T4之第二端分別輸出第一致能訊號EN1、第二致能訊號EN2、第三致能訊號EN3和第四致能訊號EN4。
上拉單元520~550分別包含電晶體T5~T8。電晶體T5~T8之每一者包含控制端、第一端和第二端。各電晶體T5~T8之控制端分別電性耦接電晶體T1~T4的第二端,且分別用以接收第一致能訊號EN1、第二致能訊號EN2、第三致能訊號EN3和第四致能訊號EN4。電晶體T5 ~T8之第一端皆用以接收工作電壓訊號VGH。電晶體T5~T8之第二端分別用以輸出第1級控制訊號Q(1)、第2級控制訊號Q(2)、第3級控制訊號Q(3)和第4級控制訊號Q(4)。
在一實施例中,起始訊號STP的致能期間大於第一操作訊號OP1、第二操作訊號OP2、第三操作訊號OP3和第四操作訊號OP4的致能期間之總和。
類似地,第一操作訊號OP1至第四操作訊號OP4可分別為依序的相應第一時脈訊號HC1的前四級時脈訊號至相應第四時脈訊號HC4的前四級時脈訊號,亦即,預先提供給控制模組500四個時脈訊號用以取樣起始訊號STP。
進一步來說,當驅動電路為N傳(N+X)的電路架構,則可透過預先提供X個時脈訊號用以取樣起始訊號STP來達成產生初始的控制訊號,其中X為大於1的整數。在上述的控制模組的設計下,僅需要改變時脈訊號的佈局走線即可完成,而不需要改變任何時序上的設定。因此,把揭示內容提供的驅動電路其實現並不需要太複雜的設計以及過多的成本花費。再者,圖3~圖5的實施例與圖1~2的實施例相比之下,圖3~圖5的實施例可以更有效的解決圖1~圖2所示的問題,如畫面亮度不均勻與操作錯誤等等。
由上述本發明的實施例可知,在驅動電路為N傳(N+X)的電路架構中,透過預先提供X個時脈訊號給驅動電路以取樣起始訊號,並利用時脈訊號具有相同的波寬以及依序致能的特性,可使得驅動電路產生的初始之控制訊號 具有相同的波寬且其電壓準位亦可控制在固定的位置,進而改善畫面亮度不均勻的現象。
雖然本發明已以實施方式揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
500‧‧‧控制模組
510‧‧‧致能單元
520‧‧‧上拉單元
530‧‧‧上拉單元
540‧‧‧上拉單元
550‧‧‧上拉單元
STP‧‧‧起始訊號
Q(1)‧‧‧第1級控制訊號
Q(2)‧‧‧第2級控制訊號
Q(3)‧‧‧第3級控制訊號
Q(4)‧‧‧第4級控制訊號
OP1‧‧‧第一操作訊號
OP2‧‧‧第二操作訊號
OP3‧‧‧第三操作訊號
OP4‧‧‧第四操作訊號
EN1‧‧‧第一致能訊號
EN2‧‧‧第二致能訊號
EN3‧‧‧第三致能訊號
EN4‧‧‧第四致能訊號
VGH‧‧‧工作電壓訊號
T1~T8‧‧‧電晶體

Claims (11)

  1. 一種驅動電路,包含:一控制模組,由一起始訊號所致能並用以根據依序的一第一操作訊號至一第N操作訊號分別產生一第一控制訊號至一第N控制訊號;及一移位暫存器模組,包含一第一級移位暫存器單元至一第N級移位暫存器單元,其中該第一級移位暫存器單元至該第N級移位暫存器單元分別由該第一控制訊號至該第N控制訊號所致能,且分別用以根據依序的一第一時脈訊號至一第N時脈訊號產生一第一驅動訊號至一第N驅動訊號。
  2. 如請求項1所述之驅動電路,其中該第一操作訊號至該第N操作訊號分別為依序的一相應該第一時脈訊號的前N級時脈訊號至一相應該第N時脈訊號的前N級時脈訊號。
  3. 如請求項1所述之驅動電路,其中該起始訊號的致能期間大於該第一操作訊號至該第N操作訊號的致能期間之總和。
  4. 如請求項1所述之驅動電路,其中該控制模組包含:一致能單元,用以由該起始訊號所致能,並根據該第 一操作訊號至該第N操作訊號依序產生一第一致能訊號至第N致能訊號;及N個上拉單元,用以分別由該第一致能訊號至該第N致能訊號所致能,並根據一工作電壓訊號分別依序產生該第一控制訊號至該第N控制訊號。
  5. 如請求項4所述之驅動電路,其中該致能單元包含:N個電晶體,分別包含一控制端、一第一端和一第二端,其中該N個電晶體的該些控制端用以接收該起始訊號,該N個電晶體的該些第一端分別用以接收該第一操作訊號至該第N操作訊號,該N個電晶體的該些第二端分別用以輸出該第一致能訊號至該第N致能訊號。
  6. 如請求項4所述之驅動電路,其中該N個上拉單元中之一第N上拉單元包含:電晶體,包含一控制端、一第一端和一第二端,該控制端用以接收該第N致能訊號,該第一端用以接收該工作電壓訊號,該第二端用以輸出該第N控制訊號。
  7. 一種顯示裝置,包含:一畫素陣列;M條掃描線,電性耦接該畫素陣列;及一驅動電路,電性耦接該M條掃描線,其中該驅動電 路包含:一控制模組,由一起始訊號所致能並用以根據依序的一第一操作訊號至一第N操作訊號分別產生一第一控制訊號至一第N控制訊號;及K個移位暫存器模組,用以產生M個驅動訊號,並透過該M條掃描線將該M個驅動訊號傳送給該畫素陣列;其中該K個移位暫存器模組中之一第一移位暫存器模組包含一第一級移位暫存器單元至一第N級移位暫存器單元,其中該第一級移位暫存器單元至該第N級移位暫存器單元分別由該第一控制訊號至該第N控制訊號所致能,且分別用以根據依序的一第一時脈訊號至一第N時脈訊號產生該M個驅動訊號中之一第一驅動訊號至一第N驅動訊號,其中M=K×N。
  8. 如請求項7所述之顯示裝置,其中該第一操作訊號至該第N操作訊號分別為依序的一相應該第一時脈訊號的前N級時脈訊號至一相應該第N時脈訊號的前N級時脈訊號。
  9. 如請求項7所述之顯示裝置,其中該控制模組包含:一致能單元,用以由該起始訊號所致能,並根據該第一操作訊號至該第N操作訊號依序產生一第一致能訊號至 第N致能訊號;及N個上拉單元,用以分別由該第一致能訊號至該第N致能訊號所致能,並根據一工作電壓訊號分別依序產生該第一控制訊號至該第N控制訊號。
  10. 如請求項7所述之顯示裝置,其中該控制模組包含:N個第一電晶體,分別包含一控制端、一第一端和一第二端,其中該N個第一電晶體的該些控制端用以接收該起始訊號,該N個第一電晶體的該些第一端分別用以接收該第一操作訊號至該第N操作訊號,該N個第一電晶體的該些第二端分別用以輸出該第一致能訊號至該第N致能訊號;及N個第二電晶體,分別包含一控制端、一第一端和一第二端,其中該N個第二電晶體的該些控制端分別電性耦接該N個第一電晶體的該些第二端,該N個第二電晶體的該些第一端用以接收該工作電壓訊號,該N個第二電晶體的該些第二端分別用以輸出該第一控制訊號至該第N控制訊號。
  11. 如請求項7所述之顯示裝置,其中該第一級移位暫存器單元至該第N級移位暫存器單元還分別根據依序的該第一時脈訊號至該第N時脈訊號產生一第(N+1)控制訊號至一第2N控制訊號,該些K個移位暫存器模組中之一第 二移位暫存器模組包含一第(N+1)級移位暫存器單元至一第2N級移位暫存器單元,其中該第(N+1)級移位暫存器單元至該第2N級移位暫存器單元分別用以由該第(N+1)控制訊號至該第2N控制訊號所致能,且分別根據依序的一第(N+1)時脈訊號至一第2N時脈訊號產生該些M個驅動訊號中之一第(N+1)驅動訊號至一第2N驅動訊號。
TW103123804A 2014-07-10 2014-07-10 驅動電路和顯示裝置 TWI529692B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW103123804A TWI529692B (zh) 2014-07-10 2014-07-10 驅動電路和顯示裝置
CN201410529271.6A CN104240669B (zh) 2014-07-10 2014-10-08 驱动电路和显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103123804A TWI529692B (zh) 2014-07-10 2014-07-10 驅動電路和顯示裝置

Publications (2)

Publication Number Publication Date
TW201602993A TW201602993A (zh) 2016-01-16
TWI529692B true TWI529692B (zh) 2016-04-11

Family

ID=52228633

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103123804A TWI529692B (zh) 2014-07-10 2014-07-10 驅動電路和顯示裝置

Country Status (2)

Country Link
CN (1) CN104240669B (zh)
TW (1) TWI529692B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI570686B (zh) * 2016-01-20 2017-02-11 友達光電股份有限公司 驅動電路
CN107358914B (zh) * 2017-07-12 2019-08-06 上海天马有机发光显示技术有限公司 一种发光控制电路、其驱动方法、显示面板及显示装置
TWI643171B (zh) * 2017-09-29 2018-12-01 友達光電股份有限公司 移位暫存器及其控制方法
TWI649733B (zh) * 2018-02-26 2019-02-01 友達光電股份有限公司 顯示裝置及其閘極驅動器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4912121B2 (ja) * 2006-02-23 2012-04-11 三菱電機株式会社 シフトレジスタ回路
KR101296645B1 (ko) * 2007-03-12 2013-08-14 엘지디스플레이 주식회사 쉬프트 레지스터
JP2010033690A (ja) * 2008-06-30 2010-02-12 Mitsubishi Electric Corp シフトレジスタ回路
CN101425340B (zh) * 2008-12-09 2011-07-20 友达光电股份有限公司 移位缓存装置
CN101777301B (zh) * 2010-01-15 2012-06-20 友达光电股份有限公司 栅极驱动电路

Also Published As

Publication number Publication date
CN104240669A (zh) 2014-12-24
TW201602993A (zh) 2016-01-16
CN104240669B (zh) 2017-03-15

Similar Documents

Publication Publication Date Title
TWI433459B (zh) 雙向移位暫存器
CN104269137B (zh) 一种反相器、驱动电路和显示面板
US9306572B2 (en) Output buffer, gate electrode driving circuit and method for controlling the same
WO2017054338A1 (zh) Cmos goa电路
JP6914270B2 (ja) シフトレジスタユニット及びその駆動方法、ゲート駆動回路
KR102043533B1 (ko) 게이트 구동 회로 및 시프트 레지스터
US9911503B2 (en) Shift register unit, gate drive circuit, and display device
US9715940B2 (en) Shift register
KR102383363B1 (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
KR102448227B1 (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
US20150365085A1 (en) Dual Pull-Down Control Module, Shift Register Unit, Gate Driver, and Display Panel
KR101989721B1 (ko) 액정 디스플레이 장치 및 그 게이트 드라이버
KR102057818B1 (ko) 낸드 래치의 구동 회로 및 낸드 래치의 시프트 레지스터
CN103915074B (zh) 一种移位寄存器单元、栅极驱动装置和显示面板
JP6009153B2 (ja) 表示装置
TWI529692B (zh) 驅動電路和顯示裝置
KR100826997B1 (ko) 평판표시장치의 게이트 드라이버용 쉬프트 레지스터
US6937687B2 (en) Bi-directional shift register control circuit
JP2009152754A (ja) レベルシフト回路及びそれを用いたドライバと表示装置
WO2022062415A1 (zh) 电荷共享电路、方法、显示驱动模组和显示装置
CN105869562A (zh) 一种移位寄存器、栅极驱动电路及显示面板
KR101980754B1 (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR20160047681A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
EA033896B1 (ru) Дисплейная панель и ее управляющая схема
TWI446717B (zh) 移位暫存器電路及移位暫存器