TWI511462B - 用以產生脈衝調變訊號之低功率發射器 - Google Patents
用以產生脈衝調變訊號之低功率發射器 Download PDFInfo
- Publication number
- TWI511462B TWI511462B TW101142865A TW101142865A TWI511462B TW I511462 B TWI511462 B TW I511462B TW 101142865 A TW101142865 A TW 101142865A TW 101142865 A TW101142865 A TW 101142865A TW I511462 B TWI511462 B TW I511462B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- counter
- pwm
- flip
- clock signal
- Prior art date
Links
- 230000000630 rising effect Effects 0.000 claims description 22
- 238000000034 method Methods 0.000 claims description 10
- 230000005540 biological transmission Effects 0.000 claims description 9
- 230000004044 response Effects 0.000 claims description 8
- 238000013461 design Methods 0.000 description 10
- 238000012545 processing Methods 0.000 description 8
- 230000002093 peripheral effect Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 4
- 239000000872 buffer Substances 0.000 description 3
- 230000001413 cellular effect Effects 0.000 description 3
- 238000004891 communication Methods 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000003993 interaction Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000003032 molecular docking Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 208000024780 Urticaria Diseases 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000009795 derivation Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000010248 power generation Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4902—Pulse width modulation; Pulse position modulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/08—Duration or width modulation ; Duty cycle modulation
Description
本發明的實施例大致上關於低功率輸入-輸出(I/O)收發器的領域。更特別地,本發明的實施例關於以低功率邏輯單元產生脈衝寬度調變(PWM)訊號的設備、系統及方法。
隨著功率消耗成為例如平板個人電腦、智慧型電話、低功率膝上型電腦或網路書等消費性電子產品的標準的性能指標,在這些消費性裝置(或任何其它低功率裝置)的處理器中使用的傳統的高速輸入-輸出(I/O)收發器對於低功率操作並非最佳。這些傳統的高速I/O收發器具有很多類比組件,這些類比組件無法與較新的製程技術成比例化。傳統的高速I/O收發器無法符合例如2011年2月8日及2011年4月28日通過之M-PHY(SM)版本1.00.00之行動產業處理器介面(MIPI®)聯盟規格中所述之MIPI®的嚴格低功率規格。
本發明的實施例關於產生用於傳輸的脈衝寬度調變(PWM)資料之設備、系統及方法。在一實施例中,設備是發射器,發射器包括邊緣偵測器以偵測時脈訊號的上升或下降邊緣中之一。時脈訊號具有的頻率是核心時脈訊號
頻率的倍數。在一實施例中,發射器又包括計數器,以向上或向下計數以回應偵測時脈訊號的上升或下降邊緣中之一,計數器產生選取訊號。在一實施例中,計數器是4位元計數器以及時脈訊號具有的頻率比核心時脈頻率快6倍,其中,核心時脈是包括發射器的處理器的核心中使用的時脈。在另一實施例中,計數器是2位元計數器以及時脈訊號具有的頻率比核心時脈頻率快3倍。在一實施例中,發射器又包括控制單元以接收用於傳輸的資料訊號以及根據選取訊號和資料訊號的值而產生PWM訊號作為輸出。
此處所述的實施例之技術功效很多,包含用於輸入/輸出(I/O)收發器之低功率PWM資料訊號產生及傳輸。在一實施例中,I/O收發器包括接收器及發射器,它們是行動產業處理器介面(MIPI®)M-PHY(SM)
接收器及發射器,相較於傳統的I/O收發器,消耗較低功率。此處所述的PWM訊號產生設計是可完全符合比例的數位設計,亦即,設計可以移至不同的製程技術(例如,CMOS及高K金屬製程技術),僅簡單地再更改數位設計的電晶體尺寸。此完全符合比例的數位設計節省設計、驗證、及佈局時間。
此處所述的實施例之發射器架構可比例化以藉由改變輸入的時脈頻率(核心時脈頻率)及/或計數器長度而在低頻與高頻之下操作。此處所述的技術功效不限於上述。由此處所述的實施例也可思及其它技術功效。
「低頻」一詞於此意指MIPI®的最小GEAR(傳動)規格。「GEAR」於此意指MIPI®的規格所界定之脈衝波調變訊號的速度範圍。低頻資料傳送是在GEAR 1-GEAR 7的低頻端之3-192 Mb/s的範圍。「高頻」一詞於此意指MIPI®的最大GEAR規格。高頻資料傳送是在GEAR 1-GEAR 7的高頻端之9-576 MB/s的範圍。
在下述說明中,說明眾多細節以更完整說明本發明的實施例。但是,習於此技藝者將清楚,不用這些特定細節仍可實施本發明的實施例。在其它情形中,以方塊圖形式而非詳細地顯示習知的結構及裝置,以免模糊本發明的實施例。
注意,在實施例的對應圖式中,以線代表訊號。某些線較粗以表示更多構成的訊號路徑,以及/或在一或更多端具有箭頭,以表示主要的資訊流向。這些表示並非是限定性的。反而是,配合一或更多舉例說明的實施例,使用線以便於更容易瞭解電路或邏輯單元。如設計需求或偏好所指示般,任何呈現的訊號事實上包括在任一方向上行進且依任何適當型式的訊號設計而實施的一或更多訊號。
在下述說明及申請專利範圍中,可以使用「耦合」及其衍生。「耦合」一詞於此意指直接接觸(實體地、電地、磁地、光學地、等等)的二或更多元件。「耦合」一詞於此也意指彼此未直接接觸的二或更多元件,但仍然彼此協力或互動。
除非另有指明,否則,如同此處所使用般,使用序數
形容詞「第一」、「第二」、及「第三」等等以說明共同的物件,但僅表示意指類似的物件之不同情形,而非要意指被如此說明的物件必須是依給定的順序、或是依時間、依空間、依層級或依任何其它方式。
圖1是根據本發明的一實施例之設有發射器的高階系統輸入-輸出(I/O)鏈結100,發射器配置成經由低功率邏輯單元而產生脈衝寬度調變(PWM)資料。在一實施例中,各發射器(例如,1011-N
)包含用於PWM訊號的低功率產生之對應的邏輯架構1031-N
。雖然此處將系統100說明成例如2011年2月8日及2011年4月28日通過之M-PHY(SM)版本1.00.00之MIPI®聯盟規格所界定之MIPI® M-PHY(SM)
,但是,在其它實施例中,系統100是任何可用於PWM訊號的低功率傳輸操作之I/O鏈結。
在一系統中,系統100是MIPI® M-PHY(SM)
鏈結,其包括MIPI® M-PHY(SM)
發射器(M-TXs)1011-N
、用於載送PWM(p)1051-N
及PWM(n)1051-N
的點對點互連、MIPI® M-PHY(SM)
接收器(M-RXs)1021-N
。在此處所述的實施例中,M-TXs 1011-N
包括用於低功率PWM訊號產生的邏輯單元1031-N
。系統100包括通道1-N,其中,N是大於1的整數,以及,其中,各通道包含M-TX、M-RX、以及成對的點對點互連。「DIF_P」或「DIF-P」及「DIF_N」或「DIF-N」於此意指如2011年2月8日及2011年4月28日通過之M-PHY(SM)
版本1.00.00之MIPI®聯盟規格所界定之差動訊號。
在一實施例中,系統100的發射器及接收器是在位於消費性電子(CS)裝置中的不同處理器中。在一實施例中,CS裝置可為平板個人電腦、智慧型電話、或任何其它低功率消耗性裝置。在一實施例中,系統100耦合至顯示單元(未顯示),顯示單元可操作以顯示發射器1011傳送及接收器1021
接收的內容。在一實施例中,顯示單元是觸控墊或觸控顯示幕。
為了不模糊本發明的實施例,說明TX 1011
、PWM(p)1051
、PWM(n)1051
、RX 1021
、及邏輯單元1031
。訊號PWM(p)1051
及PWM(n)1051
是差動PWM訊號的二訊號。所述說明可應用至系統100的其它TX和RX。
圖2A是此處所述的實施例中使用的PWM波形200。PWM是在波形的工作循環中載送資料資訊的位元調變設計。在一實施例中,點對點互連載送PWM訊號,例如PWM(p)1051-N
及PWM(n)1051-N
訊號。為了不模糊本發明的實施例,PWM波形200是單結尾波形(例如,PWM(p)1051
或PWM(n)1051
)且說明成顯示PWM波形的成分。
由於時脈資訊在PWM波形200的週期中,所以,PWM設計具有自行計時特性。在PWM波形200中的各位元由DIF_P跟隨在DIF_N之後的二子相位的組合組成。取決於PWM波形200中的位元是否為二進位「1」或二進位「0」,二子相位中之一相位大於另一相位,亦即,TPWM_MAJOR
>TPWM_MINOR
。PWM波形200中的二進位資訊
是依DIF_N與DIF_P狀態的持續時間的比例。
舉例而言,假使對於位元週期的大部份,LINE狀態是DIF_P,則位元是二進位「1」201(PWM-b1)。同樣地,假使對於位元週期的大部份,LINE狀態是DIF_N,則位元是二進位「0」202(PWM-b0)。「LINE」一詞於此意指差動點對點差動串列連接。
PWM波形200的各位元週期含有二邊緣,其中,下降邊緣是在固定的位置及上升邊緣位置被調變。因此,PWM位元串203明顯地含有具有等於一位元的持續時間之週期TPWM
的位元時脈。在一實施例中,TX 1011
的邏輯單元1031
(參考圖3A-B所述)可操作以產生具有低功率數位邏輯單元的PWM波形200。
圖2B是根據本發明的一實施例之包含TX 1011
產生的PWM波形216之波形210。在上方的成對波形是差動PWM波形212和211(對應於PWM(p)1051
或PWM(n)1051
中之一)。波形212和211的第一半部213是位元「0」,波形212和213的第二半部214是位元「1」。圖2B的底部上之成對波形216顯示PWM波形212和211的時間週期215的時域中的中斷。下述說明關於波形212(非粗線波形),其中,粗線波形是波形212的對應的差動成分211。
PWM波形211和212的時間週期215均分成三部份-215A
、215B
、及215C
。根據用於M-PHY(SM)
之MIPI®聯盟規格,對於PWM波形211和212,第一部份215A
,亦
即,時間週期215的第一個三分之一,是邏輯0,而根據用於M-PHY(SM)
之MIPI®聯盟規格,最後的1/3部份215C
是邏輯1。根據用於M-PHY(SM)
之MIPI®聯盟規格,中間部份215B
代表PWM波形211和212中傳送的資料217。由於PWM波形211和212是差動PWM訊號的差動訊號成分,所以,資料217(D1)及其對應的相反版本分別於波形211和212中被調變。
圖3A是根據本發明的一實施例之產生PWM資料-PWM(p)1051
及PWM(n)1051
的發射器1011
的邏輯單元300/1031
的高階邏輯視圖。PWM訊號PWM(p)1051
也稱為第一PWM訊號,而PWM訊號PWM(n)1051
也稱為第二PWM訊號。參考圖1-2,說明邏輯單元1031
。在一實施例中,用於產生PWM波形-PWM(p)1051
及PWM(n)1051
的邏輯單元1031
包括邊緣偵測器302,以偵測時脈訊號的上升或下降邊緣中之一。為了不模糊本發明的實施例,邊緣偵測器302是上升邊緣偵測器,以偵測時脈訊號的上升邊緣。但是,本發明的實施例可以操作以使用下降邊緣偵測器,而不改變本發明的實施例的範圍。
在一實施例中,發射器1011
的邏輯單元1031
包括計數器301,以向上或向下計數來回應時脈NX
訊號的上升或下降邊緣中之一,其中,N是整數,例如3、6、等等。時脈3x訊號意指時脈3x訊號在頻率上比時脈訊號快3倍。為了不模糊本發明的實施例,計數器301是向上計數器,計數時脈Nx訊號的每一上升邊緣。但是,本發明的
實施例可以操作而使用向下計數器,而不會改變本發明的實施例之範圍。在一實施例中,計數器301產生選取訊號,用以將DataIN訊號內容定位在PWM波形的時間週期的中間1/3,例如圖2B中的持續時間215B
中的資料內容217。
再參考圖3A,發射器1011
的邏輯單元1031
包括耦合至計數器301及邊緣偵測器302之重設產生器303。在一實施例中,重設產生器303可操作以產生重設訊號309來重設計數器301,以回應ResetIN訊號的訊號位準或是邊緣偵測器302的輸出的訊號位準。
在一實施例中,發射器1011
的邏輯單元1031
包括控制單元304,控制單元304可以操作以接收用於傳輸的DataIN訊號以及產生DataIN訊號的PWM版本作為PWM(p)1051
及PWM(n)1051
訊號。在一實施例中,控制單元304從計數器301接收選取訊號,以將DataIN訊號內容定位於PWM訊號-PWM(p)1051
及PWM(n)1051
的時間週期的中間1/3中。在一實施例中,PWM訊號-PWM(p)1051
及PWM(n)1051
-具有與MIPI® M-PHY(SM)
GEAR速率1至7共容的資料速率。
圖3B是根據本發明的一實施例之產生PWM訊號-PWM(p)1051
及PWM(n)1051
-的邏輯單元1031
的概要位準視圖310。參考圖1-2及圖3A,說明圖3B。在本實施例中,計數器301是4位元計數器,包括四個依時脈6x訊號(亦即,N=6)操作的順序邏輯單元3111-4
。在一
實施例中,順序邏輯單元3111-4
是正反器。在其它實施例中,可以使用其它形式的順序邏輯單元3111-4
,而不會改變本發明的實施例的範圍。在一實施例中,計數器301包含一或更多時脈緩衝器312,以提供緩衝版本的時脈6x訊號給順序邏輯單元3111-4
的時脈端子。在一實施例中,順序邏輯單元3111-4
可操作而由重設訊號309重設(與rstb訊號相同)。在一實施例中,選取訊號包含由計數器301產生的sel0及sel1訊號。在一實施例中,sel0訊號由順序邏輯單元3112
產生,而sel1由順序邏輯單元3114產生。
在一實施例中,sel0及sel1作為用於控制單元304的多工器315及316的控制訊號。在此實施例中,當sel1訊號是邏輯低且sel0訊號是邏輯高時,則DataIN訊號由多工器315傳遞作為PWM(p)1051
訊號。在本實施例中,DataIN訊號定位於時間週期215的中間部份215B
中。在一實施例中,當sel0及sel1訊號是邏輯低時,則邏輯低訊號由多工器315傳遞作為PWM(p)1051
訊號。在本實施例中,邏輯低訊號形成PWM(p)1051
訊號的時間週期215的第一部份215A
。在一實施例中,當sel1訊號是邏輯高時,則邏輯高值由多工器315傳遞作為PWM(p)1051
訊號。在本實施例中,邏輯高訊號形成PWM(p)1051
訊號的時間週期215的最後部份215C
。
與多工器315的選取訊號相比,選取訊號sel0及sel1交換除外,以及,當選取訊號sel0和sel1分別是邏輯低
及高時DataIN訊號的相反版本位於PWM(n)1051
訊號的時間週期215的中間部份215B
除外,多工器316操作上類似於多工器315。
在一實施例中,邊緣偵測器302包括反及(NAND)閘313,NAND閘313可以操作以接收二版本的時脈訊號。在一實施例中,時脈訊號是核心時脈訊號。在一實施例中,第一版本的時脈訊號是被延遲且由反相器314反相之時脈訊號的相反版本。在本實施例中,第二版本的時脈訊號是時脈訊號的未經延遲版本。邊緣偵測器302的輸出在時脈訊號的上升邊緣上產生轉變。
在一實施例中,計數器301被重設以回應偵測時脈訊號的上升邊緣。在此處所述的實施例中,重設邏輯單元303用以產生重設訊號309(與rstb相同),以回應偵測到的時脈訊號的上升邊緣及/或外部ResetIN訊號。在一實施例中,重設邏輯單元303包括及(AND)閘。在其它實施例中,NAND或NOR(非或)閘也可以用以實施重設邏輯單元303。參考圖4的時序圖,說明邏輯單元1031(與310相同)的操作。
圖4是根據本發明的一實施例之邏輯單元1031
/310的概要等級視圖的各式訊號的波形400的集合。參考圖1-3,說明波形400。時脈401對應於圖3A-B的時脈訊號(與核心時脈訊號相同)。時脈6x 402對應於圖3B的時脈6x訊號。Rstb 403對應於圖3A-B的Rstb訊號(重設訊號309)。時脈6x的延遲版本404對應於圖3B的計數
器301中的時脈緩衝器312的輸出。Sel0 405對應於圖3B的Sel0,而Sel1 406對應於圖3B的Sel1 。DataIN 407對應於圖3A-B的DataIN訊號。
在本實施例中,時脈6x 402具有的頻率比時脈訊號401的頻率快6倍。為回應偵測時脈訊號401的第一上升邊緣,邊緣偵測器302產生Rstb訊號403(假定ResetIN訊號是邏輯高,作為重設邏輯單元303的AND閘之輸入)。Rstb訊號403重設計數器301,以促使選取訊號-Sel0 405及Sel1 406-的輸出為邏輯低,造成多工器315傳送邏輯低以用於PWM(p)1051
訊號,以及造成多工器316傳送邏輯高以用於PWM(n)1051
訊號。
在一實施例中,當計數器計數時脈6x的延遲版本404訊號的第三循環時,則Sel0 405是邏輯高,而Sel1 406維持在邏輯低位準。在此實施例中,多工器315及316傳遞DataIN訊號及其相反的版本,以分別作為PWM(p)1051
及PWM(n)1051
訊號。在本實施例中,選取訊號-Sel0 405及Sel1 406-使得DataIN訊號及其相反版本分別位於PWM(p)1051
及PWM(n)1051
訊號的中間部份215B
中。當計數器301值達到四時,亦即,Sel0 405及Sel1 406都是邏輯高位準時,則DataIN訊號及其相反的版本不再由多工器315和316傳遞而分別作為PWM(p)1051
及PWM(n)1051
訊號。在此實施例中,邏輯高由多工器315傳遞作為對應於時間週期215的215C
部份之PWM(p)1051
訊號,而邏輯低由多工器316傳遞作為
PWM(n)1051
訊號。
圖5是根據本發明的一實施例之產生PWM資料的方法之流程圖500。雖然在流程圖500中的區塊以特定次序顯示,但是,動作的次序可以修改。因此,所示的實施例可以以不同次序執行,且某些動作/區塊可以平行地執行。此外,在使用低功率邏輯單元以產生PWM訊號的各種實施例中,可以省略一或更多動作/區塊。參考圖1-4的實施例,說明圖5的流程圖。
在區塊501,邊緣偵測器302偵測時脈訊號401的上升或下降邊緣中之一。為了不模糊實施例,邊緣偵測器302偵測時脈訊號401的上升邊緣。如同此處所述般,邊緣偵測器302可以配置成偵測偵測時脈訊號401的下降邊緣,而不改變本發明的實施例之範圍。在區塊502,計數器301向上或向下計數,以回應偵測偵測時脈訊號401的上升或下降邊緣中之一。為了不模糊實施例,計數器301從零,亦即,在由Rstb訊號403重設時(與訊號309相同),向上計數,Rstb訊號403是在偵測偵測時脈訊號401的上升邊緣時產生的。
在區塊503,計數器301產生選取訊號,亦即,訊號Sel0和Sel1。選取訊號決定何時傳遞DataIN訊號407作為PWM(p)1051
及PWM(n)1051
訊號。在區塊504,由邏輯單元1031
接收DataIN訊號407,用於傳輸作為PWM訊號。在區塊505,控制單元304根據選取訊號-訊號Sel0和Sel1,而產生PWM(p)1051
及PWM(n)1051
訊號。在區塊506,PWM(p)1051
及PWM(n)1051
訊號被傳送出去至接收器1021
,其中,傳送第一及第二PWM訊號-PWM(p)1051
及PWM(n)1051
訊號-包括當選取訊號表示計數器301由核心時脈訊號401的週期的三分之一向上計數時輸出第一及第二PWM訊號,以及,其中,時脈訊號402具有的頻率是核心時脈訊號401的頻率的倍數。
圖6是系統等級圖,包括根據本發明的一實施例之具有發射器以產生PWM資料的處理器。圖6也顯示行動裝置的實施例之方塊圖,其中,使用平坦表面介面連接器。計算裝置600代表行動計算裝置,例如計算平板電腦、行動電話或智慧型電話、可支援無線的(wireless-enabled)電子閱讀器(e-reader)、或其它無線行動裝置。將瞭解,一般性地顯示某些實施例,且並非此裝置的所有組件顯示在裝置600中。
裝置600包含處理器610,以執行處理裝置600的主要處理操作。在一實施例中,處理器610包括發射器1011-N
,如同參考圖1-4所述般,發射器1011-N
設有邏輯單元300/1031-N
,用以產生用於傳輸的PWM(p)1051-N
及PWM(n)1051-N
訊號。
再參考圖6,處理器610包含一或更多實體裝置,例如微處理器、應用處理器、微控制器、可編程邏輯裝置、或其它處理機構。由處理器610執行的處理操作包含作業平台或作業系統的執行,在作業平台或作業系統上,執行
應用及/或裝置功能。處理操作包含與使用人或其它裝置的I/O(輸入/輸出)有關的操作、與電力管理有關的操作、及/或與連接裝置600至另一裝置有關的操作。處理操作也包含與音頻I/O及/或顯示I/O有關的操作。
在一實施例中,裝置600包含音頻子系統620,音頻子系統620代表與提供音頻功能給計算裝置有關的硬體(例如,音頻硬體及音頻電路)以及軟體(例如,驅動程式、編解碼程式)組件。音頻功能包含揚音器及/或耳機輸出、以及麥克風輸入。用於這些功能的裝置整合於裝置600中、或連接至裝置600。在一實施例中,使用者藉由提供由處理器610接收及處理的音頻命令而與裝置600互動。
顯示子系統630代表硬體(例如,顯示裝置)及軟體(例如,驅動程式)組件,提供視覺及/或觸覺顯示給使用者,以與計算裝置互動。顯示子系統630包含顯示介面632,顯示介面632包含用以提供顯示給使用者之特定顯示幕或硬體裝置。在一實施例中,顯示介面632包含與處理器610分開的邏輯,以至少執行與顯示有關的某些處理。在一實施例中,顯示子系統630包含觸控顯示幕(或觸控墊)裝置,提供輸出及輸入給使用者。
I/O控制器640代表與使用者互動有關的硬體裝置及軟體組件。I/O控制器640能操作以管理音頻子系統620及/或顯示子系統630的一部份之硬體。此外,I/O控制器640顯示用於連接至裝置600的其它裝置之連接點,使用
者經由其而可以與系統互動。舉例而言,附著至裝置600的裝置可以包含麥克風、揚音器或立體系統、視頻系統或其它顯示裝置、鍵盤或小鍵盤裝置、或例如讀卡機或其它裝置等用於特定應用的其它I/O裝置。
如上所述,I/O控制器640與音頻子系統620及/或顯示子系統630互動。舉例而言,經由麥克風或其它音頻裝置的輸入提供用於裝置600的一或更多應用或功能之輸入或命令。此外,取代顯示輸出或是顯示輸出之外,提供音頻輸出。在另一實例中,假使顯示子系統包含觸控顯示幕,顯示裝置也作為輸入裝置,至少部份地由I/O控制器640管理。在裝置600上也有其它鍵或開關,以提供由I/O控制器640管理的I/O功能。
在一實施例中,I/O控制器640管理例如加速計、相機、光感測器或其它環境感測器、或其它包含於裝置600中的硬體等裝置。輸入是指示使用者互動的一部份、以及提供環境輸入給系統而影響其操作(例如,過濾雜訊、調整亮度偵測顯示、施加相機閃光、或其它特點)。
在一實施例中,裝置600包含電力管理650,管理電池功率使用、電池充電、及與省電操作有關的特點。記憶體子系統660包含用於在裝置600中儲存資訊的記憶體裝置。記憶體包含非依電性(假使記憶體裝置的電力中斷時,狀態不改變)及/或依電性(假使記憶體裝置的電力中斷時,狀態改變)記憶體裝置。記憶體660儲存應用資料、使用者資料、音樂、相片、文件、或其它資料、以及
與系統600的應用和功能的執行有關之系統資料(不論是否長期或暫時的)。
實施例的要件也提供成機器可讀取的媒體(例如,記憶體660),用於儲存電腦可執行的指令(例如,用以實施圖5的流程圖之指令以及任何其它此處所示的處理)。機器可讀取的媒體(例如,記憶體660)包含但不限於快閃記憶體、光碟、CD-ROM、DVD ROM、RAM、EPROM、EEPROM、磁性或光學卡、或是適用於儲存電子或電腦可執行的指令之其它型式的機器可讀取的媒體。舉例而言,本發明的實施例作為電腦程式(例如,BIOS)被下載,所述電腦程式可以資料訊號經由通訊鏈結(例如,數據機或網路連結)而從遠端電腦(例如伺服器)傳送至請求電腦(例如,客戶端)。
連結670包含硬體裝置(例如,無線及/或有線連接器和通訊硬體)以及軟體組件(例如,驅動程式、協定堆疊)以使裝置600能與外部裝置通訊。裝置可為分開的裝置,例如其它計算裝置、無線存取點或基地台、以及例如耳機、印表機或其它裝置等週邊裝置。
連結670包含多種不同型式的連結。一般而言,裝置600顯示為設有蜂巢式連結672及無線連結674。蜂巢式連結672大致上意指由無線載波提供的蜂巢式網路連結,例如經由GSM(行動通訊之全球系統)或是變異或衍生、CDMA(分碼多存取)或變化或衍生、TDM(分時多工化)或變異或衍生、或其它蜂巢式服務標準。無線連結
674意指非蜂巢式的無線連結,以及包含個人區域網路(例如藍芽、近場、等等)、區域網路(例如Wi-Fi)、及/或廣域網路(例如WiMax)、或是其它無線通訊。
週邊連接680包含硬體介面及連接器、以及軟體組件(例如,驅動程式、協定堆疊)以產生週邊連接。將瞭解,裝置600可為至其它計算裝置的週邊裝置(「至」682)、以及具有連接至其的週邊裝置(「來自」684)。為了例如管理(例如下載及/或上傳、改變、同步化)裝置600上的內容之目的,裝置600通常具有「停泊」連接器以連接至其它計算裝置。此外,停泊連接器允許裝置600連接至某些週邊,這些週邊允許裝置600控制內容輸出至例如影音或其它系統。
除了專有的停泊連接器或其它專有的連接硬體之外,裝置600還能經由共同的或標準的基礎連接器而產生週邊連接680。共同型式包含通用串列匯流排(USB)連接器(包含任何數目的不同硬體介面)、包含迷你顯示埠(MDP)之顯示埠、高清晰度多媒體介面(HDMI)、火線(Firewire)、或其它型式。
在說明書中述及「實施例」、「一實施例」、「某些實施例」、或「其它實施例」意指配合實施例說明之特定的特點、結構、或特徵包含在至少某些實施例中,但是,不一定是所有實施例。「實施例」、「一實施例」、或「某些實施例」之不同出現並非一定都意指相同的實施例。假使說明書述及組件、特點、結構、或特徵「可
以」、「可能」、或「會」被包含時,則並非要求該特定組件、特點、結構、或特徵被包含。假使說明書或申請專利範圍述及「一」元件,則並非意指僅有這些元件中的一個元件。假使說明書或申請專利範圍述及「增加的」元件,則並未排除有一個以上的增加元件。
雖然配合本發明的具體實施例而說明本發明,但是,習於此技藝者在慮及上述說明之後,將清楚這些實施例的很多替代、修改及變化。
舉例而言,可以使用任何決定資料訊號的時間週期的1/3及2/3之計數機構,以產生用於控制單元的選取訊號。雖然參考MIPI GEARs 1-7的資料產生以說明實施例,但是,實施例的範圍不限於MIPI。此處的實施例不限於圖3B中的4位元計數器。在一實施例中,計數器是2位元計數器,時脈Nx是時脈3x,時脈3x比核心時脈訊號(在圖3B中也稱為時脈訊號)快3倍。本發明的實施例是要涵蓋落在後附的申請專利範圍的寬廣範圍之內的所有這些替代、修改、及變異。
提供允許讀者確定本技術文獻的本質及精神之發明摘要。發明摘要是助於瞭解而非用以限定申請專利範圍的範圍或意義。下述申請專利範圍因而併入於詳細說明中,而各項申請專利範圍依據它自己分別的實施例。
100‧‧‧系統
1011
‧‧‧發射器
1021
‧‧‧接收器
1031
‧‧‧邏輯單元
300‧‧‧邏輯單元
301‧‧‧計數器
302‧‧‧邊緣偵測器
303‧‧‧重設產生器
304‧‧‧控制單元
309‧‧‧重設
3111
‧‧‧邏輯單元
312‧‧‧時脈緩衝器
313‧‧‧反及閘
314‧‧‧反相器
315‧‧‧多工器
316‧‧‧多工器
600‧‧‧計算裝置
610‧‧‧處理器
620‧‧‧音頻子系統
630‧‧‧顯示系統
632‧‧‧顯示介面
640‧‧‧輸入/輸出控制器
650‧‧‧電力管理
660‧‧‧記憶體系統
670‧‧‧連結
672‧‧‧蜂巢式連結
674‧‧‧無線連結
680‧‧‧週邊連接
從下述詳細說明及本發明的不同實施例之附圖,將更
瞭解本發明的實施例,但是,這些說明及圖式不應被視為將本發明侷限於特定實施例,而是僅用於說明及瞭解。
圖1是根據本發明的一實施例之設有發射器的高階系統輸入一輸出(I/O)鏈結,發射器配置成經由低功率邏輯單元而產生脈衝寬度調變(PWM)資料。
圖2A是此處所述的實施例中所使用的PWM波形。
圖2B是根據本發明的一實施例之發射器產生的PWM波形。
圖3A是根據本發明的一實施例之產生PWM資料的發射器的高階邏輯視圖。
圖3B是根據本發明的一實施例之產生PWM資料的發射器的邏輯單元的概要等級視圖。
圖4是根據本發明的一實施例之發射器的邏輯單元的概要等級視圖的各式訊號的波形集合。
圖5是根據本發明的一實施例之產生PWM資料的方法之流程圖。
圖6是系統等級圖,包括根據本發明的一實施例之具有發射器以產生PWM資料的處理器。
300/1031‧‧‧邏輯單元
301‧‧‧計數器
302‧‧‧邊緣偵測器
303‧‧‧重設產生器
304‧‧‧控制單元
309‧‧‧重設
Claims (19)
- 一種發射器,包括:邊緣偵測器,偵測時脈訊號的上升或下降邊緣中之一;計數器,向上或向下計數以回應偵測該時脈訊號的上升或下降邊緣中之一,該計數器具有一輸出以產生選取訊號;以及第一及第二多工器,各具有在下游自資料輸入訊號節點耦合的各自的通道輸入,以及各具有一耦合至該計數器的該輸出的各自的通道選取輸入,該第一及第二多工器產生各自接腳的差動脈衝寬度調變(PWM)訊號作為一輸出。
- 如申請專利範圍第1項之發射器,其中,該脈衝寬度調變訊號具有能與MIPI® M-PHY(SM) GEAR速率1至7相容的資料速率。
- 如申請專利範圍第1項之發射器,其中,該脈衝寬度調變訊號由可操作而以GEAR速率1至7接收訊號的MIPI® M-PHY(SM) 接收器接收。
- 如申請專利範圍第1項之發射器,其中,該時脈訊號具有的頻率是核心時脈訊號頻率的倍數。
- 如申請專利範圍第4項之發射器,其中,該計數器是4位元計數器,該時脈訊號具有的頻率比核心時脈頻率快6倍。
- 如申請專利範圍第4項之發射器,其中,該計數器 是2位元計數器,該時脈訊號具有的頻率比核心時脈頻率快3倍。
- 如申請專利範圍第1項之發射器,其中,該計數器實施為一連串的正反器,該計數器的該輸出是來自該等正反器中的一正反器,且耦合至該第一及第二多工器的第二各自的通道選取輸入的第二通道選取訊號是來自該等正反器中的另一正反器。
- 如申請專利範圍第7項之發射器,其中,該計數器可操作而於該核心時脈訊號的每一週期被重設。
- 一種由發射器執行的方法,包括:偵測時脈訊號的上升或下降邊緣中之一;以計數器向上或向下計數以回應偵測該時脈訊號的上升或下降邊緣中之一,該計數器產生選取訊號;以及在一資料節點接收用於傳輸的資料訊號;從該第一及第二多工器產生各自接腳的差動脈衝寬度調變(PWM)訊號,該第一及第二多工器各具有在下游來自該資料輸入節點的各自的通道輸入,且在各自的通道選取輸入接收來自該計數器的該選取訊號。
- 如申請專利範圍第9項之方法,又包括該計數器操作為一連串的正反器,其中該選取訊號是產生自該等正反器中的一正反器,且提供至該第一及第二多工器的第二各自的通道選取輸入的第二選取訊號是來自該等正反器中的另一正反器。
- 一種用以產生脈衝調變訊號的系統,包括: 顯示單元;處理器,通訊地耦合至該顯示單元,包含發射器,該發射器包括:邊緣偵測器,偵測時脈訊號的上升或下降邊緣中之一;計數器,向上或向下計數以回應偵測該時脈訊號的上升或下降邊緣中之一,該計數器具有一輸出以產生選取訊號;第一及第二多工器,各具有在下游自資料輸入訊號節點耦合的各自的通道輸入以及各具有一耦合至該計數器的該輸出的各自的通道選取輸入,該第一及第二多工器產生各自接腳的差動脈衝寬度調變(PWM)訊號作為一輸出;以及無線介面,允許該處理器耦合至另一裝置。
- 如申請專利範圍第11項之系統,其中,該顯示單元是觸控墊或觸控顯示幕。
- 如申請專利範圍第11項之系統,其中,該脈衝寬度調變訊號具有能與MIPI® M-PHY(SM) GEAR速率1至7相容的資料速率。
- 如申請專利範圍第11項之系統,其中,該脈衝寬度調變訊號由可操作而以GEAR速率1至7接收訊號的MIPI® M-PHY(SM) 接收器接收。
- 如申請專利範圍第11項之系統,其中,該時脈訊號具有的頻率是核心時脈訊號頻率的倍數。
- 如申請專利範圍第15項之系統,其中,該計數器是4位元計數器,該時脈訊號具有的頻率比核心時脈頻率快6倍。
- 如申請專利範圍第15項之系統,其中,該計數器是2位元計數器,該時脈訊號具有的頻率比核心時脈頻率快3倍。
- 如申請專利範圍第11項之系統,其中,該計數器實施為一連串的正反器,該計數器的該輸出是來自該等正反器其中一正反器,且耦合至該第一及第二多工器的第二各自的通道選取輸入的第二通道選取訊號是來自該等正反器其中另一正反器。
- 如申請專利範圍第18項之系統,其中,該計數器可操作而於該核心時脈訊號的每一週期被重設。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/US2011/065175 WO2013089743A1 (en) | 2011-12-15 | 2011-12-15 | Low power transmitter for generating pulse modulated signals |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201340614A TW201340614A (zh) | 2013-10-01 |
TWI511462B true TWI511462B (zh) | 2015-12-01 |
Family
ID=48613023
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101142865A TWI511462B (zh) | 2011-12-15 | 2012-11-16 | 用以產生脈衝調變訊號之低功率發射器 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9130817B2 (zh) |
EP (1) | EP2792114A4 (zh) |
CN (1) | CN103999419B (zh) |
TW (1) | TWI511462B (zh) |
WO (1) | WO2013089743A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9412294B2 (en) * | 2013-08-22 | 2016-08-09 | Boe Technology Group Co., Ltd. | Data transmission device, data transmission method and display device |
US9531280B2 (en) * | 2014-05-09 | 2016-12-27 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Isolation device and system |
US10657089B2 (en) | 2018-07-30 | 2020-05-19 | Texas Instruments Incorporated | Embedded universal serial bus 2 repeater |
US11386036B2 (en) | 2018-08-06 | 2022-07-12 | Texas Instruments Incorporated | Embedded universal serial bus 2 repeater |
US10762016B2 (en) | 2018-08-30 | 2020-09-01 | Texas Instruments Incorporated | Embedded universal serial bus 2 repeater |
KR20220093983A (ko) | 2020-12-28 | 2022-07-05 | 삼성전자주식회사 | 데이터 전송률을 조정하는 스토리지 장치 및 이를 포함하는 스토리지 시스템 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5864582A (en) * | 1997-02-24 | 1999-01-26 | Ford Global Technologies, Inc. | Pulse width extension with analog command |
US6037821A (en) * | 1998-05-28 | 2000-03-14 | General Electric Company | Digital programmable clock generator with improved accuracy |
US6433584B1 (en) * | 1998-06-18 | 2002-08-13 | Hitachi, Ltd. | Semiconductor integrated circuit |
US6658583B1 (en) * | 1999-03-16 | 2003-12-02 | Seiko Epson Corporation | PWM control circuit, microcomputer and electronic equipment |
US6760389B1 (en) * | 1998-06-01 | 2004-07-06 | Agere Systems Inc. | Data recovery for non-uniformly spaced edges |
US7733248B2 (en) * | 2008-09-18 | 2010-06-08 | Fairchild Semiconductor Corporation | Measuring and regenerating a variable pulse width |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7054374B1 (en) | 2000-12-29 | 2006-05-30 | Intel Corporation | Differential simultaneous bi-directional receiver |
US7015832B2 (en) * | 2004-05-25 | 2006-03-21 | Bei Sensors & Systems Company, Inc. | Pulse width modulation based digital incremental encoder |
US7978754B2 (en) | 2004-05-28 | 2011-07-12 | Rambus Inc. | Communication channel calibration with nonvolatile parameter store for recovery |
JP4563737B2 (ja) * | 2004-07-02 | 2010-10-13 | ルネサスエレクトロニクス株式会社 | パルス幅変調回路 |
DE102004055299B4 (de) * | 2004-11-16 | 2009-08-27 | Texas Instruments Deutschland Gmbh | Elektronisches System mit einer Master-Einheit und einer Slave-Einheit |
US7787403B2 (en) | 2004-12-23 | 2010-08-31 | Intel Corporation | Apparatus and method for adjusting a duty cycle to save power in a computing system |
WO2007124300A2 (en) | 2006-04-21 | 2007-11-01 | Sensis Corporation | A system and method for multilaterating a position of a target using mobile remote receiving units |
TWI357007B (en) * | 2006-06-07 | 2012-01-21 | Mstar Semiconductor Inc | Universal identification apparatus used in univers |
EP2127186A2 (en) | 2007-03-20 | 2009-12-02 | Nxp B.V. | Fast powering-up of data communication system |
CN101855878B (zh) | 2007-11-13 | 2016-10-19 | Nxp股份有限公司 | 占空比调制传输 |
CN101272123B (zh) * | 2008-04-29 | 2010-12-01 | 江南大学 | 基于fpga的空间矢量脉宽调制方法 |
US8324824B2 (en) * | 2009-01-29 | 2012-12-04 | Ixys Corporation | 1-wire communication protocol and interface circuit |
DE112011105674T5 (de) | 2011-09-28 | 2014-07-17 | Intel Corp. | Datenwiederherstellung bei niedriger Energie unter Verwendung von Übertaktung |
-
2011
- 2011-12-15 CN CN201180075498.2A patent/CN103999419B/zh active Active
- 2011-12-15 WO PCT/US2011/065175 patent/WO2013089743A1/en active Application Filing
- 2011-12-15 US US13/993,308 patent/US9130817B2/en not_active Expired - Fee Related
- 2011-12-15 EP EP11877323.3A patent/EP2792114A4/en not_active Withdrawn
-
2012
- 2012-11-16 TW TW101142865A patent/TWI511462B/zh active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5864582A (en) * | 1997-02-24 | 1999-01-26 | Ford Global Technologies, Inc. | Pulse width extension with analog command |
US6037821A (en) * | 1998-05-28 | 2000-03-14 | General Electric Company | Digital programmable clock generator with improved accuracy |
US6760389B1 (en) * | 1998-06-01 | 2004-07-06 | Agere Systems Inc. | Data recovery for non-uniformly spaced edges |
US6433584B1 (en) * | 1998-06-18 | 2002-08-13 | Hitachi, Ltd. | Semiconductor integrated circuit |
US6658583B1 (en) * | 1999-03-16 | 2003-12-02 | Seiko Epson Corporation | PWM control circuit, microcomputer and electronic equipment |
US7733248B2 (en) * | 2008-09-18 | 2010-06-08 | Fairchild Semiconductor Corporation | Measuring and regenerating a variable pulse width |
Also Published As
Publication number | Publication date |
---|---|
WO2013089743A1 (en) | 2013-06-20 |
TW201340614A (zh) | 2013-10-01 |
US9130817B2 (en) | 2015-09-08 |
CN103999419B (zh) | 2017-05-10 |
EP2792114A1 (en) | 2014-10-22 |
EP2792114A4 (en) | 2015-07-29 |
CN103999419A (zh) | 2014-08-20 |
US20140226708A1 (en) | 2014-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI511462B (zh) | 用以產生脈衝調變訊號之低功率發射器 | |
CA2658561C (en) | Low output skew double data rate serial encoder | |
KR101688349B1 (ko) | 저 스윙 전압 모드 구동기 | |
CN105700732B (zh) | 用于传输触摸传感器信息的装置、系统和方法 | |
WO2016099627A1 (en) | DATA TRANSMISSION USING PCIe PROTOCOL VIA USB PORT | |
EP3039559B1 (en) | Configurable clock tree | |
US20160344379A9 (en) | Apparatus, system, and method for re-synthesizing a clock signal | |
US10955888B2 (en) | Universal serial bus device and method for dynamically defining a power source or sink status for downstream facing ports | |
CN107111564B (zh) | 用于对连接器进行串接的适配器 | |
EP2791753B1 (en) | Multi-supply sequential logic unit | |
TWI597608B (zh) | The hub-to-bus converter that supports master-slave translation operates as a hub | |
TWI675300B (zh) | 通用串列匯流排裝置及其操作方法 | |
KR102243771B1 (ko) | 직렬 측파대 시그널링 링크 | |
CN115733549B (zh) | Pcie网卡及其接口模式的切换方法、电子设备及存储介质 | |
TW201214101A (en) | Data transmitting system and data transmitting method | |
TWI483123B (zh) | 擴充模組及其雲端裝置 | |
WO2013089744A1 (en) | Apparatus, system, and method for re-synthesizing a clock signal | |
US20140223045A1 (en) | Self correction logic for serial-to-parallel converters | |
TWI475392B (zh) | 雙模式電子裝置、電子系統以及主控端判斷方法 | |
KR20160123973A (ko) | 집적 회로와 이를 포함하는 케이블 어셈블리, 및 상기 집적 회로의 작동 방법 |