CN103999419B - 用于生成脉冲调制信号的低功率发射机 - Google Patents

用于生成脉冲调制信号的低功率发射机 Download PDF

Info

Publication number
CN103999419B
CN103999419B CN201180075498.2A CN201180075498A CN103999419B CN 103999419 B CN103999419 B CN 103999419B CN 201180075498 A CN201180075498 A CN 201180075498A CN 103999419 B CN103999419 B CN 103999419B
Authority
CN
China
Prior art keywords
signal
clock signal
enumerator
pwm
multiplexer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201180075498.2A
Other languages
English (en)
Other versions
CN103999419A (zh
Inventor
W-L·扬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN103999419A publication Critical patent/CN103999419A/zh
Application granted granted Critical
Publication of CN103999419B publication Critical patent/CN103999419B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4902Pulse width modulation; Pulse position modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本文描述了一种用于生成脉冲调制(PWM)信号的装置、系统和方法。所述装置(例如,输入输出发射机)包括:边沿检测器,用于检测时钟信号的上升边沿或下降边沿中的一个;计数器,用于响应于检测到所述时钟信号的上升边沿或下降边沿中的一个而进行递增计数或递减计数,所述计数器用于生成选择信号;以及控制单元,用于接收用于传输到接收机的数据信号,并用于根据所述选择信号的值和所述数据信号生成PWM信号作为输出,其中所述接收机和所述发射机是移动行业处理器接口()M‑PHY(SM)接收机和发射机。

Description

用于生成脉冲调制信号的低功率发射机
技术领域
本发明的实施例一般涉及低功率输入输出(I/O)收发机领域。更具体地,本发明的实施例涉及一种用于通过低功率逻辑单元生成脉冲宽度调制(PWM)信号的装置、系统和方法。
背景技术
随着功率损耗变为电子消费产品(例如,平板PC、智能电话、低功率膝上型计算机或上网本等)的标准性能基准,在这样的电子消费产品的处理器(或任何其它低功率设备)中使用的传统的高速度输入输出(I/O)收发机对于低功率操作并不是最佳的。这样的传统的高速度I/O收发机具有许多无法扩展到较新的工艺技术的模拟组件。传统的高速度I/O收发机不能满足在M-PHY(SM)的移动行业处理器接口()联盟规范(2011年2月8日的并且在2011年4月28日批准的版本1.00.00)中所描述的严格的低功率规范。
附图说明
根据下面给出的具体实施方式,并根据本发明各个实施例的附图,将会更全面地理解本发明的实施例。然而,附图不应当被认为是将本发明限制于特定的实施例,而是仅仅用于解释和理解。
图1是根据本发明一个实施例的具有发射机的高级系统输入输出(I/O)链路,所述发射机被配置为经由低功率逻辑单元来生成脉冲宽度调制(PWM)数据。
图2A是在本文描述的实施例中使用的PWM波形。
图2B是根据本发明一个实施例由发射机生成的PWM波形。
图3A是根据本发明一个实施例的用于生成PWM数据的发射机的高级逻辑图。
图3B是根据本发明一个实施例的用于生成PWM数据的发射机的逻辑单元的示意性级别图。
图4是根据本发明一个实施例发射机的逻辑单元的示意性级别图的各个信号的一组波形。
图5是根据本发明一个实施例的用于生成PWM数据的方法的流程图。
图6是根据本发明一个实施例的包括处理器的系统级别图,所述处理器具有用于生成PWM数据的发射机。
具体实施方式
本发明的实施例涉及一种用于生成脉冲宽度调制(PWM)数据以便传输的装置、系统和方法。在一个实施例中,所述装置是一种发射机,包括用于检测时钟信号的上升边沿或下降边沿中的一个的边沿检测器。所述时钟信号具有的频率是核心时钟信号频率的倍数。在一个实施例中,所述发射机还包括计数器,用于响应于检测到所述时钟信号的上升边沿或下降边沿中的一个而递增计数或递减计数,所述计数器用于生成选择信号。在一个实施例中,所述计数器是4位计数器,并且所述时钟信号具有的频率比核心时钟频率快6倍,其中,所述核心时钟是在包括所述发射机的处理器的核心中使用的时钟。在另一个实施例中,所述计数器是2位计数器,并且所述时钟信号具有的频率比核心时钟频率快3倍。在一个实施例中,所述发射机还包括控制单元,用于接收用于传输的数据信号,并用于根据所述选择信号的值和所述数据信号生成PWM信号作为输出。
本文讨论的实施例的技术效果很多,包括输入/输出(I/O)收发机的低功率PWM数据信号生成和传输。在一个实施例中,I/O收发机包括接收机和发射机,它们是移动行业处理器接口()M-PHY(SM)接收机和发射机,与传统的I/O收发机相比,其消耗低的功耗。本文讨论的PWM信号生成方案是完全可扩展的数字设计,即,在简单地调整所述数字设计的晶体管的大小的情况下,能够将该设计迁移到不同的工艺技术(例如,CMOS和High-K金属工艺技术)。这种完全可扩展的数字设计节省了设计、验证以及布局时间。
通过改变输入时钟频率(核心时钟频率)和/或计数器的长度,本文中讨论的实施例的发射机架构可扩展以便以低频率以及高频率进行运行。本文中讨论的技术效果并不受上面所讨论的限制。通过本文讨论的实施例,还可以预料到其它技术效果。
术语“低频率”在本文中是指的最小GEAR规范。术语“GEAR”在本文中是指规范所定义的脉冲波形调制信号的速度范围。低频率数据传输在GEAR1—GEAR7的低频率端的3-192Mb/s范围内。术语“高频率”在本文中是指的最大GEAR规范。高频率数据传输在GEAR1—GEAR7的高频率端的9-576MB/s范围内。
在以下描述中,讨论了大量细节,以提供对本发明的实施例的更全面的解释。然而,本领域技术人员将清楚的是,可以在不具有这些具体细节的情况下实施本发明的实施例。在其它实例中,以方框图的形式而不是详细地示出了公知的结构和设备,以便避免模糊本发明的实施例。
要注意的是,在实施例的相应附图中,信号是用线来表示的。一些线可以较粗以表示更多的组成信号线路,和/或在一端或多端具有箭头以表示主要的信息流方向。这样的表示并不旨在是限制性的。相反,结合一个或多个示例性实施例来使用这些线,以有助于更容易地理解电路或逻辑单元。设计需要或偏好所规定的任意表示的信号实际上可以包括可能在任意方向上传播的并且可以用任意适当类型的信号方案实现的一个或多个信号。
在以下描述和权利要求书中,可以使用术语“耦合的”及其派生词。术语“耦合的”在本文中是指(物理地、电子地、磁地、光地等等)直接接触的两个或更多个元件。术语“耦合的”在本文中还可以是指彼此没有直接接触的但仍然彼此合作或交互的两个或更多个元件。
如本文中使用的,除非另外规定,否则使用序数形容词“第一”、“第二”以及“第三”等等来描述共同的对象仅仅表示正在提及类似对象的不同实例,并且并不旨在暗示这样描述的对象必须在时间上、空间上、排序上或者以任何其它方式处于给定的序列。
图1是根据本发明一个实施例的具有发射机的高级系统输入输出(I/O)链路100,所述发射机被配置为经由低功率逻辑单元生成PWM数据。在一个实施例中,每个发射机(例如,1011-N)包括用于低功率生成PWM信号的相应逻辑架构1031-N。虽然在本文中系统100被描述成M-PHY(SM)的联盟规范(2011年2月8日的并且在2011年4月28日批准的版本1.00.00)中定义的 M-PHY(SM)链路,但是在其它实施例中,系统100是可用于低功率传输PWM信号的任意I/O链路。
在一个实施例中,系统100是 M-PHY(SM)链路,其包括 M-PHY(SM)发射机(M-TX)1011-N、用于承载PWM(P)1051-N和PWM(n)1051-N的点对点互连、以及 M-PHY(SM)接收机(M-RX)1021-N。在本文讨论的实施例中,M-TX1011-N包括用于低功率PWM信号生成的逻辑单元1031-N。系统100包括路径1-N,其中N是大于1的整数,并且其中,每个路径包括M-TX、M-RX和一对点对点互连。术语“DIF_P”或“DIF-P”以及“DIF_N”或“DIF-N”在本文中是指M-PHY(SM)联盟规范(2011年2月8日的并且在2011年4月28日批准的版本1.00.00)中定义的差分信号。
在一个实施例中,系统100的发射机和接收机位于设置在消费电子产品(CS)设备中的不同处理器中。在一个实施例中,CS设备可以是平板PC、智能电话或任何其它低功耗设备。在一个实施例中,系统100耦合到显示单元(未示出),其用于显示发射机1011发送的并被接收机1021接收的内容。在一个实施例中,显示单元是触摸板或触摸屏。
为了不模糊本发明的实施例,讨论了TX1011、PWM(P)1051、PWM(n)1051、RX1021和逻辑单元1031。信号PWM(P)1051和PWM(n)1051是差分PWM信号的两个信号。该讨论适用于系统100的其它TX和RX。
图2A是在本文中描述的实施例中使用的PWM波形200。PWM是在波形的工作周期中承载数据信息的比特调制方案。在一个实施例中,点对点互连承载PWM信号,例如PWM(p)1051-N和PWM(n)1051-N信号。为了不模糊本发明的实施例,PWM波形200是单端波形(例如,PWM(p)1051或PWM(n)1051),并且被示为示出了PWM波形的分量。
PWM方案具有自计时(self-clocking)属性,这是因为时钟信息位于PWM波形200的周期中。PWM波形200中的每个比特由两个子阶段的组合组成,DIF_N之后是DIF_P。这两个子阶段中的一个比另一个长,即,TPWM_MAJOR>TPWM_MINOR,这取决于PWM波形200中的比特是二进制‘1’还是二进制‘0’。PWM波形200中的二进制信息位于DIF_N和DIF_P状态的持续时间的比当中。
例如,如果在比特周期的大部分内,LINE状态是DIF_P,那么比特是二进制‘1’201(PWM-b1)。类似地,如果在比特周期的大部分内,LINE状态是DIF_N,那么比特是二进制‘0’202(PWM-b0)。术语“LINE“在本文中是指差分点对点差分串行连接。
PWM波形200的每个比特周期包含两个边沿,其中,下降边沿处于固定位置,而上升边沿的位置被调制。相应地,PWM比特流203显式地包含具有周期TPWM的比特时钟,周期TPWM等于一个比特的持续时间。在一个实施例中,TX1011的逻辑单元1031(参考图3A-B讨论的)用于使用低功率数字逻辑单元来生成PWM波形200。
图2B是根据本发明一个实施例的包括由TX1011生成的PWM波形216的波形210。顶部的一对波形是差分PWM波形212和211(其与PWM(p)1051或PWM(n)1051中的一个相对应)。波形212和211的第一半213是比特‘0’,波形212和211的第二一半214是比特‘1’。图2B的底部的一对波形216示出了PWM波形212和211的时间周期215的时间域中的分解。以下描述与波形212(未加黑波形)有关,其中,加黑的波形是波形212的相应差分分量211。
PWM波形211和212的时间周期215可以被均等地划分成三个部分—215A、215B和215C。第一部分215A,即时间周期215的第一个三分之一,是根据M-PHY(SM)联盟规范的PWM波形211和212的逻辑零,而最后一个1/3部分215C是根据M-PHY(SM)联盟规范的逻辑一。中间部分215B表示根据M-PHY(SM)联盟规范的正在PWM波形211和212中发送的数据217。由于PWM波形211和212是差分PWM信号的差分信号分量,所以数据217(D1)及其相应的逆版本分别在波形211和212中被调制。
图3A是根据本发明一个实施例的用于生成PWM数据(PWM(p)1051和PWM(n)1051)的发射机1011的逻辑单元300/1031的高级逻辑图。PWM信号(p)1051也被称为第一PWM信号,而PWM信号PWM(n)1051也被称为第二PWM信号。参考图1-2来描述逻辑单元1031。在一个实施例中,用于生成PWM波形(PWM(p)1051和PWM(n)1051)的逻辑单元1031包括边沿检测器302,用于检测时钟信号的上升边沿或下降边沿中的一个。为了不模糊本发明的实施例,边沿检测器302是上升边沿检测器,用于检测时钟信号的上升边沿。然而,本发明的实施例可以使用下降边沿检测器,而不改变本发明的实施例的范围。
在一个实施例中,发射机1011的逻辑单元1031包括计数器301,用于响应于检测到时钟Nx信号的上升边沿或下降边沿中的一个而递增计数或递减计数,其中N是整数,例如3、6等等。时钟3x信号表示时钟3x信号在频率上比时钟信号快3倍。为了不模糊本发明的实施例,计数器301是递增计数器,其在时钟Nx信号的每个上升边沿进行计数。然而,本发明的实施例可以使用递减计数器,而不改变本发明的实施例的范围。在一个实施例中,计数器301生成选择信号,其用于将DataIN信号的内容设置在PWM波形的时间周期的中间1/3中,例如,将数据内容217设置在图2B的时间持续时间215B中。
回来参考图3A,发射机1011的逻辑单元1031包括耦合到计数器301和边沿检测器302的重置生成器303。在一个实施例中,重置生成器303用于响应于ResetIN信号的信号电平或者边沿检测器302的输出的信号电平来生成用于重置计数器301的重置信号309。
在一个实施例中,发射机1011的逻辑单元1031包括控制单元304,其用于接收用于传输的DataIN信号,并用于生成DataIN信号的PWM版本,作为PWM(p)1051和PWM(n)1051信号。在一个实施例中,控制单元304从计数器301接收选择信号,以将DataIN信号内容设置在PWM信号(PWM(p)1051和PWM(n)1051)的时间周期的中间1/3中。在一个实施例中,PWM信号(PWM(p)1051和PWM(n)1051)具有与 M-PHY(SM)GEAR速率1至7兼容的数据速率。
图3B是根据本发明一个实施例的用于生成PWM数据(PWM(p)1051和PWM(n)1051)的逻辑单元1031的示意性级别图310。参考图1-2和图3A来描述图3B。在这个实施例中,计数器301是4位计数器,包括以时钟6x信号(即N=6)运行的四个时序逻辑单元3111-4。在一个实施例中,时序逻辑单元3111-4是触发器。在其它实施例中,可以使用其它形式的时序逻辑单元3111-4,而不改变本发明的实施例的范围。在一个实施例中,计数器301包括一个或多个时钟缓冲器312,用于向时序逻辑单元3111-4的时钟端提供时钟6x信号的缓冲版本。在一个实施例中,时序逻辑单元3111-4由重置信号309(与rstb信号相同)来重置。在一个实施例中,选择信号包括计数器301所生成的sel0和sel1信号。在一个实施例中,sel0信号是由时序逻辑单元3112生成的,而sel1是由时序逻辑单元3114生成的。
在一个实施例中,sel0和sel1用作控制单元304的复用器315和316的控制信号。在这样的实施例中,当sel1信号是逻辑低电平,而sel0信号是逻辑高电平时,那么复用器315将DataIN信号作为PWM(p)1051信号传递下去。在这个实施例中,DataIN信号被设置在时间周期215的中间部分215B中。在一个实施例中,当sel0和sel1信号是逻辑低电平时,那么复用器315将逻辑低信号传递下去作为PWM(P)1051信号。在这个实施例中,逻辑低信号形成PWM(p)1051信号的时间周期215的第一部分215A。在一个实施例中,当sel1信号是逻辑高电平时,那么复用器315将逻辑高值传递下去,作为PWM(p)1051信号。在这个实施例中,逻辑高信号形成PWM(p)1051信号的时间周期215的最后一部分215C。
复用器316与复用器315类似地运行,以下除外:与复用器315的选择信号相比,选择信号sel0和sel1进行了交换,并且在选择信号sel0和sel1分别是逻辑低电平和逻辑高电平时,将DataIN信号的逆版本设置在PWM(n)1051信号的时间周期215的中间部分215B中。
在一个实施例中,边沿检测器302包括NAND门313,其用于接收时钟信号的两个版本。在一个实施例中,时钟信号是核心时钟信号。在一个实施例中,时钟信号的第一版本是时钟信号的被延迟的并被逆变的版本,其由逆变器314逆变。在这个实施例中,时钟信号的第二版本是时钟信号的未被延迟的版本。边沿检测器302的输出在时钟信号的上升边沿生成转变边沿。
在一个实施例中,响应于检测到时钟信号的上升边沿而重置计数器301。在本文中讨论的实施例中,使用重置逻辑单元303来响应于时钟信号的检测到的上升边沿和/或外部ResetIN信号而生成重置信号309(与rstb相同)。在一个实施例中,重置逻辑单元303包括AND门。在其它实施例中,也可以使用NAND或NOR门来实现重置逻辑单元303。参考图4的时序图来讨论逻辑单元1031(与310相同)的操作。
图4是根据本发明一个实施例的逻辑单元1031/310的示意性级别图中的各个信号的一组波形400。参考图1-3来描述波形400。时钟401与图3A-B中的时钟信号(与核心时钟信号相同)相对应。时钟6x402与图3B中的时钟6x信号相对应。Rstb403与图3A-B中的Rstb信号(重置信号309)相对应。时钟6x的被延迟版本404与图3B的计数器301中的时钟缓冲器312的输出相对应。Sel0405与图3B中的Sel0相对应,而Sel1406与图3B中的Sel1相对应。DataIN407与图3A-B中的DataIN信号相对应。
在这个实施例中,时钟6x402具有的频率比时钟信号401的频率快6倍。响应于检测到时钟信号401的第一上升边沿,边沿检测器302生成Rstb信号403(假定ResetIN信号是逻辑高电平,作为重置逻辑单元303的AND门的输入)。Rstb信号403重置计数器301,使得选择信号(Sel0405和Sel1406)的输出是逻辑低电平,导致复用器315为PWM(p)1051信号传递逻辑低电平,并导致复用器316为PWM(n)1051信号传递逻辑高电平。
在一个实施例中,在计数器对时钟6x的被延迟版本404信号的第三周期进行计数时,那么Sel0405是逻辑高电平,而Sel1406仍然处于逻辑低电平。在这样的实施例中,复用器315和316将DataIN信号及其逆变版本传递下去,分别作为PWM(p)1051和PWM(n)1051信号。在这个实施例中,选择信号(Sel0405和Sel1406)使得DataIN信号及其逆变版本被分别设置在PWM(p)1051和PWM(n)1051信号的中间部分215B。在计数器301的值达到四时,即,Sel0405和Sel1406都是逻辑高电平,那么复用器315和316不再传递DataIN信号及其逆变版本来分别作为PWM(p)1051和PWM(n)1051信号。在这样的实施例中,复用器315传递逻辑高电平作为PWM(p)1051信号,其与时间周期215的215C部分相对应,而复用器316传递逻辑低电平作为PWM(n)1051信号。
图5是根据本发明一个实施例的用于生成PWM数据的方法的流程图500。虽然流程图500中的方框是以特定顺序示出的,但是可以修改这些动作的顺序。因此,可以以不同的顺序来执行所示的实施例,并且可以并行地执行一些动作/方框。另外,在使用低功率逻辑单元生成PWM信号的各个实施例中,可以忽略一个或多个动作/方框。参考图1-4来说明图5的流程图。
在方框501,边沿检测器302检测时钟信号401的上升边沿或下降边沿中的一个。为了不模糊实施例,边沿检测器302检测时钟信号401的上升边沿。如本文中所讨论的,边沿检测器302可以被配置为检测时钟信号401的下降边沿,而不改变本发明实施例的范围。在方框502,响应于检测到时钟信号401的上升边沿或下降边沿中的一个,计数器301递增计数或递减计数。为了不模糊实施例,计数器301从零开始递增计数,即,在被Rstb信号403(与信号309相同)重置之后,Rstb信号403是在检测到时钟信号401的上升边沿之后生成的。
在方框503,计数器301生成选择信号,即,信号Sel0和Sel1。选择信号确定何时传递DataIN信号407作为PWM(P)1051和PWM(n)1051信号。在方框504,逻辑单元1031接收DataIN信号407,以作为PWM信号进行传输。在方框505,控制单元304根据选择信号(Sel0和Sel1)的逻辑电平来生成PWM(p)信号1051和PWM(n)1051信号。在方框506,向接收机1021发出PWM(p)1051和PWM(n)1051信号,其中,发送第一和第二PWM信号(PWM(p)1051和PWM(n)1051信号)包括:在选择信号指示计数器301递增计数了核心时钟信号401的周期的三分之一时,输出第一和第二PWM信号,并且其中,时钟信号402具有的频率是核心时钟信号401的频率的倍数。
图6是根据本发明一个实施例的包括处理器的系统级图,所述处理器具有用于生成PWM数据的发射机。图6还示出了移动设备的实施例的方框图,在所述移动设备中可以使用平面接口连接器。计算设备600表示移动计算设备,例如计算平板、移动电话或智能电话、具有无线能力的电子阅读器、或者其它无线移动设备。将理解的是,一般性地示出了某些组件,并且在设备600中并没有示出这种设备的全部组件。
设备600包括处理器610,其执行设备600的主要处理操作。在一个实施例中,处理器610包括发射机1011-N,具有用于生成用于传输的PWM(p)1051-N和PWM(n)1051-N信号的逻辑单元300/1031-N,如参考图1-4所讨论的。
回来参考图6,处理器610可以包括一个或多个物理设备,例如微处理器、应用处理器、微控制器、可编程逻辑设备或者其它处理模块。处理器610所执行的处理操作包括:执行操作平台或操作系统,其中,应用和/或设备功能是在所述操作平台或操作系统上执行的。所述处理操作包括与I/O(输入/输出)有关的与人类用户或与其它设备进行的操作、与功率管理有关的操作、和/或与将设备600连接到另一设备有关的操作。处理操作还可以包括与音频I/O和/或显示I/O有关的操作。
在一个实施例中,设备600包括音频子系统620,其表示与向计算设备提供音频功能相关联的硬件(例如音频硬件和音频电路)和软件(例如,驱动程序、编解码器)组件。音频功能可以包括扬声器和/或耳机输出以及麦克风输入。用于这样的功能的设备可以集成到设备600中或者连接到设备600。在一个实施例中,用户通过提供被处理器610接收和处理的音频命令来与设备600进行交互。
显示子系统630表示与提供可视和/或可触摸显示以供用户与计算设备进行交互的硬件(例如显示设备)和软件(例如,驱动程序)组件。显示子系统630包括显示接口632,其包括用于向用户提供显示的特定屏幕或硬件设备。在一个实施例中,显示接口632包括与处理器610分离的逻辑,用于执行与显示器有关的至少一些处理。在一个实施例中,显示子系统630包括向用户提供输出和输入的触摸屏(或触摸板)设备。
I/O控制器640表示和与用户的交互有关的硬件设备和软件组件。I/O控制器640可以操作以管理作为音频子系统620和/或显示子系统630的一部分的硬件。另外,I/O控制器640示出了连接到设备600的额外设备的连接点,通过该额外设备,用户可以与系统进行交互。例如,可以附接到设备600的设备可以包括麦克风设备、扬声器或立体声系统、视频系统或其它显示设备、键盘或小键盘设备、或者其它与特定应用(例如读卡器或其它设备)一起使用的其它I/O设备。
如上面提到的,I/O控制器640可以与音频子系统620和/或显示子系统630进行交互。例如,通过麦克风或其它音频设备进行的输入可以提供针对设备600的一个或多个应用或功能的输入或命令。另外,替代或者除了显示输出以外,可以提供音频输出。在另一个实施例中,如果显示子系统包括触摸屏,那么显示设备还用作输入设备,其可以至少部分地被I/O控制器640管理。在设备600上还可以有额外的按钮或开关,用以提供由I/O控制器640管理的I/O功能。
在一个实施例中,I/O控制器640管理诸如加速计、照相机、光传感器或其它环境传感器、或者可以包括在设备600中的其它硬件之类的设备。输入可以是直接用户交互以及向系统提供环境输入以影响其操作的一部分(例如,对噪声进行过滤、针对亮度检测调整显示器、针对照相机应用闪光灯或者其它功能)。
在一个实施例中,设备600包括电源管理650,其管理电池功率使用、电池充电以及与功率节省操作有关的功能。存储子系统660包括用于在设备600中存储信息的存储设备。存储器可以包括非易失性存储设备(在存储设备的电力被中断时状态不发生变化)和/或易失性存储设备(在存储设备的电力被中断时状态不确定)。存储器660可以存储应用数据、用户数据、音乐、照片、文档或其它数据以及与系统600的应用和功能的执行有关的系统数据(不管是长期的还是临时的)。
实施例的元件还被提供成用于存储计算机可执行指令(例如,实现图5的流程图和本文讨论的任意其它过程的指令)的机器可读介质(例如存储器660)。机器可读介质(例如,存储器660)可以包括但不限于:闪存、光盘、CD-ROM、DVD ROM、RAM、EPROM、EEPROM、磁卡或光卡、或者适合于存储电子或机器可执行指令的其它类型的机器可读介质。例如,本发明的实施例可以作为计算机程序(例如BIOS)被下载,所述计算机程序可以通过数据信号的形式经由通信链路(例如调制解调器或网络连接)而从远程计算机(例如服务器)传输到请求计算机(例如客户端)。
连接670包括使得设备600能够与外部设备进行通信的硬件设备(例如,无线和/或有线连接器和通信硬件)和软件组件(例如驱动程序、协议栈)。设备可以是分离的设备,例如其它计算设备、无线接入点或基站以及诸如耳机、打印机或其它设备之类的外围设备。
连接670可以包括多个不同类型的连接。概括起来,设备600是使用蜂窝连接672和无线连接674来进行说明的。蜂窝连接672一般是指无线运营商提供的蜂窝网络连接,例如,经由GSM(全球移动通信系统)或变形或派生、CDMA(码分多址)或变形或派生、TDM(时分复用)或变形或派生、或者其它蜂窝服务标准来提供。无线连接674是指不是蜂窝的无线连接,并且可以包括个域网(例如蓝牙、近场等)、局域网(例如Wi-Fi)和/或广域网(例如WiMax)或者其它无线通信。
外围连接680包括硬件接口和连接器以及软件组件(例如驱动程序、协议栈)以进行外围连接。将理解的是,设备600可以是去往其它计算设备的外围设备(“to”682)以及具有连接到其的外围设备(“from”684)。设备600通常具有“坞(docking)”连接器,用于连接到其它计算设备,以用于对设备600上的内容进行管理(例如,下载和/或上载、改变、同步)之类的目的。另外,坞连接器可以允许设备600连接到某些外围设备,所述外围设备允许设备600控制例如输出到音频视觉系统或其它系统的内容。
除了专属坞连接器或其它专属连接硬件以外,设备600可以经由公共的或基于标准的连接器进行外围连接680。公共类型可以包括通用串行总线(USB)连接器(其可以包括多个不同的硬件接口中的任意一个)、显示端口(其包括MiniDisplayPort(MDP)、高清多媒体接口(HDMI)、防火墙或其它类型。
在说明书中提及“实施例”、“一个实施例”、“一些实施例”或者“其它实施例”是指结合实施例描述的特定特征、结构或特性至少包括在一些实施例中,但不必包括在全部实施例中。“实施例”、“一个实施例”或“一些实施例”的各个出现未必都是指相同的实施例。如果说明书陈述“可以”、“可能”或者“能够”包括组件、特征、结构或特性,那么并不是需要包括特定的组件、特征、结构或特性。如果说明书或权利要求书提及“一”或“一个”元件,那么这并不表示仅仅存在一个元件。如果说明书或权利要求书提及“额外的”元件,那么这并不排除存在多于一个的额外元件。
虽然,已经结合本发明的特定实施例描述了本发明,但是对于本领域普通技术人员来说,根据以上描述,这些实施例的许多替换、修改和变形都将是显而易见的。
例如,可以使用任何用于确定数据信号的1/3和2/3时间点的计数模块来生成控制单元的选择信号。虽然参考MIPI GEAR1-7的数据生成讨论了实施例,但是这些实施例的范围并不限于MIPI。本文中的实施例并不限于图3B中的4位计数器。在一个实施例中,计数器是2位计数器,并且时钟Nx信号是比核心时钟信号(在图3B中也被称为时钟信号)快3倍的时钟3x信号。本发明的实施例旨在涵盖落入所附权利要求的宽泛范围内的所有这些替换、修改和变形。
提供摘要,其允许读者确定本技术公开内容的本质和概要。提交该摘要,要理解的是其不会用于限制权利要求的范围和意义。在此,以下权利要求并入具体实施方式,其中每个权利要求作为单独的实施例而代表其自己。

Claims (25)

1.一种发射机,包括:
边沿检测器,用于检测时钟信号的上升边沿或下降边沿中的一个;
计数器,用于响应于检测到所述时钟信号的所述上升边沿或所述下降边沿中的一个而递增计数或递减计数,所述计数器具有输出以生成选择信号;以及
第一复用器和第二复用器,所述第一复用器和所述第二复用器分别具有从数据输入信号节点下游耦合的各自信道输入并且分别具有耦合到所述计数器的所述输出的各自的信道选择输入,所述第一复用器和所述第二复用器用于生成差分脉冲宽度调制(PWM)信号的第一PWM信号和第二PWM信号作为输出。
2.如权利要求1所述的发射机,其中,所述PWM信号具有与 M-PHY(SM)GEAR速率1至7兼容的数据速率。
3.如权利要求1所述的发射机,其中,所述PWM信号由用于接收具有GEAR速率1至7的信号的 M-PHY(SM)接收机接收。
4.如权利要求1所述的发射机,其中,所述时钟信号具有的频率是核心时钟信号频率的倍数。
5.如权利要求4所述的发射机,其中,所述计数器是4位计数器,并且所述时钟信号具有的频率比所述核心时钟信号频率快6倍。
6.如权利要求4所述的发射机,其中,所述计数器是2位计数器,并且所述时钟信号具有的频率比所述核心时钟信号频率快3倍。
7.如权利要求1所述的发射机,其中,所述计数器被实现为触发器的链,所述计数器的输出来自所述触发器中的一个,并且耦合到所述第一复用器和所述第二复用器的第二各自信道选择输入的第二信道选择信号来自所述触发器中的另一个。
8.如权利要求1所述的发射机,其中,所述计数器用于在核心时钟信号的每个周期被重置。
9.一种由发射机执行的方法,包括:
检测时钟信号的上升边沿或下降边沿中的一个;
响应于检测到所述时钟信号的所述上升边沿或所述下降边沿中的一个,由计数器递增计数或递减计数,所述计数器用于生成选择信号;
在数据输入节点处接收用于传输的数据信号;
从第一复用器和第二复用器生成差分脉冲宽度调制(PWM)信号的第一PWM信号和第二PWM信号,所述第一复用器和所述第二复用器分别具有在所述数据输入节点下游的各自的信道输入以及在各自的信道选择输入处从所述计数器接收所述选择信号的各自的信道选择输入。
10.如权利要求9所述的方法,其中,所述计数器被实现为触发器的链,其中,所述选择信号从所述触发器中的一个生成,并且被提供到所述第一复用器和所述第二复用器的第二各自信道选择输入的第二信道选择信号来自所述触发器中的另一个。
11.如权利要求9所述的方法,还包括:在核心时钟信号的每个时钟周期,重置所述计数器。
12.如权利要求9所述的方法,其中,所述PWM信号具有与 M-PHY(SM)GEAR速率1至7兼容的数据速率。
13.如权利要求9所述的方法,其中,所述PWM信号由用于接收具有GEAR速率1至7的信号的 M-PHY(SM)接收机接收。
14.如权利要求9所述的方法,其中,所述时钟信号具有的频率是核心时钟信号频率的倍数。
15.如权利要求14所述的方法,其中,所述计数器是4位计数器,并且所述时钟信号具有的频率比所述核心时钟信号频率快6倍。
16.如权利要求14所述的方法,其中,所述计数器是2位计数器,并且所述时钟信号具有的频率比所述核心时钟信号频率快3倍。
17.一种系统,包括:
显示单元;
通信地耦合到所述显示单元的处理器,包括发射机,所述发射机包括:
边沿检测器,用于检测时钟信号的上升边沿或下降边沿中的一个;
计数器,用于响应于检测到所述时钟信号的所述上升边沿或所述下降边沿中的一个而递增计数或递减计数,所述计数器具有输出以生成选择信号;和
第一复用器和第二复用器,所述第一复用器和所述第二复用器分别具有从数据输入信号节点下游耦合的各自信道输入并且分别具有耦合到所述计数器的所述输出的各自的信道选择输入,所述第一复用器和所述第二复用器用于生成差分脉冲宽度调制(PWM)信号的第一PWM信号和第二PWM信号作为输出;以及
用于允许所述处理器耦合到另一设备的无线接口。
18.如权利要求17所述的系统,其中,所述显示单元是触摸板或触摸屏。
19.如权利要求17所述的系统,其中,所述PWM信号具有与 M-PHY(SM)GEAR速率1至7兼容的数据速率。
20.如权利要求17所述的系统,其中,所述PWM信号由用于接收具有GEAR速率1至7的信号的 M-PHY(SM)接收机接收。
21.如权利要求17所述的系统,其中,所述时钟信号具有的频率是核心时钟信号频率的倍数。
22.如权利要求21所述的系统,其中,所述计数器是4位计数器,并且所述时钟信号具有的频率比所述核心时钟信号频率快6倍。
23.如权利要求21所述的系统,其中,所述计数器是2位计数器,并且所述时钟信号具有的频率比所述核心时钟信号频率快3倍。
24.如权利要求21所述的系统,其中,所述计数器被实现为触发器的链,所述计数器的所述输出来自所述触发器中的一个,并且耦合到所述第一复用器和所述第二复用器的第二各自信道选择输入的第二信道选择信号来自所述触发器中的另一个。
25.如权利要求17所述的系统,其中,所述计数器用于在核心时钟信号的每个周期被重置。
CN201180075498.2A 2011-12-15 2011-12-15 用于生成脉冲调制信号的低功率发射机 Active CN103999419B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2011/065175 WO2013089743A1 (en) 2011-12-15 2011-12-15 Low power transmitter for generating pulse modulated signals

Publications (2)

Publication Number Publication Date
CN103999419A CN103999419A (zh) 2014-08-20
CN103999419B true CN103999419B (zh) 2017-05-10

Family

ID=48613023

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201180075498.2A Active CN103999419B (zh) 2011-12-15 2011-12-15 用于生成脉冲调制信号的低功率发射机

Country Status (5)

Country Link
US (1) US9130817B2 (zh)
EP (1) EP2792114A4 (zh)
CN (1) CN103999419B (zh)
TW (1) TWI511462B (zh)
WO (1) WO2013089743A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9412294B2 (en) * 2013-08-22 2016-08-09 Boe Technology Group Co., Ltd. Data transmission device, data transmission method and display device
US9531280B2 (en) * 2014-05-09 2016-12-27 Avago Technologies General Ip (Singapore) Pte. Ltd. Isolation device and system
US10657089B2 (en) 2018-07-30 2020-05-19 Texas Instruments Incorporated Embedded universal serial bus 2 repeater
US11386036B2 (en) 2018-08-06 2022-07-12 Texas Instruments Incorporated Embedded universal serial bus 2 repeater
US10762016B2 (en) 2018-08-30 2020-09-01 Texas Instruments Incorporated Embedded universal serial bus 2 repeater
KR20220093983A (ko) 2020-12-28 2022-07-05 삼성전자주식회사 데이터 전송률을 조정하는 스토리지 장치 및 이를 포함하는 스토리지 시스템

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5864582A (en) * 1997-02-24 1999-01-26 Ford Global Technologies, Inc. Pulse width extension with analog command
US6658583B1 (en) * 1999-03-16 2003-12-02 Seiko Epson Corporation PWM control circuit, microcomputer and electronic equipment
CN1716774A (zh) * 2004-07-02 2006-01-04 恩益禧电子股份有限公司 脉宽调制电路
CN101272123A (zh) * 2008-04-29 2008-09-24 江南大学 基于fpga的空间矢量脉宽调制方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6037821A (en) 1998-05-28 2000-03-14 General Electric Company Digital programmable clock generator with improved accuracy
US6760389B1 (en) 1998-06-01 2004-07-06 Agere Systems Inc. Data recovery for non-uniformly spaced edges
KR20010052926A (ko) 1998-06-18 2001-06-25 가나이 쓰토무 반도체집적회로
US7054374B1 (en) 2000-12-29 2006-05-30 Intel Corporation Differential simultaneous bi-directional receiver
US7015832B2 (en) 2004-05-25 2006-03-21 Bei Sensors & Systems Company, Inc. Pulse width modulation based digital incremental encoder
US7978754B2 (en) 2004-05-28 2011-07-12 Rambus Inc. Communication channel calibration with nonvolatile parameter store for recovery
DE102004055299B4 (de) * 2004-11-16 2009-08-27 Texas Instruments Deutschland Gmbh Elektronisches System mit einer Master-Einheit und einer Slave-Einheit
US7787403B2 (en) 2004-12-23 2010-08-31 Intel Corporation Apparatus and method for adjusting a duty cycle to save power in a computing system
WO2007124300A2 (en) 2006-04-21 2007-11-01 Sensis Corporation A system and method for multilaterating a position of a target using mobile remote receiving units
TWI357007B (en) * 2006-06-07 2012-01-21 Mstar Semiconductor Inc Universal identification apparatus used in univers
WO2008114205A2 (en) 2007-03-20 2008-09-25 Nxp B.V. Fast powering-up of data communication system
WO2009063410A2 (en) 2007-11-13 2009-05-22 Nxp B.V. Duty-cycle modulated transmission
US7733248B2 (en) 2008-09-18 2010-06-08 Fairchild Semiconductor Corporation Measuring and regenerating a variable pulse width
US8324824B2 (en) * 2009-01-29 2012-12-04 Ixys Corporation 1-wire communication protocol and interface circuit
US20130272368A1 (en) 2011-09-28 2013-10-17 Wei-Lien Yang Low power data recovery using over-clocking

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5864582A (en) * 1997-02-24 1999-01-26 Ford Global Technologies, Inc. Pulse width extension with analog command
US6658583B1 (en) * 1999-03-16 2003-12-02 Seiko Epson Corporation PWM control circuit, microcomputer and electronic equipment
CN1716774A (zh) * 2004-07-02 2006-01-04 恩益禧电子股份有限公司 脉宽调制电路
CN101272123A (zh) * 2008-04-29 2008-09-24 江南大学 基于fpga的空间矢量脉宽调制方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
eAMON O"Malley.A programmable digital pulse width modulator providing versatile pulse patterns and supporting switching frequencies beyond 15 MHz.《2004 IEEE APPLIED POWER ELECTRONICS CONFERENCE AND EXPOSITION》.2004, *

Also Published As

Publication number Publication date
TWI511462B (zh) 2015-12-01
US9130817B2 (en) 2015-09-08
WO2013089743A1 (en) 2013-06-20
EP2792114A1 (en) 2014-10-22
EP2792114A4 (en) 2015-07-29
TW201340614A (zh) 2013-10-01
US20140226708A1 (en) 2014-08-14
CN103999419A (zh) 2014-08-20

Similar Documents

Publication Publication Date Title
CN103999419B (zh) 用于生成脉冲调制信号的低功率发射机
CN105302757B (zh) 用于减小切换抖动的装置和方法
US9160585B2 (en) Data interface synchronization
CN105493062B (zh) 可配置的时钟树
US9876491B2 (en) Apparatus, system, and method for re-synthesizing a clock signal
CN108628784B (zh) 串行通信器及串行通信系统
AU2016365655A1 (en) Single-line PMIC-host low-level control interface
US10572437B2 (en) Adaptive read technique for multi-drop bus
CN106060787A (zh) 一种信息发送的方法、装置及设备
CN110035504A (zh) 一种空间关系的确定方法、终端及基站
EP3171269B1 (en) Data transmission method and mobile terminal
US20130141076A1 (en) Spread Spectrum Clock Signal Detection System and Method
CN103559111B (zh) Fpga芯片间的io信道调试方法及系统
JP2013066161A (ja) アンテナ拡張システムおよびその方法
CN102929330A (zh) 用于产生usb外设时钟的电路及方法
CN105850047A (zh) 正交分频器
CN203882617U (zh) 带指示灯的蓝牙mp3播放器
US8692699B2 (en) Data interface clock generation
US8816885B2 (en) Data interface alignment
US20110302452A1 (en) Circuitry to facilitate testing of serial interfaces
CN104703167A (zh) Sim卡密钥定时删除装置及具有该装置的薄膜sim卡
CN103945573A (zh) 虚拟无线电中基带射频接口的实现方法及基带射频接口
WO2022015328A1 (en) Switching communication connections based on processor type
Åstrand Implementation of Sub-GHz Real Time Radio

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant