TWI474158B - 藉電腦平台進行之方法、非暫時性電腦可讀取儲存媒體、及用於電腦平台之電源管理的設備和系統 - Google Patents
藉電腦平台進行之方法、非暫時性電腦可讀取儲存媒體、及用於電腦平台之電源管理的設備和系統 Download PDFInfo
- Publication number
- TWI474158B TWI474158B TW100147141A TW100147141A TWI474158B TW I474158 B TWI474158 B TW I474158B TW 100147141 A TW100147141 A TW 100147141A TW 100147141 A TW100147141 A TW 100147141A TW I474158 B TWI474158 B TW I474158B
- Authority
- TW
- Taiwan
- Prior art keywords
- processor
- idle
- power state
- transition
- logic
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/28—Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3237—Power saving characterised by the action undertaken by disabling clock generation or distribution
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3268—Power saving in hard disk drive
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3275—Power saving in memory, e.g. RAM, cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3278—Power saving in modem or I/O interface
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3003—Monitoring arrangements specially adapted to the computing system or computing system component being monitored
- G06F11/3024—Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a central processing unit [CPU]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3055—Monitoring arrangements for monitoring the status of the computing system or of the computing system component, e.g. monitoring if the computing system is on, off, available, not available
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Quality & Reliability (AREA)
- Software Systems (AREA)
- Mathematical Physics (AREA)
- Power Sources (AREA)
- Hardware Redundancy (AREA)
Description
實施例大體上係有關對於電腦平台設備之電源管理。尤其是,某些實施例提供用以將一平台上之處理器電源狀態變遷聯結至該平台之另一電源狀態變遷的方法。
於現有的電腦平台中,操作系統(OS)不同地支援電源管理技術,其是獨特於一特定處理器-例如,具有傳統先進組態以及電源界面(ACPI)為基礎之機構。例如,目前操作系統電源管理(OSPM)機構,其提供用以將一平台處理器核心變遷至一特定處理器,閒置處理器電源狀態,例如,一C6電源狀態。
自動設備電源管理之引進已允許此些電腦平台漸增地依賴用於獨立管理在各對於它們獨有之各別平台設備的特定設備電源狀態之間變遷的各種設備型式之驅動器。
但是,迄今,一平台之處理器至一特定處理器特定電源狀態的變遷已無關於其他型式平台設備至它們分別的特定設備電源狀態之任何變遷。例如,現有的操作系統電源管理(OSPM)機構不便利於在平台上的一處理器電源狀態變遷至另一電源狀態變遷之任何關聯,其中該另一電源狀態變遷是特定於,或包括,另一者,例如,非處理器型式平台設備的變遷電源狀態。
藉由依賴分別的電源管理決定以及它們對應的分別平台狀態變遷-例如,一特定處理器電源狀態變遷以及一分別的(額外的-處理器)設備電源狀態變遷-自電腦平台觀點整體看來,現有的電腦平台電源管理技術不能被認為可能有機會有助於更有效的電源狀態。
依據本發明之一實施例,係特地提出一種利用一電腦平台進行之方法,該方法包括下列步驟:藉由在該電腦平台之一處理器上執行一操作系統(OS):檢測該處理器之一處理器閒置情況;並且回應於檢測該處理器閒置情況以識別該處理器至一處理器閒置電源狀態之一變遷,並且傳送指示該處理器之變遷的一訊息;提供除了該處理器之外的該平台之一設備的閒置情況之一指示;並且回應於指示該處理器之變遷之該訊息以及該設備之閒置情況的該指示之兩者,而識別該電腦平台至一系統閒置電源狀態之一變遷。
本發明各種實施例藉由附圖之範例被展示且不是限定,並且於其中:
第1圖是展示依據一實施例用以實作電源管理之系統的選擇元件之方塊圖。
第2圖是展示依據一實施例用以進行一系統電源狀態變遷的晶片上系統的選擇元件之方塊圖。
第3圖是展示依據一實施例用以聯結一處理器電源狀態變遷至另一電源狀態變遷之平台的選擇元件之方塊圖。
第4圖是展示依據一實施例用以識別一平台之系統電源狀態變遷的方法之選擇元件的方塊圖。
實施例不同地提供將平台之處理器的處理器特定電源狀態變遷與在該平台上的一個或多個其他設備之一電源狀態變遷聯結在一起的技術。此些變遷之聯結提供辨識並且實作更有效的全平台電源狀態之機會。
於一實施例中,一平台之電源管理功能被提供,例如,藉由在該平台之一處理器上執行的OS之處理器管理器。該處理器管理器可檢測,並且回應於,執行OS之處理器的閒置情況。例如,回應於一些目前或預期的處理器閒置之指示,該處理器管理器可能啟動該處理器至閒置電源狀態,例如,C6(或更低的電源狀態)的變遷。處理器管理器對被指示的處理器閒置之回應可包括啟始全平台系統電源狀態變遷,其中該處理器-特定電源狀態變遷僅是一部分。
藉由展示而非限制的方式,該處理器管理器在其處理器進入處理器閒置電源狀態時可能指示給該平台之系統管理器。該系統管理器可能,例如,包含識別除了處理器之外,特定的一個或多個平台設備之電源狀態資訊的功能。另外或額外地,該系統管理器可包含,或接取,一個或多個設備驅動器或相似邏輯,以實作設備特定電源狀態變遷-例如,以識別設備特定電源狀態資訊為基礎。
於一實施例中,該平台包含聯結邏輯以將該處理器至處理器-特定電源狀態之變遷與一個或多個其他平台設備至分別的設備-特定電源狀態之變遷做聯結。例如,該聯結邏輯可以伺機進行此聯結以回應於識別一全平台系統電源狀態變遷之可得性,其包含多數個平台設備之分別平台設備電源狀態的變遷。
第1圖展示依據某些實施例之一電腦系統100的選擇元件。系統100可包含一平台105,平台105具有提供不同電源至平台105之一個或多個構件之一電源供應155。雖然各種實施例之範疇不限於此,平台105可包含一個或多個個人電腦(PC)、個人數位助理(PDA)、網際網路器具、行動電話、筆記型電腦、平板設備、行動裝置、無線通訊設備及/或任何其他包含實作電源管理之機構的電腦設備。
依據展示之實施例,平台105可包含直接地或間接地耦合至一個或多個其他構件(例如,記憶體125以及系統互連135)之處理單元110。記憶體125可包含動態隨機存取記憶體(DRAM)、非依電性記憶體、或其類似者。於一範例中,記憶體125可儲存可被處理單元110所執行之軟體程式。額外地或另外地,處理單元110可存取基本輸入/輸出系統(BIOS)指令120-例如,儲存在記憶體125中或在分別的儲存設備中之指令。
處理單元110可經由一個或多個位址及/或資料匯流排而不同地耦合至平台105之構件。應了解,除此之外或額外地聯結此些匯流排之互連可被使用以連接處理單元110。例如,一個或多個專用的資料及/或控制線、縱橫線、等等,可依據不同的實施例被使用以將處理單元110連接至記憶體125或其他設備。
如下面之討論,處理單元110可包含一個或多個核心115以執行操作系統(OS),未被展示出。於各種實施例中,執行OS可以實作一個或多個特點-例如,先進組態以及電源界面(ACPI)及/或操作系統電源管理(OSPM)程式碼-以分別提供電源供應155之電源分配管理。此外,處理單元110可包含快取記憶體(未被展示),例如,靜態隨機存取記憶體(SRAM)以及其類似者,或任何多種型式之內部整合記憶體。
互連135可將平台105之各種構件彼此耦合,以供資料及/或控制訊息的各種交換。藉由展示而非限制之方式,互連135可包含一個或多個以太界面、通用串列匯流排(USB)界面、週邊構件互連界面、以及其類似者。額外地或另外地,互連135可代表電路以控制各種因而被互連的構件。例如,互連135可包含一個或多個控制器中樞,例如,I/O控制器中樞、平台控制器中樞、記憶體控制器中樞、及/或其類似者。
為了展示某些實施例之各種特點,互連135被展示為將處理單元110耦合至用以在平台105接收通訊之輸入設備130、用以自平台105傳送通訊之輸出設備140,以及將資料存入平台105之儲存設備145。藉由展示而非限定的方式,輸入設備130以及輸出設備140或其中之任一者可包含一個或多個鍵盤、小型鍵盤、滑鼠、觸控板、觸控螢幕、顯示器、生物識別設備、以及其類似者。儲存設備145可包含一個或多個硬碟(HDD)、固態硬驅動器(SSD)、光碟(CD)驅動器、數位多功能光碟驅動器(DVD)、及/或其他電腦媒體輸入/輸出(I/O)設備。於一實施例中,一個或多個輸入設備130、輸出設備140以及儲存設備145可以是外接的,並且耦合至平台105,例如,作為平台105之各種週邊設備。
應了解,平台105多種額外或另外的不同設備、電路區塊等等之任一者,可依據各種實施例而耦合至處理單元110。同時應了解,平台105的特定結構-例如,平台105之設備、電路區塊、等等,相對於處理單元110的組態-並不受限於某些實施例。
依據展示的實施例,系統100可經由網路160的連接而與其他設備交換資料。例如,平台105可包含網路界面設備150以與網路160交換網路交通。該網路連接可包含任何型式的網路連接,例如,以太連接、數位用戶迴路(DSL)、電話線、同軸電纜線等等。網路160可以是任何型式的網路,例如,網際網路、電話網路、電纜網路、無線網路,例如,符合包含一個或多個IEEE 802.11相關標準之IEEE標準802.11,1999、用於無線都會網路之IEEE 802.16標準的網路及/或其類似者。
依據一實施範例,處理單元110-例如,處理單元110之處理核心115-可在不同的時間於二個或更多個處理器電源狀態之下操作。平台105可提供硬體及/或軟體構件以支援、啟動、或以不同的方法實作處理器核心115之在此些處理器電源狀態之間的變遷。
第2圖展示依據一實施例在一電腦平台上實作系統電源狀態之變遷的晶片系統(SoC) 200之選擇元件。SoC 200可包含,例如,受控制於電源管理機構之平台105的一組設備之部份或全部,於一實施例中,其將一個或多個其他平台設備的處理器電源狀態變遷聯結至另一電源狀態變遷。
SoC 200可包含一個或多個處理器,例如,具有至少一個處理器核心210的CPU 205。應了解,CPU 205,在一不同的實施例中,可駐留在一平台之一個或任何的SoC之外-例如,在一分別的單一或多核心CPU IC晶片中。處理器核心210可不同地耦合至一個或多個其他平台設備-例如,包含駐留於SoC 200上,或之外的構件。
SoC 200可提供電源管理至CPU 205、SoC 200之一個或多個其他構件設備、及/或被耦合至SoC 200的一個或多個其他平台設備(未被展示)。例如,處理器核心210可執行提供OS電源管理(OSPM)功能之一OS。另外或額外地,SoC 200可包含電源管理單元(PMU) 220以各別地檢測、決定或提供資料及/或控制訊息至監視器及/或控制電源特性給予SoC 200之設備及/或耦合至SoC 200的平台設備(未被展示)。例如,PMU 225可接收、產生或以不同方法存取PMU狀態資訊225以供用於核心210及/或一個或多個其他平台設備的電源管理。於一實施例中,處理器核心210的電源管理可以聯結至SoC 200的一個或多個其他設備-及/或在SoC 200之外的一個或多個平台設備之電源管理-其各別地搭配處理器核心210而操作。
此電源管理可延伸至多種平台設備之任一組合。藉由展示而非限制的方式,SoC 200可包含具有電路或其他邏輯的圖形模組240以進行圖形資料之形成計算或其他處理。另外或額外地,SoC 200可包含視訊編碼模組245及/或視訊解碼模組255-例如,以處理在平台之間交換的視訊資料。另外或額外地,SoC 200可包含顯示模組250,其具有界面、驅動器或其他的電路/邏輯,以將視訊資訊提供至顯示器-例如,經由SoC 200之顯示埠265。此外,SoC 200可以額外地或另外地包括含有電路或其他邏輯以管理SoC 200駐留之平台資料儲存設備的存取之記憶體控制器215。
額外地或另外地,SoC 200可以不同地包含供接收及/或發送時脈、電源、資料、控制或其他信號之一個或多個裝置。藉由展示而非限制的方式,SoC 200可包含一相位鎖定迴路(PLL)模組230,以供SoC 200接收、處理及/或分佈一個或多個時脈信號至各構件設備。SoC 200可包含一喚醒模組235,其具有電路或其他邏輯以檢測指示將電路遷出低電源狀態的喚醒事件之輸入信號。額外地或另外地,SoC 200可包含依據各種實施例之雲端資料管理界面(cDMI) 260、雙倍資料率(DDR) I/O界面270、顯示埠265及/或提供SoC 200接收及/或傳送各種時脈、電源、資料、控制或其他信號之另外或不同裝置的多種組合之任一者。
於各種實施例中,耦合至處理器核心210之SoC 200的一些或所有構件,在各種不同實施例中,可駐留與平台之一個或任何SoC分離。同時應了解,SoC 200的此些其他耦合構件之組合及/或組態,僅作為展示之用,並且依據不同的實施例,SoC 200可包含耦合至處理器核心210之一個或多個另外或不同構件的多種組合之任一者。
第3圖展示依據一實施例在系統電源狀態之間轉移的平台300之選擇元件。平台300可包含,例如,平台105之一些或所有的特點。於一實施例中,展示於第3圖的一部分設備可駐留於單一SoC上-例如,SoC 200。
平台300可包含OS 305,例如,其搭配一處理器315以及一記憶體320而執行。OS 305可包含處理器管理器310-例如,一組執行OS指令,其執行以管理處理器315之電源狀態。於一實施例中,處理器管理器310可評估、識別或以不同方法檢測處理器315之一個或多個處理器閒置情況。藉由展示而非限制的方式,處理器管理器310可至少實作,例如,Linux OS之CPUIDLE管理器程序之功能。另外或額外地,該處理器管理器310可使用其他OS電源管理(OSPM)技術,以供用於處理器閒置檢測以及回應-例如,依據一先進組態以及電源界面(ACPI)標準,例如,於2010年4月5日所釋出之ACPI 4.0a版。
藉由展示而非限制的方式,處理器管理器315可執行以計算、接收指示、或以不同方法檢測目前處理器閒置位準(及/或型式)、處理器閒置目前變率、預期未來的處理器閒置、預期未來的處理器閒置變率、及/或其類似者。應了解,檢測處理器之閒置狀態可包含檢測該處理器之對應的負載狀態。
例如,OS 305可包含或以不同方法存取排程器(未被展示),其安排下一個操作、線程等等以供用於OS 305之執行。處理器管理器310可檢測OS 305之排程器已決定具有、或預期將有無備妥操作或線程被排程以供執行的情況。
依據檢測目前或預期的未來處理器閒置情況,處理器管理器310可決定該閒置情況代表將處理器315變遷至特定處理器-特定電源狀態之一機會-例如,處理器閒置電源狀態,如C6(或更低處理器電源狀態)。回應於此機會之識別,處理器管理器310可啟動此一電源狀態變遷,其利用傳信給OS之C狀態驅動器,或經由任何多種不同閒置處理器之技術-例如,依據現有的ACPI機構。
於一實施例中,回應於所檢測之處理器315的閒置情況可包含處理器管理器310開始一系統電源狀態變遷-例如,其中處理器315的處理器電源狀態變遷剛好是一元件。
藉由展示而非限制的方式,執行處理器管理器310之功能可導致處理器315產生訊息325,其指示處理器315進入特定處理器電源狀態之登入-例如,C6或另一處理器閒置電源狀態。
訊息325可利用聯結邏輯355而被接收-例如,在平台300之系統管理器330中,其中系統管理器330包含硬體及/或軟體裝置以供實作除了處理器315之外的一個或多個平台300設備之設備-特定電源管理。藉由展示而非限制的方式,系統管理器330可被耦合至一個或多個其他平台設備340a,…,340n,或以不同方式存取平台狀態資訊,以決定一個或多個平台設備340a,…,340n,是否處於或預期進入,對於一閒置備用系統電源狀態而言,足夠靜態的活動位準。系統管理器330可得到,例如,屏幕保護程式超過時間、網路堆疊閒置、在目前執行應用之下執行的子程序閒置、或對於分別設備的平台閒置之任何多種額外的或另外指示之通知。應了解,聯結邏輯355可依據各種實施例,駐留於在系統管理器300外部的電源管理構件上。
於一實施例中,系統管理器330是在OS 305上執行的一功能。額外地或此外,系統管理器330可以利用其他的平台電源管理邏輯-例如,一電源管理單元,例如,PMU 220,被實作在OS 305之外。系統管理器330可緊密地耦合至OS 305之處理器-特定或其他電源管理功能。例如,系統管理器330可包含或存取至一專用通道及/或協定以對於OS 305進行直接電源管理通訊。於一實施例中,系統管理器330可視得平台300之量測,其被使用以決定平台300在各時間可能進入的系統電源狀態。此外,系統管理器330可能具有實作支援多數不同系統閒置狀態之程度等級的電源管理特點。
依據系統管理器330所檢測之訊息325以及關於一個或多個其他平台300之平台設備的其他狀態資訊,聯結邏輯330可識別處理器315進入處理器閒置電源狀態之登入對於另外的、設備特定電源狀態變遷是否為適時的-例如,支援對於平台300整體而言的一合計系統電源狀態變遷之實作。回應於此些系統電源狀態變遷識別,聯結邏輯330可指示被包含於,或以不同的方式存取至,系統管理器330的機構(未被展示)-例如一個或多個設備驅動器、時脈閘控邏輯、電源閘控邏輯、PMU,等等-以實作系統電源狀態變遷。此些指示可包含,例如,系統管理器330傳送一控制信號345以將來自電源供應335的提供350調整至一個或多個平台設備340a,…,340n之電壓、電流或其他信號之各種位準/頻率/等等。
第4圖展示依據一實施例識別一電腦平台之一電源狀態變遷的方法400之選擇元件。方法400可被例如,平台300所進行。尤其是,方法400可被例如,OS305、系統管理器330以及聯結邏輯355(其可被包含於系統管理器330,或在其外部)之分別功能的平台構件所進行。
於方法400中,OS之一處理器管理器可在410檢測執行OS的處理器之閒置情況。回應於該處理器閒置情況的檢測,處理器管理器可在420識別該處理器至一處理器閒置電源狀態之變遷。此外,檢測該處理器閒置情況之回應可包含該處理器管理器導致一訊息被傳送,其指示該處理器至該處理器閒置電源狀態的決定變遷。
關聯於上述處理器管理器之操作,方法400可包含,在430,一系統管理器檢測除了處理器之外的一平台設備之閒置情況。各種實施例不受限於在430之檢測相對於操作410、420之可能發生的時間。該聯結邏輯在440可接收檢測設備閒置情況之指示,並且該訊息指示該處理器至處理器閒置電源狀態之決定變遷。
依據指示該處理器變遷至處理器閒置電源狀態之決定變遷的訊息以及被指示之設備的閒置情況,方法400可在450識別該平台之系統電源狀態變遷。
於一實施例中,識別系統電源狀態變遷可包含自數個閒置備用系統電源狀態中選擇可變遷的一較佳系統電源狀態。如此處之使用,一閒置備用系統電源狀態指示同時發生的電源狀態之組合,對於分別平台設備各有一組,其中該組合包含一特定於一平台處理器之一閒置電源狀態-例如,一平台CPU之一特定的處理器核心。
下面列表1包含依據一實施例之二個展示的閒置備用系統電源狀態之各別的構件設備電源狀態之列表。
應了解於各種實施例中,多種額外或不同之閒置備用系統電源狀態之任一種可被實作。
識別450可以各關聯於一個或多個分別的性能優點及/或缺點之多數候選閒置備用系統電源狀態的條件為基礎。例如,實作一特定閒置備用系統電源狀態可導致特定的電源節約,並且同時需要特定的電源狀態登入及/或恢復潛時。
於一實施例中,該識別450可搜尋一系統電源狀態,其提供最大電源節約而不必需要太大的電源狀態變遷潛時,或不必在此以外違反一些性能限制。藉由展示而非限定方式,聯結邏輯可識別-例如,自一處理器管理器或一系統管理器-一處理器或另一平台設備的一預期閒置駐留期。該預期閒置駐留期可能指示,例如,在下一個操作預期被備妥以供一特定平台設備進行處理之一時間週期。於一實施例中,預期閒置駐留期可根據一電源狀態登入(或恢復)潛時進行比較,或以不同的方式評估,以消除任何無法被接受的閒置備用系統電源狀態。
實作識別450之另一策略位準可包含決定是否可變遷至任何餘留、可接受的閒置備用系統電源狀態而不必防止一些平台資源所需的存取。例如,如果變遷至一特定系統電源狀態將影響一些共用平台資源的管理(例如,特定的電壓軌、PLL等等),則聯結邏輯可確保共享此些資源的平台設備將各處於適當的電源狀態以容忍共用資源存取之影響。存取共用平台資源之任何無法接受的限制可進一步將一個或多個如無法接受之另外的候選系統電源狀態消除。
實作識別450之另一策略位準可包含決定任何其餘候選系統電源狀態是否將違反設備-特定的服務品質(QoS)需求。如果任何的候選系統電源狀態保留未被識別為無法接受,則聯結邏輯可將該系統電源狀態識別為變遷-例如,利用選擇提供相對最大電源節約之可接受系統電源狀態。
此處說明電腦平台電源管理之技術與結構。在此說明中,為說明目的,許多特定細節被闡述以便提供某些實施例之透徹了解。但是,熟習本技術者應明白,某些實施例可被實行而不需這些特定細節。於其他實例中,結構以及設備以方塊圖形式被展示以避免模糊說明。
說明中之“一實施例”意謂著與該實施例一起被說明之特定的特點、結構或特性至少被包含在本發明一實施例中。在說明各處出現的片語“於一實施例中”,不必定得都關連於相同實施例。
此處詳細說明之某些部份是以在一電腦記憶體內之資料位元上操作的演算法以及符號作為表示。熟習電腦技術者使用這些演算法說明以及表示方法以最有效地將工作內容傳遞給其他熟習此技術者。在此,並且通常地,一演算法被表達為一自容步驟序列以導致所需的結果。該等步驟需要實際數量的實際操作。通常,雖然不是必定地,這些數量被呈現為可被儲存、轉移、組合、比較,並且是可以不同方法操作之電氣或磁信號形式。有時為了便利性,主要因為是常見的用法,這些信號被稱為位元、數值、元件、符號、文字、項目、數目、或其類似者。
但是應記住,所有這些以及相似稱呼將與適當的實際數量相關並且僅作為應用至這些數量的方便標籤。除非明確地以明顯不同於此處討論的方法說明,否則應了解在本說明中,利用,例如,“處理”或“計算”或“計數”或“決定”或“顯示”或其類似者之稱呼的討論,係涉及一電腦系統或相似電子計算設備之活動以及處理程序,其操作並且轉換在電腦系統的暫存器以及記憶體之內以實際(電子式)數量表示的資料成為其他在電腦系統記憶體或暫存器或其他此些資訊儲存器、傳輸或顯示設備之內以相似方式所表示的實際數量之其他資料。
某些實施例也是有關進行此處之操作的裝置。這裝置可對於所需的用途特別地被構成,或其可包括藉由儲存於電腦中的一電腦程式被選擇地致動或重新組態之一般用途電腦。此些電腦程式可被儲存於一電腦可讀取儲存媒體中,例如,但是不受限於,任何型式的碟片,如包含軟式磁碟片、光學碟片、CD-ROM、以及磁-光學碟片、唯讀記憶體(ROM)、隨機存取記憶體(RAM),例如,動態RAM(DRAM)、可抹除可編程唯讀記憶體(EPROM)、電子式EPROM(EEPROM)、磁或光學卡、或適用於儲存電子指令,並且各耦合至一電腦系統匯流排之任何型式的媒體。
此處呈現的演算法以及顯示並不固有地有關任何特定電腦或其他裝置。各種一般用途系統可依據此處之技術配合程式而被使用,或其可更便利地建構更特定裝置以進行所需方法之步驟。多種此些系統之所需的結構依據此處說明而被揭露。此外,某些實施例並不以關於任何特定程式語言之方式被說明。應了解,多種程式語言可被使用以實作此處說明之此些實施例的技術。
除了此處的說明之外,各種修改可被施加至所揭示之實施例並且被實作而不脫離其範疇。因此,此處的展示以及範例應該以代表性,並且不受限制的方式而被建構。本發明之範疇應僅利用涉及下列申請專利範圍而被規範。
100...電腦系統
105...電腦平台
110...處理單元
115...核心
120...基本輸入/輸出系統
125...記憶體
130...輸入設備
135...系統互連
140...輸出設備
145...儲存設備
150...網路界面設備
155...電源供應
160...網路
200...晶片系統
205...CPU
210...處理器核心
215...記憶體控制器
220...電源管理單元
225...電源管理單元狀態
230...相位鎖定迴路模組
235...喚醒模組
240...圖形模組
245...視訊編碼模組
250...顯示模組
255...視訊解碼模組
260...雲端資料管理界面
265...顯示埠
270...雙倍資料率I/O界面
300...電腦平台
305...操作系統
310...處理器管理器
315...處理器
320...記憶體
325...訊息
330...系統管理器
335...電源供應
340a-340n...平台設備
345...控制信號
350...電源提供
355...聯結邏輯
400...識別電腦平台之電源狀態變遷方法
410-450...識別電腦平台之電源狀態變遷方法步驟
第1圖是展示依據一實施例用以實作電源管理之系統的選擇元件之方塊圖。
第2圖是展示依據一實施例用以進行一系統電源狀態變遷的晶片上系統的選擇元件之方塊圖。
第3圖是展示依據一實施例用以聯結一處理器電源狀態變遷至另一電源狀態變遷之平台的選擇元件之方塊圖。
第4圖是展示依據一實施例用以識別一平台之系統電源狀態變遷的方法之選擇元件的方塊圖。
300‧‧‧電腦平台
305‧‧‧操作系統
310‧‧‧處理器管理器
315‧‧‧處理器
320‧‧‧記憶體
325‧‧‧訊息
330‧‧‧系統管理器
335‧‧‧電源供應
340a-340n‧‧‧平台設備
345‧‧‧控制信號
350‧‧‧電源提供
355‧‧‧聯結邏輯
Claims (30)
- 一種藉電腦平台進行之方法,該方法包含下列步驟:藉由執行於該電腦平台之一處理器上的一操作系統(OS)而進行下列步驟:檢測該處理器的一處理器閒置情況;及回應於檢測到該處理器閒置情況而進行下列步驟:識別該處理器之至一處理器閒置電源狀態的變遷,及將指示出該處理器之該變遷的一訊息傳送給該電腦平台之聯結邏輯;將對於該平台之不為該處理器的一裝置之閒置情況的一指示提供給該聯結邏輯;回應於指示出該處理器之該變遷的該訊息及對於該裝置之該閒置情況的該指示兩者,該聯結邏輯識別出將該電腦平台變遷至一第一系統閒置電源狀態的一機會,該第一系統閒置電源狀態包括:該處理器處於該處理器閒置電源狀態,且該裝置處於一第一裝置電源狀態;以及回應於識別出將該電腦平台變遷至該第一系統閒置電源狀態的該機會,該聯結邏輯傳信給用於該裝置的一驅動器程序以使該裝置變遷至該第一裝置電源狀態。
- 如申請專利範圍第1項之方法,其中,係由該OS的一處理器管理器進行檢測該處理器閒置情況的步驟。
- 如申請專利範圍第1項之方法,其中,係由一系統管理器進行提供對於該電腦平台之不為該處理器的該設備之該閒置情況的該指示的步驟。
- 如申請專利範圍第1項之方法,其中,該聯結邏輯接收對於一性能參數的一指示,並且其中,識別該機會的步驟進一步是回應於對於該性能參數的該指示。
- 如申請專利範圍第4項之方法,其中,該性能參數包含預期閒置駐留期及服務品質其中一或多者。
- 如申請專利範圍第1項之方法,其中,識別出將該電腦平台變遷至該第一系統閒置電源狀態之該機會的步驟包括:自複數個系統閒置電源狀態當中選出該第一系統閒置電源狀態。
- 一種含有儲存在內之指令的非暫時性電腦可讀取儲存媒體,該等指令在藉由一個或多個處理器執行時會致使該等一個或多個處理器進行下列步驟:藉由一操作系統(OS)而進行下列步驟:檢測該處理器的一處理器閒置情況;及回應於檢測到該處理器閒置情況而進行下列步驟:識別該處理器之至一處理器閒置電源狀態的變遷,及將指示出該處理器之該變遷的一訊息傳送給聯結邏輯;將對於包含該處理器的一電腦平台之不為該處理 器的一裝置之閒置情況的一指示提供給該聯結邏輯;回應於指示出該處理器之該變遷的該訊息及對於該裝置之該閒置情況的該指示兩者,藉由該聯結邏輯,識別出將該電腦平台變遷至一第一系統閒置電源狀態的一機會,該第一系統閒置電源狀態包括:該處理器處於該處理器閒置電源狀態,且該裝置處於一第一裝置電源狀態;以及回應於對將該電腦平台變遷至該第一系統閒置電源狀態的該機會之識別,傳信給用於該裝置的一驅動器程序以使該裝置變遷至該第一裝置電源狀態。
- 如申請專利範圍第7項之非暫時性電腦可讀取儲存媒體,其中,係由該OS的一處理器管理器進行檢測該處理器閒置情況的步驟。
- 如申請專利範圍第7項之非暫時性電腦可讀取儲存媒體,其中,係由一系統管理器進行提供對於該電腦平台之不為該處理器的該設備之該閒置情況的該指示的步驟。
- 如申請專利範圍第7項之非暫時性電腦可讀取儲存媒體,其中,該聯結邏輯接收對於一性能參數的一指示,並且其中,識別出該機會的步驟進一步是回應於對於該性能參數的該指示。
- 如申請專利範圍第10項之非暫時性電腦可讀取儲存媒體,其中,該性能參數包含預期閒置駐留期及服務品質其中一或多者。
- 如申請專利範圍第11項之非暫時性電腦可讀取儲存媒體,其中,該服務品質包含潛時容限度。
- 如申請專利範圍第7項之非暫時性電腦可讀取儲存媒體,其中,識別出將該電腦平台變遷至該第一系統閒置電源狀態之該機會的步驟包括下列步驟:自複數個系統閒置電源狀態當中選出該第一系統閒置電源狀態。
- 如申請專利範圍第13項之非暫時性電腦可讀取儲存媒體,其中,自該等複數個系統閒置電源狀當中選出該第一系統閒置電源狀態的步驟係以關聯於該第一系統閒置電源狀態的一個或多個性能度量為基礎。
- 如申請專利範圍第14項之非暫時性電腦可讀取儲存媒體,其中,該一個或多個性能度量包括潛時及變遷成本。
- 如申請專利範圍第14項之非暫時性電腦可讀取儲存媒體,其中,自該等複數個系統閒置電源狀態當中選出該第一系統閒置電源狀態的步驟進一步包括:識別出變遷至該第一系統閒置電源狀態是否會防礙對該電腦平台之一共用資源的所需使用。
- 一種用於電腦平台之電源管理的設備,該設備包含:第一邏輯,用以檢測一處理器的一處理器閒置情況,並回應於檢測到該處理器閒置情況而進行下列步驟:識別該處理器之至一處理器閒置電源狀態的變遷,及傳送指示出該處理器之該變遷的一訊息; 第二邏輯,用以檢測該電腦平台之不為該處理器的一裝置之閒置情況,並提供對於該裝置之所檢測到的該閒置情況的指示;以及第三邏輯,用以回應於指示出該處理器之該變遷的該訊息及對於該裝置之該閒置情況的該指示兩者,識別出將該電腦平台變遷至一第一系統閒置電源狀態的一機會,該第一系統閒置電源狀態包括:該處理器處於該處理器閒置電源狀態,且該裝置處於一第一裝置電源狀態;並且回應於對將該電腦平台變遷至該第一系統閒置電源狀態的該機會之識別,該第三邏輯進一步會傳信給用於該裝置的一驅動器程序以使該裝置變遷至該第一裝置電源狀態。
- 如申請專利範圍第17項之設備,其中,該第一邏輯包括執行於該處理器上的一操作系統(OS)的一處理器管理器。
- 如申請專利範圍第17項之設備,其中,該第二邏輯包括一系統管理器。
- 如申請專利範圍第19項之設備,其中,該系統管理器駐留於一電源管理單元中。
- 如申請專利範圍第19項之設備,其中,該系統管理器接收對於一性能參數的一指示,並且其中,對該機會之識別進一步是回應於所接收到的對該性能參數之該指示。
- 如申請專利範圍第21項之設備,其中,該性能參數包括預期閒置駐留期及服務品質其中一或多者。
- 如申請專利範圍第22項之設備,其中,該服務品質包含潛時容限度。
- 如申請專利範圍第17項之設備,其中,用於識別出將該電腦平台變遷至該第一系統閒置電源狀態之該機會的該第三邏輯包括:該第三邏輯會自複數個系統閒置電源狀態當中選出該第一系統閒置電源狀態。
- 一種用於電腦平台之電源管理的系統,該系統包含:第一邏輯,用以檢測一處理器的一處理器閒置情況,並回應於檢測到該處理器閒置情況而進行下列步驟:識別該處理器之至一處理器閒置電源狀態的變遷,及傳送指示出該處理器之該變遷的一訊息;第二邏輯,用以檢測該電腦平台之不為該處理器的一裝置之閒置情況,並提供對於該裝置之所檢測的該閒置情況的指示;第三邏輯,用以回應於指示出該處理器之該變遷的該訊息及對於該裝置之該閒置情況的該指示兩者,識別出將該電腦平台變遷至一第一系統閒置電源狀態的一機會,該第一系統閒置電源狀態包括:該處理器處於該處理器閒置電源狀態,且該裝置處於一第一裝置電源狀態;並且回應於對將該電腦平台變遷至該第一系統閒置電源狀態的該機會之識別,該第三邏輯進一步會傳信給用於該裝置的一驅動器程序以使該裝置變遷至該第一 裝置電源狀態;以及一網路界面設備,用以將該系統耦合至一網路。
- 如申請專利範圍第25項之系統,其中,該第一邏輯包括執行於該處理器上的一操作系統(OS)的一處理器管理器。
- 如申請專利範圍第25項之系統,其中,該第二邏輯包括一系統管理器。
- 如申請專利範圍第27項之系統,其中,該系統管理器駐留於一電源管理單元中。
- 如申請專利範圍第27項之系統,其中,該系統管理器接收對於一性能參數的一指示,並且其中,對該機會之識別進一步是回應於所接收到的對該性能參數之該指示。
- 如申請專利範圍第25項之系統,其中,用於識別出將該電腦平台變遷至該第一系統閒置電源狀態之該機會的該第三邏輯包括:該第三邏輯會自複數個系統閒置電源狀態當中選出該第一系統閒置電源狀態。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
IN3083DE2010 | 2010-12-23 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201232242A TW201232242A (en) | 2012-08-01 |
TWI474158B true TWI474158B (zh) | 2015-02-21 |
Family
ID=46314733
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW100147141A TWI474158B (zh) | 2010-12-23 | 2011-12-19 | 藉電腦平台進行之方法、非暫時性電腦可讀取儲存媒體、及用於電腦平台之電源管理的設備和系統 |
Country Status (7)
Country | Link |
---|---|
US (2) | US8775836B2 (zh) |
EP (3) | EP3187965A1 (zh) |
JP (1) | JP5697284B2 (zh) |
KR (1) | KR101464911B1 (zh) |
CN (1) | CN102741775B (zh) |
TW (1) | TWI474158B (zh) |
WO (1) | WO2012087593A2 (zh) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8862920B2 (en) * | 2011-06-16 | 2014-10-14 | Advanced Micro Devices, Inc. | Power state management of an input/output servicing component of a processor system |
TWI454905B (zh) | 2011-09-30 | 2014-10-01 | Intel Corp | 在多核心平台中之受限制的啓動技術 |
JP5893336B2 (ja) * | 2011-10-24 | 2016-03-23 | キヤノン株式会社 | 電源制御装置、電源制御装置の制御方法、およびプログラム |
US9619006B2 (en) * | 2012-01-10 | 2017-04-11 | Intel Corporation | Router parking in power-efficient interconnect architectures |
KR20130087853A (ko) * | 2012-01-30 | 2013-08-07 | 삼성전자주식회사 | 파워 컨트롤 시스템 및 그 동작 방법 |
US10007323B2 (en) | 2012-12-26 | 2018-06-26 | Intel Corporation | Platform power consumption reduction via power state switching |
US20140344599A1 (en) * | 2013-05-15 | 2014-11-20 | Advanced Micro Devices, Inc. | Method and System for Power Management |
US20160091957A1 (en) * | 2014-09-26 | 2016-03-31 | Suketu R. Partiwala | Power management for memory accesses in a system-on-chip |
US10275853B2 (en) | 2015-04-15 | 2019-04-30 | Intel Corporation | Media hub device and cache |
KR20170016712A (ko) | 2015-08-04 | 2017-02-14 | 한국전자통신연구원 | 시스템의 유휴 상태 감지를 통한 대기 전력 절감 방법 및 이를 이용한 장치 |
US20170038813A1 (en) * | 2015-08-05 | 2017-02-09 | Qualcomm Incorporated | System and method for cache aware low power mode control in a portable computing device |
US20170177068A1 (en) * | 2015-12-17 | 2017-06-22 | Intel Corporation | Systems, methods and devices for standby power savings |
US10481661B2 (en) | 2016-03-30 | 2019-11-19 | Intel Corporation | Power supply interface light load signal |
US10956345B2 (en) * | 2016-04-01 | 2021-03-23 | Intel Corporation | Enhanced directed system management interrupt mechanism |
US10275008B2 (en) * | 2016-09-22 | 2019-04-30 | Intel Corporation | Methods and apparatus to reduce computing device power consumption |
US10936047B2 (en) * | 2016-12-20 | 2021-03-02 | Intel Corporation | Power state management |
US10845477B2 (en) | 2017-05-10 | 2020-11-24 | Google Llc | Power management using a low-power radar |
US11171983B2 (en) * | 2018-06-29 | 2021-11-09 | Intel Corporation | Techniques to provide function-level isolation with capability-based security |
TWI706246B (zh) * | 2018-12-27 | 2020-10-01 | 技嘉科技股份有限公司 | 效能管理系統、提供效能設定參數組合的方法、更新效能參數的方法、電腦軟體以及儲存媒體 |
EP3928182A1 (en) | 2019-05-20 | 2021-12-29 | Google LLC | Mobile device-based radar system for providing a multi-mode interface and method therefor |
WO2020256692A1 (en) | 2019-06-17 | 2020-12-24 | Google Llc | Mobile device-based radar system for applying different power modes to a multi-mode interface |
US12013743B2 (en) * | 2021-10-29 | 2024-06-18 | Verizon Patent And Licensing Inc. | Software-based power management for virtualization platforms |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040039954A1 (en) * | 2002-08-22 | 2004-02-26 | Nvidia, Corp. | Method and apparatus for adaptive power consumption |
CN101067757A (zh) * | 2007-06-01 | 2007-11-07 | 惠州市Tcl电脑科技有限责任公司 | 一种智能电源管理方法和系统 |
US20080098245A1 (en) * | 2006-03-22 | 2008-04-24 | G2 Microsystems, Inc. | Power management system and method |
CN101526845A (zh) * | 2009-04-24 | 2009-09-09 | 威盛电子股份有限公司 | 电源管理方法及其相关芯片组 |
TW201037506A (en) * | 2008-12-31 | 2010-10-16 | Intel Corp | Platform and processor power management |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2974950B2 (ja) * | 1995-10-26 | 1999-11-10 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 情報処理システム |
US5919264A (en) * | 1997-03-03 | 1999-07-06 | Microsoft Corporation | System and method for using data structures to share a plurality of power resources among a plurality of devices |
JP3943665B2 (ja) * | 1997-09-01 | 2007-07-11 | 株式会社東芝 | スリープ制御方法、およびイベント通知方法 |
US6260150B1 (en) * | 1998-03-10 | 2001-07-10 | Agere Systems Guardian Corp. | Foreground and background context controller setting processor to power saving mode when all contexts are inactive |
US6317839B1 (en) | 1999-01-19 | 2001-11-13 | International Business Machines Corporation | Method of and apparatus for controlling supply of power to a peripheral device in a computer system |
US6802018B2 (en) | 2000-12-27 | 2004-10-05 | Intel Corporation | Method and apparatus to directly access a peripheral device when central processor operations are suspended |
JP3983026B2 (ja) * | 2001-10-22 | 2007-09-26 | シャープ株式会社 | 情報処理装置 |
US7313797B2 (en) | 2002-09-18 | 2007-12-25 | Wind River Systems, Inc. | Uniprocessor operating system design facilitating fast context switching |
KR100563691B1 (ko) | 2003-06-09 | 2006-03-28 | 엘지전자 주식회사 | 컴퓨터 시스템에서의 전원 관리장치 및 방법 |
US7353413B2 (en) * | 2003-08-18 | 2008-04-01 | Intel Corporation | Computer system power policy adjustment in response to an affirmative indication from a user |
US20050138443A1 (en) * | 2003-12-23 | 2005-06-23 | Barnes Cooper | Method for C state management |
US7174471B2 (en) * | 2003-12-24 | 2007-02-06 | Intel Corporation | System and method for adjusting I/O processor frequency in response to determining that a power set point for a storage device has not been reached |
JP4387815B2 (ja) * | 2004-01-30 | 2009-12-24 | 富士通株式会社 | シリアルタイプのインターフェイス回路、そのパワーセーブ方法及びシリアルインターフェイスを持つデバイス |
US7565562B2 (en) * | 2004-09-03 | 2009-07-21 | Intel Corporation | Context based power management |
US7373530B2 (en) | 2005-03-16 | 2008-05-13 | Microsoft Corporation | Systems and methods for providing power-loss protection to sleeping computers systems |
US20070043965A1 (en) * | 2005-08-22 | 2007-02-22 | Intel Corporation | Dynamic memory sizing for power reduction |
US7685409B2 (en) * | 2007-02-21 | 2010-03-23 | Qualcomm Incorporated | On-demand multi-thread multimedia processor |
US8762692B2 (en) | 2007-09-27 | 2014-06-24 | Intel Corporation | Single instruction for specifying and saving a subset of registers, specifying a pointer to a work-monitoring function to be executed after waking, and entering a low-power mode |
US8140823B2 (en) * | 2007-12-03 | 2012-03-20 | Qualcomm Incorporated | Multithreaded processor with lock indicator |
US8458722B2 (en) * | 2008-06-09 | 2013-06-04 | International Business Machines Corporation | Thread selection according to predefined power characteristics during context switching on compute nodes |
US8683247B2 (en) | 2008-06-12 | 2014-03-25 | Advanced Micro Devices, Inc. | Method and apparatus for controlling power supply to primary processor and portion of peripheral devices by controlling switches in a power/reset module embedded in secondary processor |
US8255713B2 (en) * | 2008-06-26 | 2012-08-28 | Intel Corporation | Management of link states using plateform and device latencies |
US8954977B2 (en) * | 2008-12-09 | 2015-02-10 | Intel Corporation | Software-based thread remapping for power savings |
JP2010152853A (ja) * | 2008-12-26 | 2010-07-08 | Toshiba Corp | データ記憶装置 |
US8656198B2 (en) * | 2010-04-26 | 2014-02-18 | Advanced Micro Devices | Method and apparatus for memory power management |
US8438416B2 (en) * | 2010-10-21 | 2013-05-07 | Advanced Micro Devices, Inc. | Function based dynamic power control |
-
2011
- 2011-03-29 US US13/075,057 patent/US8775836B2/en not_active Expired - Fee Related
- 2011-03-31 US US13/077,882 patent/US8601304B2/en not_active Expired - Fee Related
- 2011-12-08 CN CN201180002698.5A patent/CN102741775B/zh active Active
- 2011-12-08 EP EP16203141.3A patent/EP3187965A1/en not_active Withdrawn
- 2011-12-08 EP EP16203222.1A patent/EP3190478B1/en active Active
- 2011-12-08 EP EP11851976.8A patent/EP2656168A4/en not_active Withdrawn
- 2011-12-08 WO PCT/US2011/063907 patent/WO2012087593A2/en active Application Filing
- 2011-12-08 JP JP2013546191A patent/JP5697284B2/ja active Active
- 2011-12-08 KR KR1020137016043A patent/KR101464911B1/ko active IP Right Grant
- 2011-12-19 TW TW100147141A patent/TWI474158B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040039954A1 (en) * | 2002-08-22 | 2004-02-26 | Nvidia, Corp. | Method and apparatus for adaptive power consumption |
US20080098245A1 (en) * | 2006-03-22 | 2008-04-24 | G2 Microsystems, Inc. | Power management system and method |
CN101067757A (zh) * | 2007-06-01 | 2007-11-07 | 惠州市Tcl电脑科技有限责任公司 | 一种智能电源管理方法和系统 |
TW201037506A (en) * | 2008-12-31 | 2010-10-16 | Intel Corp | Platform and processor power management |
CN101526845A (zh) * | 2009-04-24 | 2009-09-09 | 威盛电子股份有限公司 | 电源管理方法及其相关芯片组 |
Also Published As
Publication number | Publication date |
---|---|
US20120166779A1 (en) | 2012-06-28 |
JP5697284B2 (ja) | 2015-04-08 |
JP2014501987A (ja) | 2014-01-23 |
US8601304B2 (en) | 2013-12-03 |
US8775836B2 (en) | 2014-07-08 |
TW201232242A (en) | 2012-08-01 |
WO2012087593A3 (en) | 2012-08-16 |
KR101464911B1 (ko) | 2014-11-24 |
EP3190478B1 (en) | 2020-12-23 |
KR20130087583A (ko) | 2013-08-06 |
CN102741775B (zh) | 2015-11-25 |
EP2656168A2 (en) | 2013-10-30 |
EP2656168A4 (en) | 2016-01-06 |
US20120166843A1 (en) | 2012-06-28 |
EP3187965A1 (en) | 2017-07-05 |
EP3190478A1 (en) | 2017-07-12 |
WO2012087593A2 (en) | 2012-06-28 |
CN102741775A (zh) | 2012-10-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI474158B (zh) | 藉電腦平台進行之方法、非暫時性電腦可讀取儲存媒體、及用於電腦平台之電源管理的設備和系統 | |
US10146289B2 (en) | Power system utilizing processor core performance state control | |
US9671854B2 (en) | Controlling configurable peak performance limits of a processor | |
US10754408B2 (en) | Power supply unit mismatch detection system | |
US9146599B2 (en) | Dynamic system management communication path selection | |
CN103765345A (zh) | 用于降低平台中空闲链路功率的方法和装置 | |
US9405351B2 (en) | Performing frequency coordination in a multiprocessor system | |
US9535486B2 (en) | Energy efficient optimization in multicore processors under quality of service (QoS)/performance constraints | |
US10114438B2 (en) | Dynamic power budgeting in a chassis | |
TW202026805A (zh) | 提供峰值優化電力供應單元的方法與裝置 | |
US10860083B2 (en) | System, apparatus and method for collective power control of multiple intellectual property agents and a shared power rail | |
US20130318370A1 (en) | Middleware power management | |
US10558257B2 (en) | Systems and methods for exiting low-power states | |
US10936037B2 (en) | Multi-power rail power supply unit mismatch detection system | |
US11755450B1 (en) | Systems and methods for detecting and suggesting breaks from use of an IHS (information handling system) | |
US11537705B2 (en) | Device access control system |