TWI433101B - 電泳顯示裝置及其畫面更新方法 - Google Patents
電泳顯示裝置及其畫面更新方法 Download PDFInfo
- Publication number
- TWI433101B TWI433101B TW100113929A TW100113929A TWI433101B TW I433101 B TWI433101 B TW I433101B TW 100113929 A TW100113929 A TW 100113929A TW 100113929 A TW100113929 A TW 100113929A TW I433101 B TWI433101 B TW I433101B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- source
- drain
- electrically coupled
- gate
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3433—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
- G09G3/344—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0275—Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0281—Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明是有關於一種電泳顯示裝置及其畫面更新方法,且特別是有關於一種窄框化的電泳顯示裝置及其畫面更新方法。
請參閱圖1,其為傳統電泳顯示裝置的電路方塊圖。電泳顯示裝置10主要包括有源極驅動器110、閘極驅動器120以及顯示面板130。而顯示面板130包括有多條源極線132、多條閘極線134與多個畫素136,且每一畫素136係電性耦接其中一源極線132與其中一閘極線134。每一畫素136包括有電晶體136-1與平行板電容136-2。此平行板電容136-2係由電泳流體所形成(詳後述)。電晶體136-1與平行板電容136-2相電性耦接處即稱為畫素電極,而每一畫素電極係用以透過對應的平行板電容136-2而電性耦接至一直流共同電位DC_Vcom。此直流共同電位DC_Vcom係由顯示面板130之上基板中的一共同電極所提供。此外,源極驅動器110係透過上述各源極線132而電性耦接顯示面板130,而閘極驅動器120係透過上述各閘極線134而電性耦接顯示面板130。源極驅動器110與閘極驅動器120皆設置於顯示面板130的外框(未繪示)中。
圖2為圖1之畫素136的剖面示意圖。在圖2中,標示202表示為一畫素電極,標示204表示為前述之共同電極,而標示206表示為填充於畫素電極202與共同電極204之間的電泳流體。在電泳流體206中,係設置有多個著色的帶電粒子
208(此圖僅採用一個帶電粒子208來說明,且此帶電粒子208係以帶正電為例)。畫素電極202、共同電極204、電泳流體206與這些帶電粒子208即形成所謂的平行板電容136-2。圖3為圖2之畫素的驅動波形示意圖。在圖3中,標示DC_Vcom表示為共同電極204所提供的直流共同電位,此直流共同電位DC_Vcom之值為0伏特,而標示Vpixel表示為畫素電極202上之電位。
請同時參照圖2與圖3,當圖2所示之畫素136要更新顯示內容的時後,閘極驅動器120會透過此畫素136所對應的閘極線134來開啟畫素136中的電晶體136-1,而源極驅動器110則會透過此畫素136所對應的源極線132而傳送-15伏特的電位至畫素電極202,以使帶電粒子208移動至位置A,進而清除前一畫面的影像。在清除前一畫面的影像後,閘極驅動器120會再使此畫素136中的電晶體136-1開啟。圖3說明在直流共同電位DC_Vcom的驅動方式中,帶電粒子如何隨著偏壓而移動。在此例中,源極驅動器110分三個階段來驅動此畫素136。首先,在第一階段t1中,源極驅動器110會透過此畫素136所對應的源極線132而傳送+15伏特的電位至畫素電極202,以使帶電粒子208先從位置A移動至位置B。接著,在第二階段t2中,源極驅動器110會透過此畫素136所對應的源極線132而傳送0伏特的電位至畫素電極202,以使帶電粒子208停留在位置B。然後,在第三階段t3中,源極驅動器110會透過此畫素136所對應的源極線132而傳送+15伏特的電位至畫素電極202,以使帶電粒子208從位置B移動至目標位置,也就是位置C。
由以上的說明可知,在顯示面板130採用直流共同電位
DC_Vcom的情況之下,源極驅動器110的每一輸出端皆必須要能輸出三種不同的電位。然而,這樣的畫面更新方法卻會使得源極驅動器110的電路設計過於複雜,因而使得源極驅動器110的電路尺寸過於龐大,請見以下之說明。
在業界目前所採用之源極驅動器110的內部電路架構中,係包括有對應於源極線132數目的多組控制電路。由於每一控制電路皆必須要能夠輸出三種不同的電位至相應的源極線132,因此每一控制電路皆必須要接收二位元的影像資料,以便對其輸出的電位進行控制。而由於每一控制電路必須要接收二位元的影像資料,因此在控制電路中必須要採用二組相同的電路來對二位元的影像資料進行處理,且每一控制電路也額外需要解碼電路來進行二位元影像資料的解碼操作。從以上的說明可知,在具有多個接腳的情況下,傳統源極驅動器110的電路設計往往過於複雜,因而使得源極驅動器110的電路尺寸過於龐大。而由於顯示面板130的外框寬度又取決於源極驅動器110的大小(因其設計較閘極驅動器120複雜),因此傳統的源極驅動器110非常不利於窄框化的趨勢。
此外,前述的傳統源極驅動器110也還有其他缺點。在傳統源極驅動器110的每一控制電路中會採用多個傳統反相器,然而每一傳統反相器的輸出電位僅能達到Vdd-Vth,使得構成反相器之電晶體的尺寸必須夠大,才足以推動下一級電路。其中Vdd即為電源電位,而Vth即為電晶體的臨界電壓。而因為這種反相器中之電晶體的尺寸必須夠大,造成了源極驅動器110的控制電路無法進一步縮小。而由於在解碼電路中的任一輸出級皆是由一傳統反相器與一電晶體所構成,因此當選擇解碼電路中的任何一個輸出級進行輸出時,解碼電路所輸出
的電位也只能達到Vdd-2Vth。如此,便造成輸出”1”準位(即高準位)的下降。
本發明的目的之一就是在提供一種電泳顯示裝置,其源極驅動器的電路設計簡單,使得源極驅動器的尺寸得以縮小,進而使得電泳顯示裝置能符合窄框化的潮流。
本發明的另一目的就是在提供一種適用於上述電泳顯示裝置的畫面更新方法。
本發明提出一種電泳顯示裝置,此電泳顯示裝置包括有一顯示面板與一源極驅動器。所述顯示面板具有多個畫素與多條源極線,每一畫素電性耦接一源極線,且每一畫素具有一畫素電極與一平行板電容。所述平行板電容係由多個帶電粒子所形成,而上述畫素電極皆用以透過對應的平行板電容而電性耦接一交流共同電位。上述之源極驅動器係電性耦接上述源極線,且此源極驅動器又包括有一第一資料栓鎖電路與一第二資料栓鎖電路。第一資料栓鎖電路包括有一第一電晶體、一第一電容以及一第一反相器。第一電晶體的其中一源/汲極用以接收一影像資料,而閘極用以接收一資料移位暫存器輸出脈衝。第一電容係電性耦接於第一電晶體之另一源/汲極與一參考電位之間。第一反相器的輸入端係電性耦接第一電晶體之另一源/汲極。至於第二資料栓鎖電路,其包括有一第二電晶體、一第二電容以及一第二反相器。第二電晶體的其中一源/汲極電性耦接第一反相器之輸出端,而閘極用以接收一鎖存使能脈衝。第二電容係電性耦接於第二電晶體之另一源/汲極與上述參考電位之間。而第二反相器的輸入端係電性耦接第二電晶體之另
一源/汲極,而其輸出端係電性耦接上述源極線的其中之一。
依照本發明一實施例所述之電泳顯示裝置,上述之顯示面板更包括有多條閘極線,且每一畫素係電性耦接一閘極線。而上述之電泳顯示裝置更包括有一閘極驅動器,此閘極驅動器係電性耦接上述之閘極線,以便依序輸出多個閘極脈衝至上述閘極線。其中,鎖存使能脈衝的脈衝致能期間在閘極驅動器所輸出之閘極脈衝的脈衝致能期間內,而資料移位暫存器輸出脈衝的脈衝致能期間在鎖存使能脈衝的脈衝致能期間之前。
依照本發明一實施例所述之電泳顯示裝置,上述之交流共同電位係具有第一電位與第二電位,且第二反相器之輸出端的電位亦呈現上述之第一電位或第二電位。
依照本發明一實施例所述之電泳顯示裝置,上述之第二資料栓鎖電路更包括有一第三電晶體。此第三電晶體的其中一源/汲極係電性耦接上述之第二電位,而閘極接收鎖存使能脈衝之反相訊號,且另一源/汲極係電性耦接第二電晶體之另一源/汲極。
依照本發明一實施例所述之電泳顯示裝置,上述之第二資料栓鎖電路更包括有一第四電晶體。此第四電晶體的其中一源/汲極係電性耦接第三電晶體之另一源/汲極,閘極則電性耦接第二反相器之輸出端,而另一源/汲極係電性耦接第二電晶體之另一源/汲極。
依照本發明一實施例所述之電泳顯示裝置,上述之第一反相器係包括有一第三電晶體、一第四電晶體、一第五電晶體以及一第三電容。第三電晶體的閘極與其中一源/汲極係電性耦接上述第一電位。第四電晶體的其中一源/汲極係電性耦接上述第一電位,而閘極係電性耦接第三電晶體之另一源/汲極。
第三電容係電性耦接於第四電晶體之閘極與第四電晶體之另一源/汲極之間。第五電晶體的其一源/汲極係電性耦接第四電晶體之另一源/汲極,並用以作為第一反相器之輸出端,而第五電晶體之閘極用以作為第一反相器之輸入端,且第五電晶體之閘極與另一源/汲極分別電性耦接第一電晶體之另一源/汲極與上述之第二電位。
依照本發明一實施例所述之電泳顯示裝置,上述之第二反相器係包括有一第三電晶體、一第四電晶體、一第五電晶體以及一第三電容。第三電晶體的閘極與其中一源/汲極係電性耦接上述第一電位。第四電晶體的一源/汲極係電性耦接上述第一電位,而閘極則電性耦接第三電晶體之另一源/汲極。第三電容係電性耦接於第四電晶體之閘極與第四電晶體之另一源/汲極之間。第五電晶體的其中一源/汲極係電性耦接第四電晶體之另一源/汲極,並用以作為第二反相器之輸出端,而第五電晶體之閘極用以作為第二反相器之輸入端,且第五電晶體之閘極與另一源/汲極分別電性耦接第二電晶體之另一源/汲極與上述第二電位。
依照本發明一實施例所述之電泳顯示裝置,上述之第一資料栓鎖電路更包括有一第三電晶體。此第三電晶體的二個源/汲極皆電性耦接第一電晶體的另一源/汲極,而第三電晶體的閘極則用以接收資料移位暫存器輸出脈衝之反相訊號。
依照本發明一實施例所述之電泳顯示裝置,上述之第一資料栓鎖電路更包括有一第三反相器。此第三反相器電性耦接於第一電晶體之另一源/汲極與第一反相器的輸入端之間。
依照本發明一實施例所述之電泳顯示裝置,上述之第二資料栓鎖電路更包括有一第四反相器。此第四反相器電性耦接於
第二電晶體之另一源/汲極與第二反相器的輸入端之間。
依照本發明一實施例所述之電泳顯示裝置,上述之第二資料栓鎖電路更包括有一第三電晶體。此第三電晶體的二個源/汲極皆電性耦接第二電晶體的另一源/汲極,而第三電晶體的閘極則用以接收鎖存使能脈衝之反相訊號。
本發明另提出一種電泳顯示裝置之畫面更新方法,所述之電泳顯示裝置包括有一顯示面板與一源極驅動器,而顯示面板具有多個畫素與多條源極線。每一畫素電性耦接一源極線,且每一畫素具有一畫素電極與一平行板電容,而所述之平行板電容係由多個帶電粒子所形成。源極驅動器係電性耦接上述之源極線。此源極驅動器又包括有一第一資料栓鎖電路與一第二資料栓鎖電路。第一資料栓鎖電路包括有一第一電晶體、一第一電容與一第一反相器。第一電晶體之一源/汲極用以接收一影像資料,而閘極用以接收一資料移位暫存器輸出脈衝。第一電容係電性耦接於第一電晶體之另一源/汲極與一參考電位之間。第一反相器之輸入端係電性耦接第一電晶體之另一源/汲極。至於第二資料栓鎖電路,其包括有一第二電晶體、一第二電容與一第二反相器。第二電晶體之一源/汲極係電性耦接第一反相器之輸出端,而閘極用以接收一鎖存使能脈衝。第二電容係電性耦接於第二電晶體之另一源/汲極與一參考電位之間。第二反相器之輸入端係電性耦接第二電晶體之另一源/汲極,而其輸出端係電性耦接上述源極線的其中之一。所述畫面更新方法的步驟包括:提供一交流共同電位,並使得上述之畫素電極可透過對應的平行板電容而電性耦接上述交流共同電位;使上述交流共同電位呈現第一電位,並使第二反相器之輸出端的電位呈現第二電位,以清除前一畫面之影像;以及使上
述交流共同電位呈現上述第二電位,並使第二反相器之輸出端分三個階段來驅動對應的畫素,其中在第一階段中,第二反相器之輸出端的電位係呈現上述第一電位;在第二階段中,第二反相器之輸出端的電位係呈現上述第二電位;而在第三階段中,第二反相器之輸出端的電位係呈現上述第一電位。
依照本發明一實施例所述之畫面更新方法,上述之顯示面板更包括有多條閘極線,且每一畫素係電性耦接一閘極線。而上述電泳顯示裝置更包括有一閘極驅動器,此閘極驅動器係電性耦接上述之閘極線,以便依序輸出多個閘極脈衝至上述閘極線。其中,鎖存使能脈衝的脈衝致能期間在閘極驅動器所輸出之閘極脈衝的脈衝致能期間內,而資料移位暫存器輸出脈衝的脈衝致能期間在鎖存使能脈衝的脈衝致能期間之前。
依照本發明一實施例所述之畫面更新方法,上述之第二資料栓鎖電路更包括有一第三電晶體。此第三電晶體的其中一源/汲極係電性耦接上述之第二電位,閘極接收鎖存使能脈衝之反相訊號,而另一源/汲極則電性耦接第二電晶體之另一源/汲極。
依照本發明一實施例所述之畫面更新方法,上述之第二資料栓鎖電路更包括有一第四電晶體。此第四電晶體的其中一源/汲極係電性耦接第三電晶體之另一源/汲極,閘極則電性耦接第二反相器之輸出端,而另一源/汲極則電性耦接第二電晶體之另一源/汲極。
依照本發明一實施例所述之畫面更新方法,上述之第一反相器包括有一第三電晶體、一第四電晶體、一第五電晶體以及一第三電容。第三電晶體的閘極與其中一源/汲極電性耦接上述第一電位。第四電晶體的其中一源/汲極係電性耦接上述第
一電位,而閘極電性耦接第三電晶體之另一源/汲極。第三電容係電性耦接於第四電晶體之閘極與第四電晶體之另一源/汲極之間。而第五電晶體的其中一源/汲極電性耦接第四電晶體之另一源/汲極,並用以作為第一反相器之輸出端,而第五電晶體之閘極用以作為第一反相器之輸入端,且第五電晶體之閘極與另一源/汲極分別電性耦接第一電晶體之另一源/汲極與上述第二電位。
依照本發明一實施例所述之畫面更新方法,上述第二反相器包括有一第三電晶體、一第四電晶體、一第五電晶體以及一第三電容。第三電晶體的閘極與其中一源/汲極係電性耦接上述第一電位。第四電晶體的其中一源/汲極係電性耦接上述第一電位,而閘極電性耦接第三電晶體之另一源/汲極。第三電容係電性耦接於第四電晶體之閘極與第四電晶體之另一源/汲極之間。而第五電晶體的其中一源/汲極係電性耦接第四電晶體之另一源/汲極,並用以作為第二反相器之輸出端,而第五電晶體之閘極用以作為第二反相器之輸入端,且第五電晶體之閘極與另一源/汲極分別電性耦接第二電晶體之另一源/汲極與上述第二電位。
依照本發明一實施例所述之畫面更新方法,上述第一資料栓鎖電路更包括有一第三電晶體。此第三電晶體的二個源/汲極皆電性耦接第一電晶體的另一源/汲極,而第三電晶體的閘極則用以接收鎖存使能脈衝之反相訊號。
依照本發明一實施例所述之畫面更新方法,上述第一資料栓鎖電路更包括有一第三反相器。此第三反相器電性耦接於第一電晶體之另一源/汲極與第一反相器之輸入端之間。
依照本發明一實施例所述之畫面更新方法,上述第二資料
栓鎖電路更包括有一第四反相器。此第四反相器電性耦接於第二電晶體之另一源/汲極與第二反相器之輸入端之間。
依照本發明一實施例所述之畫面更新方法,上述第二資料栓鎖電路更包括有一第三電晶體。此第三電晶體的二個源/汲極皆電性耦接第二電晶體的另一源/汲極,而第三電晶體的閘極則用以接收鎖存使能脈衝之反相訊號。
本發明解決前述問題的主要方式,乃是使顯示面板由採用一直流共同電位改為採用具有二種電位之一交流共同電位,使得本發明之源極驅動器的每一輸出端只要能輸出前述二種電位就能實現習知源極驅動器以三個階段來驅動畫素的驅動方式。而由於源極驅動器的每一輸出端只要能輸出前述二種電位即可,故在源極驅動器中,每一個對應於一輸出端的控制電路僅需接收一位元的影像資料就能對其輸出的電位進行控制。而由於每一控制電路僅需接收一位元的影像資料來進行輸出電位的控制,故每一控制電路中的第一資料栓鎖電路與第二資料栓鎖電路皆不需要採用二組相同的電路,而僅需採用其中一組電路即可,且每一控制電路也不需要採用一解碼電路來進行解碼操作。如此一來,源極驅動器的電路設計就會變得很簡單,因而能大幅縮小源極驅動器的電路尺寸,進而使得電泳顯示裝置能符合窄框化的需求。
此外,要是將源極驅動器中的傳統反相器改為具有電容的升壓式反相器,便可以再進一步縮小源極驅動器的尺寸。這是因為升壓式反相器的閘極電壓可抬升到遠大於電源電位Vdd,大幅提升驅動電流,因而不需採用大尺寸的電晶體便能有足夠的能力來推動下一級電路,且升壓式反相器的前級電路尺寸也都能跟著縮小。另外,升壓式反相器的輸出可達到正飽和,而
傳統的反相器輸出只能到達Vdd-Vth。
請參閱圖4,其為依照本發明一實施例之電泳顯示裝置的電路方塊圖。在圖4中,標示與圖1中之標示相同者表示為相同物件。圖4所示之電泳顯示裝置40與圖1所示之電泳顯示裝置10的不同之處,在於電泳顯示裝置40中的每一畫素電極(未標示)係用以透過對應的平行板電容136-2而電性耦接至一交流共同電位AC_Vcom。此交流共同電位AC_Vcom係由顯示面板130之上基板中的一共同電極所提供。此外,電泳顯示裝置40係採用具有簡單電路架構的源極驅動器410。而源極驅動器410與閘極驅動器120皆設置於顯示面板130的外框(未繪示)中。
由於電泳顯示裝置40中之畫素136的剖面示意圖亦可用圖2來表示,故以下將採用圖2與圖5來說明電泳顯示裝置40中之畫素136的顯示內容更新方式。圖5為依照本發明一實施例的畫素驅動波形示意圖。在圖5中,標示AC_Vcom表示為圖2之共同電極204所提供的交流共同電位,此交流共同電位AC_Vcom具有二種電位,在此例分別是+15伏特與-15伏特,而標示Vpixel表示為圖2之畫素電極202上之電位。
請同時參照圖5與圖2,當圖2所示之畫素136要更新顯示內容的時後,交流共同電位AC_Vcom便呈現+15伏特,且閘極驅動器120會透過此畫素136所對應的閘極線134來開啟畫素136中的電晶體136-1,而源極驅動器410可於此時透過此畫素136所對應的源極線132而傳送-15伏特的電位至畫素電極202,以使帶電粒子208移動至位置A,進而清除前一畫
面的影像。在清除前一畫面的影像後,交流共同電位AC_Vcom便轉變為-15伏特,且閘極驅動器120會再使此畫素136中的電晶體136-1開啟。以下舉例說明AC_Vcom的驅動方式,在此例中,源極驅動器410分三個階段來驅動此畫素136。首先,在第一階段t1中,源極驅動器410可透過此畫素136所對應的源極線132而傳送+15伏特的電位至畫素電極202,以使帶電粒子208先從位置A移動至位置B。接著,在第二階段t2中,源極驅動器410可透過此畫素136所對應的源極線132而傳送-15伏特的電位至畫素電極202,以使帶電粒子208停留在位置B。然後,在第三階段t3中,源極驅動器410可透過此畫素136所對應的源極線132而傳送+15伏特的電位至畫素電極202,以使帶電粒子208從位置B移動至目標位置,也就是位置C。
由以上的說明可知,在顯示面板130採用交流共同電位AC_Vcom的情況之下,源極驅動器410的每一輸出端僅需能輸出二種不同的電位,就可實現習知源極驅動器以三個階段來驅動畫素的驅動方式。以下將說明源極驅動器410的各種實現方式。
圖6所示即為源極驅動器410中之對應於一輸出端的控制電路的電路圖。請參照圖6,所述之控制電路包括有第一資料栓鎖電路610與第二資料栓鎖電路620。第一資料栓鎖電路610包括有電晶體611、電晶體612、電容613、反相器614與反相器615。電晶體611的其中一源/汲極用以接收一位元的影像資料(如標示B0所示),而閘極用以接收資料移位暫存器輸出脈
衝SR1,此資料移位暫存器輸出脈衝SR1係由一移位暫存器(未繪示)所輸出。電晶體612的二個源/汲極皆電性耦接電晶體611的另一源/汲極,而電晶體612的閘極則用以接收資料移位暫存器輸出脈衝SR1的反相訊號SR1_Bar。電容613係電性耦接於電晶體611之另一源/汲極與參考電位GND之間。反相器614的輸入端係電性耦接電晶體611之另一源/汲極。反相器615的輸入端係電性耦接反相器614的輸出端,而反相器615的輸出端用以作為第一資料栓鎖電路610的輸出端。
至於第二資料栓鎖電路620,其包括有電晶體621、電晶體622、電容623、反相器624與反相器625。電晶體621的其中一源/汲極用以接收反相器615之輸出,而閘極用以接收鎖存使能脈衝LE。電晶體622的二個源/汲極皆電性耦接電晶體621的另一源/汲極,而電晶體622的閘極則用以接收鎖存使能脈衝LE的反相訊號LE_Bar。電容623係電性耦接於電晶體621之另一源/汲極與參考電位GND之間。反相器624的輸入端係電性耦接電晶體621之另一源/汲極。反相器625的輸入端係電性耦接反相器624的輸出端,而反相器625的輸出端則透過此控制電路之輸出端680(即源極驅動器410的其中一輸出端)而電性耦接一源極線132。此外,圖6中的每個電晶體都是採用N型電晶體來實現,且每一反相器係採用傳統的反相器電路架構。
由於這種控制電路僅需能輸出二種不同的電位即可,因此控制電路只要接收一位元的影像資料就可對其輸出的電位進行控制。而由於這種控制電路僅需接收一位元的影像資料,因此在其第一資料栓鎖電路610與第二資料栓鎖電路620中都不需要採用二組相同的電路,而僅需採用其中一組即可,且這種
控制電路也不需要解碼電路來進行解碼操作。
由圖6的說明可知,在具有多個接腳的情況下,源極驅動器410的電路設計將較習知源極驅動器的電路設計簡單許多,使得源極驅動器410的電路尺寸得以大幅縮小,進而使得本發明之電泳顯示裝置能符合窄框化的需求。
值得一提的是,圖6中之電晶體612與622僅用於改善所謂的饋穿(feed-through)效應,故設計者可選擇皆省略不用,或是僅省略其中之一。而改善的原理已為此領域具有通常知識者所熟知,在此便不再贅述。此外,此領域具有通常知識者亦當知道,即使圖6中的每一資料栓鎖電路皆僅採用單一個反相器,亦可實現本發明。
圖7係繪示閘極脈衝、資料栓鎖脈衝與資料輸出脈衝三者之間的時序關係。在圖7中,標示GS表示為閘極驅動器120所輸出之一閘極脈衝,標示SR1表示為資料移位暫存器輸出脈衝,而標示LE表示為鎖存使能脈衝。如圖7所示,鎖存使能脈衝LE的脈衝致能期間在閘極輸出脈衝GS的脈衝致能期間內,而資料移位暫存器輸出脈衝SR1的脈衝致能期間在鎖存使能脈衝LE的脈衝致能期間之前。
請同時參照圖7與圖6,當資料移位暫存器輸出脈衝SR1為高準位時,電晶體611為導通,進而使得第一資料栓鎖電路610可對影像資料B0進行資料栓鎖;而當鎖存使能脈衝LE為高準位時,電晶體621為導通,進而使得第二資料栓鎖電路620可輸出第一資料栓鎖電路610所栓鎖的影像資料B0。而由圖7所示的訊號時序可知,在閘極脈衝GS由低電位轉高電位之前,源極驅動器410中之各控制電路的第一資料栓鎖電路610就必須先栓鎖住對應的影像資料。而在閘極脈衝GS呈現
高電位的期間,各控制電路中的第二資料栓鎖電路620就必須依據鎖存使能脈衝LE來同時將第一資料栓鎖電路610所栓鎖的影像資料釋放至對應的源極線132。
此實施例亦可採用圖6來進行解釋。請再參照圖6,此實施例與第一實施例的不同之處,在於此實施例中的每一反相器皆改為採用升壓式反相器(boost inverter)。
圖8即為升壓式反相器的電路圖。在圖8中,標示802、804與808皆表示為電晶體,標示806表示為電容,標示810表示為後級電路的等效電容,標示Vdd表示為電源電位,標示Vss表示為參考電位,標示Vin表示為輸入,而標示Vout表示為輸出。這些電晶體皆為N型電晶體,且電晶體808(即下拉電晶體)的尺寸通常設計為較電晶體804(即上拉電晶體)的尺寸來得大。此外,電源電位Vdd例如是+15伏特,而參考電位Vss例如是-15伏特。
當輸入Vin接收到的電壓呈現高電位(high)時,電晶體808為導通。此時,由於電晶體808將輸出Vout的電壓下拉的力量,會較電晶體804將輸出Vout的電壓上拉的力量來得大,因此使得輸出Vout的電壓會接近於參考電位Vss的位準,且接點Q的電位為Vdd-Vth。而當輸入Vin接收到的電壓呈現低電位(low)時,電晶體808為關閉。此時,電晶體804會將輸出Vout的電壓上拉至電源電位Vdd的位準。由於電容的跨壓不能瞬間改變,因此接點Q的電位會被抬升到遠超過電源電位Vdd的位準,並進而使得電晶體802關閉。而由於電晶體802為關閉,使得接點Q的電位可以維持一段時間。如此一來,即使輸出
Vout上的電位為接點Q的電位再減掉電晶體804的臨界電壓,輸出Vout上的電位也可以很容易地達到電源電位Vdd的位準。
由以上的說明可知,當電晶體808由開啟轉為關閉時,接點Q的電位會被提升至遠超過Vdd的位準,使得電晶體804的驅動能力大為提升,且使整個反相器的輸出達到電源電位Vdd的位準(即輸出達到正飽和)。因此,升壓式反相器不需採用大尺寸的電晶體便能有足夠的能力來推動下一級電路,且升壓式反相器的前級電路尺寸也都能跟著縮小。如此一來,便能透過採用升壓式反相器來進一步縮小源極驅動器410的電路尺寸,且源極驅動器410的驅動能力也較習知源極驅動器的驅動能力來得強。
值得一提的是,儘管在此實施例中,每一反相器皆採用升壓式反相器,然此並非用以限制本發明。舉例來說,設計者也可以僅將圖6之第二資料栓鎖電路620的最後一級設計為採用升壓式反相器,而圖6中的其餘反相器則採用傳統的反相器電路架構。
第二實施例所介紹的源極驅動器410有一缺點,就是其所採用的升壓式反相器有可能會長時間無法執行升壓操作,以圖9來說明之。
圖9係繪示源極驅動器410中之對應於一輸出端的控制電路的其中一種實現方式。如圖9所示,所述之控制電路包括有第一資料栓鎖電路910與第二資料栓鎖電路920,且第一資料栓鎖電路910與第二資料栓鎖電路920各自採用一個升壓式反相器,分別如標示912與922所示。此外,標示B0表示為一
位元的影像資料,標示SR1表示為資料移位暫存器輸出脈衝,標示SR1_Bar表示為資料移位暫存器輸出脈衝SR1的反相訊號,標示GND表示為參考電位,標示Vdd表示為電源電位,標示Vss表示為另一參考電位,標示LE表示為鎖存使能脈衝,標示LE_Bar表示為鎖存使能脈衝LE的反相訊號,標示980表示為此控制電路之輸出端(即源極驅動器410的其中一輸出端),而標示132表示為一源極線。上述之電源電位Vdd例如是+15伏特,而參考電位Vss例如是-15伏特。此外,每一升壓式反相器中之下拉電晶體的尺寸較上拉電晶體的尺寸來得大。
假設影像資料B0目前的值為0(即低電位),那麼第一資料栓鎖電路910所輸出的電位會被上拉至電源電位Vdd的位準,因此當電晶體920-1導通時,電晶體922-1的閘極會接收到電源電位Vdd的位準,使得電晶體922-1完全導通,進而使得第二資料栓鎖電路920所輸出的電位被下拉至接近參考電位Vss的位準。接著,假設影像資料B0的值由0轉態為1(即高電位),那麼第一資料栓鎖電路910所輸出的電位會被下拉至接近參考電位Vss的位準,因此當電晶體920-1導通時,電晶體922-1的閘極會接收到接近參考電位Vss的位準,使得電晶體922-1由完全導通轉為半關閉(即半導通),進而使得接點Q的電位被抬升至遠超過電源電位Vdd的位準。如此,第二資料栓鎖電路920所輸出的電位便達到了電源電位Vdd的位準。
然而,要是影像資料B0接下來的值又皆為1,那麼電晶體922-1便會一直維持在半關閉的狀態,使得第二資料栓鎖電路920一直無法執行升壓操作。如此,接點Q將因電晶體922-2持續不斷地漏電而無法長時間地維持升壓後的電壓位準,進而削弱了第二資料栓鎖電路920的驅動能力。
為了解決上述問題,設計者可以稍微修改一下圖9所示的電路,一如圖10所示。圖10亦繪示源極驅動器410中之對應於一輸出端的控制電路的其中一種實現方式。在圖10中,標示與圖9中之標示相同者表示為相同物件。圖10所示電路與圖9所示電路的不同之處,在於圖10所示電路的第二資料栓鎖電路1020中新增了一個電晶體1020-2。在此例中,電晶體1020-2亦為N型電晶體。電晶體1020-2的其中一源/汲極係電性耦接電晶體922-1的閘極,而另一源/汲極係電性耦接參考電位Vss。至於電晶體1020-2的閘極則用以接收鎖存使能脈衝LE的反相訊號LE_Bar。
請參照圖10,假設影像資料B0目前的值為0,那麼第一資料栓鎖電路910所輸出的電位會被上拉至電源電位Vdd的位準,因此當電晶體920-1導通時,電晶體922-1的閘極會接收到電源電位Vdd的位準,使得電晶體922-1完全導通,進而使得第二資料栓鎖電路1020所輸出的電位被下拉至接近參考電位Vss的位準。接著,當電晶體920-1由導通轉為關閉時,電晶體1020-2會由關閉轉為導通。因此,電晶體922-1的閘極電位會被下拉至參考電位Vss的位準,使得電晶體922-1由完全導通轉為完全關閉,進而使得第二資料栓鎖電路1020執行一次升壓操作。
接著,假設影像資料B0的值由0轉態為1,那麼第一資料栓鎖電路910所輸出的電位會被下拉至接近參考電位Vss的位準,因此當電晶體920-1導通時,電晶體922-1的閘極會接收到接近參考電位Vss的位準,使得電晶體922-1呈現半導通(即半關閉)。接著,當電晶體920-1由導通轉為關閉時,電晶體1020-2會由關閉轉為導通。因此,電晶體922-1的閘極電
位會被下拉至參考電位Vss的位準,使得電晶體922-1由半導通轉為完全關閉,進而使得第二資料栓鎖電路1020執行一次升壓操作。
由以上說明可知,不管影像資料B0的值為何,圖10中的第二資料栓鎖電路1020始終都能執行升壓操作。且由於電晶體1020-2係由鎖存使能脈衝LE的反相訊號LE_Bar來控制其導通狀態,而鎖存使能脈衝LE的週期又與閘極驅動器120的閘極脈衝輸出週期相同,因此可知第二資料栓鎖電路1020每隔一個閘極線掃描時間就會重新執行一次升壓操作。
圖11同樣係繪示源極驅動器410中之對應於一輸出端的控制電路的其中一種實現方式。在圖11中,標示與圖10中之標示相同者表示為相同物件。圖11所示電路與圖10所示電路的不同之處,在於圖11所示電路的第二資料栓鎖電路1120中新增了一個電晶體1120-3。電晶體1120-3的其中一源/汲極係電性耦接電晶體922-1的閘極,電晶體1120-3的另一源/汲極係電性耦接電晶體1020-2的其中一源/汲極,而電晶體1120-3的閘極係電性耦接此控制電路之輸出端980。之所以設置此電晶體1120-3,主要是為了防止邏輯錯誤。
根據上述各實施例之教示,當可歸納出本發明之電泳顯示裝置的畫面更新方法。圖12即為依照本發明一實施例之畫面更新方法的基本步驟。請參照圖12,前述之電泳顯示裝置包括有一顯示面板與一源極驅動器,而顯示面板具有多個畫素與多條源極線。每一畫素電性耦接一源極線,且每一畫素具有一畫素電極與一平行板電容,而所述之平行板電容係由多個帶電粒子所形成。源極驅動器係電性耦接上述之源極線。此源極驅動器又包括有一第一資料栓鎖電路與一第二資料栓鎖電路。第
一資料栓鎖電路包括有一第一電晶體、一第一電容與一第一反相器。第一電晶體之一源/汲極用以接收一影像資料,而閘極用以接收一資料移位暫存器輸出脈衝。第一電容係電性耦接於第一電晶體之另一源/汲極與一參考電位之間。第一反相器之輸入端係電性耦接第一電晶體之另一源/汲極。至於第二資料栓鎖電路,其包括有一第二電晶體、一第二電容與一第二反相器。第二電晶體之一源/汲極係電性耦接第一反相器之輸出端,而閘極用以接收一鎖存使能脈衝。第二電容係電性耦接於第二電晶體之另一源/汲極與一參考電位之間。第二反相器之輸入端係電性耦接第二電晶體之另一源/汲極,而其輸出端係電性耦接上述源極線的其中之一。
所述畫面更新方法的步驟包括:提供一交流共同電位,並使得上述畫素電極可透過對應的平行板電容而電性耦接上述交流共同電位(如步驟S1202所示);使上述交流共同電位呈現第一電位,並使第二反相器之輸出端的電位呈現第二電位,以清除前一畫面之影像(如步驟S1204所示);以及使上述交流共同電位呈現上述第二電位,並使第二反相器之輸出端分三個階段來驅動對應的畫素,其中在第一階段中,第二反相器之輸出端的電位呈現上述第一電位,在第二階段中,第二反相器之輸出端的電位呈現上述第二電位,而在第三階段中,第二反相器之輸出端的電位呈現上述第一電位(如步驟S1206所示)。
綜上所述,本發明解決前述問題的主要方式,乃是使顯示面板由採用一直流共同電位改為採用具有二種電位之一交流共同電位,使得本發明之源極驅動器的每一輸出端只要能輸出前述二種電位就能實現習知源極驅動器以三個階段來驅動畫素的驅動方式。而由於源極驅動器的每一輸出端只要能輸出前
述二種電位即可,故在源極驅動器中,每一個對應於一輸出端的控制電路僅需接收一位元的影像資料就能對其輸出的電位進行控制。而由於每一控制電路僅需接收一位元的影像資料來進行輸出電位的控制,故每一控制電路中的第一資料栓鎖電路與第二資料栓鎖電路皆不需要採用二組相同的電路,而僅需採用其中一組電路即可,且每一控制電路也不需要採用一解碼電路來進行解碼操作。如此一來,源極驅動器的電路設計就會變得很簡單,因而能大幅縮小源極驅動器的電路尺寸,進而使得電泳顯示裝置能符合窄框化的需求。
此外,要是將源極驅動器中的傳統反相器改為具有電容的升壓式反相器,便可以再進一步縮小源極驅動器的尺寸。這是因為升壓式反相器的閘極電壓可抬升到遠大於Vdd,增強驅動電流,因而不需採用大尺寸的電晶體便能有足夠的能力來推動下一級電路,且升壓式反相器的前級電路尺寸也都能跟著縮小。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10、40‧‧‧電泳顯示裝置
110、410‧‧‧源極驅動器
120‧‧‧閘極驅動器
130‧‧‧顯示面板
132‧‧‧源極線
134‧‧‧閘極線
136‧‧‧畫素
136-1、611、612、621、622、802、804、808、910-1、912-1、912-2、912-4、920-1、922-1、922-2、922-3、1020-2、1120-3‧‧‧電晶體
136-2‧‧‧平行板電容
202‧‧‧畫素電極
204‧‧‧共同電極
206‧‧‧電泳流體
208‧‧‧帶電粒子
610、910‧‧‧第一資料栓鎖電路
620、920、1020、1120‧‧‧第二資料栓鎖電路
614、615、624、625、912、922‧‧‧反相器
613、623、806、912-3、922-4‧‧‧電容
680、980‧‧‧控制電路之輸出端
810‧‧‧後級電路的等效電容
A、B、C‧‧‧位置
AC_Vcom‧‧‧交流共同電位
B0、B1‧‧‧影像資料
DC_Vcom‧‧‧直流共同電位
GND、Vss‧‧‧參考電位
GS‧‧‧閘極脈衝
LE‧‧‧鎖存使能脈衝
LE_Bar‧‧‧鎖存使能脈衝的反相訊號
Q‧‧‧接點
S1202~S1206‧‧‧步驟
SR1‧‧‧資料移位暫存器輸出脈衝
SR1_Bar‧‧‧資料移位暫存器輸出脈衝的反相訊號
t1‧‧‧第一階段
t2‧‧‧第二階段
t3‧‧‧第三階段
Vdd‧‧‧電源電位
Vin‧‧‧輸入
Vout‧‧‧輸出
Vpixel‧‧‧畫素電極上之電位
圖1為傳統電泳顯示裝置的電路方塊圖。
圖2為圖1之畫素的剖面示意圖。
圖3為圖2之畫素的驅動波形示意圖。
圖4為依照本發明一實施例之電泳顯示裝置的電路方塊圖。
圖5為依照本發明一實施例的畫素驅動波形示意圖。
圖6為本發明源極驅動器中之對應於一輸出端的控制電路的電路圖。
圖7繪示閘極輸出脈衝、資料移位暫存器輸出脈衝與鎖存使能脈衝三者之間的時序關係。
圖8即為升壓式反相器的電路圖。
圖9亦繪示本發明源極驅動器中之對應於一輸出端的控制電路的其中一種實現方式。
圖10亦繪示本發明源極驅動器中之對應於一輸出端的控制電路的其中一種實現方式。
圖11同樣係繪示本發明源極驅動器中之對應於一輸出端的控制電路的其中一種實現方式。
圖12為依照本發明一實施例之畫面更新方法的基本步驟。
132‧‧‧源極線
610‧‧‧第一資料栓鎖電路
611、612、621、622‧‧‧電晶體
613、623‧‧‧電容
614、615、624、625‧‧‧反相器
620‧‧‧第二資料栓鎖電路
680‧‧‧控制電路之輸出端
B0‧‧‧影像資料
GND‧‧‧參考電位
LE‧‧‧鎖存使能脈衝
LE_Bar‧‧‧鎖存使能脈衝的反相訊號
SR1‧‧‧資料移位暫存器輸出脈衝
SR1_Bar‧‧‧資料移位暫存器輸出脈衝的反相訊號
Claims (21)
- 一種電泳顯示裝置,包括:一顯示面板,具有多個畫素與多條源極線,每一畫素電性耦接一源極線,且每一畫素具有一畫素電極與一平行板電容,該平行板電容係由多個帶電粒子所形成,而該些畫素電極皆用以透過對應的平行板電容而電性耦接一交流共同電位;以及一源極驅動器,電性耦接該些源極線,該源極驅動器包括:一第一資料栓鎖電路,包括:一第一電晶體,其一源/汲極用以接收一影像資料,而閘極用以接收一資料移位暫存器輸出脈衝;一第一電容,電性耦接於該第一電晶體之另一源/汲極與一參考電位之間;以及一第一反相器,其輸入端電性耦接該第一電晶體之另一源/汲極;以及一第二資料栓鎖電路,包括:一第二電晶體,其一源/汲極電性耦接該第一反相器之輸出端,而閘極用以接收一鎖存使能脈衝;一第二電容,電性耦接於該第二電晶體之另一源/汲極與該參考電位之間;以及一第二反相器,其輸入端電性耦接該第二電晶體之另一源/汲極,而其輸出端電性耦接該些源極線其中之一。
- 如申請專利範圍第1項所述之電泳顯示裝置,其中該顯示面板更包括有多條閘極線,且每一畫素電性耦接一閘極線,而該電泳顯示裝置更包括有一閘極驅動器,該閘極驅動器 電性耦接該些閘極線,以便依序輸出多個閘極脈衝至該些閘極線,其中,該鎖存使能脈衝的脈衝致能期間在該閘極驅動器所輸出之閘極脈衝的脈衝致能期間內,而該資料移位暫存器輸出脈衝的脈衝致能期間在該鎖存使能脈衝的脈衝致能期間之前。
- 如申請專利範圍第1項所述之電泳顯示裝置,其中該交流共同電位具有一第一電位與一第二電位,且該第二反相器之輸出端的電位亦呈現該第一電位或該第二電位。
- 如申請專利範圍第3項所述之電泳顯示裝置,其中該第二資料栓鎖電路更包括有一第三電晶體,該第三電晶體的其中一源/汲極電性耦接該第二電位,閘極接收該鎖存使能脈衝之反相訊號,而另一源/汲極則電性耦接該第二電晶體之另一源/汲極。
- 如申請專利範圍第4項所述之電泳顯示裝置,其中該第二資料栓鎖電路更包括有一第四電晶體,該第四電晶體的其中一源/汲極電性耦接該第三電晶體之另一源/汲極,閘極則電性耦接該第二反相器之輸出端,而另一源/汲極則電性耦接該第二電晶體之另一源/汲極。
- 如申請專利範圍第3項所述之電泳顯示裝置,其中該第一反相器包括:一第三電晶體,其閘極與一源/汲極電性耦接該第一電位;一第四電晶體,其一源/汲極電性耦接該第一電位,而閘 極電性耦接該第三電晶體之另一源/汲極;一第三電容,電性耦接於該第四電晶體之閘極與該第四電晶體之另一源/汲極之間;以及一第五電晶體,其一源/汲極電性耦接該第四電晶體之另一源/汲極,並用以作為該第一反相器之輸出端,而該第五電晶體之閘極用以作為該第一反相器之輸入端,且該第五電晶體之閘極與另一源/汲極分別電性耦接該第一電晶體之另一源/汲極與該第二電位。
- 如申請專利範圍第3項所述之電泳顯示裝置,其中該第二反相器包括:一第三電晶體,其閘極與一源/汲極電性耦接該第一電位;一第四電晶體,其一源/汲極電性耦接該第一電位,而閘極電性耦接該第三電晶體之另一源/汲極;一第三電容,電性耦接於該第四電晶體之閘極與該第四電晶體之另一源/汲極之間;以及一第五電晶體,其一源/汲極電性耦接該第四電晶體之另一源/汲極,並用以作為該第二反相器之輸出端,而該第五電晶體之閘極用以作為該第二反相器之輸入端,且該第五電晶體之閘極與另一源/汲極分別電性耦接該第二電晶體之另一源/汲極與該第二電位。
- 如申請專利範圍第1項所述之電泳顯示裝置,其中該第一資料栓鎖電路更包括有一第三電晶體,該第三電晶體的二個源/汲極皆電性耦接該第一電晶體的另一源/汲極,而該第三電晶體的閘極則用以接收該資料移位暫存器輸出脈衝之反相 訊號。
- 如申請專利範圍第1項所述之電泳顯示裝置,其中該第一資料栓鎖電路更包括有一第三反相器,該第三反相器電性耦接於該第一電晶體之另一源/汲極與該第一反相器之輸入端之間。
- 如申請專利範圍第9項所述之電泳顯示裝置,其中該第二資料栓鎖電路更包括有一第四反相器,該第四反相器電性耦接於該第二電晶體之另一源/汲極與該第二反相器之輸入端之間。
- 如申請專利範圍第1項所述之電泳顯示裝置,其中該第二資料栓鎖電路更包括有一第三電晶體,該第三電晶體的二個源/汲極皆電性耦接該第二電晶體的另一源/汲極,而該第三電晶體的閘極則用以接收該鎖存使能脈衝之反相訊號。
- 一種電泳顯示裝置之畫面更新方法,所述之電泳顯示裝置包括有一顯示面板與一源極驅動器,該顯示面板具有多個畫素與多條源極線,每一畫素電性耦接一源極線,且每一畫素具有一畫素電極與一平行板電容,該平行板電容係由多個帶電粒子所形成,而該源極驅動器電性耦接該些源極線,且該源極驅動器又包括有一第一資料栓鎖電路與一第二資料栓鎖電路,該第一資料栓鎖電路包括有一第一電晶體、一第一電容與一第一反相器,該第一電晶體之一源/汲極用以接收一影像資料,而閘極用以接收一資料移位暫存器輸出脈衝,該第一電容 電性耦接於該第一電晶體之另一源/汲極與一參考電位之間,該第一反相器之輸入端電性耦接該第一電晶體之另一源/汲極,而該第二資料栓鎖電路包括有一第二電晶體、一第二電容與一第二反相器,該第二電晶體之一源/汲極電性耦接該第一反相器之輸出端,而閘極用以接收一鎖存使能脈衝,該第二電容電性耦接於該第二電晶體之另一源/汲極與該參考電位之間,該第二反相器之輸入端電性耦接該第二電晶體之另一源/汲極,而其輸出端電性耦接該些源極線其中之一,該畫面更新方法之步驟包括:提供一交流共同電位,並使得該些畫素電極可透過對應的平行板電容而電性耦接該交流共同電位;使該交流共同電位呈現一第一電位,並使該第二反相器之輸出端的電位呈現一第二電位,以清除前一畫面之影像;以及使該交流共同電位呈現該第二電位,並使該第二反相器之輸出端分三個階段來驅動對應的畫素,其中在一第一階段中,該第二反相器之輸出端的電位呈現該第一電位,在一第二階段中,該第二反相器之輸出端的電位呈現該第二電位,而在一第三階段中,該第二反相器之輸出端的電位呈現該第一電位。
- 如申請專利範圍第12項所述之畫面更新方法,其中該顯示面板更包括有多條閘極線,且每一畫素電性耦接一閘極線,而該電泳顯示裝置更包括有一閘極驅動器,該閘極驅動器電性耦接該些閘極線,以便依序輸出多個閘極脈衝至該些閘極線,其中,該鎖存使能脈衝的脈衝致能期間在該閘極驅動器所輸出之閘極脈衝的脈衝致能期間內,而該資料移位暫存器輸出 脈衝的脈衝致能期間在該鎖存使能脈衝的脈衝致能期間之前。
- 如申請專利範圍第12項所述之畫面更新方法,其中該第二資料栓鎖電路更包括有一第三電晶體,該第三電晶體的其中一源/汲極電性耦接該第二電位,閘極接收該鎖存使能脈衝之反相訊號,而另一源/汲極則電性耦接該第二電晶體之另一源/汲極。
- 如申請專利範圍第14項所述之畫面更新方法,其中該第二資料栓鎖電路更包括有一第四電晶體,該第四電晶體的其中一源/汲極電性耦接該第三電晶體之另一源/汲極,閘極則電性耦接該第二反相器之輸出端,而另一源/汲極則電性耦接該第二電晶體之另一源/汲極。
- 如申請專利範圍第12項所述之畫面更新方法,其中該第一反相器包括:一第三電晶體,其閘極與一源/汲極電性耦接該第一電位;一第四電晶體,其一源/汲極電性耦接該第一電位,而閘極電性耦接該第三電晶體之另一源/汲極;一第三電容,電性耦接於該第四電晶體之閘極與該第四電晶體之另一源/汲極之間;以及一第五電晶體,其一源/汲極電性耦接該第四電晶體之另一源/汲極,並用以作為該第一反相器之輸出端,而該第五電晶體之閘極用以作為該第一反相器之輸入端,且該第五電晶體之閘極與另一源/汲極分別電性耦接該第一電晶體之另一源/汲極與該第二電位。
- 如申請專利範圍第12項所述之畫面更新方法,其中該第二反相器包括:一第三電晶體,其閘極與一源/汲極電性耦接該第一電位;一第四電晶體,其一源/汲極電性耦接該第一電位,而閘極電性耦接該第三電晶體之另一源/汲極;一第三電容,電性耦接於該第四電晶體之閘極與該第四電晶體之另一源/汲極之間;以及一第五電晶體,其一源/汲極電性耦接該第四電晶體之另一源/汲極,並用以作為該第二反相器之輸出端,而該第五電晶體之閘極用以作為該第二反相器之輸入端,且該第五電晶體之閘極與另一源/汲極分別電性耦接該第二電晶體之另一源/汲極與該第二電位。
- 如申請專利範圍第12項所述之畫面更新方法,其中該第一資料栓鎖電路更包括有一第三電晶體,該第三電晶體的二個源/汲極皆電性耦接該第一電晶體的另一源/汲極,而該第三電晶體的閘極則用以接收該資料移位暫存器輸出脈衝之反相訊號。
- 如申請專利範圍第12項所述之畫面更新方法,其中該第一資料栓鎖電路更包括有一第三反相器,該第三反相器電性耦接於該第一電晶體之另一源/汲極與該第一反相器之輸入端之間。
- 如申請專利範圍第19項所述之畫面更新方法,其中 該第二資料栓鎖電路更包括有一第四反相器,該第四反相器電性耦接於該第二電晶體之另一源/汲極與該第二反相器之輸入端之間。
- 如申請專利範圍第12項所述之畫面更新方法,其中該第二資料栓鎖電路更包括有一第三電晶體,該第三電晶體的二個源/汲極皆電性耦接該第二電晶體的另一源/汲極,而該第三電晶體的閘極則用以接收該鎖存使能脈衝之反相訊號。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100113929A TWI433101B (zh) | 2011-04-21 | 2011-04-21 | 電泳顯示裝置及其畫面更新方法 |
CN2011101848283A CN102201204B (zh) | 2011-04-21 | 2011-06-28 | 电泳显示装置及其画面更新方法 |
US13/439,976 US9251742B2 (en) | 2011-04-21 | 2012-04-05 | Electrophoretic display apparatus and image-updating method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100113929A TWI433101B (zh) | 2011-04-21 | 2011-04-21 | 電泳顯示裝置及其畫面更新方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201243797A TW201243797A (en) | 2012-11-01 |
TWI433101B true TWI433101B (zh) | 2014-04-01 |
Family
ID=44661841
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW100113929A TWI433101B (zh) | 2011-04-21 | 2011-04-21 | 電泳顯示裝置及其畫面更新方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9251742B2 (zh) |
CN (1) | CN102201204B (zh) |
TW (1) | TWI433101B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI470611B (zh) * | 2012-08-31 | 2015-01-21 | Au Optronics Corp | 電泳顯示系統 |
TWI501131B (zh) * | 2013-02-04 | 2015-09-21 | Pixart Imaging Inc | 光學處理裝置、光源亮度設定方法及其電腦程式產品 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3912948A (en) | 1971-08-30 | 1975-10-14 | Nat Semiconductor Corp | Mos bootstrap inverter circuit |
JP3750566B2 (ja) * | 2000-06-22 | 2006-03-01 | セイコーエプソン株式会社 | 電気泳動表示装置の駆動方法、駆動回路、電気泳動表示装置および電子機器 |
US7142030B2 (en) * | 2002-12-03 | 2006-11-28 | Semiconductor Energy Laboratory Co., Ltd. | Data latch circuit and electronic device |
KR101432804B1 (ko) * | 2006-12-13 | 2014-08-27 | 엘지디스플레이 주식회사 | 전기영동 표시장치와 그 구동방법 |
KR101337104B1 (ko) * | 2006-12-13 | 2013-12-05 | 엘지디스플레이 주식회사 | 전기영동 표시장치와 그 구동방법 |
JP5098395B2 (ja) * | 2007-03-29 | 2012-12-12 | セイコーエプソン株式会社 | 電気泳動表示パネルの駆動装置、電気泳動表示装置及び電子機器 |
JP4609468B2 (ja) * | 2007-09-20 | 2011-01-12 | カシオ計算機株式会社 | 表示装置及びその表示駆動方法 |
CN101441854A (zh) * | 2007-11-22 | 2009-05-27 | 启萌科技有限公司 | 电子纸装置及其驱动方法 |
CN101364446B (zh) * | 2008-09-24 | 2010-08-18 | 友达光电股份有限公司 | 移位缓存器 |
KR101289640B1 (ko) * | 2008-12-03 | 2013-07-30 | 엘지디스플레이 주식회사 | 전기영동 표시장치 |
CN101572059B (zh) * | 2009-06-10 | 2011-06-15 | 友达光电股份有限公司 | 电泳式显示面板的画面更新方法及电泳式显示装置 |
CN102024425A (zh) * | 2009-09-15 | 2011-04-20 | 元太科技工业股份有限公司 | 电泳显示装置及其显示电路 |
JP5338613B2 (ja) * | 2009-10-22 | 2013-11-13 | セイコーエプソン株式会社 | 電気泳動表示装置 |
-
2011
- 2011-04-21 TW TW100113929A patent/TWI433101B/zh active
- 2011-06-28 CN CN2011101848283A patent/CN102201204B/zh active Active
-
2012
- 2012-04-05 US US13/439,976 patent/US9251742B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9251742B2 (en) | 2016-02-02 |
US20120268442A1 (en) | 2012-10-25 |
CN102201204A (zh) | 2011-09-28 |
CN102201204B (zh) | 2013-01-30 |
TW201243797A (en) | 2012-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
USRE49782E1 (en) | Shift register and driving method thereof gate driving circuit and display apparatus | |
CN107799087B (zh) | 一种goa电路及显示装置 | |
CN114093333B (zh) | 栅极驱动电路及包括栅极驱动电路的显示装置 | |
US9530372B2 (en) | Scan driving circuit and LCD device | |
TWI404036B (zh) | 液晶顯示器 | |
US10262615B2 (en) | Shift register, driving method, and gate electrode drive circuit | |
US9570026B2 (en) | Scan driving circuit and LCD device | |
TWI400686B (zh) | 液晶顯示器之移位暫存器 | |
US9595234B2 (en) | Scan driving circuit having pull-up control assembly and LCD device | |
TWI433459B (zh) | 雙向移位暫存器 | |
JP6542901B2 (ja) | Goa回路と液晶ディスプレイ | |
KR102174888B1 (ko) | 게이트 구동 회로 및 이를 포함하는 표시 장치 | |
KR102057824B1 (ko) | 게이트 구동 회로 및 디스플레이 장치 | |
JP6423957B2 (ja) | Igzo製造工程に基づくゲート電極駆動回路 | |
WO2018171137A1 (zh) | Goa单元及其驱动方法、goa电路、显示装置 | |
US9437152B2 (en) | Scan driving circuit | |
US9548036B2 (en) | Scan driving circuit for oxide semiconductor thin film transistors | |
WO2019174061A1 (zh) | 一种阵列基板行驱动单元、电路以及液晶显示面板 | |
KR20150019098A (ko) | 게이트 구동 회로 및 이를 구비한 표시 장치 | |
CN105390086B (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
US10748465B2 (en) | Gate drive circuit, display device and method for driving gate drive circuit | |
CN104332126A (zh) | 移位寄存器单元、栅极驱动电路和显示器 | |
WO2021012313A1 (zh) | 栅极驱动电路 | |
TWI460702B (zh) | 顯示裝置及其移位暫存電路 | |
CN112053655A (zh) | Goa电路及显示面板 |