TWI427954B - 資料處理設備及方法 - Google Patents

資料處理設備及方法 Download PDF

Info

Publication number
TWI427954B
TWI427954B TW097140458A TW97140458A TWI427954B TW I427954 B TWI427954 B TW I427954B TW 097140458 A TW097140458 A TW 097140458A TW 97140458 A TW97140458 A TW 97140458A TW I427954 B TWI427954 B TW I427954B
Authority
TW
Taiwan
Prior art keywords
address
data
symbols
ofdm
symbol
Prior art date
Application number
TW097140458A
Other languages
English (en)
Other versions
TW200926658A (en
Inventor
Matthew Paul Athol Taylor
Samuel Asanbeng Atungsiri
John Nicholas Wilson
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from GB0721269.9A external-priority patent/GB2454193B/en
Priority claimed from GB0721270A external-priority patent/GB2454194A/en
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200926658A publication Critical patent/TW200926658A/zh
Application granted granted Critical
Publication of TWI427954B publication Critical patent/TWI427954B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/276Interleaving address generation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2739Permutation polynomial interleaver, e.g. quadratic permutation polynomial [QPP] interleaver and quadratic congruence interleaver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2782Interleaver implementations, which reduce the amount of required interleaving memory
    • H03M13/2785Interleaver using in-place interleaving, i.e. writing to and reading from the memory is performed at the same memory location
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/6552DVB-T2
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/58Random or pseudo-random number generators
    • G06F7/582Pseudo-random number generators
    • G06F7/584Pseudo-random number generators using finite field arithmetic, e.g. using a linear feedback shift register
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • H03M13/1165QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/152Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mathematical Physics (AREA)
  • Algebra (AREA)
  • General Physics & Mathematics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Multimedia (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)
  • Hardware Redundancy (AREA)
  • Communication Control (AREA)

Description

資料處理設備及方法
本發明係有關可操作以將接收自OFDM符號之預定數目的副載波信號的資料符號映射入輸出符號串的資料處理設備。本發明亦有關一種用於寫入符號至/讀取符號自一交錯器記憶體的位址產生器。
本發明之實施例可提供一種OFDM接收器。
數位視頻廣播地面標準(DVB-T)係利用正交分頻多工(OFDM)來將代表視頻影像及聲音之資料經由廣播無線電通訊信號而傳遞至接收器。已知有兩種DVB-T之模式,已知為2k及8k模式。2k模式係提供2048副載波而8k模式係提供8192副載波。類似地,針對數位視頻廣播手持標準,已提供一種4k模式,其中副載波之數目為4096。
為了增進使用DVB-T或DVB-H而傳遞之資料的完整性,提供一符號交錯器以交錯輸入資料符號,在當這些符號被映射至一OFDM符號之副載波信號上時。此一符號交錯器包含一結合位址產生器之交錯器記憶體。位址產生器係產生每一輸入符號之位址,各位址係指示其資料符號所將被映射至之OFDM符號的副載波信號之一。針對2k模式及8k模式,DVB-T標準中已揭露了一種配置,用以產生供映射之位址。類似地,針對DVB-H標準之4k模式,已提供一種用以產生供映射之位址的配置,並已於歐洲專利申請案04251667.4中揭露一種用以實施此映射之位址產生器。位址產生器包含一線性回饋偏移暫存器及一排列(permutation)電路,該線性回饋偏移暫存器可操作以產生偽隨機位元序列。排列電路係排列線性回饋偏移暫存器之內容的順序以產生位址。該位址係提供交錯器記憶體之記憶體位置指示,用以將輸入資料符號寫入或將輸入資料符號讀出自交錯器記憶體,以便映射至OFDM符號的副載波信號之一上。類似地,接收器中之一位址產生器被配置以產生交錯器記憶體之位址,以便將所接收的資料符號寫入或將資料符號讀出自交錯器記憶體而形成一輸出資料串。
依據數位視頻廣播地面廣播標準(已知為DVB-T2)已提議了提供用於傳遞資料之進一步模式。
依據本發明之一形態,有提供一種資料處理設備,其被配置而操作以將接收自正交分頻多工(OFDM)符號之預定數目的副載波信號之資料符號映射入一輸出符號串。該資料處理設備包含一去交錯器,其被配置以將來自OFDM副載波信號之預定數目的資料符號讀入一交錯器記憶體、及從該記憶體讀出該資料符號而進入該輸出符號串以實現(effect)該映射,該讀出之順序係不同於該讀入,該順序係由一組位址所決定,以致其該資料符號被去交錯自該等OFDM副載波信號。一位址產生器被配置以產生該組位址,針對每一接收之資料符號產生一位址以指示其該接收之資料符號所將被映射入該輸出符號串的OFDM副載波信號。
位址產生器包含一線性回饋偏移暫存器、一排列電路及一控制單元,該線性回饋偏移暫存器包含預定數目的暫存器級且可操作以依據產生器多項式而產生偽隨機位元序列。排列電路可操作以接收該等偏移暫存器級之內容並依據一排列碼以排列該等暫存器級中所存在的位元,來形成該等OFDM副載波之一的位址。
控制單元可結合一位址檢查電路而操作以再生一位址,當所產生的位址超過預定最大有效位址時。資料處理設備之特徵在於該預定最大有效位址係小於一千零二十四,該線性回饋偏移暫存器具有九個暫存器級,該等暫存器級具有之線性回饋偏移暫存器的產生器多項式,且該排列碼係依據下表所界定之碼而以一額外位元從存在第n暫存器級中之位元形成第i資料符號的十位元位址R i [n ]:
雖然已知於DVB-T標準中提供2k模式及8k模式,以及DVB-H標準提供4k模式,已提議了針對DVB-T2之1k模式。雖然8k模式提供一種配置以建立具有足夠防護週期來容納介於DVB發射器之間的較大傳播延遲之單一頻率網路,但2k模式係已知於行動應用中提供了優點。此係因為2k符號週期僅為8k符號週期的四分之一,其容許更頻繁地更新頻道估計而容許接收器更準確地追蹤其由於都卜勒或其他效應所致之頻道的時間變異。然而,已提議需要依據DVB-T2標準之OFDM通訊系統以便於更為惡劣的環境下通訊,其需要接收器於通訊頻道中執行以更大的時間變異,諸如行動應用。因此已提議一種1k模式,雖然於1k模式下,將需要多重頻率網路來提供廣播系統而使發射器之配置變得複雜。然而,為了提供1k模式,需提供一符號交錯器以將輸入資料符號映射至OFDM符號之副載波信號上。
本發明之實施例可提供一種資料處理設備,其可操作為符號交錯器,用以將接收自一OFDM符號之資料符號映射入一輸出資料串,其中攜載該等資料符號之該OFDM符號的副載波數目實質上為一千個副載波信號。於一實施例中,副載波信號之數目可為實質上介於七百與一千零二十四之間的值。再者,OFDM符號可包含引導(pilot)副載波,其被配置以攜載已知的符號;而預定的最大有效位址係取決於OFDM符號中所出現之引導副載波符號的數目。如此一來,1k模式可被提供(例如)於DVB標準,諸如DVB-T2、DVB-Cable2、DVB-T或DVB-H。
將待傳輸之資料符號映射至及接收自OFDM符號之副載波信號上(其中副載波信號之數目約為一千)係代表一個技術上的問題,其需要模擬分析及測試以建立線性回饋偏移暫存器及排列順序之適當產生器多項式。此係因為映射需要其符號被交錯至副載波信號上以致使來自輸入資料串之連續符號在頻率上被分離以最大可能量而最佳化誤差校正編碼技術之性能。
諸如LDPC/BCH之誤差校正編碼技術,已提議其針對DVB-T2會較佳地執行在當從通訊所得之符號值的雜訊與退化為非關連(un-correlated)時。地面廣播頻道可能會由於時間及頻率領域中之關連衰落(fading)而受損。如此一來,藉由盡可能地將已編碼符號分離至OFDM符號之不同副載波信號,則可增進誤差校正編碼技術之性能。
如稍後將解釋,已從模擬性能分析發現到如上所述之線性回饋偏移暫存器結合排列電路的產生器多項式提供了良好的性能。再者,藉著提供一種藉由改變線性回饋偏移暫存器及排列順序的產生器多項式之閥值(taps)而可實施每一2k模式、4k模式及8k模式之位址產生的配置,可提供針對1k模式之符號交錯器的成本高效率實施。再者,藉由改變產生器多項式及排列順序,則發射器與接收器可被改變於1k模式、2k模式、4k模式與8k模式之間。此可以軟體方式實現(或藉由嵌入的信號發送),藉此提供具彈性的實施。
可由觸變(toggle)電路(其係針對各位址而從0改變至1)產生額外位元(其被用以從線性回饋偏移暫存器之內容形成位址),以減少假如位址超過預定最大有效位址之可能性,則下一位址將為有效位址。於一範例中,該額外位元為最高有效位元(most significant bit)。
於一範例中,上述排列碼被用來產生供執行連續OFDM符號之交錯的位址。於其他範例中,上述排列碼為複數排列碼之一,該等複數排列碼被改變以減少一輸入資料串中順序相近之連續或資料位元被映射至一OFDM符號之相同副載波上的機率。於一範例中,不同的排列碼被使用以執行連續OFDM符號之間的交錯。連續OFDM符號之不同排列碼的使用可提供一優點,其中資料處理設備可操作以將輸入資料符號交錯至一發射器之偶數及奇數OFDM符號的副載波信號上,針對發射器僅藉由依序將資料符號讀入記憶體並依據位址產生器所產生之該組位址而從記憶體讀出資料符號;以及針對接收器僅藉由依據位址產生器所產生之該組位址而將資料符號讀入記憶體並依序從記憶體讀出資料符號。
本發明之各個形態及特徵係界定於後附申請專利範圍中。本發明之進一步形態包含一種用以將接收自一正交分頻多工(OFDM)符號之預定數目副載波信號的符號映射入一輸出符號串的方法、以及一種接收器。
已提議了其可於DVB-T2標準內使用之數種模式應被延伸以包含1k模式、16k模式及32k模式。提供下列描述以說明依據本技術之一種符號交錯器的操作,雖然應理解其符號交錯器可被使用以其他模式及其他DVB標準。
圖1提供一種編碼OFDM發射器之範例方塊圖,該編碼OFDM發射器可被用以(例如)依據DVB-T2標準而傳輸視頻影像及音頻信號。於圖1中,一程式源產生待由COFDM發射器所傳輸之資料。視頻編碼器2、音頻編碼器4及資料編碼器6係產生被饋送至程式多工器10之待傳輸資料。程式多工器10之輸出形成具有欲傳遞視頻、音頻及其他資料所需的其他資訊之多工串流。多工器10提供一串流於連接頻道12上。可以有許多此種被饋送入不同分支A、B等之多工串流。為了簡化,將僅描述分支A。
如圖1中所示,一OFDM發射器20接收串流於一多工器調適及能量散佈區塊22。該多工器調適及能量散佈區塊22將資料隨機化並將適當資料饋送至一向前誤差校正編碼器24,其執行串流之誤差校正編碼。提供一位元交錯器26以交錯已編碼的資料位元,其以DVB-T2之範例而言為LDCP/BCH編碼器輸出。來自位元交錯器26之輸出被饋送至一位元入群集(constellation)映射器28,其將位元族群映射至一群集點上,該群集點將被用以傳輸已編碼的資料位元。來自位元入群集映射器28之輸出為代表真實及虛構組件的群集點標號(labels)。群集點標號代表根據所使用之調變技術而從兩或更多位元所形成的資料符號。這些將被稱為資料單元(cells)。這些資料單元被遞送通過一時間交錯器30,其功效係對得自多重LDPC碼字元之資料單元進行交錯。
資料單元係由一框建立器32經其他頻道31所接收,其資料單元係由圖1中之分支B等所產生。框建立器32接著將許多資料單元形成為待傳輸於OFDM符號上之序列,其中OFDM符號包含數個資料單元,各資料單元被映射至副載波之一上。副載波之數目將取決於系統之操作的模式,其可包含1k、2k、4k、8k、16k或32k,其係依據(例如)下表而提供不同數目的副載波: 調適自DVB-T/H之副載波的數目
因此,於一範例中,1k模式之副載波的數目為七百五十六。針對DVB-T2系統,每一OFDM符號之副載波數目可根據引導及其他保留的載波之數目而改變。因此,於DVB-T2中,不同於DVB-T,用以攜載資料之副載波的數目並非固定。廣播器可從各提供每OFDM符號之資料的副載波範圍之1k、2k、4k、8k、16k、32k選擇操作模式之一,每一這些模式之可得最大值個別為1024、2048、4096、8192、16384、32768。於DVB-T2中,一實體層框係由許多OFDM符號所組成。通常,框係開始以一或更多前文或P2 OFDM符號,其被接續以一攜載OFDM符號之數字酬載。實體層框之末端由一結束符號之框所標示。針對各操作模式,各類型符號之副載波數目可為不同。再者,其可依據是否選擇頻寬延伸、是否致能音調保留、以及依據已選擇之引導副載波型態為何而各不相同。如此一來,難以進行針對每一OFDM符號之副載波的特定數目之一般化。然而,各模式之頻率交錯器可對任何其副載波數目小於或相同於既定模式之最大可得副載波數目的符號進行交錯。例如,於1k模式中,交錯器將對具有副載波數目小於或等於1024之符號進行操作;而針對16k模式,交錯器將對具有副載波數目小於或等於16384之符號進行操作。
將被攜載於各COFDM符號中之資料單元的序列被接著遞送至符號交錯器33。COFDM符號接著由一COFDM符號建立器區塊37所產生,該COFDM符號建立器區塊37係引入其饋送自一引導及嵌入信號形成器36之引導及同步化信號。一OFDM調變器38接著於時間領域形成OFDM符號,其被饋送至一防護插入處理器40以供產生介於符號之間的防護間隔;並接著饋送至一數位至類比轉換器42及最後至一RF前端44內之RF放大器,以便由從天線46之COFDM發射器的最終廣播。
提供1k模式
為了創造新的1k模式,數個元件需被定義,其中之一為1K符號交錯器33。位元入群集映射器28、符號交錯器33及框建立器32被更詳細地顯示於圖2。
如以上所解釋,本發明提供一種設施以提供資料符號之準最佳映射至OFDM副載波信號上。依據範例技術,提供符號交錯器以達成輸入資料符號之最佳映射至COFDM副載波信號上,依據排列碼及產生器多項式,其已由模擬分析所驗證(verified)。
如圖2中所示,提供位元入群集映射器28及框建立器32之更詳細範例說明以解釋本技術之一範例實施例。從位元交錯器26經由一頻道62所接收之資料位元被聚集為待映射至一資料單元上之位元組,依據調變技術所提供之每一符號的位元數。位元族群(其形成一資料字元)被平行地饋送經由資料頻道64而至一映射處理器66。映射處理器66接著選擇資料符號之一,依據預指定的映射。群集點係由一真實及一虛構組件所代表,該組件被提供至輸出頻道29以當作送至框建立器32的一組輸入之一。
框建立器32從位元入群集映射器28而經由頻道29接收資料單元,連同來自其他頻道31之資料單元。在建立許多COFDM單元序列之框以後,各COFDM符號之單元被接著寫入一交錯器記憶體100並讀出該交錯器記憶體100,依據由一位址產生器102所產生之寫入位址及讀取位址。依據寫入及讀出順序,藉由產生適當位址以獲得資料單元之交錯。位址產生器102及交錯器記憶體100之操作將稍後參考圖3、4及5而被更詳細地描述。交錯之資料單元被接著與從引導及嵌入信號形成器36所接收之引導及同步化符號結合並進入一OFDM符號建立器37,以形成COFDM符號,其將被饋送至OFDM調變器38,如以上所解釋。
交錯器
圖3提供符號交錯器33之部件的範例,其說明用以交錯符號之本技術。於圖3中,來自框建立器32之輸入資料單元被寫入交錯器記憶體100。資料單元係依據從頻道104上之位址產生器102所饋送的寫入位址而被寫入交錯器記憶體100,並依據從頻道106上之位址產生器102所饋送的讀取位址而被讀出自交錯器記憶體100。位址產生器102產生寫入位址及讀取位址(如以下之解釋),根據由一饋送自頻道108之信號所識別的有關COFDM符號是否為奇數或偶數;以及根據由一饋送自頻道110之信號所識別的選定模式。如先前所解釋,其模式可為1k模式、2k模式、4k模式、8k模式、16k模式或32k模式之一。如以下將解釋,寫入位址及讀取位址係針對奇數及偶數符號而被不同地產生,如參考圖4所解釋者,圖4係提供交錯器記憶體100之範例實施方式。
於圖4所示之範例中,交錯器記憶體被顯示為包含一上部分100(其說明發射器中之交錯器記憶體的操作)及一下部分340(其說明接收器中之去交錯器記憶體的操作)。交錯器記憶體100及去交錯器340被一同顯示於圖4中,以協助其操作之瞭解。如圖4中所示,經由其他裝置以及經由傳輸頻道之介於交錯器記憶體100與去交錯器340之間的通訊的表示已被簡化並表示為介於交錯器記憶體100與去交錯器340之間的區段140。交錯器記憶體100之操作被描述於以下段落中: 雖然圖4提供僅有四個資料單元至COFDM符號之四個副載波信號的範例上之說明,但應理解圖4中所示之技術可被延伸為較多數目的副載波,諸如1k模式之756、2k模式之1512、4k模式之3024、8k模式之6048、16k模式之12096及32k模式之24192。
圖4中所示之交錯器記憶體100的輸入及輸出定址係針對奇數及偶數符號而顯示。針對偶數COFDM符號,資料單元被取自輸入頻道77並寫入交錯器記憶體124.1,依據由位址產生器102針對各COFDM符號所產生的一連串位址120。寫入位址應用於偶數符號以致(如上所述)交錯係藉由寫入位址之混洗(shuffling)而達成。因此,針對各交錯的符號:y(h(q))=y’(q)。
針對奇數符號,使用相同的交錯器記憶體124.2。然而,如圖4中所示,針對奇數符號,寫入順序132係位於用來讀出先前偶數符號126之相同位址序列中。此特徵容許奇數與偶數符號交錯器實施方式僅使用一交錯器記憶體100,假設針對既定位址之讀出操作係執行於寫入操作之前。於奇數符號期間寫入交錯器記憶體124之資料單元被接著讀出於一由位址產生器102所產生之序列134中以用於下一偶數COFDM符號,依此類推。因此每一符號僅產生一位址,以其奇數/偶數COFDM符號之讀入及寫出被同時地執行。
縱言之,如圖4中所示,一旦已計算了所有有效副載波之該組位址H(q),則輸入向量Y’=(y0’ ,y1’ ,y2’ ,...yNmax-1’ ) 便被處理以產生交錯的向量Y=(y0 ,y1 ,y2 ,...yNmax-1 ),其被定義為:yH(q) =y'q 針對偶數符號,q=0,...,Nmax -1
yq =y'H(q) 針對奇數符號,q=0,...,Nmax -1
換言之,針對偶數OFDM符號,輸入字元係以排列的方式被寫入一記憶體並以序列的方式被讀回;而針對奇數符號,其被依序地寫入並排列地讀回。於上述情況下,排列H(q)係由下表所定義:
如圖4中所示,去交錯器340係操作以反轉其由交錯器記憶體100所應用之交錯,藉由應用如由一同等位址產生器所產生之相同組位址,但反向地應用寫入及讀出位址。如此一來,針對偶數符號,寫入位址342係以序列方式;而讀出位址344係由位址產生器所提供。相應地,針對奇數符號,寫入順序346係由位址產生器所產生之該組位址來決定;而讀出348係以序列方式。
1k模式之位址產生
針對1k模式,一用以產生排列函數H(q)之演算法的概略方塊圖被表示於圖5中。
圖5顯示1k模式之位址產生器102的實施方式。於圖5中,一線性回饋偏移暫存器係由九個暫存器級200及一互斥或(xor)閘202所形成,該互斥或閘202係依據一產生器多項式而連接至偏移暫存器200之各級。因此,依據偏移暫存器200之內容,藉由依據如下產生器多項式以執行偏移暫存器R[0]之內容與暫存器級R[4]的互斥或運算而從互斥或閘202之輸出提供偏移暫存器之下一位元:
依據該產生器多項式,從偏移暫存器200之內容產生一虛擬隨機位元序列。然而,為了產生用於1k模式之一位址(如圖所示),提供一排列電路210,其於排列電路210之輸出處有效地從順序R' i [n] 至順序R i [n] 排列偏移暫存器200內之位元的順序。來自排列電路210之輸出的九個位元被接著饋送於一連接頻道212上,並經一頻道214而加入一由觸變電路218所提供的最高有效位元。於是十位元的位址被產生於頻道212上。然而,為了確保位址之真實性,位址檢查電路216便分析該產生的位址以決定其是否超過一預定的最大值。該預定的最大值可相應於所使用之模式可得的COFDM符號內之資料符號可得的副載波信號之最大數目。然而,1k模式之交錯器亦可用於其他模式,以致其位址產生器102亦可用於2k模式、4k模式、8k模式、16k模式及32k模式,由相應地調整最大有效位址之數字。
假如該產生的位址超過預定的最大值,則一控制信號由位址檢查電路216產生並經一連接頻道220而饋送至一控制單元224。假如該產生的位址超過預定的最大值,則此位址被拒絕並針對該特別符號再生一新的位址。
針對1k模式,定義(Nr -1)位元,以其Nr =log2 Mmax ,其中Mmax =1024,使用LFSR(線性回饋偏移暫存器)。
用以產生此序列之多項式為:
1k模式:
其中i係從0改變至Mmax -1
一旦已產生了一R'i ,字元,該R'i ,字元便經歷排列以產生稱為Ri 字元之另一(Nr -1)位元字元。Ri 係由如下提供之位元排列而導出自R'i
作為一範例,此表示針對1k模式,R'i 之位元數8被送入Ri 之位元位置數4。
位址H(q)接著透過下列方程式而被導出自Ri
以上方程式之(imod2).部分係由觸變區塊表示於圖5中。
接著對H(q)執行位址檢查以驗證該產生的位址係落入可接受位址之範例內:假如(H(q)<Nmax ),其中於1k模式(例如)中Nmax =756,則該位址為有效的。假如該位址非為有效,則控制單元被告知且其將藉由遞增該指數i以嘗試產生新的H(q)。
觸變區塊之角色係用以確保不會連續兩次產一超過Nmax 之位址。實際上,假如產生了一超過的值,則表示該位址H(q)之MSB(亦即,觸變位元)為一。因此下一產生之值將另MSB設為零,以確保產生一有效位址。
以下方程式將整體性能加總並協助瞭解此演算法之迴路結構:
如稍後將解釋,於位址產生器之一範例中,上述排列碼被用於產生所有OFDM符號之位址。於另一範例中,排列碼可被改變於符號之間,其效果為一組排列碼被重複循環於連續OFDM符號間。至此,使用控制線108、110來選擇排列碼,該控制線108、110係提供有關OFDM符號為奇數或偶數以及目前模式為何的指示。此範例模式(其中複數排列碼被重複循環)特別適於其中僅使用奇數交錯器之範例,其將被解釋於下文中。經由一控制頻道111以提供一指示其應使用不同排列碼之信號。於一範例中,可能的排列碼被預儲存在排列電路210中。於另一範例中,控制單元224供應新的排列碼以用於一OFDM符號。
支援1k模式之位址產生器的分析
在交錯器之相對性能的模擬分析後,已識別了上述針對1k模式之位址產生器102的多項式產生器及排列碼的選擇。已使用供分辨連續符號或「交錯品質」之交錯器的相對能力而評估了交錯器之相對性能。如上所述,有效地,需針對奇數及偶數符號兩者以執行交錯,以便使用單一交錯器記憶體。交錯器品質之相對量度係藉由界定距離D(副載波之數目)而決定。選定一準則C來識別其在交錯器之輸出處為距離D(其在交錯器之輸入處為距離D)的副載波之數目,接著各距離D之副載波的數目係針對相對距離而被加權。針對奇數及偶數COFDM符號以評估該準則C。使C最小化而產生絕佳品質的交錯器。
其中:Neven (d)及Nodd (d)是個別保持在彼此為d副載波間隔內的交錯器之輸出處的偶數及奇數中的副載波之數目。
如上所識別之針對偶數COFDM符號之值:D=5的1k模式之交錯器的分析係顯示於圖6(a),而針對奇數COFDM符號則顯示於圖6(b)。依據以上分析,如上所識別之排列碼的C之值係產生C=24之值,其於依據以上方程式之輸出中被分離五或更少的符號之副載波的加權數為24。
圖6(c)係提供針對偶數COFDM符號之替代排列碼的相應分析,而圖6(d)則提供針對奇數COFDM符號。如於圖6(a)與6(b)所示之結果的比較中可見,當與圖6(a)及6(b)所示之結果比較時,存在有更多代表分離較小距離(諸如D=1及D=2)之符號的組件,說明了如上針對1k模式符號交錯器所識別之排列碼係產生絕佳品質的交錯器。
替代排列碼
以下十個替代的可能碼([n]Ri 位元位置,其中n=1至10)申;已被發現能提供具有如由上述準則C所決定之良好品質的符號交錯器。
接收器
圖7提供一種可配合本技術而使用之接收器的範例說明。如圖7中所示,COFDM信號係由天線300所接收並由調諧器302所檢測;且由類比至數位轉換器304轉換為數位形式。在從COFDM符號復原資料以前,一防護間隔移除處理器306係從接收之COFDM符號移除防護間隔,該復原資料係使用一快速傅立葉轉換(FFT)處理器308以及一配合嵌入信號解碼單元311之頻道估計器和校正310,依據已知的技術。解調的資料被復原自一映射器312並饋送至一符號去交錯器314,其係操作以進行所接收之資料符號的反向映射而再生一已將資料去交錯之輸出資料串。
符號去交錯器314(如圖7中所示)係形成自一具有交錯器記憶體540及位址產生器542之資料處理設備。交錯器記憶體係如圖7中所示,並(如以上所解釋)係操作以藉由利用位址產生器542所產生之多組位址而進行去交錯。位址產生器542係如圖8中所示,且被配置以產生相應的位址來將復原自各COFDM副載波信號之資料符號映射入一輸出資料串。
圖7中所示之COFDM接收器的剩餘部分被提供以致使誤差校正解碼318進行校正誤差及復原來源資料之估計值。
本技術所提供之針對接收器及發射器的一項優點為:接收器及發射器中之符號交錯器與符號去交錯器可藉由改變產生器多項式及排列順序而被切換於1k、2k、4k、8k、16k與32k模式之間。因此,圖8中所示之位址產生器542包含一輸入544(其提供模式之指示)以及一輸入546(其指示是否有奇數/偶數COFDM符號)。藉此提供了彈性的實施方式,因為符號交錯器及去交錯器可被形成如圖3及8中所示,具有如圖5中所示之位址產生器。位址產生器因此可藉由改變為針對每一模式所指示之產生器多項式及排列順序而適於不同的模式。例如,可使用軟體改變來完成。另一方面,於其他實施例中,指示DVB-T2傳輸之模式的嵌入信號可被檢測於嵌入信號處理單元311中之接收器中,且被用以依據所檢測之模式而自動地組態符號去交錯器。
奇數交錯器之最佳使用
如圖4中所示,兩個符號交錯程序(一個用於偶數COFDM符號及一個用於奇數COFDM符號)容許減少交錯期間所使用之記憶體的量。於圖4所示之範例中,奇數符號之寫入順序係相同於偶數符號之讀出順序,因此,當奇數符號正被讀取自記憶體時,偶數符號可被寫入至剛剛所讀取之位置;之後,當該偶數符號被讀取自記憶體時,下一奇數符號可被寫入至剛剛所讀取之位置。
如上所述,於交錯器之性能的實驗分析(使用如上所定義之準則C)期間以及(例如)圖9(a)及圖9(b)中所示者,已發現到針對DVB-T之2k和8k符號交錯器以及針對DVB-H之4k符號交錯器所設計的交錯技術對於奇數符號作用得較對於偶數符號更為佳。因此,從交錯器之性能評估結果,例如,由圖9(a)及9(b)之圖示所揭露:奇數交錯器作用得較偶數交錯器更為佳。此現象可藉由比較圖9(a)(其顯示針對偶數符號之交錯器的結果)與圖9(b)(其顯示針對奇數符號之結果)看出:在交錯器輸入處相鄰之副載波的交錯器輸出處的平均距離針對奇數符號之交錯器係大於針對偶數符號之交錯器。
如將理解者,用以實施符號交錯器所需的交錯器記憶體之量係取決於待映射至COFDM載波符號上之資料符號的數目。因此,16k模式符號交錯器僅需要用以實施32k模式符號交錯器所需之記錄的一半;以及類似地,用以實施8k模式符號交錯器所需之記憶體的量為用以實施16k模式交錯器所需者的一半。因此,配置以實施某一模式之符號交錯器的發射器或接收器係設定其可被執行於每一OFDM符號之資料符號的最大數目,則該接收器或發射器將包含足以實施任何其他模式之兩個奇數交錯程序的記憶體,其係提供該既定最大模式下每一OFDM符號之副載波數目的一半或小於其一半。例如,一包含32K交錯器之接收器或發射器將具有足夠的記憶體以容納各具有其本身16K記憶體之兩個16K奇數交錯程序。
因此,為了利用奇數交錯程序之較佳性能,一種能夠容納數種調變模式之符號交錯器可被配置,以致假如於包含最大模式(其代表每一OFDM符號之最大數目)下之副載波數目的一半或少於一半之模式下時則僅使用一奇數符號交錯程序。此最大模式因而設定了最大記憶體尺寸。例如,於能夠執行32K模式之發射器/接收器中,當操作於具有較少載波(亦即,16K、18K、4K或1K)之模式下時,則將使用兩個奇數交錯器而非利用分離的奇數及偶數符號交錯程序。
圖10顯示圖3所示之符號交錯器33的修改圖示,當僅於奇數交錯模式下將輸入資料符號交錯至OFDM符號之副載波上時。符號交錯器33.1係完全相應於圖3中所示之符號交錯器33,唯一差異在於該位址產生器102.1被調適以僅執行奇數交錯程序。針對圖10中所示之範例,符號交錯器33.1係操作於一種模式,其中每一OFDM符號可被執行之資料符號的數目係少於在具有每一OFDM符號之最大副載波數目的操作模式下可由OFDM符號所執行的最大數目之一半。如此一來,符號交錯器33.1已被配置以分割交錯器記憶體100。針對圖10中之本圖示,交錯器記憶體100接著被分割為兩部分401、402。作為符號交錯器33.1操作於其中資料符號使用奇數交錯程序而被映射至OFDM符號上的模式之圖示,圖10係提供交錯器記憶體之各半401、402的延伸視圖。此延伸視圖係提供從圖4所再生之四個符號A、B、C、D的發射器側為代表之奇數交錯模式的圖示。因此如圖10中所示,連續組第一及第二資料符號,各資料符號係依序被寫入交錯器記憶體401、402;並以依據由位址產生器所產生之位址的排列順序而依據由位址產生器102所產生之位址被讀出(如先前所解釋)。因而如圖10中所示,因為一奇數交錯程序係針對連續組第一及第二組資料符號而執行,所以交錯器記憶體需被分割為兩部分。來自第一組資料符號之符號被寫入交錯器記憶體之第一半401,而來自第二組資料符號之符號被寫入交錯器記憶體之第二半402,因為符號交錯器不再能夠再使用符號交錯器記憶體之相同部分,如當操作於交錯之奇數和偶數模式下時所能容納者。
圖11顯示圖8中所出現的接收器中之交錯器的一相應範例,但被修改以僅操作於奇數交錯程序。如圖11中所示,交錯器記憶體540被分割為兩半410、412,且位址產生器542被調適以將資料符號寫入交錯器記憶體並從交錯器記憶體將資料符號讀入記憶體之個別部分410、412以供連續組資料符號僅實施一奇數交錯程序。因此,相當於圖10中所示之表示圖,圖11顯示其被執行於接收器並顯示在圖4中之交錯程序的映射,其為針對交錯器記憶體之第一及第二半410、412而操作之延伸視圖。因此,第一組資料符號被寫入交錯器記憶體之第一部分410,以依據由位址產生器542所產生之位址而界定的排列順序,如由提供1、3、0、2之寫入序列之資料符號寫入的順序所示者。如圖所示,資料符號被接著依序讀出交錯器記憶體之第一部分410,因而復原原始序列A、B、C、D。
相應地,復原自一連續OFDM符號之一第二後續組資料符號係以一排列順序而依據由位址產生器542所產生之位址被寫入交錯器記憶體之第二半412,並依序被讀出進入輸出之資料串。
於一範例中,針對第一組資料符號所產生以便寫入交錯器記憶體之第一半410的位址可被再使用以將第二後續組資料符號寫入交錯器記憶體412。相應地,發射器亦可將針對交錯器之一半所產生之位址再使用於第一組資料符號,以便讀出其已被依序寫入記憶體之第二半的第二組資料符號。
具有補償之奇數交錯器
藉由使用一連串的唯有奇數交錯器而非單一的唯有奇數交錯器,則可進一步增進一種使用兩個奇數交錯器之交錯器的性能,以致其輸入至交錯器之資料的任何位元不會總是調變OFDM符號中之相同載波。
一連串的唯有奇數交錯器可由如下之任一方式來實現:
‧將一補償加入交錯器位址與資料載波數目之模數(modulo),或
‧使用一連串(a sequence of)排列於交錯器中
加入補償
將一補償加入交錯器位址與資料載波數目之模數有效地將OFDM符號偏移並環繞,以致其輸入至交錯器之資料的任何位元不會總是調變OFDM符號中之相同載波。因此,位址產生器可選擇性地包含一補償產生器,其係產生一補償於輸出頻道H(q)上之位址產生器所產生的位址中。
該補償將改變各符號。例如,此補償可提供為一循環序列。此循環序列可為(例如)長度4,且可包括(例如)質數。例如,此一序列可為:
再者,補償可為一隨機序列,其可由來自一類似之OFDM符號交錯器的另一位址產生器所產生,或者可由某些其他機構所產生。
使用一連串排列
如圖5中所示,一控制線111係從位址產生器之控制單元延伸至排列電路。如上所述,於一範例中,位址產生器可應用來自一組排列碼之不同排列碼於連續的OFDM符號。使用一連串排列於交錯器位址產生器中係減少了其輸入至交錯器之資料的任何位元總是調變OFDM符號中之相同副載波的可能性。
例如,此可為一循環序列,以致其一序列中之一組排列碼中的不同排列碼被用於連續的OFDM符號並接著被重複。此循環序列可為(例如)二或四的長度。針對16K符號交錯器之範例,其被重複循環於每一OFDM符號之兩個排列碼的序列可為(例如):
而四個排列碼的序列可為:
從一排列切換至另一排列碼可回應於控制頻道108上所指示之奇數/偶數信號的改變來實現。回應於此,控制單元224係經由控制線111以改變排列碼電路210中之排列碼。
針對1K符號交錯器之範例,兩個排列碼可為:
而四個排列碼可為:
針對2K、4K及8K載波模式或者甚至0.5K載波模式可能有其他序列的組合。例如,針對每一0.5K、2K、4K及8K之下列排列碼提供符號之良好的去相關(de-correlation)且可被循環地使用以產生補償給其由每一個別模式之位址產生器所產生的位址:
2K模式:
4K模式:
8K模式:
針對上述排列碼,前兩個可被用於兩序列循環,而所有四個均可用於四序列循環。此外,以下提供四個排列碼之某些另外的序列,其被重複循環以提供補償於一位址產生器中來產生已交錯符號中之良好的去相關(某些係與上述者相同):
0.5K模式:
2K模式:
4K模式:
8K模式:
*這些是DVB-T標準中之排列
**這些是DVB-H標準中之排列
針對2K、4K及8K之位址產生器及相應交錯器的範例係揭露於歐洲專利申請案編號04251667.4,其內容被併入於此以供參考。0.5K模式之位址產生器被揭露於本案申請人所申請之對應案UK專利申請案編號0722553.5。
可對上述實施例做出各種修改而不背離本發明之範圍。特別地,已被用來代表本發明之形態的產生器多項式及排列順序之範例代表並非限制性的,且可延伸至同等形式的產生器多項式及排列順序。
應理解的:個別於圖1及7中所示之發射器及接收器僅被提供以利說明而非為限制。例如,應理解其相對於(例如)位元交錯器及映射器之符號交錯器及去交錯器的位置可被改變。應理解的:交錯器及去交錯器之效果不會因其相對位置而改變,雖然交錯器可交錯I/Q符號而取代v位元向量。於接收器中亦可做出相應的改變。因此,交錯器及去交錯器可被操作於不同的資料型式,且被定位在不同於範例實施例中所述的位置。
如上所述,已參考特定模式之實施方式而描述的交錯器之排列碼及產生器多項式可同等地被應用於其他模式,藉由依據該模式之副載波數目以改變預定的最大容許位址。
如上所述,本發明之實施例發現了DVB標準(諸如DVB-T、DVB-T2及DVB-H)之應用,其被併入於此以供參考。例如,本發明之實施例可被使用於依據DVB-H標準而操作之發射器或接收器,於手持式行動終端機中。行動終端機可被整合與(例如)行動電話(無論是第二、第三或更高世代)或個人數位助理或輸入板個人電腦。此等行動終端機能夠接收於建築物內部或者於(例如)汽車或火車內移動(即使以極高的速度)中之DVB-H或DVB-T/T2相容的信號。行動終端機可(例如)由電池、主要電力或低電壓DC供應所供電;或者從汽車電池供電。可由DVB-H所提供之符號包含聲音、訊息、網際網路瀏覽、無線電、靜態及/或動態視頻影像、電視服務、互動服務、隨選的視頻或近視頻及其他選項。這些服務可彼此結合而操作。於其他範例實施例中,本發明亦發現DVB-T2標準之應用,如依據ETSI標準EN302 755所指明者。於本發明之其他範例實施例中,亦發現已知為DVB-C2之電纜傳輸標準。然而,應理解本發明並非限制於DVB之應用而可延伸至包含固定式及行動式兩者之傳輸及接收的其他標準。
2...視頻編碼器
4...音頻編碼器
6...資料編碼器
10...程式多工器
12...連接頻道
20...COFDM發射器
22...多工器調適及能量散佈區塊
24...向前誤差校正編碼器
26...位元交錯器
28...位元入群集映射器
29...輸出頻道
30...時間交錯器
31...頻道
32...框建立器
33...符號交錯器
36...引導及嵌入信號形成器
37...OFDM符號建立器
38...OFDM調變器
40...防護插入處理器
42...數位至類比轉換器
44...RF前端
46...天線
62...頻道
64...資料頻道
66...映射處理器
100...交錯器記憶體
102...位址產生器
104...頻道
106...頻道
108...頻道
110...頻道
111...控制頻道
140...區段
200...暫存器級
202...互斥或閘
210‧‧‧排列電路
212‧‧‧連接頻道
214‧‧‧頻道
216‧‧‧位址檢查電路
218‧‧‧觸變電路
220‧‧‧連接頻道
224‧‧‧控制單元
300‧‧‧天線
302‧‧‧調諧器
304‧‧‧類比至數位轉換器
306‧‧‧防護間隔移除處理器
308‧‧‧快速傅立葉轉換(FFT)處理器
310‧‧‧頻道估計器和校正
311‧‧‧嵌入信號解碼單元
312‧‧‧映射器
314‧‧‧符號去交錯器
316‧‧‧位元去交錯器
318‧‧‧誤差校正解碼
340‧‧‧去交錯器
401‧‧‧記憶體之第一半
402‧‧‧記憶體之第二半
410‧‧‧交錯器記憶體之第一半
412‧‧‧交錯器記憶體之第二半
540‧‧‧交錯器記憶體
542...位址產生器
544...輸入
546...輸入
現在將僅參考後附圖形而以範例方式描述本發明之實施例,其中類似的部件係提供相應的參考數字,及其中:
圖1係一種可被使用(例如)以DVB-T2標準之編碼OFDM發射器的概略方塊圖;
圖2係圖1中所示之發射器的部件之概略方塊圖,其中一符號映射器及一框建立器說明交錯器之操作;
圖3係圖2中所示之符號交錯器的概略方塊圖;
圖4係圖3中所示之交錯器記憶體以及接收器中之相應符號去交錯器(de-interleaver)的概略方塊圖;
圖5係用於1k模式之圖3中所示之位址產生器的概略方塊圖;
圖6(a)係一圖形,其說明使用圖5中所示之位址產生器於偶數符號的交錯器之結果;及圖6(b)係一圖形,其說明針對奇數符號之設計模擬結果;而圖6(c)係一圖形,其說明使用不同排列碼於偶數之位址產生器的比較結果;及圖6(d)係針對奇數符號之一相應圖形;
圖7係一種可被使用(例如)以DVB-T2標準之編碼OFDM接收器的概略方塊圖;
圖8係出現於圖7中之符號去交錯器的概略方塊圖;
圖9(a)係一圖形,其說明針對偶數OFDM符號之交錯器的結果;及圖9(b)係一圖形,其說明針對奇數OFDM符號之結果;
圖10提供圖3中所示之符號交錯器的概略方塊圖,其說明一種其中僅依據奇數交錯模式而執行交錯的操作模式;及
圖11提供圖8中所示之符號去交錯器的概略方塊圖,其說明其中僅依據奇數交錯模式而執行交錯的操作模式。
102...位址產生器
108...頻道
110...頻道
200...暫存器級
202...互斥或閘
210...排列電路
212...連接頻道
214...頻道
216...位址檢查電路
218...觸變電路
220...連接頻道
224...控制單元

Claims (21)

  1. 一種資料處理設備,其可操作以將接收自正交分頻多工(OFDM)符號之預定數目的副載波信號之資料符號映射入一輸出符號串,該資料處理設備包含:一去交錯器,其可操作以將來自該等OFDM副載波信號之該等預定數目的資料符號讀入一交錯器記憶體、及從該交錯器記憶體讀出該等資料符號而進入該輸出符號串以實現該映射,該讀出之順序係不同於該讀入,該順序係由一組位址所決定,以致其該等資料符號被去交錯自該等OFDM副載波信號,一位址產生器,其可操作以產生該組位址,針對每一接收之資料符號產生一位址以指示該接收之資料符號所將被映射入該輸出符號串的OFDM副載波信號,該位址產生器包含一線性回饋偏移暫存器,其包含預定數目的暫存器級且可操作以依據產生器多項式而產生偽隨機位元序列,一排列電路,其可操作以接收該等暫存器級之內容並依據一排列碼以排列該等暫存器級中所存在的位元,來形成該等OFDM副載波之一的位址,及一控制單元,其可結合一位址檢查電路而操作以再生一位址,當所產生的位址超過預定最大有效位址時,其特徵在於:該預定最大有效位址係小於一千零二十四,該線性回饋偏移暫存器具有九個暫存器級,該等暫存 器級具有[8]=[0]⊕[4]之線性回饋偏移暫存器的產生器多項式,且該排列碼係依據下表而以一額外位元從存在第n暫存器級[n ]中之位元形成第i資料符號的十位元位址R i [n ]:
  2. 如申請專利範圍第1項之資料處理設備,其中該預定最大有效位址為實質上介於七百與一千零二十四之間的值。
  3. 如申請專利範圍第1項之資料處理設備,其中該OFDM符號包含引導副載波,其被配置以攜載已知的符號;而該預定最大有效位址係取決於該OFDM符號中所存在之該等引導副載波符號的數目。
  4. 如申請專利範圍第1項之資料處理設備,其中藉由依據一序列順序讀入該等資料符號並依據由該位址產生器所產生之該組位址以從該交錯器記憶體讀出該等資料符號,則該交錯器記憶體被配置以實現針對偶數OFDM符號將來自該等副載波信號的該等接收之資料符號映射至該輸出資料串上;而針對奇數OFDM符號則係藉由依據由該位址產生器所產生之該組位址以將該等符號讀入該交錯器記憶體並依據一序列順序以從該交錯器記憶體讀出該等資料符號。
  5. 如申請專利範圍第1項之資料處理設備,其中該排 列電路可操作以改變排列碼,其係排列該等暫存器級之位元的順序以形成從一OFDM符號至另一OFDM符號之位址。
  6. 如申請專利範圍第5項之資料處理設備,其中該排列電路可操作以重複循環連續OFDM符號之不同排列碼的序列。
  7. 如申請專利範圍第6項之資料處理設備,其中排列碼的該序列包含兩個排列碼,其為:
  8. 如申請專利範圍第6或7項之資料處理設備,其中該等OFDM符號之該等副載波為複數操作模式之任一者的該等OFDM符號中之副載波的最大數目之一半或少於一半,以及該等輸入資料符號包含接收自偶數OFDM符號之第一組資料符號及接收自奇數OFDM符號之第二組資料符號,以及該資料處理設備可操作以依據一奇數交錯程序而將該等第一和第二組資料符號去交錯入該輸出資料串,該奇數交錯程序包含:依據由以該序列之該等排列碼之一所產生的該組位址所決定之順序來將接收自該等偶數OFDM符號之該等副載 波的該等第一組資料符號寫入該交錯器記憶體之第一部分,依據該等第一組輸入資料符號之序列順序以從該交錯器記憶體之該第一部分讀出該等第一組資料符號而進入該輸出資料串,依據由以該序列之該等排列碼之另一所產生的該組位址所界定之順序來將接收自該等奇數OFDM符號之該等副載波的該等第二組資料符號寫入該交錯器記憶體之一第二部分,及依據該等第二組輸入資料符號之序列順序以從該交錯器記憶體之該第二部分讀出該等第二組資料符號而進入該輸出資料串。
  9. 一種用以接收來自正交分頻多工(OFDM)調變信號之資料的接收器,該接收器包含一資料處理設備,其可操作以將接收自正交分頻多工(OFDM)符號之預定數目的副載波信號之資料符號映射入一輸出符號串,該資料處理設備包含:一去交錯器,其可操作以將來自該等OFDM副載波信號之該等預定數目的資料符號讀入一交錯器記憶體、及從該交錯器記憶體讀出該等資料符號而進入該輸出符號串以實現該映射,該讀出之順序係不同於該讀入,該順序係由一組位址所決定,以致其該等資料符號被去交錯自該等OFDM副載波信號,一位址產生器,其可操作以產生該組位址,針對每一 接收之資料符號產生一位址以指示該接收之資料符號所將從該交錯器記憶體被映射入該輸出符號串的OFDM副載波信號,該位址產生器包含一線性回饋偏移暫存器,其包含預定數目的暫存器級且可操作以依據產生器多項式而產生偽隨機位元序列,一排列電路,其可操作以接收該等暫存器級之內容並依據一排列碼以排列該等暫存器級中所存在的位元,來形成該等OFDM副載波之一的位址,及一控制單元,其可結合一位址檢查電路而操作以再生一位址,當所產生的位址超過預定最大有效位址時,其特徵在於:該預定最大有效位址係小於一千零二十四,該線性回饋偏移暫存器具有九個暫存器級,該等暫存器級具有[8]=[0]⊕[4]之線性回饋偏移暫存器的產生器多項式,且排列順序係依據下表而以一額外位元從存在第n暫存器級[n ]中之位元形成第i資料符號的十位元位址R i [n ]:
  10. 如申請專利範圍第9項之接收器,其中該接收器可操作以依據數位視頻廣播標準來接收已調變之資料,諸如數位視頻廣播地面標準、數位視頻廣播手持標準、數位視頻廣播地面2標準或數位視頻廣播電纜2標準。
  11. 一種位址產生器,用於接收已被交錯於正交分頻多工符號之副載波上的資料符號,該位址產生器可操作以產生一組位址,各位址係針對每一資料符號而產生以指示該接收之資料符號所將從一交錯器記憶體被映射入一輸出資料串的副載波信號之一,該位址產生器包含:一線性回饋偏移暫存器,其包含預定數目的暫存器級且可操作以依據產生器多項式而產生偽隨機位元序列,一排列電路,其可操作以接收該等暫存器級之內容並依據一排列碼以排列該等暫存器級中所存在的位元,來形成一位址,及一控制單元,其可結合一位址檢查電路而操作以再生一位址,當所產生的位址超過預定最大有效位址時,其特徵在於:該預定最大有效位址係小於一千零二十四,該線性回饋偏移暫存器具有九個暫存器級,該等暫存器級具有[8]=[0]⊕[4]之線性回饋偏移暫存器的產生器多項式,且排列順序係依據下表而以一額外位元從存在第n暫存器級[n ]中之位元形成第i資料符號的十位元位址R i [n ]:
  12. 一種將接收自一正交分頻多工(OFDM)符號之預定數目副載波信號的符號映射入一輸出符號串的方法,該 方法包含:將來自該等OFDM副載波信號之該等預定數目資料符號讀入一交錯器記憶體,從該交錯器記憶體讀出該等資料符號而進入該輸出符號串以實現該映射,該讀出之順序係不同於該讀入,該順序係由一組位址所決定,以致其該等資料符號被去交錯自該等OFDM副載波信號,產生該組位址,針對每一接收之資料符號產生一位址以指示該接收之資料符號所將從該交錯器記憶體被映射入該輸出資料串的OFDM副載波信號,該產生該組位址包含使用一線性回饋偏移暫存器,其包含預定數目的暫存器級以依據產生器多項式而產生偽隨機位元序列,使用一排列電路以接收該等暫存器級之內容並依據一排列碼來排列該等暫存器級中所存在的位元而形成一位址,及再生一位址,當所產生的位址超過預定最大有效位址時,其特徵在於:該預定最大有效位址係小於一千零二十四,該線性回饋偏移暫存器具有九個暫存器級,該等暫存器級具有[8]=[0]⊕[4]之線性回饋偏移暫存器的產生器多項式,且排列順序係依據下表而以一額外位元從存在第n暫存器級[n ]中之位元形成第i資料符號的十位元位址R i [n ]:
  13. 如申請專利範圍第12項之方法,其中該預定最大有效位址為實質上介於七百與一千零二十四之間的值。
  14. 如申請專利範圍第12項之方法,其中該OFDM符號包含引導副載波,其被配置以攜載已知的符號;而該預定最大有效位址係取決於OFDM符號中所存在之該等引導副載波符號的數目。
  15. 如申請專利範圍第12項之方法,其中將來自該等OFDM副載波信號之該等預定數目資料符號讀入該交錯器記憶體、以及從該交錯器記憶體讀出該等資料符號而進入該輸出符號串以實現該映射之步驟包含:針對偶數OFDM符號,依據一序列順序以讀入該等資料符號,及依據由該位址產生器所產生之該組位址以從該交錯器記憶體讀出該等資料符號;以及針對奇數OFDM符號,依據由該位址產生器所產生之該組位址以將該等資料符號讀入該交錯器記憶體,及依據一序列順序以從該交錯器記憶體讀出該等資料符號。
  16. 如申請專利範圍第12項之方法,其中使用一排列電路以接收該等暫存器級之內容並依據該排列碼來排列該等暫存器級中所存在的位元而形成一位址包含:改變該排列碼,其係排列該等暫存器級之位元的順序以形成從一OFDM符號至另一OFDM符號之位址。
  17. 如申請專利範圍第16項之方法,其中該改變該排列碼,其係排列該等暫存器級之位元的順序以形成從一OFDM符號至另一OFDM符號之位址,包含:重複循環連續OFDM符號之不同排列碼的序列。
  18. 如申請專利範圍第17項之方法,其中排列碼的該序列包含兩個排列碼,其為:
  19. 如申請專利範圍第16項之方法,其中該等OFDM符號之該等副載波為複數操作模式之任一者的該等OFDM符號中之副載波的最大數目之一半或少於一半,該方法包含:接收來自偶數OFDM符號之第一組資料符號及接收來自奇數OFDM符號之第二組資料符號,以及從該交錯器記憶體讀出該等資料符號而進入該輸出符號串以實現該映射之該步驟係依據一奇數交錯程序,其包含依據由以該序列之該等排列碼之一所產生的該組位址所決定之順序來將接收自該等偶數OFDM符號之該等副載波的該等第一組資料符號寫入該交錯器記憶體之第一部分, 依據該等第一組輸入資料符號之序列順序以從該交錯器記憶體之該第一部分讀出該等第一組資料符號而進入該輸出資料串,依據由以該序列之該等排列碼之另一所產生的該組位址所界定之順序來將接收自該等奇數OFDM符號之該等副載波的該等第二組資料符號寫入該交錯器記憶體之一第二部分,及依據該等第二組輸入資料符號之序列順序以從該交錯器記憶體之該第二部分讀出該等第二組資料符號而進入該輸出資料串。
  20. 一種從正交分頻多工OFDM調變符號接收資料之方法,該方法包含:從來自OFDM符號之預定數目副載波信號接收預定數目的資料符號以形成一輸出資料串,將來自該等OFDM副載波信號之該等預定數目資料符號讀入一交錯器記憶體,從該交錯器記憶體讀出該等資料符號而進入該輸出符號串以實現該映射,該讀出之順序係不同於該讀入,該順序係由一組位址所決定,以致其該等資料符號被去交錯自該等OFDM副載波信號,產生該組位址,針對每一接收之資料符號產生一位址以指示該接收之資料符號所將被映射入該輸出符號串的OFDM副載波信號,該產生該組位址包含使用一線性回饋偏移暫存器,其包含預定數目的暫存 器級以依據產生器多項式而產生偽隨機位元序列,使用一排列電路以接收該等暫存器級之內容並依據一排列碼來排列該等暫存器級中所存在的位元而形成一位址,及再生一位址,當所產生的位址超過預定最大有效位址時,其特徵在於:該預定最大有效位址係小於一千零二十四,該線性回饋偏移暫存器具有九個暫存器級,該等暫存器級具有[8]=[0]⊕[4]之線性回饋偏移暫存器的產生器多項式,且排列順序係依據下表所界定之碼而以一額外位元從存在第n暫存器級[n ]中之位元形成第i資料符號的十位元位址R i [n ]:
  21. 如申請專利範圍第19項之方法,其中從該等OFDM符號之該等副載波信號接收該等資料符號係依據數位視頻廣播標準,諸如數位視頻廣播地面標準、數位視頻廣播手持標準、數位視頻廣播地面2標準或數位視頻廣播電纜2標準。
TW097140458A 2007-10-30 2008-10-22 資料處理設備及方法 TWI427954B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
GB0721269.9A GB2454193B (en) 2007-10-30 2007-10-30 Data processing apparatus and method
GB0721270A GB2454194A (en) 2007-10-30 2007-10-30 Address generation polynomial and permutation matrix for DVB-T2 1k OFDM sub-carrier mode interleaver
GB0722645A GB2455071A (en) 2007-10-30 2007-11-19 Memory efficient data symbol interleaver which adaptively applies odd only, or odd and even interleaving processes, depending on OFDM mode
GB0722728A GB2454267A (en) 2007-10-30 2007-11-20 DVB interleaver for odd/even symbol streams splits memory for sub-carrier number up to half maximum/has common memory and immediate location reuse otherwise

Publications (2)

Publication Number Publication Date
TW200926658A TW200926658A (en) 2009-06-16
TWI427954B true TWI427954B (zh) 2014-02-21

Family

ID=40097846

Family Applications (2)

Application Number Title Priority Date Filing Date
TW097140457A TWI442731B (zh) 2007-10-30 2008-10-22 資料處理設備及方法
TW097140458A TWI427954B (zh) 2007-10-30 2008-10-22 資料處理設備及方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW097140457A TWI442731B (zh) 2007-10-30 2008-10-22 資料處理設備及方法

Country Status (14)

Country Link
US (2) US8170091B2 (zh)
EP (2) EP2056471B1 (zh)
JP (1) JP5248983B2 (zh)
KR (2) KR101520486B1 (zh)
AT (2) ATE451753T1 (zh)
AU (1) AU2008237590B2 (zh)
DE (2) DE602008000145D1 (zh)
DK (2) DK2056472T3 (zh)
EA (1) EA014413B1 (zh)
ES (2) ES2336632T3 (zh)
GB (2) GB2454318B (zh)
PL (2) PL2056472T3 (zh)
PT (2) PT2056472E (zh)
TW (2) TWI442731B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8179954B2 (en) 2007-10-30 2012-05-15 Sony Corporation Odd interleaving only of an odd-even interleaver when half or less data subcarriers are active in a digital video broadcasting (DVB) standard
GB2454196B (en) * 2007-10-30 2012-10-10 Sony Corp Data processsing apparatus and method
US8885761B2 (en) 2003-03-25 2014-11-11 Sony Corporation Data processing apparatus and method
GB2454193B (en) 2007-10-30 2012-07-18 Sony Corp Data processing apparatus and method
DK2056549T3 (da) 2007-10-30 2013-02-04 Sony Corp Databehandlingsanordning og -fremgangsmåde
GB2460459B (en) 2008-05-30 2012-07-11 Sony Corp Data processing apparatus and method
JP2012004753A (ja) 2010-06-15 2012-01-05 Funai Electric Co Ltd テレビジョン信号受信装置
CN105340262B (zh) 2013-06-19 2018-07-27 Lg 电子株式会社 传输广播信号的装置、接收广播信号的装置、传输广播信号的方法和接收广播信号的方法
GB2515801A (en) 2013-07-04 2015-01-07 Sony Corp Transmitter and receiver and methods of transmitting and receiving
CN103532892A (zh) * 2013-09-27 2014-01-22 中国石油集团东方地球物理勘探有限责任公司 一种海洋石油勘探声学定位应答器通信编码方法
MX2018005575A (es) * 2015-11-10 2018-08-01 Sony Corp Aparato de procesamiento de datos, y metodo de procesamiento de datos.
WO2018187902A1 (en) 2017-04-10 2018-10-18 Qualcomm Incorporated An efficient interleaver design for polar codes
CN110838890B (zh) * 2019-10-25 2022-02-08 晶晨半导体(上海)股份有限公司 解交织方法及装置
CN113259277B (zh) * 2021-05-18 2023-02-28 成都图迅科技有限公司 一种5g上行pusch接收机信道估计方法
US20220385307A1 (en) * 2021-05-21 2022-12-01 Samsung Electronics Co., Ltd. Interleaver design and pairwise codeword distance distribution enhancement for turbo autoencoder

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6314534B1 (en) * 1999-03-31 2001-11-06 Qualcomm Incorporated Generalized address generation for bit reversed random interleaving
US6353900B1 (en) * 1998-09-22 2002-03-05 Qualcomm Incorporated Coding system having state machine based interleaver
US20050008084A1 (en) * 2003-07-09 2005-01-13 Sergey Zhidkov Apparatus and method for direct measurement of channel state for coded orthogonal frequency division multiplexing receiver
TW200623652A (en) * 2004-12-24 2006-07-01 Univ Nat Sun Yat Sen Symbol deinterleaver for digital video broadcasting system
US20070250742A1 (en) * 2006-04-11 2007-10-25 Sharp Laboratories Of America, Inc. Systems and methods for interleaving and deinterleaving data in an OFDMA-based communication system

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB722553A (en) 1952-06-09 1955-01-26 Johannes Ditzel Improvements in or relating to feed or delivery devices for strip material
DK1635474T3 (da) * 1995-02-01 2010-11-29 Sony Corp Datatransmission med interleaving gennem på stedet adressering af RAM-hukommelse
EP2302808B1 (en) * 1995-02-01 2013-06-05 Sony Corporation Multi-channel transmission with interleaving through in-place addressing of RAM memory
JP2937919B2 (ja) * 1997-01-16 1999-08-23 日本電気アイシーマイコンシステム株式会社 疑似乱数発生回路
GB9821385D0 (en) 1998-10-01 1998-11-25 British Broadcasting Corp Improvements relating to measuring channel state from a received signal and discriminating digital values from a received signal,suitable for use in cofdm
US6625234B1 (en) * 1998-12-10 2003-09-23 Nortel Networks Limited Efficient implementations of proposed turbo code interleavers for third generation code division multiple access
CA2344117C (en) * 2000-04-12 2009-06-30 Her Majesty The Queen In Right Of Canada As Represented By The Minister Of Industry Method and system for tiered digital television terrestrial broadcasting services using multi-bit-stream frequency interleaved ofdm
US7170849B1 (en) 2001-03-19 2007-01-30 Cisco Systems Wireless Networking (Australia) Pty Limited Interleaver, deinterleaver, interleaving method, and deinterleaving method for OFDM data
GB0110907D0 (en) * 2001-05-03 2001-06-27 British Broadcasting Corp Improvements in decoders for many carrier signals, in particular in DVB-T recievers
US7620111B2 (en) * 2002-08-13 2009-11-17 Nokia Corporation Symbol interleaving
GB2454193B (en) 2007-10-30 2012-07-18 Sony Corp Data processing apparatus and method
US8179954B2 (en) 2007-10-30 2012-05-15 Sony Corporation Odd interleaving only of an odd-even interleaver when half or less data subcarriers are active in a digital video broadcasting (DVB) standard
EP1463255A1 (en) 2003-03-25 2004-09-29 Sony United Kingdom Limited Interleaver for mapping symbols on the carriers of an OFDM system
GB2454196B (en) 2007-10-30 2012-10-10 Sony Corp Data processsing apparatus and method
ATE410830T1 (de) * 2004-03-10 2008-10-15 Ericsson Telefon Ab L M Addressgenerator für einen verschachtelungsspeicher und einen entschachtelungsspeicher
EP1771961A2 (en) * 2004-07-29 2007-04-11 QUALCOMM Incorporated System and method for interleaving
KR100608913B1 (ko) * 2004-11-10 2006-08-09 한국전자통신연구원 직교주파수분할다중(ofdm) 송신기에서의 인터리빙장치 및 방법
US7543197B2 (en) * 2004-12-22 2009-06-02 Qualcomm Incorporated Pruned bit-reversal interleaver
US7395461B2 (en) * 2005-05-18 2008-07-01 Seagate Technology Llc Low complexity pseudo-random interleaver
US7657818B2 (en) 2005-06-22 2010-02-02 Adaptive Spectrum And Signal Alignment, Inc. Dynamic minimum-memory interleaving
DK2056549T3 (da) 2007-10-30 2013-02-04 Sony Corp Databehandlingsanordning og -fremgangsmåde
DK2204002T3 (da) 2007-10-30 2013-06-17 Sony Corp Anordning og fremgangsmåde til databehandling
GB2460459B (en) 2008-05-30 2012-07-11 Sony Corp Data processing apparatus and method
US7945746B2 (en) * 2008-06-02 2011-05-17 Newport Media, Inc. Memory sharing of time and frequency de-interleaver for ISDB-T receivers

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6353900B1 (en) * 1998-09-22 2002-03-05 Qualcomm Incorporated Coding system having state machine based interleaver
US6314534B1 (en) * 1999-03-31 2001-11-06 Qualcomm Incorporated Generalized address generation for bit reversed random interleaving
US20050008084A1 (en) * 2003-07-09 2005-01-13 Sergey Zhidkov Apparatus and method for direct measurement of channel state for coded orthogonal frequency division multiplexing receiver
TW200623652A (en) * 2004-12-24 2006-07-01 Univ Nat Sun Yat Sen Symbol deinterleaver for digital video broadcasting system
US20070250742A1 (en) * 2006-04-11 2007-10-25 Sharp Laboratories Of America, Inc. Systems and methods for interleaving and deinterleaving data in an OFDMA-based communication system

Also Published As

Publication number Publication date
ES2332836T3 (es) 2010-02-12
US20090110095A1 (en) 2009-04-30
DK2056471T3 (da) 2009-11-30
KR20090045102A (ko) 2009-05-07
TW200926657A (en) 2009-06-16
PL2056472T3 (pl) 2010-05-31
TW200926658A (en) 2009-06-16
EA200802075A1 (ru) 2009-06-30
PL2056471T3 (pl) 2010-02-26
US8320484B2 (en) 2012-11-27
JP5248983B2 (ja) 2013-07-31
KR101461676B1 (ko) 2014-11-13
EP2056472B1 (en) 2009-12-09
GB0819397D0 (en) 2008-11-26
EA014413B1 (ru) 2010-12-30
EP2056471A1 (en) 2009-05-06
PT2056471E (pt) 2009-10-29
AU2008237590B2 (en) 2012-03-29
GB2454317B (en) 2012-10-17
ATE443376T1 (de) 2009-10-15
ATE451753T1 (de) 2009-12-15
JP2009112010A (ja) 2009-05-21
KR20090045103A (ko) 2009-05-07
GB2454318B (en) 2012-10-17
GB2454318A (en) 2009-05-06
DE602008000145D1 (de) 2009-10-29
ES2336632T3 (es) 2010-04-14
GB0819374D0 (en) 2008-11-26
GB2454317A (en) 2009-05-06
US8170091B2 (en) 2012-05-01
TWI442731B (zh) 2014-06-21
US20120099665A1 (en) 2012-04-26
EP2056472A1 (en) 2009-05-06
DE602008000382D1 (de) 2010-01-21
KR101520486B1 (ko) 2015-05-14
PT2056472E (pt) 2010-02-09
EP2056471B1 (en) 2009-09-16
AU2008237590A1 (en) 2009-05-14
DK2056472T3 (da) 2010-04-19

Similar Documents

Publication Publication Date Title
TWI440342B (zh) 資料處理裝置及方法
TWI508503B (zh) 資料處理設備及方法
TWI427954B (zh) 資料處理設備及方法
US9054927B2 (en) Data processing apparatus and method for use in an interleaver suitable for multiple operating modes
US9722836B2 (en) Data processing apparatus and method
TWI451715B (zh) 資料處理設備與方法