TWI426499B - 儲存及存取像素資料於圖形顯示裝置之系統及方法 - Google Patents
儲存及存取像素資料於圖形顯示裝置之系統及方法 Download PDFInfo
- Publication number
- TWI426499B TWI426499B TW99116189A TW99116189A TWI426499B TW I426499 B TWI426499 B TW I426499B TW 99116189 A TW99116189 A TW 99116189A TW 99116189 A TW99116189 A TW 99116189A TW I426499 B TWI426499 B TW I426499B
- Authority
- TW
- Taiwan
- Prior art keywords
- pixel data
- pixel
- data
- image frame
- memory
- Prior art date
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明係關於顯示裝置,尤其關於用於在圖形顯示裝置內儲存及存取像素資料之系統及方法。
行動裝置例如手機,通常使用液晶顯示(LCD)面板以顯示影音或是靜態的圖像。LCD面板通常可耦合至顯示驅動器,其可使用同步訊號從處理器接收影像資料,並執行LCD面板的驅動控制。
在某些系統中,顯示控制器亦可用於接管主處理器所供應的影像及同步訊號。顯示控制器亦可具有一個記憶體,用於儲存即將被顯示的圖形之像素資料。為了有效降低功秏,顯示控制器所安裝的記憶體通常為靜態隨機存取記憶體(SRAM),其與其它類型的記憶體例如動態隨機存取記憶體(DRAM)消秏較少的電能。雖然SRAM的存取速度比和處理器連接之匯流排介面的存取速度慢,對於小尺寸的LCD面板而言,使用SRAM便已足夠。然而,由於行動裝置逐漸地採用較大尺寸且具有較高顯示解析度的顯示面板,儲存於顯示控制器之記憶體的像素資料,其數量也因此急速地上升。因此,SRAM有限的存取速度將嚴重地阻礙更高解析度的顯示應用。
因此,最好是能有一種系統及方法,其可用更有效率的方式儲存及存取像素資料。
本發明係揭露用於在圖形顯示裝置內儲存及存取像素資料的系統及方法。在某一實施例中,係揭露一種在圖形顯示裝置內儲存像素資料之方法,其中圖形顯示器包含第一記憶體、第二記憶體以及分別與第一及第二記憶體耦合之資料轉送控制器。對於影像資料內接續的每一對相鄰的像素,此方法包含接收並閂鎖第一像素對應的第一像素資料、接收和第二像素對應的第二像素資料、並同時將第一像素資料寫入第一記憶體且將第二像素資料寫入第二記憶體。
在另一實施例中,本發明亦揭露一圖形顯示裝置。圖形顯示裝置包含第一記憶體、第二記憶體以及分別與第一及第二記憶體耦合之資料轉送控制器。資料轉送控制器係組態為接收並閂鎖第一像素所對應的第一像素資料,接收第二像素所對應的第二像素資料,並同時地將第一像素資料寫入第一記憶體且將第二像素資料寫入第二像素記憶體。
在又一實施例中,係揭露一種在圖形顯示裝置內處理影像畫面之像素資料的方法。此方法包含存取第一及第二記憶體以讀出影像畫面上每一對相鄰像素的像素資料,當影像畫面具有奇數個總像素時,決定是否最終像素所對應的最終像素資料處於閂鎖的狀態,當最終像素資料處於閂鎖的狀態時將最終像素自資料轉送控制器讀出。
在此所述之系統及方法至少一個優點為其可同時存取至少二個記憶體,以同步且成對地寫入像素資料。因此,可大幅增加記憶體總和存取的速度。
先前所述係為一概要簡介而不應理解為限縮申請專利範圍之用。在此描述之操作及結構可以用許多種方式實現,且這些變化及調整可以在不脫離本發明及其目地的範圍下實現。其它的目的,技術特徵,及本發明之優點,如同由申請專利範圍所定義,且由以下非限制性的實施方式揭露。
第1圖係依據本發明之一實施例描述圖形顯示裝置100之概要圖示。圖形顯示裝置100可為行動電話、個人數位助理、遊戲裝置、個人電腦、筆記型電腦或其它任何可執行包含影像顯示的一個或多個功能之裝置。依據一實施例,圖形顯示裝置100可包含主處理器102、顯示控制器104、顯示驅動器106以及顯示面板108。
主處理器102可執行由圖形顯示裝置100所要求的處理任務。尤其,主處理器102可處理或將影像資料轉換像素資料以在顯示面板108上呈現,並提供像素資料給顯示控制器104。顯示驅動器106,其可包含時脈控制器、源極驅動器以及閘極驅動器(在此未顯示),可自顯示控制器104接收像素資料,並將像素資料轉換為驅動訊號以控制顯示面板108內的像素陣列。
顯示控制器104係用於儲存由主處理器102所提供的像素資料。並且,顯示控制器104亦可接管主處理器102所處理的某些工作,以降低主處理器102的處理負載。如圖所示,顯示控制器104可包含主介面112、資料轉送控制器114、以及第一及第二記憶體116及118。在某一實施例中,第一及第二記憶體116及118可為靜態隨機存取記憶體(SRAMs)。主介面112可從主處理器102接收並依續地儲存像素資料,並將像素資料流傳輸給資料轉送控制器114。資料轉送控制器114分別與第一及第二記憶體116及118耦合,並可獨立驅動第一或第二記憶體116及118中的任何一個。資料轉送控制器114可組態為接收並閂鎖第一像素(標記為L)所對應的第一像素資料、接收並閂鎖第二像素(標記為R)所對應的第二像素資料,並同步地將第一像素資料寫入第一記憶體116且將第二像素資料寫入第二記憶體118。第一及第二像素為一個影像畫面上相鄰的像素,譬如可以是位於影像畫面上同一行或同一欄的相鄰像素。資料轉送控制器114可將第一或第二記憶體116及118其中之一的地址,指派給自主介面112接收的像素資料,並藉由同步存取第一及第二記憶體116及118,以將像素資料寫入其中,進而將影像畫面的像素資料儲存於第一及第二記憶體116及118。又,對於影像畫面上每一個給定的像素,其具有對應的像素資料儲存於第一及第二記憶體116及118其中之一,每一和此給定像素相鄰的像素具有對應的像素資料儲存於第一及第二記憶體116及118其中之另一個。另外,當像素資料的存取被要求時,資料轉送控制器114亦可輸出被寫入第一及第二記憶體116及118內的像素資料。因此,在接收來自主處理器102的存取命令後,資料轉送控制器114可自第一及第二記憶體116及118讀取像素資料,並將像素資料轉送給主處理器102或顯示驅動器106其中之一。
第2圖係為描述資料轉送控制器114之一實施例的概要圖示。資料轉送控制器114可包含一個上部記憶體控制器206、第一及第二先入先出(First-In-First-Out,簡稱FIFO)緩衝器208A及208B、位址控制器210、微指令集電腦(Minimal Instruction Set Computer,簡稱MISC)控制器212、以及角落控制器214。上部記憶體控制器206可接收各種訊號,包括控制訊號,例如匯流排時脈訊號(bus clock signal,在此標記為BUS-CLK)、影像畫面的像素資料、以及與來自主介面112之影像畫面相關的畫面尺寸資料,並可將像素資料閂鎖於第一及第二先入先出緩衝器208A及208B其中之一。位址控制器210可指派給每一個像素一個第一及第二記憶體116及118其中之一的儲存位址,並傳輸此儲存位址給微指令集電腦控制器212。微指令集電腦控制器212可存取第一及第二記憶體116及118以寫入或讀出像素資料。尤其,微指令集電腦控制器212可以將像素資料從先入先出緩衝器208A及208B,與對應的時脈控制訊號CLK_L及CLK_R同步地寫入至第一及第二記憶體116及118,而達到同時存取第一及第二記憶體116及118。故而,像素資料可被同步且成雙地被寫入至第一及第二記憶體116及118,加速了存取的速度。當影像畫面的總像素數量為奇數時,角落控制器214可處理和此影像畫面的「角落」或最終像素(由於其無法和下一個像素配對以寫入記憶體)所對應的像素資料。在這種情況下,角落控制器214可接收影像畫面之最終像素所對應的最終像素資料,並閂鎖此最終像素資料。並且,在下一個指令週期被觸發時,資料轉送控制器114可將被閂鎖的最終像素資料釋放並寫入至第一記憶體116。因此,角落控制器214可暫時地保留和最終像素資料相關的資訊,並及時地將最終像素資料輸出以用來寫入至記憶體或是輸出給顯示驅動器106作為顯示之用。
第3A圖係為依據本發明之一實施例的概要圖示,其描述如何將畫面F之像素資料儲存於第一及第二記憶體116及118。如同所示,影像畫面F可被定義為像素資料的陣列P(i,j),其中i為一整數,指定水平列的像素資料,j為一整數,指定垂直欄的像素資料,而畫面F的尺寸可由總列數m及總欄數n定義。影像畫面F的像素資料或可依據不同的方向寫入第一及第二記憶體116及118。
第3B圖描述資料寫入的不同方向。影像畫面F的像素資料可依據多個參數(MV、MX、MY)的設定,一列接著一列或一欄接著一欄依續地被寫入。每一個參數MV、MX、MY可分別代表一個垂直、反水平、反垂直的掃描順序。
如同第3B圖所述,寫入像素的程序可起始於起點B並結束於終點E。例如,(MV、MX、MY)為(0、0、0)之設定係對應畫面F之像素係以正常的方向,即由左至右存取。(MV、MX、MY)為(1、0、0)之設定係對應畫面F之像素係以另一個存取順序,即由上至下存取。(MV、MX、MY)為(0、1、0)之設定係對應畫面F之像素係以另一個存取順序,即由右至左存取。(MV、MX、MY)為(0、0、1)之設定係對應畫面F之像素係以另一個存取順序,即由下至上寫入。資料寫入的其它方向可能包括(MV、MX、MY)為(0、1、1)之設定,其係對應畫面F之像素的存取順序為由右至左且由下至上存取;(MV、MX、MY)為(1、0、1)之設定,其係對應畫面F之像素的存取順序為由下至上且由左至右存取;(MV、MX、MY)為(1、1、0)之設定,其係對應畫面F之像素的存取順序為由上至下且由右至左存取;(MV、MX、MY)為(1、1、1)之設定,其係對應畫面F之像素的存取順序為由下至上且由右至左存取。
無論寫入的順序為何,影像畫面F的儲存需使得在同一欄相鄰的像素資料以及在同一列相鄰的像素資料總是被儲存在不同的記憶體(如第3A圖所示,陣列的灰色方塊係對應被儲存在第二記憶體118的像素資料,而白色方塊係對應被儲存在第一記憶體116的像素資料)。例如,在同一水平列上相鄰的像素資料P(1,1)及(1,2)可分別被儲存在第一及第二記憶體116及118。同樣地,在同一垂直欄上相鄰的像素資料P(1,1)及P(2,1)可分別被儲存在第一及第二記憶體116及118。因此,對於影像畫面F上每一給定的像素資料皆具有對應的像素資料儲存在第一及第二記憶體116及118的其中之一,每一和給定像素相鄰的像素皆具有對應的像素資料儲存在第一及第二記憶體116及118的其中之另一。依此方式,不論資料寫入採用何種資料方向,第一及第二記憶體116及118總是可以同步地寫入每一對相鄰的像素資料,進而同時地被存取。
第4圖係為時脈訊號的時間圖,其描述像素資料如何同步地且成對地寫入第一及第二記憶體116及118。在時間t1時,資料轉送控制器114可接收並閂鎖一個像素資料,例如影像畫面F的像素資料P(1,1),此動作可和匯流排時脈訊號BUS_CLK的脈衝同步。在接著的時間t2,資料轉送控制器114可接收下一個像素資料,其與先前所接收的像素資料相鄰,例如影像畫面F的像素資料P(1,2),並接著同時地存取第一及第二記憶體116及118以分別寫入二個相鄰的像素資料,此動作可和匯流排時脈訊號的二個同步脈衝CLK_L及CLK_R同步。相同的存取方式可接續地重覆,例如在時間t3及t4時,以將每一下一對相鄰的像素資料,例如影像畫面F的像素資料P(1,3)及P(1,4),寫入第一及第二記憶體。當每一第一及第二記憶體116及118的存取頻率相同時,總和的存取頻率就可因此加倍。
雖然以上所述的方式可被應用於每一對相鄰的像素,有時仍需特別的處理方式以處理角落像素及/或當要寫入之像素的數目為奇數時的情況。為了更詳細的描述,第8A圖係為一概要圖示,其描述當要寫入的像素數目為奇數時會發生角落像素的範例。資料轉送控制器114可接收並閂鎖每一對像素所對應的像素資料,並接著將這些資料寫入實體的記憶體中,例如第一及第二記憶體116及118,如前所述。然而,當像素的總數為奇數時,最終像素亦可能不被寫入實體的記憶體中。例如,若目前有五個像素要被寫入第一及第二記憶體116及118中,則第五個像素可能被保存在資料轉送控制器114中。和此最終像素對應的資料,可在下個一指令發出時被讀出或寫至第一及第二記憶體116及118其中之一。
第8B圖係為一概要圖示,其描述當要寫入主動視窗的像素數目為奇數時會發生邊角像素的範例。主動視窗可以是顯示控制器104所要處理的畫面其中一部份。顯示控制器104可接續地處理主動視窗中的各個像素,由第一個至最後一個,接著再回到第一個像素以更新主動視窗。除了在有與前述不同的處理方式被指定時,當主動視窗像素的數目為奇數時,主動視窗的最終像素及第一像素可被寫入相同的實體記憶體,即第一及第二記憶體116及118其中之一。依據一實施例,主動視窗的最終像素可被保存在資料轉送控制器114,而非是寫入第一及第二記憶體116及118其中的任何一個。回應下一命令的發生,保存在資料轉送控制器114的資料可被讀出或寫入至第一及第二記憶體116及118的其中之一。
應了解,在下一個寫入命令時,僅有第一及第二記憶體116及118的其中之一是需要被存取以寫入保存在資料轉送控制器114的最終像素資料。並且,在下一個寫入命令發出之前,若最終像素資料需要被顯示或是被其它程序使用,系統可以從資料轉送控制器114提取正確的最終像素資料。
接續第1、2、3A-B及8A-B圖,第5圖係描述將像素資料儲存於圖形顯示裝置100所執行之方法步驟的流程圖。其中,圖形顯示裝置100可包含第一記憶體116、第二記憶體118以及分別與第一及第二記憶體116及118耦合的資料轉送控制器114。在此所述之方法步驟可由資料轉送控制器114執行以寫入像素資料。在初始步驟501中,資料轉送控制器114所採用的資料寫入方向一開始先被選定。如前所述,所選的資料寫入方向可依據參數(MV、MX、MY)定義。在步驟502中,資料轉送控制器114可與匯流排時脈訊號BUS_CLK同步,接收並閂鎖影像畫面之第一像素所對應的第一像素資料。在接續的步驟504中,資料轉送控制器114可與匯流排時脈訊號BUS_CLK的下一個脈衝同步,接收和第二像素所對應的第二像素資料,其中第一像素係與第一像素相鄰。第一及第二像素可以是在影像畫面上的同一行或是同一欄。在步驟506中,資料轉送控制器114接著可與同步時脈訊號CLK_L及CLK_R同步,同時將第一像素資料寫入第一記憶體116且將第二像素資料寫入第二記憶體118。在下一步驟508中,資料轉送控制器114可接著決定是否要處理下一個像素。如果沒有,則影像畫面為具有偶數個總像素,可結束此程序。
當需要處理下一個像素時,在接續的步驟510中,資料轉送控制器114將決定是否此下一個像素為正在處理的影像畫面之最終像素。當此下一個像素不是最終像素時,步驟502-506可用與先前所述相同的方式重覆地執行,以寫入接下來的一對相鄰像素。影像畫面之各對接續的相鄰像素可用相同的方式沿著所選的資料寫入方向處理。
相反地,若接著要處理的像素為最終像素,則目前處理的像素係具有總數為奇數的像素。在此情況下,角落控制器214可接收和影像畫面之最終像素對應的最終像素資料,並閂鎖此最終像素資料。在步驟512中,角落控制器214可暫時地儲存和最終像素對應的像素資料,以及其相關的儲存位址。如下所述,當下一個命令週期被觸發時,最終像素資料可稍後被釋出給第一記憶體116。例如,當要求存取最終像素資料時,閂鎖在角落控制器214的最終像素資料可被輸出,或寫入至第一記憶體116以回應下一寫入命令的發生。
第6圖為一概要圖示,其描述由資料轉送控制器114所執行,以釋放閂鎖於角落控制器214內最終像素資料的步驟流程。在步驟602中,最終像素資料係維持被閂鎖在資料轉送控制器114之角落控制器214中。在步驟604中,資料轉送控制器114可偵測是否下一命令已被發出,或是否有最終像素資料的存取被要求。下一命令可能為,例如,寫入第一及第二記憶體116及118其中之一的命令。另一方面,在某些情況,例如當儲存在第一及第二記憶體116及118內之畫面之像素資料必需被讀出以顯示在顯示面板上或用來進行其它的處理時,可能會需要存取最終像素資料。如果沒有偵測到下一個命令及需求以存取最終像素資料,最終像素資料將維持閂鎖在角落控制器214中。如果下一個命令被測偵到,例如當下一個命令週期被觸發時,在步驟606中角落控制器214可釋出最終像素資料,其將接著被寫入第一及第二記憶體116及118其中之一,以補完儲存在其中的影像畫面的像素資料。當像素資料的存取被要求時,在步驟608中,被寫入第一及第二記憶體116及118的像素資料可被輸出。
在最終像素資料的存取被要求且又最終像素資料仍被閂鎖在角落控制器214內時的情況下,在步驟608中資料轉送控制器114可直接輸出閂鎖在角落控制器214的最終像素資料,以取代儲存在第一及第二記憶體116及118其中之一內對應儲存位置的像素資料。因此,可確保被讀出的是正確的像素資料。
依照前述之實施例,影像畫面的像素資料可因此被同步且成對地儲存在正確的像素資料。因此,整體記憶體存取速度可加倍。
接續第1、2、3A-B、及8A-B圖,第7圖係為一流程圖,其描述由資料轉送控制器114所執行之方法步驟,其用於讀取出儲存在第一及第二記憶體116及118之一畫面的像素資料。資料轉送控制器114可回應指令,例如畫面讀出指令,其要求存取儲存在第一及第二記憶體116及118之一畫面的像素資料,執行在此所示之步驟流程。在初始步驟702中,資料轉送控制器114可由第一記憶體116讀出畫面之第一像素所對應之第一像素資料。在接著的步驟704中,資料轉送控制器114可由第二記憶體118讀出畫面之第二像素所對應之第二像素資料,其中第二像素係與第一像素相鄰。需了解,由於資料轉送控制器114係可獨立地存取第一及第二記憶體116及118,步驟702及704係可被互換,或同時地執行。
在下一步驟706中,資料轉送控制器114可決定是否將讀出下一像素資料。如果沒有,則影像畫面為具有偶數個總像素,可結束此程序。
當需要處理下一個像素時,在接續的步驟510中,資料轉送控制器114將決定是否此下一個像素為正在處理的影像畫面之最終像素。若不是,則結束此流程。否則,在步驟708中資料轉送控制器114可決定是否下一像素資料為最終像素資料。如果下一像素資料不是最終像素資料,步驟702-706可用與先前所述相同的方式重覆地執行以存取第一及第二記憶體116及118,以讀取影像畫面接下來的一對相鄰像素。否則,可決定影像畫面具有奇數個總像素。因此,在步驟710中,資料轉送控制器114可進一步決定是否最終像素資料處於被閂鎖在角落控制器214的狀態中。如果是的話,在步驟712中,閂鎖在角落控制器214的最終像素資料可被讀出作為正確的最終像素資料,以取代儲存在第一及第二記憶體116及118其中之一的像素資料。如果角落控制器214沒有閂鎖住最終像素資料,則代表最終像素資料已自角落控制器214中被釋放給第一及第二記憶體116及118。則在步驟714中,資料轉送控制器114可自第一及第二記憶體116及118其中之一讀取出正確的最終像素資料。
在此所述之系統及方法之至少一個優點為,其可以同時的方式存取多個記憶體,以同步且成對地寫入像素資料。另外,在此所述之系統及方法可成功地處理特殊的狀況,例如當像素不是成對時,例如第8A及8B圖所示之影像畫面的角落像素。因此,和傳統的介面相比,存取速率可有效地增為至少兩倍。
最後,在不脫離本發明之精神及範圍內,如同以下所述之申請範圍,在此領域中具有通常技藝者應能輕易地應用本發明揭露之概念及實施例,以用於設計或改良其它架構,並用以達成與本發明之目的相同之功用。又,以上實施例所述之各別分離的元件之結構及功能亦可整合在單一個組合的結構或元件中。
100...圖形顯示裝置
102...主處理器
104...顯示控制器
106...顯示驅動器
108...顯示面板
112...主介面
114...資料轉送控制器
116...第一記憶體
118...第二記憶體
206...上部記憶體控制器
208A...第一先入先出緩衝器
208B...第二先入先出緩衝器
210...位址控制器
212...微指令集電腦控制器
214...角落控制器
501...選取像素資料的寫入方向
502...接收並閂鎖第一像素資料
504...接收第二像素資料
506...分別將第一及第二像素資料寫入第一及第二記憶體
508...是否有下一像素資料
510...最終像素資料
512...暫時地將最終像素資料閂鎖在資料轉送控制器中
602...將最終像素資料維持閂鎖在資料轉送控制器中
604...偵測到存取最終像素資料的下一命令或需求
606...當偵測到下一命令時,將最終像素資料寫入第一及第二記憶體其中之一
608...當像素資料的存取被要求時,輸出被寫入第一及第二記憶體的像素資料
702...將第一像素所對應之第一像素資料自第一記憶體中讀出
704...將第二像素所對應之第二像素資料自第二記憶體中讀出,其中第二像素與第一像素相鄰
706...是否讀取下一像素資料
708...是否為最終像素資料
710...是否最終像素資料已被閂鎖
712...自資料轉送控制器獲得最終像素
714...自第一及第二記憶體獲得最終像素
第1圖係依據本發明之一實施例描述圖形顯示裝置之概要圖示;
第2圖為一概要圖示其依據一實施例描述第1圖所示之圖形顯示裝置內所實施的資料轉送控制器;
第3A圖為一概要圖示其依據本發明之一實施例描述如何將畫面F之像素資料儲存在第1圖所示之圖形顯示裝置內所包含的第一及第二記憶體;
第3B圖係依據本發明之另一實施例描述不同的資料寫入方向;
第4圖係為時脈訊號的時間圖,其描述像素資料如何同步且成對地寫入第3A圖所示之第一及第二記憶體;
第5圖係依據本發明之一實施例描述由資料轉送控制器所執行以寫入像素資料之方法步驟的流程圖;
第6圖為一概要圖示,其依據本發明之一實施例描述用於釋放閂鎖於資料轉送控制器內最終像素資料的流程;
第7圖為一流程圖,其依據本發明之一實施例描述由資料轉送控制器所執行以讀取出畫面的像素資料之方法步驟;
第8A圖係為一概要圖示,其描述當要寫入的像素數目為奇數時將有角落像素的範例;以及
第8B圖係為一概要圖示,其描述當要寫入於主動視窗的像素數目為奇數時將有角落像素的範例。
100...圖形顯示裝置
102...主處理器
104...顯示控制器
106...顯示驅動器
108...顯示面板
112...主介面
114...資料轉送控制器
116...第一記憶體
118...第二記憶體
Claims (17)
- 一種將像素資料儲存在一圖形顯示裝置之方法,其中該圖形顯示裝置包含一第一記憶體、一第二記憶體以及分別與該第一及第二記憶體耦合之一資料轉送控制器,該方法包含:選擇一資料寫入方向;對一影像畫面上接續的每一對相鄰相素,執行複數個步驟,其包含:接收並閂鎖與一第一像素對應的第一像素資料;接收與一第二像素對應的第二像素資料;且同時地將該第一像素資料寫入該第一記憶體並將該第二像素資料寫入該第二記憶體;當該影像畫面的像素總數為奇數時,接收與該影像畫面之一最終像素所對應的一最終像素資料,並將該最終像素資料閂鎖在該資料轉送控制器。
- 如申請專利範圍第1項所述之方法,其中該第一及第二像素為該影像畫面上相鄰的像素。
- 如申請專利範圍第2項所述之方法,其中該第一像素及該第二像素在該影像畫面上相同的行。
- 如申請專利範圍第2項所述之方法,其中該第一像素及該 第二像素在該影像畫面上相同的列。
- 如申請專利範圍第1項所述之方法,其中該選取的資料寫入方向由複數個參數(MV、MX、MY)所設定,各個參數MV、MX、MY分別代表一垂直、反水平以及反垂直掃描順序。
- 如申請專利範圍第1項所述之方法,其中對於該影像畫面上每一給定的像素具有對應的像素資料儲存於該第一及第二記憶體其中之一,與該給定像素相鄰之每一像素具有對應的像素資料儲存於該第一及第二記憶體其中之另一。
- 如申請專利範圍第1項所述之方法,更包含,當一下一命令週期被觸發時,將閂鎖在該資料轉送控制器之該最終像素資料寫入該第一記憶體。
- 如申請專利範圍第1項所述之方法,更包含,當像素資料的存取被要求時,輸出被寫入該第一及第二記憶體之該最終像素資料至一主介面。
- 一種影像顯示裝置,包含:一第一記憶體;一第二記憶體;以及分別與該第一及第二記憶體耦合之一資料轉送控制器,其中該資料轉送控制器係組態為: 接收並閂鎖與一影像畫面之一第一像素對應之第一像素資料;接收與該影像畫面之一第二像素對應之第二像素資料;並同時將該第一像素資料寫入該第一記憶體且將該第二像素資料寫入該第二記憶體;當該影像畫面的像素總數為奇數,接收與該影像畫面之一最終像素所對應的一最終像素資料,並閂鎖該最終像素資料。
- 如申請專利範圍第9項所述之裝置,其中該第一及第二像素為一影像畫面上相鄰的像素。
- 如申請專利範圍第10項所述之裝置,其中該第一像素及該第二像素在該影像畫面上位於相同的行。
- 如申請專利範圍第10項所述之裝置,其中該第一像素及該第二像素在該影像畫面上位於相同的列。
- 如申請專利範圍第9項所述之裝置,其中該第一及第二記憶體包含靜態隨機存取記憶體。
- 如申請專利範圍第9項所述之裝置,其中對於該影像畫面上每一給定的像素具有對應的像素資料儲存於該第一及第二記憶體其中之一,與該給定像素相鄰之每一像素具有對應的像 素資料儲存於該第一及第二記憶體其中之另一。
- 如申請專利範圍第9項所述之裝置,其中該資料轉送控制器更組態為:當一下一命令週期被觸發時,將該閂鎖的最終像素資料釋出並寫入至該第一記憶體。
- 如申請專利範圍第9項所述之裝置,其中該資料轉送控制器更組態為:當該最終像素資料之存取被要求時,將該閂鎖的最終像素資料輸出給一主介面。
- 一種在一圖形顯示裝置內存取一影像畫面之像素資料的方法,其中該圖形顯示裝置包含一第一記憶體、一第二記憶體以及分別與該第一及第二記憶體耦合之一資料轉送控制器,該方法包含:存取該第一及第二記憶體以讀出該影像畫面之每一對相鄰像素的像素資料;當該影像畫面具有奇數個總像素時,判斷是否與該影像畫面之一最終像素所對應的最終像素資料處於一閂鎖狀態;且當該最終像素資料處於該閂鎖狀態時,自該資料轉送控制器讀出該最終像素資料。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99116189A TWI426499B (zh) | 2010-05-20 | 2010-05-20 | 儲存及存取像素資料於圖形顯示裝置之系統及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99116189A TWI426499B (zh) | 2010-05-20 | 2010-05-20 | 儲存及存取像素資料於圖形顯示裝置之系統及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201142809A TW201142809A (en) | 2011-12-01 |
TWI426499B true TWI426499B (zh) | 2014-02-11 |
Family
ID=46765160
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW99116189A TWI426499B (zh) | 2010-05-20 | 2010-05-20 | 儲存及存取像素資料於圖形顯示裝置之系統及方法 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI426499B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102263319B1 (ko) * | 2015-01-30 | 2021-06-09 | 삼성전자주식회사 | 디스플레이 잡음을 개선하는 디스플레이 컨트롤러, 및 상기 디스플레이 컨트롤러를 포함하는 시스템 |
US20180151128A1 (en) * | 2016-11-25 | 2018-05-31 | Raydium Semiconductor Corporation | Driving circuit and operating method thereof |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW428160B (en) * | 1998-04-04 | 2001-04-01 | Koninkl Philips Electronics Nv | Active matrix liquid crystal display device |
US20050128493A1 (en) * | 2003-08-19 | 2005-06-16 | Sony Corporation | Memory controller, memory control method, rate conversion apparatus, rate conversion method, image-signal-processing apparatus, image-signal-processing method, and program for executing each of those methods |
TW200713119A (en) * | 2005-09-21 | 2007-04-01 | Quanta Comp Inc | Display controller capable of reducing cache memory and frame adjusting method thereof |
US20080094342A1 (en) * | 2006-10-24 | 2008-04-24 | Samsung Electronics Co., Ltd. | Timing controller, liquid crystal display including the same, and method of displaying an image on a liquid crystal display |
TW200841313A (en) * | 2007-04-12 | 2008-10-16 | Raydium Semiconductor Corp | A display array driving circuit and driving method thereof |
TW201017639A (en) * | 2008-10-24 | 2010-05-01 | Chi Mei Optoelectronics Corp | Monitor control module, monitor and method for writing an extended display identification data thereof |
-
2010
- 2010-05-20 TW TW99116189A patent/TWI426499B/zh active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW428160B (en) * | 1998-04-04 | 2001-04-01 | Koninkl Philips Electronics Nv | Active matrix liquid crystal display device |
US20050128493A1 (en) * | 2003-08-19 | 2005-06-16 | Sony Corporation | Memory controller, memory control method, rate conversion apparatus, rate conversion method, image-signal-processing apparatus, image-signal-processing method, and program for executing each of those methods |
TW200713119A (en) * | 2005-09-21 | 2007-04-01 | Quanta Comp Inc | Display controller capable of reducing cache memory and frame adjusting method thereof |
US20080094342A1 (en) * | 2006-10-24 | 2008-04-24 | Samsung Electronics Co., Ltd. | Timing controller, liquid crystal display including the same, and method of displaying an image on a liquid crystal display |
TW200841313A (en) * | 2007-04-12 | 2008-10-16 | Raydium Semiconductor Corp | A display array driving circuit and driving method thereof |
TW201017639A (en) * | 2008-10-24 | 2010-05-01 | Chi Mei Optoelectronics Corp | Monitor control module, monitor and method for writing an extended display identification data thereof |
Also Published As
Publication number | Publication date |
---|---|
TW201142809A (en) | 2011-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4744074B2 (ja) | 表示メモリ回路および表示コントローラ | |
WO2019041863A1 (zh) | 图像处理系统、图像显示方法及显示装置、存储介质 | |
JP2005031451A (ja) | 表示データの記憶装置 | |
KR101313330B1 (ko) | 이미지 티어링 효과를 방지할 수 있는 영상 표시 시스템 및그것의 영상 표시 방법 | |
US20130300769A1 (en) | Image rotation control method and device | |
TWI653619B (zh) | 驅動電路及其運作方法 | |
US7489316B2 (en) | Method for frame rate conversion | |
US20110148888A1 (en) | Method and apparatus for controlling multiple display panels from a single graphics output | |
US8305384B2 (en) | System and method for storing and accessing pixel data in a graphics display device | |
TWI426499B (zh) | 儲存及存取像素資料於圖形顯示裝置之系統及方法 | |
US20180173456A1 (en) | Multiport memory architecture | |
JP4746912B2 (ja) | 画像信号処理回路および画像表示装置 | |
US20070030535A1 (en) | Data scan system and data scan method using ddr | |
US7064764B2 (en) | Liquid crystal display control device | |
JPS61190387A (ja) | フレーム・バツフア・メモリ用制御器 | |
JPH08211849A (ja) | 表示制御装置 | |
US11869116B2 (en) | Line interleaving controller, image signal processor and application processor including the same | |
JP2013195963A (ja) | 画像処理装置、集積回路装置及び画像表示システム | |
KR101719273B1 (ko) | 디스플레이 컨트롤러 및 이를 포함하는 디스플레이 장치 | |
CN117156176A (zh) | 基于fpga的多协议多种分辨率的多源视频信号实时拼接方法 | |
KR100510674B1 (ko) | 영상 피벗을 위한 메모리 억세스 방법 | |
US20180090110A1 (en) | Apparatus and method for video frame rotation | |
KR20220080314A (ko) | 디스플레이 패널의 영상 출력을 위한 프레임 버퍼를 포함하는 영상 표시 장치 및 이의 제어 방법 | |
CN115529422A (zh) | 视频返看方法、装置、系统及视频输出卡和视频处理设备 | |
KR20210145480A (ko) | 디스플레이 구동 장치 및 디스플레이 구동 장치를 포함하는 디스플레이 장치 |