TWI421874B - 遠端協助測試記憶體的方法 - Google Patents

遠端協助測試記憶體的方法 Download PDF

Info

Publication number
TWI421874B
TWI421874B TW98123107A TW98123107A TWI421874B TW I421874 B TWI421874 B TW I421874B TW 98123107 A TW98123107 A TW 98123107A TW 98123107 A TW98123107 A TW 98123107A TW I421874 B TWI421874 B TW I421874B
Authority
TW
Taiwan
Prior art keywords
memory
computer device
segment
test
memory segment
Prior art date
Application number
TW98123107A
Other languages
English (en)
Other versions
TW201103031A (en
Inventor
Yuliang Sun
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW98123107A priority Critical patent/TWI421874B/zh
Publication of TW201103031A publication Critical patent/TW201103031A/zh
Application granted granted Critical
Publication of TWI421874B publication Critical patent/TWI421874B/zh

Links

Description

遠端協助測試記憶體的方法
本發明是有關於一種測試記憶體的方法,特別是有關於一種電腦裝置測試記憶體的方法。
隨著半導體製程尺寸不斷縮小,IC設計規模越來越大,高度複雜的IC產品正面臨著高可靠性、高性能、高品質、低成本以及更短的產品上市週期等日益嚴峻的挑戰。隨著處理器技術的不斷進步,過去幾年中大容量記憶體的設計和開發呈指數級成長。
同時,隨著記憶體的容量及其規模的複雜性提昇,記憶體可能存在的缺陷類型越來越多,且記憶體緊密的結構特徵使其更容易受到各類缺陷的影響。記憶體測試的主要目標是驗證記憶體上的每一個儲存位元都能夠可靠地儲存數據,記憶體測試包括驗證實體連接是否正確以及確保記憶體的每一個記憶位置功能正常。
在現今遠端測試的系統中,若使用者欲對伺服器端(Server-End)的電腦進行記憶體測試時,客戶端(Client-End)的電腦對伺服器端的電腦下達進行記憶體測試的命令,伺服器端的電腦便開始對其記憶體進行測試。
隨著記憶體的容量及其規模的複雜性不斷地提昇,要全部完成記憶體測試往往需要大量的時間,期間所進行程式的記憶體使用資源也有可能被降低,如此,如何研發出一種遠端協助測試記憶體的方法,可有效改善上述所帶來的缺點,以加速完成測試的時間,實乃相關業者目前刻不容緩之一重要課題。
有鑒於此,本發明之目的係揭露一種遠端協助記憶體測試的方法,同時藉由二電腦裝置對其中一電腦裝置之不同記憶體區段進行記憶體測試,減少單一電腦裝置進行記憶體測試所需之時間,降低電腦裝置中程式進行被降低記憶體使用資源之風險。
此種遠端協助記憶體測試的方法,應用於一網路上相互接通的至少一第一電腦裝置及一第二電腦裝置之間,方法包括劃分第一電腦裝置之一第一記憶體為一第一記憶體區段及一第二記憶體區段。之後,分配第一記憶體區段至第一電腦裝置,並使第一電腦裝置對第一記憶體區段進行記憶體測試,分配第二記憶體區段至第二電腦裝置,並使第二電腦裝置對第二記憶體區段進行記憶體測試。之後,報告第一記憶體區段及第二記憶體區段之記憶體測試結果。
本發明之另一實施例中,第一電腦裝置具有一第一網路卡,第一網路卡具有一遵守「遠距直接記憶體存取」協定之第一處理器。第二電腦裝置具有一第二網路卡,第二網路卡具有一遵守「遠距直接記憶體存取」協定之第二處理器。
本發明之一實施例中,劃分第一記憶體區段及第二記憶體區段之方式更包括,取得第一記憶體的容量、對網路進行資料存取的第一速度、第一電腦裝置對第一記憶體進行資料存取的第二速度。之後,依據第一速度與第二速度之比例,分別劃分出第一記憶體中對應第一速度的第一記憶體區段,以及對應第二速度的第二記憶體區段。
本發明之另一實施例中,分配第二記憶體區段至第二電腦裝置之步驟更包括將第二記憶體區段映射至第二電腦裝置之一第二記憶體之一第三記憶體區段上。之後,使第二電腦裝置對第三記憶體區段進行記憶體測試。
以下將以圖示及詳細說明清楚說明本發明之精神,如熟悉此技術之人員在瞭解本發明之實施例後,當可由本發明所教示之技術,加以改變及修飾,其並不脫離本發明之精神與範圍。
按,當電腦裝置欲與一網路之另一電腦裝置交換訊號時,電腦裝置需透過其主機板(MB)上之中央處理單元(CPU)製作出符合TCP/IP的封包,然而,中央處理單元之效能便因此而被降低,其他正在進行工作之其他程式便因此而遲緩,甚至會有使電腦裝置造成當機的可能。
本發明係揭露一種遠端協助記憶體測試的方法,係應用於多個遵守遠距直接記憶體存取(Remote Direct Memory Access,後稱RDMA)協定之電腦裝置之間,藉由共同分擔其中一電腦裝置之記憶體測試,對此電腦裝置之不同記憶體區段進行記憶體測試,減少先前單一電腦裝置進行記憶體測試時所需之時間,降低電腦裝置中程式進行時,被降低記憶體使用資源之風險。
請參閱第1圖所示,第1圖繪示本發明遠端協助記憶體測試的方法於一實施方式中之方塊示意圖。本發明之一實施方式中,此些電腦裝置中之至少一第一電腦裝置100為位於一伺服端之電腦裝置、第二電腦裝置200為位於一客戶端之電腦裝置。第一電腦裝置100具有一第一主機板110、中央處理單元120、第一記憶體130、第一網路卡140、第一處理器142及代理人程式150。中央處理單元120、第一記憶體130及第一網路卡140位於第一主機板110上,與第一主機板110電性連接。第一處理器142遵守RDMA協定,位於第一網路卡140上,與第一網路卡140電性連接。
第二電腦裝置200具有一第二主機板210、第二記憶體220、第二網路卡230、第二處理器232。第二記憶體220及第二網路卡230位於第二主機板210上,與第二主機板210電性連接。第二處理器232遵守RDMA協定,位於第二網路卡230上,與第二網路卡230電性連接,當第二電腦裝置200與第一電腦裝置100於一網路300(例如乙太網路)連結時,第一電腦裝置100透過第一網路卡140與第二電腦裝置200之第二網路卡230電性連接。
請參閱第2圖所示,第2圖繪示繪示本發明遠端協助記憶體測試的方法於此實施方式中之初步流程圖。此實施方式中,當使用者發出記憶體測試命令至第一電腦裝置100之代理人程式150時,代理人程式150依據下列步驟進行:步驟(201)劃分第一電腦裝置100之第一記憶體130為至少一第一記憶體區段132及一第二記憶體區段134,其中第一記憶體區段132及第二記憶體區段134的大小可依網路傳輸速度及記憶體讀寫速度之比例、使用者喜好進行分配;步驟(202)分配第一記憶體區段132至第一電腦裝置100,以供第一電腦裝置100對第一記憶體區段132進行記憶體測試:此步驟中,中央處理單元120對第一記憶體130進行記憶體測試之資料存取,其中資料存取之種類例如為資料線測試、位址線測試、資料增/減測試、延遲存取測試、承載測試及隨機測試。
步驟(203)分配第二記憶體區段134至第二電腦裝置200,以供第二電腦裝置200對第二記憶體區段134進行記憶體測試:此步驟中,第二處理器232不透過第一電腦裝置100之中央處理單元120進行TCP/IP的封包包裝,直接使第一處理器142對第二記憶體區段134進行記憶體測試之資料存取,並進行TCP/IP的封包包裝。如此,中央處理單元120便可提供其他正在進行工作之程式使用,而仍可保持其效能。
需說明的是,步驟(202)與步驟(203)並非限定其順序,亦可同時進行,之後,進行步驟(204)。
步驟(204)報告記憶體測試結果:此步驟中,將上述第一記憶體區段132與第二記憶體區段134之測試結果對外報告。
具體而言,請參閱第3圖所示,第3圖繪示第2圖之步驟(201)之細部流程圖。代理人程式150可依一實施例而進行步驟(201)所包括之下列細節步驟:步驟(2011)取得第一記憶體130的容量,例如為10GB(十億位元組,gigabytes);步驟(2012)取得網路300傳輸速度以及記憶體讀寫速度:此步驟中,代理人程式150自第一網路卡140取得網路300傳輸速度,即網路300可供進行資料存取之第一速度,例如為1GB/秒,以及中央處理單元120對第一記憶體130之記憶體讀寫速度,即進行資料存取的第二速度,例如為9GB/秒。其中,步驟(2011)與步驟(2012)並非限定其順序,亦可同時進行,之後,進行步驟(2013)。
步驟(2013)依據各速度之比例,劃分第一記憶體區段132及第二記憶體區段134:此步驟中,依據第一速度與第二速度之比例,例如為1:9,分別劃分出第一記憶體130中對應第一速度的第二記憶體區段134,其容量例如為1GB,以及對應第二速度的第一記憶體區段132,其容量例如為9GB。如此,可推論第二記憶體區段134之大小與第二電腦裝置200對網路300之資料存取速度成正比。
請參閱第4圖所示,第4圖繪示第2圖之步驟(203)之細部流程圖。代理人程式150可依一實施例而進行步驟(203)所包括之下列細節步驟:步驟(2031)將第二記憶體區段134映射(Memory Mapping)至第二記憶體220之一第三記憶體區段222上,第三記憶體區段222等同於第二記憶體區段134;步驟(2032)使第二電腦裝置200直接對相同於第三記憶體區段222之第二記憶體區段134進行記憶體測試之資料存取。代理人程式150可依另一實施例而進行步驟(2032)所包括之下列細節步驟,請參閱第5圖所示,第5圖繪示第4圖之步驟(2032)之細部流程圖:步驟(2032a)對第二記憶體區段134進行一定值錯誤測試(stuck-at fault test)、一轉換錯誤測試(transition fault test)、一耦合錯誤測試(coupling fault test)及一相鄰矢量敏化故障測試(neighborhood pattern sensitive fault test)其中之一或多;步驟(2032b)判斷第二記憶體220之測試是否產生錯誤,若是,進行步驟(2032c),否則進行步驟(2032d);步驟(2032c)紀錄第二記憶體區段134發生錯誤之位址。
步驟(2032d)使第二電腦裝置200重複進行上述之測試。
此步驟(204)中,上述第一記憶體區段132與第二記憶體區段134之測試結果並非限定由第一電腦裝置100、第二電腦裝置200或又一電腦裝置整合及輸出。其另一實施例中,請參閱第6圖所示,第6圖繪示第2圖之步驟(204)之細部流程圖。包括之下列細節步驟:步驟(2041)將第一記憶體區段132(或第二記憶體區段134)之記憶體測試結果傳至第二電腦裝置200(或第一電腦裝置100);步驟(2042)將第二記憶體區段134(或第一記憶體區段132)之記憶體測試結果與第一記憶體區段132(或第一記憶體區段132)之記憶體測試結果進行整合;步驟(2043)於第二電腦裝置200(或第一電腦裝置100)上輸出整合後之記憶體測試結果。
綜上所述,本發明藉由多個遵守RDMA協定之電腦裝置,共同分擔其中一電腦裝置之記憶體測試,對此電腦裝置之不同記憶體區段進行記憶體測試,減少先前單一電腦裝置進行記憶體測試時所需之時間。同時,透過直接對記憶體進行測試,不需使用電腦裝置之中央處理單元120進行TCP/IP的封包包裝,可大大維持中央處理單元原有的工作效能。
本發明所揭露如上之各實施例中,並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100...第一電腦裝置
110...第一主機板
120...中央處理單元
130...第一記憶體
132...第一記憶體區段
134...第二記憶體區段
140...第一網路卡
142...第一處理器
150...代理人程式
200...第二電腦裝置
210...第二主機板
220...第二記憶體
222...第三記憶體區段
230...第二網路卡
232...第二處理器
300...網路
201~204...步驟
2011~2013...步驟
2031~2032...步驟
2032a~2032d...步驟
2041~2043...步驟
為讓本發明之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之詳細說明如下:
第1圖繪示本發明遠端協助記憶體測試的方法於一實施方式中之方塊示意圖。
第2圖繪示繪示本發明遠端協助記憶體測試的方法於此實施方式中之初步流程圖。
第3圖繪示第2圖之步驟(201)之細部流程圖。
第4圖繪示第2圖之步驟(203)之細部流程圖。
第5圖繪示第4圖之步驟(2032)之細部流程圖。
第6圖繪示第2圖之步驟(204)之細部流程圖。
201~204...步驟

Claims (10)

  1. 一種遠端協助記憶體測試的方法,應用於一網路上相互接通的至少一第一電腦裝置及一第二電腦裝置之間,該第一電腦裝置及該第二電腦裝置均遵守一遠距直接記憶體存取協定,該方法包括:劃分該第一電腦裝置之一第一記憶體為一第一記憶體區段及一第二記憶體區段;使該第一電腦裝置對該第一記憶體區段進行記憶體測試、使該第二電腦裝置對該第二記憶體區段進行記憶體測試;以及報告該第一記憶體區段及該第二記憶體區段之記憶體測試結果。
  2. 如請求項1所述之遠端協助記憶體測試的方法,其中該劃分步驟中,更包括:取得該第一記憶體的容量;取得對該網路進行資料存取的一第一速度;取得該第一電腦裝置對該第一記憶體進行資料存取的一第二速度;以及依據該第一速度與該第二速度之比例,分別劃分出該第一記憶體中對應該第一速度的第一記憶體區段,以及對應該第二速度的該第二記憶體區段。
  3. 如請求項1所述之遠端協助記憶體測試的方法,其中該分配該第二記憶體區段至該第二電腦裝置之步驟中,更包括:將該第二記憶體區段映射至該第二電腦裝置之一第二記憶體之一第三記憶體區段上;以及使該第二電腦裝置對該第三記憶體區段進行記憶體測試。
  4. 如請求項1所述之遠端協助記憶體測試的方法,其中該報告之步驟中,更包括:將該第一記憶體區段之記憶體測試結果傳至該第二電腦裝置;將該第二記憶體區段之記憶體測試結果與該第一記憶體區段之記憶體測試結果進行整合;以及於該第二電腦裝置上輸出該整合後之記憶體測試結果。
  5. 如請求項1所述之遠端協助記憶體測試的方法,其中該報告之步驟中,更包括:將該第二記憶體區段之記憶體測試結果傳至該第一電腦裝置;將該第一記憶體區段之記憶體測試結果與該第二記憶體區段之記憶體測試結果進行整合;以及於該第一電腦裝置上輸出該整合後之記憶體測試結 果。
  6. 如請求項1所述之遠端協助記憶體測試的方法,其中該第一電腦裝置具有一第一網路卡,該第一網路卡具有一遵守該遠距直接記憶體存取協定之第一處理器;以及該第二電腦裝置具有一第二網路卡,該第二網路卡具有一遵守該遠距直接記憶體存取協定之第二處理器。
  7. 如請求項1所述之遠端協助記憶體測試的方法,其中該第一電腦裝置位於一伺服端,該第二電腦裝置位於一客戶端。
  8. 如請求項1所述之遠端協助記憶體測試的方法,其中該第二電腦裝置對該第二記憶體區段進行記憶體測試之步驟中,更包括:使該第二電腦裝置對該第二記憶體區段進行一定值錯誤測試、一轉換錯誤測試、一耦合錯誤測試、一相鄰矢量敏化故障測試或其組合;以及使該第二電腦裝置於發現錯誤時,紀錄該第二記憶體區段發生錯誤之位址。
  9. 一種遠端協助記憶體測試的方法,包括:將一伺服端電腦裝置之一第二記憶體區段映射至遠端之一客戶端電腦裝置之一第三記憶體區段上,且該第二 記憶體區段等同於該客戶端電腦裝置之該第三記憶體區段,其中,該客戶端電腦裝置及該伺服端電腦裝置均遵守一遠距直接記憶體存取協定;以及使該客戶端電腦裝置對該第三記憶體區段進行一記憶體測試,其中,該客戶端電腦裝置經一乙太網路,直接對相同於該第三記憶體區段之該第二記憶體區段進行該記憶體測試之資料存取及封包製作,不透過該伺服端電腦裝置之一中央處理器進行該記憶體測試之資料存取及封包製作。
  10. 如請求項9所述之遠端協助記憶體測試的方法,其中該第二記憶體區段之大小與該客戶端電腦裝置對該乙太網路之資料存取速度成正比。
TW98123107A 2009-07-08 2009-07-08 遠端協助測試記憶體的方法 TWI421874B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW98123107A TWI421874B (zh) 2009-07-08 2009-07-08 遠端協助測試記憶體的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW98123107A TWI421874B (zh) 2009-07-08 2009-07-08 遠端協助測試記憶體的方法

Publications (2)

Publication Number Publication Date
TW201103031A TW201103031A (en) 2011-01-16
TWI421874B true TWI421874B (zh) 2014-01-01

Family

ID=44837719

Family Applications (1)

Application Number Title Priority Date Filing Date
TW98123107A TWI421874B (zh) 2009-07-08 2009-07-08 遠端協助測試記憶體的方法

Country Status (1)

Country Link
TW (1) TWI421874B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI594262B (zh) * 2015-12-14 2017-08-01 英業達股份有限公司 記憶體模組的測試方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9484116B1 (en) * 2015-08-17 2016-11-01 Advantest Corporation Test system

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5913022A (en) * 1995-08-31 1999-06-15 Schlumberger Technologies, Inc. Loading hardware pattern memory in automatic test equipment for testing circuits
JP2000112912A (ja) * 1998-10-02 2000-04-21 Nec Kofu Ltd 分散メモリ型並列計算機におけるリモートメモリに対するテストアンドコピーの処理方式
US20020042897A1 (en) * 2000-09-29 2002-04-11 Tanisys Technology Inc. Method and system for distributed testing of electronic devices
US6493647B1 (en) * 1999-12-29 2002-12-10 Advanced Micro Devices, Inc. Method and apparatus for exercising external memory with a memory built-in self-test
US20060085711A1 (en) * 2004-10-05 2006-04-20 Nec Electronics Corporation Memory test circuit and method
US7139991B2 (en) * 2001-10-15 2006-11-21 Lsi Logic Corporation Automatic method and system for instantiating built-in-test (BIST) modules in ASIC memory designs
US20080215937A1 (en) * 2004-01-29 2008-09-04 International Business Machines Corporation Remote bist for high speed test and redundancy calculation
CN101441588A (zh) * 2007-11-22 2009-05-27 英业达股份有限公司 存储体测试方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5913022A (en) * 1995-08-31 1999-06-15 Schlumberger Technologies, Inc. Loading hardware pattern memory in automatic test equipment for testing circuits
JP2000112912A (ja) * 1998-10-02 2000-04-21 Nec Kofu Ltd 分散メモリ型並列計算機におけるリモートメモリに対するテストアンドコピーの処理方式
US6493647B1 (en) * 1999-12-29 2002-12-10 Advanced Micro Devices, Inc. Method and apparatus for exercising external memory with a memory built-in self-test
US20020042897A1 (en) * 2000-09-29 2002-04-11 Tanisys Technology Inc. Method and system for distributed testing of electronic devices
US7139991B2 (en) * 2001-10-15 2006-11-21 Lsi Logic Corporation Automatic method and system for instantiating built-in-test (BIST) modules in ASIC memory designs
US20080215937A1 (en) * 2004-01-29 2008-09-04 International Business Machines Corporation Remote bist for high speed test and redundancy calculation
TWI306164B (en) * 2004-01-29 2009-02-11 Ibm Built-in self test architecture(bist) and method of testing embedded memory arrays using said bist
US20060085711A1 (en) * 2004-10-05 2006-04-20 Nec Electronics Corporation Memory test circuit and method
CN101441588A (zh) * 2007-11-22 2009-05-27 英业达股份有限公司 存储体测试方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI594262B (zh) * 2015-12-14 2017-08-01 英業達股份有限公司 記憶體模組的測試方法

Also Published As

Publication number Publication date
TW201103031A (en) 2011-01-16

Similar Documents

Publication Publication Date Title
US11775455B2 (en) Storage device for interfacing with host and method of operating the host and the storage device
JP2019053725A5 (zh)
WO2023284169A1 (zh) 从axi总线到opb总线的数据写入方法及读取方法
KR20190096801A (ko) SSD 스토리지의 NVMe 명령간 연관을 위한 시스템 및 방법
CN108268414B (zh) 基于spi模式的sd卡驱动器及其控制方法
CN104681077B (zh) 一种mram-nand控制器及贴片式固态硬盘
CN112783818A (zh) 一种多核嵌入式系统的在线升级方法及系统
CN113868039A (zh) 一种测试方法、装置及相关设备
JP6523707B2 (ja) ラップ読出しから連続読出しを行うメモリサブシステム
TWI421874B (zh) 遠端協助測試記憶體的方法
US20080052424A1 (en) Data access system, data access apparatus, data access integrated circuit, and data access method
US9110796B2 (en) Apparatus and circuitry for memory-based collection and verification of data integrity information
US20210382841A1 (en) Directing control data between semiconductor packages
US20230325277A1 (en) Memory controller performing selective and parallel error correction, system including the same and operating method of memory device
US20230178166A1 (en) Built-in self-test circuits for memory systems having multiple channels
WO2018039855A1 (zh) 内存装置、内存控制器、数据缓存装置及计算机系统
US20060271714A1 (en) Data retrieving methods
KR20080014303A (ko) 고속 아이.디.이. 인터페이스 장치 및 그 방법
TWI416339B (zh) 通用序列匯流排傳輸轉譯器及輸入請求同步傳輸方法
EP3907624A1 (en) Memory and storage controller with integrated memory coherency interconnect
WO2023020484A1 (zh) 基于龙芯处理器的存储主板
KR20050080704A (ko) 프로세서간 데이터 전송 장치 및 방법
CN101957781A (zh) 远程协助测试内存的方法
TWI507868B (zh) 快速通道互聯匯流排的壓力測試方法和壓力測試裝置
JP2005011357A (ja) ネットワーク電子機器のデータインターフェース装置および方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees