TWI418994B - 整合顯示控制器至低功率處理器中 - Google Patents

整合顯示控制器至低功率處理器中 Download PDF

Info

Publication number
TWI418994B
TWI418994B TW095140691A TW95140691A TWI418994B TW I418994 B TWI418994 B TW I418994B TW 095140691 A TW095140691 A TW 095140691A TW 95140691 A TW95140691 A TW 95140691A TW I418994 B TWI418994 B TW I418994B
Authority
TW
Taiwan
Prior art keywords
memory
interface
coupled
display
bridge
Prior art date
Application number
TW095140691A
Other languages
English (en)
Other versions
TW200745875A (en
Inventor
R Stephen Polzin
Richard T Witek
Maurice B Steinman
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of TW200745875A publication Critical patent/TW200745875A/zh
Application granted granted Critical
Publication of TWI418994B publication Critical patent/TWI418994B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3293Power saving characterised by the action undertaken by switching to a less power-consuming processor, e.g. sub-CPU
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • G06F1/3218Monitoring of peripheral devices of display devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7807System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7839Architectures of general purpose stored program computers comprising a single central processing unit with memory
    • G06F15/7864Architectures of general purpose stored program computers comprising a single central processing unit with memory on more than one IC chip
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Power Sources (AREA)
  • Digital Computer Display Output (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

整合顯示控制器至低功率處理器中
本發明係關於處理器與含有處理器之電腦系統的領域,且關於管理在此等系統中的功率消耗。
各種類型的行動計算裝置(mobile computing device)已變得非常普遍,能讓使用者在與其固定計算站(fixed computing station)相隔遙遠的許多地點處理有用的工作。行動計算裝置包括可攜式電腦(亦稱為膝上型電腦(laptop))、諸如那些以Palm作業系統為基礎(例如PalmPilot家族的裝置)以及那些以視窗CE(Windows CE)平台為基礎的個人數位助理(personal digital assistant,PDA)、諸如來自Research in Motion公司(其提供無線電子郵件存取)之產品之黑莓(Blackberry)類的行動通訊裝置(mobile communications device)、以及諸如手機、PDA或黑莓與手機的組合等之各種無線電話裝置(wireless telephony device)所有行動計算裝置的共同問題在於電池壽命。製造之電池(或電池的給定電荷)能持續得越久,使用者對產品便越滿意,並因此使該使用者更為可能購買同一製造商的下一個產品。許多行動計算裝置,特別是膝上型電腦,除具有內部電池電源外,亦可連接至外部電源(例如,A/C壁式插座)。當使用外部電源時,電池沒有在使用(且事實上,可由該外部電源充電)。因此,當使用外部電源時,可容許較高的功率消耗。許多功率節省特徵已被實作在各種計算裝置中(例如先進組態與電力介面(Advanced Configuration and Power Interface,ACPI)係時常使用在膝上型電腦中)。然而,當行動計算裝置沒有連接至外部電源時,努力於改善電池壽命仍然是高度關注且持續創新的領域。
在一個實施例中,一種系統包括記憶體;記憶體介面,耦接至該記憶體;處理器單元,耦接至該記憶體介面;第二介面,耦接至該處理器單元;以及圖形處理單元。該處理器單元包括至少一個處理器核心及顯示控制器,該顯示控制器設成耦接至顯示器。該圖形處理單元設成將資料轉譯(render)至框緩衝器(frame buffer)中,該資料描繪(represent)欲被顯示在該顯示器上的圖像(image)。假使該圖形處理單元不是正在進行轉譯,則該處理器單元設成停止(deactivate)該第二介面,而且即使該第二介面被停止,該顯示控制器設成讀取用於顯示的該框緩衝器資料。
在實施例中,一種處理器單元包括至少一個處理器核心、設成耦接至顯示器的顯示控制器、以及耦接至該處理器核心及該顯示控制器的橋接器(bridge)。該橋接器進一步設成耦接至第二介面以與圖形處理單元通訊。該圖形處理單元設成將資料轉譯至框緩衝器中,該資料描繪欲被顯示在該顯示器上的圖像。假使該圖形處理單元不是正在進行轉譯,則該橋接器單元能設成停止該第二介面,而且其中即使該第二介面被停止,該顯示控制器設成讀取用於顯示的該框緩衝器資料。
在另一個實施例中,一種積體電路包括至少一個處理器核心及設成耦接至顯示器的顯示控制器。該顯示控制器設成從框緩衝器讀取資料,該資料描繪圖像。此外,該顯示控制器設成使該顯示器顯示該圖像。該積體電路不包括將該圖像轉譯至該框緩衝器中的圖形處理單元。
現參閱第1圖,顯示電腦系統10之部份的方塊圖。在所示之實施例中,該系統10包括系統記憶體12、處理器單元14、北橋接器(north bridge)16、液晶顯示器(LCD)18、視需要的其他顯示器20、及輸入/輸出(I/O)集線器(hub)22。處理器單元14包括至少一個處理器核心(例如,在所示實施例中的處理器核心24A及視需要的處理器核心24B)、橋接器26、及顯示控制器28。北橋接器16包括圖形處理單元30及視需要的顯示控制器32。處理器單元14(且尤其是在所示實施例中之橋接器26)係耦接至記憶體介面以與系統記憶體12通訊。顯示控制器28係耦接至與顯示器18連接的介面(例如,在所示實施例中之低電壓差動訊號(low voltage differential signalling,LVDS)介面),並進一步耦接至橋接器26。橋接器26係進一步耦接至處理器核心24A至24B,且耦接至連至北橋接器16的橋接介面。顯示控制器32係耦接至連至顯示器20的介面(例如,高清晰度多媒體介面(high definition multimedia interface,HDMI))。北橋接器16係進一步耦接至連至輸入/輸出集線器22的週邊介面。
電腦系統10可以是行動計算裝置(例如,膝上型電腦、PDA等)之部份。顯示器18可以是整合至行動計算裝置中的顯示器。例如,行動計算裝置可包括將顯示器與電腦系統10整合進去的外殼(housing)。在膝上型電腦中,顯示器可內含於“外蓋(lid)”中,而該外蓋能被打開以露出鍵盤。在PDA中,顯示器通常在行動計算裝置的正面上。
在某些實施例中,顯示器18可包括相對低功率的顯示器,該顯示器係設計以最佳化電池壽命。例如,如第1圖所示,顯示器18可以是LCD。其他實施例可具有薄膜電晶體(TFT)顯示器,或其他任何可整合至裝置中的顯示器。另一方面,顯示器20可以是相對高功率的顯示器,例如,陰極射線管(CRT)顯示器、LCD或TFT顯示器、或電漿顯示器、或在與膝上型電腦分離並透過外部連接器(例如,視訊輸出(video out)、電視輸出(TV out)、或擴充連接器(dock connection))連接之獨立單元(standalone unit)中的其他顯示器。當行動計算裝置設有外部電源時,通常可使用顯示器20,並因此可不必擔心電池壽命。
圖形處理單元(GPU)30及顯示控制器28(以及,如有包括,顯示控制器32)可配合以用於由各種軟體(例如,執行在處理器核心24A至24B上的軟體)所產生之物件(object)的顯示在顯示器18(及顯示器20)上。一般而言,該軟體可在系統記憶體12中產生資料結構,其中該系統記憶體12描繪欲顯示之該等物件。該等資料結構係顯示在元件符號34處。圖形處理單元30可讀取並處理該等資料結構,產生描繪該顯示器上之各個像素(pixel)的像素資料。處理描繪欲顯示之物件的資料結構並產生圖像(image)資料(例如,像素資料)係稱為轉譯(render)該圖像。像素資料可描寫,例如,顯示器上之對應像素的顏色。圖形處理單元30在系統記憶體12中可將像素資料寫入框緩衝器(元件符號36)。因此,框緩衝器36可包括描繪欲顯示在顯示器18或20之圖像的資料顯示控制器28或32可從系統記憶體12讀取框緩衝器36,並可產生對顯示器18或20的控制以顯示描寫在框緩衝器36中之圖像。在第1圖之實施例中,圖形處理單元30藉由產生讀取/寫入命令來存取記憶體,其中該等讀取/寫入命令係在橋接介面之上傳送。該等命令係由橋接器26接收,該橋接器26則安排對應命令至系統記憶體12之路徑(route)。相似地,顯示控制器32可產生讀取命令以讀取框緩衝器36,其中該等讀取命令可在橋接介面上傳送至橋接器26,該橋接器26可安排對應命令至系統記憶體12之路徑。另一方面,顯示控制器28可藉由產生用於系統記憶體12之命令來讀取框緩衝器36,而該等命令由橋接器26傳達。
即使圖像為靜態(亦即沒有改變),顯示器18或20通常可不包括記憶體以儲存正在顯示之圖像,並因此重複地更新(refresh)以持續顯示該圖像。用於顯示而重新傳送(re-transmit)圖像的速率稱之為更新率。在典型顯示器中,更新率是使用者可選擇的且可變動,例如,從60至120赫茲(Hz)。因此,顯示控制器28或32可重複讀取框緩衝器資料以重新傳送至顯示器18或20(例如,就典型顯示器而言為每秒60至120次)。
在許多情況中,系統10於操作中時,圖形處理單元30閒置(idle)的時間佔了極大的百分比(例如90%)。也就是說,正在顯示之圖像大部份的時間為靜態,而因此該圖形處理單元30在此種時間期間不會進行轉譯。然而,顯示控制器28及32在這些時間期間不會閒置(idle),因為該等顯示控制器28及32會隨著圖像而更新顯示器18及20。
由於顯示器18為本發明中之行動計算裝置之部份,在該裝置以電池電力操作的時間期間可使用該顯示器18。因此,藉由將顯示控制器28整合至處理器單元14中,可在記憶體介面及LVDS介面之上藉由該顯示控制器28執行顯示器18之更新。特別的是,可執行顯示器18之更新而不需橋接介面上之任何交易(transaction)至北橋接器16。
因此,在轉譯沒有發生的時間期間,系統10可停止橋接介面。更具體而言,處理器單元14(例如,橋接器26)可停止橋接介面。會耗在操作橋接介面的功率可節省下來,這在某些實施例中可延長電池壽命。停止介面的方式可依各種實施例而有所變動,係取決於該介面本身的本質(nature)。一般而言,停止介面指的是在該介面上停止傳輸。
在一個實施例中,橋接介面可與HyperTransportT M (HT)介面相容。HT介面為高速、時脈轉送(clock forward)的介面。因此,即使沒有交易正通過HT介面被傳遞,閒置的資料圖案仍在傳送且時脈繼續執行。停止HT介面可包括斷線(disconnect)(其在介面兩端二者上提供HT介面之按序(orderly)關機)。在斷線後,可停止用於HT介面之時脈。接著,可重新連線介面以執行在處理器單元14與北橋接器16之間的通訊。
就縮減功率消耗的目的而言,可以其他方式停止其他介面。例如,可僅藉由限制(gating)對應至匯流排介面的時脈來停止共享的匯流排介面。或者,可驅動介面訊號至不活動(取消活動(deassented))位準。可使用用於停止介面上之傳輸的任何機制。
再者,圖形處理單元30可以是實作在相當大數目之電晶體中(例如,可與處理器核心24A至24B中之電晶體數的數量級匹敵)的高效能處理器。因此,藉由將圖形處理單元30餘留在北橋接器16中並將顯示控制器28整合至處理器核心14中,在某些實施例中,可達到功率節省而同時仍能藉由處理器單元14中的功率/面積約束容許圖形處理單元30自由進化成不受約束,並且也不須對處理器核心24A至24B約束。甚者,系統10之各種實施例可以相同處理器單元14使用不同的圖形處理單元30。在其他實施例中,圖形處理單元30可以是固定的功能邏輯、可程式化的邏輯裝置、或上述之處理器之一者或兩者的組合。
假使顯示控制器32係在使用中(並因此有顯示器20耦接至系統10),可能不能停止橋接介面,因為顯示控制器32不能存取系統記憶體12。然而,假使顯示控制器32係在使用中,系統10典型由外部供應器供應而因此電池壽命不會是問題。顯示控制器32在使用中的時間範例包括連接至擴充基座(dock station)的膝上型電腦、或投影機連接至膝上型電腦之VGA輸出而正使用在簡報模式(presentation mode)中的膝上型電腦。
資料結構34可以任何所欲方式來定義,且可隨圖形處理單元30之各種實施例來變動。在某些方式中之資料結構包括欲顯示之物件的顯示列表。例如,在某些實施例中,顯示列表可包含欲繪至圖像中的三角形。當物件重疊(overlap)時,在圖像中各物件的深度亦可特定,以便圖形處理單元30可決定哪些物件要在其他物件的前面(例如,第1圖中的xBUFF)。再者,資料結構可指定欲應用至各種紋理圖(texture map)中之物件的紋理(texture)。在各種實施例中,可使用許多其他用於描述該等物件的方式,包括改變複雜程度及任何所欲格式。
北橋16可透過週邊介面進一步耦接至輸入/輸出集線器22或輸入/輸出裝置。在一個實施例中,週邊介面亦可以是HT介面。或者,週邊介面可以是任何其他的通訊介面(例如,在其各種形式中的週邊元件互連(peripheral component interconnect,PCI)、通用串列匯流排(universal serial bus,USB)、IEEE 1394“火線(firewire)”、串列或並列介面等)。輸入/輸出集線器22可連接至輸入/輸出裝置,或可橋接至輸入/輸出裝置可耦接的另一所欲之週邊介面。或者,一個或多個輸入/輸出裝置可透過該週邊介面耦接至北橋接器16。
因此,在第1圖之實施例中,假使有轉譯令圖形處理單元30執行,或在週邊介面上有輸入/輸出活動或有輸入/輸出活動被導向至該週邊介面,則橋接介面可重新活動(reactivate)。在某些實施例中,假使橋接介面停止,則週邊介面亦可停止。
處理器核心24A至24B可實作任何所欲之指令集架構(instruction set architecture)。例如,處理器核心24A至24B可實作x86指令集架構(亦稱為IA-32)。處理器核心24A至24B可實作AMD64T M 指令集架構。其他例示指令集架構包括PowerPCT M 指令集架構、ARMT M 指令集架構、SPARCT M 指令集架構、MIPST M 指令集架構等。在某些實施例中,可僅包括一個處理器核心。在其他實施例中,可包括兩個或更多個處理器核心在多核心組態中。
橋接器26大致上可負責在橋接介面、顯示控制器28、處理器核心24A至24B及系統記憶體12之間的通訊。因此,橋接器26可併入記憶體控制器功能以控制系統記憶體12。記憶體介面可包含任何標準記憶體介面(例如,系統記憶體12可包含同步動態隨機存取記憶體(SDRAM)模組而記憶體介面可以是SDRAM介面)。可使用任何類型的SDRAM記憶體(例如,單倍資料速率、雙倍資料速率(DDR)、DDR2等)。大致上,在各種實施例中,可使用任何類型的半導體記憶體作為系統記憶體12。例如,可使用RAMBUS DRAM(RDRAM)、靜態RAM等。
在所示實施例中,系統記憶體12為統一(unify)的記憶體組態,在該組態中該系統記憶體12由圖形單元之兩者(例如,資料結構34及框緩衝器36)以及由處理器核心24A至24B所共享。例如,回應執行碼38而由處理器核心24A至24B執行的處理器碼38及由處理器核心24A至24B存取/更新的資料40係也儲存在系統記憶體12中。在某些實施例中,將顯示控制器28整合至處理器單元14中並停止橋接介面以節省功率,係可消除或實質上減小在統一的記憶體設計中所經歷的電池壽命的消耗,並仍然保持系統記憶體12至處理器單元14之連接,這對處理器核心24A至24B而言具有效能優勢。
處理器單元14大致上可包含併入至少一個處理器核心及其他組件的任何裝置。在一個實施例中,處理器單元14可包含單一積體電路晶片。在其他實施例中,處理器單元14可包含在多晶片模組中的兩個或更多個晶片、耦接至電路板的兩個或更多個離散(discrete)積體電路等。相似地,北橋接器16可包含橋接器單元,該橋接器單元可以是單一積體電路晶片、在多晶片模組中的兩個或更多個晶片、耦接至電路板的兩個或更多個離散積體電路等。
第2圖為第1圖中所示之系統10之各個組件的方塊圖,顯示用於一個實施例之組件之間的某資料流。處理器核心24A至24B可從系統記憶體12(箭頭50)讀取處理器碼38,並可讀取及寫入資料40(箭頭52)。另外,該處理器核心24A至24B可讀取及寫入資料結構34以增加/刪除欲顯示之物件。圖形處理單元30可讀取資料結構34(箭頭54)並可將所產生之圖像資料寫入框緩衝器36(箭頭56)。顯示控制器28及32可讀取該框緩衝器36(分別為箭頭58及60)。
如第2圖所示,假使顯示控制器32不活動(其可能為正使用之行動計算系統由電池供應的情況)且假使圖形處理單元30沒有轉譯(如同大部分時間的情況),可停止至北橋器16的介面而同時透過顯示控制器28仍然可更新局部顯示。
就一個實施例而言,第3圖顯示包括可實作關於第1圖中所示之系統之各種狀態的狀態機。該等狀態係垂直排列,如第3圖中所示出現在向上方向中帶有大致增加的功率消耗(箭頭76)。也就是說,在週邊介面活動狀態70中的電力消耗可較在橋接介面活動狀態72中的功率消耗高,而在橋接介面活動狀態72中的功率消耗可較在橋接介面不活動狀態74中的功率消耗高。在某些實施例中,假使系統10從外部來源接收電力,則狀態機可維持在該週邊介面活動狀態70中。
在週邊介面活動狀態70中,週邊介面與橋接介面兩者皆為活動的。任何輸入/輸出活動及/或轉譯活動可發生在週邊介面活動狀態70中。假使沒有電流輸入/輸出活動(除了圖形活動-弧線78),狀態機可轉變至橋接介面活動狀態72,且系統可停止週邊介面。輸入/輸出活動(弧線80)之恢復可引起轉變回至週邊介面活動狀態70及該週邊介面的重新活動。
在橋接介面活動狀態72中,假使HDMI顯示器不活動(亦即,顯示控制器32不活動)且圖形處理單元30沒有執行任何轉譯,則系統可轉變至橋接介面不活動狀態74而該系統可停止該橋接介面(弧線82)。顯示控制器32可包括致能位元或其他致能控制來指示顯示控制器32是否為活動的。假使圖形處理單元30為閒置時,系統可偵測到沒有正在執行轉譯。
在橋接介面不活動狀態74中,假使正在執行轉譯或使HDMI顯示(顯示控制器32)活動,系統可讓橋接介面重新活動並轉變至橋接介面活動狀態72(弧線84)。假使資料結構34改變、假使偵測到在橋接器26中寫入至給定的暫存器、假使偵測到發信號給圖形處理單元30以開始轉譯的命令等,系統可偵測到欲執行之轉譯。假使偵測到其他(非圖像)之輸入/輸出活動(弧線86),則兩者介面皆可重新活動且狀態機可轉變至週邊介面活動狀態70。
狀態機之其他實施例可不包括週邊介面活動狀態70。在某些實施例中,第3圖中所示之狀態機可包含於大功率之管理方案(例如,ACPI)中。在一個實施例中,舉例而言,橋接介面不活動狀態74可對應至ACPI中的閒置狀態。
現參閱第4圖,顯示為電腦系統10之另一實施例的方塊圖。第4圖中之電腦系統10可與第1圖中所示之電腦系統10相似,且相較於第1圖,在第4圖中相似的元件係以相同方式編號。在第4圖之實施例中,處理器單元14亦包括儲存框緩衝器36(取代系統記憶體12)的記憶體90。在第4圖之實施例中,甚至可停止記憶體介面而顯示控制器28可從記憶體90更新顯示器18(例如,在第3圖中所示的狀態74)。可又實現更多的功率消耗節省在某些實施例中。
記憶體90可包含任何類型的半導體記憶體,例如,假使處理器單元14為單一積體電路,則記憶體90可包含嵌入式DRAM,或在其他實施例中記憶體90可包含在處理器單元14中之局部(local)DRAM。記憶體90亦可以是SRAM。在一個實施例中,記憶體90可映射(map into)至與系統記憶體12相同的位址空間。在此種實施例中,當圖形處理單元30產生寫入給分配至框緩衝器36的位址時,記憶體90可自動地被寫入。在其他實施例中,記憶體90可被操作為快取。框緩衝器36亦可儲存於系統記憶體12中,而記憶體90可維持與該系統記憶體12一致或假使轉譯有活動地執行時,可週期性地從該系統記憶體12重新載入。
對熟習該技術領域者而言,一旦完整地了解上述揭示後,許多變動與修改將變得明顯。下列之申請專利範圍係意欲解釋為涵蓋所有此等的變動與修改。
10...系統
12...系統記憶體
14...處理器單元
16...北橋接器
18...液晶顯示器、顯示器
20...其他顯示器、顯示器
22...輸入/輸出集線器
24A、24B...處理器核心
26...橋接器
28、32...顯示控制器
30...圖形處理單元
34...資料結構
36...框緩衝器
38...碼、處理器碼資料
50、52、54、56、58、60、76...箭頭
70...週邊介面活動狀態
72...橋接介面活動狀態
74...橋接介面不活動狀態
78、80、82、84、86...弧線
90...記憶體
以上之詳細敘述係參考隨附圖式,現將大略地敘述該等圖式。
第1圖為電腦系統之一個實施例的方塊圖;第2圖為顯示對一個實施例在電腦系統中之資料流的方塊圖;第3圖為顯示在第1及2圖中所示之處理器單元之各種功率狀態的狀態圖;以及第4圖為電腦系統之另一個實施例的方塊圖。
雖然本發明容許各種修改及替代形式,但經由在該等圖式中之範例來顯示其特定實施例並將在此詳細敘述。然而,應了解,該等圖式及其詳述係非意欲限制本發明至所揭示之特定形式,相反地,係意欲涵蓋落在由所附加的申請專利範圍定義之本發明的精神及範疇內之所有的修改、等效及替代者。
10...系統
12...系統記憶體
14...處理器單元
16...北橋接器
18...液晶顯示器、顯示器
20...其他顯示器、顯示器
22...輸入/輸出集線器
24A、24B...處理器核心
26...橋接器
28、32...顯示控制器
30...圖形處理單元
34...資料結構
36...框緩衝器
38...碼、處理器碼
40...資料

Claims (18)

  1. 一種電腦系統,包括:記憶體;記憶體介面,耦接至該記憶體;處理器單元,耦接至該記憶體介面,其中該處理器單元包括至少一個處理器核心、設成耦接至顯示器的顯示控制器以及耦接至該處理器核心、該顯示控制器與該記憶體介面之橋接器,其中,來自該顯示控制器之記憶體請求係經該橋接器路由至該記憶體,且其中,來自該處理器核心之記憶體請求係經該橋接器路由至該記憶體;第二介面,耦接至該處理器單元中之該橋接器;以及圖形處理單元,設成轉譯資料至儲存於該記憶體中的框緩衝器中,該框緩衝器描繪欲被顯示在該顯示器上之圖像,其中,由該圖形處理單元至該記憶體之第一路徑包含該第二介面,且其中,來自該圖形處理單元之記憶體請求係於該第二介面上路由至該橋接器並由該橋接器路由至記憶體;其中假使該圖形處理單元不是正在進行轉譯,則該處理器單元設成停止該第二介面,以及其中即使該第二介面被停止,該顯示控制器設成讀取用於顯示的該框緩衝器資料,且其中,由該顯示控制器至該記憶體之第二路徑排除該第二介面,且其中,由該處理器核心至該記 憶體之第三路徑排除該第二介面。
  2. 如申請專利範圍第1項之系統,其中該圖形處理單元設成藉由通過該第二介面啟動命令至該處理器單元來存取記憶體,該處理器單元設成通過該記憶體介面來存取記憶體。
  3. 如申請專利範圍第2項之系統,其中該圖形處理單元設成從該記憶體讀取描寫欲被轉譯之物件的資料,且其中該圖形處理單元設成將該圖像寫入至該框緩衝器。
  4. 如申請專利範圍第1項之系統,其中在使用期間,該記憶體儲存由該處理器單元存取的指令及資料。
  5. 如申請專利範圍第4項之系統,其中該記憶體進一步儲存該框緩衝器。
  6. 如申請專利範圍第4項之系統,其中該處理器單元進一步包括儲存該框緩衝器的第二記憶體。
  7. 如申請專利範圍第1項之系統,進一步包括設成耦接至第二顯示器的第二顯示控制器,其中該第二顯示控制器耦接以通過該第二介面進行通訊。
  8. 如申請專利範圍第7項之系統,其中耦接至該處理器單元中之該顯示控制器的該顯示器係整合至具有該系統的外殼中。
  9. 如申請專利範圍第8項之系統,其中該第二顯示器係耦接至該系統的獨立組件。
  10. 如申請專利範圍第1項之系統,其中該圖形處理單元包含於第二橋接器中,該第二橋接器係耦接至該第二介面 並進一步耦接至週邊介面。
  11. 如申請專利範圍第10項之系統,其中假使該圖形處理單元不是正在進行轉譯且在該週邊介面上沒有活動時,該處理器單元設成停止該第二介面。
  12. 如申請專利範圍第1項之系統,其中該處理器單元係單一積體電路。
  13. 一種處理器單元,包括:至少一個處理器核心;顯示控制器,設成耦接至顯示器;以及橋接器,耦接至該處理器核心及該顯示控制器,其中該橋接器進一步設成耦接至第二介面以至少與:(1)圖形處理單元通訊,該圖形處理單元設成轉譯資料至儲存於記憶體中的框緩衝器中,該框緩衝器描繪欲被顯示在該顯示器上的圖像,以及(2)一個或多個週邊裝置;其中假使該圖形處理單元不是正在進行轉譯且與該一個或多個週邊裝置並無未完成之通訊動作,該橋接器設成停止該第二介面,以及其中即使該第二介面被停止,該顯示控制器設成讀取用於顯示的該框緩衝器資料。
  14. 如申請專利範圍第13項之處理器單元,其中在使用期間,處理器核心設成從記憶體存取資料及指令,其中在使用期間,該記憶體耦接至該處理器核心亦耦接至的記憶體介面。
  15. 如申請專利範圍第13項之處理器單元,其中,該一個 或多個週邊裝置係耦接至與第二橋接器耦接之週邊介面,且其中,該第二橋接器係耦接至該第二介面並包括該圖形處理單元。
  16. 如申請專利範圍第13項之處理器單元,其中該處理器單元係單一積體電路。
  17. 一種積體電路,包括:至少一個處理器核心;橋接器,係耦接至該處理器核心,且設成耦接至記憶體於使用期間中所耦接之記憶體介面,其中,該記憶體係儲存將在使用期間被該處理器核心執行之指令,且其中該處理器核心係設成傳送讀取將經由該橋接器所執行之該指令的請求至記憶體;以及顯示控制器,設成耦接至顯示器,其中該顯示控制器設成從框緩衝器讀取資料,該資料描繪圖像,以及其中該顯示控制器設成使該顯示器顯示該圖像,其中該框緩衝器資料係在使用期間儲存於該記憶體中,且其中該顯示器控制器係耦接至該橋接器並設成經由該橋接器由記憶體讀取該框緩衝器資料;以及其中該積體電路不包括將該圖像轉譯至該框緩衝器中的圖形處理單元,且其中該橋接器係設成耦接至介面以與該積體電路外部之該圖形處理單元通訊,且其中假使該圖形處理單元不是正在進行轉譯,則該積體電路設成停止該介面,以及其中即使該介面被停止,該顯示控制器設成讀取該框緩衝器以顯示圖像。
  18. 如申請專利範圍第17項之積體電路,復包括第二記憶體,係耦接至該顯示控制器,其中,該第二記憶體亦設成儲存該框緩衝資料,且其中該顯示控制器係設成假如該框暫存器資料係儲存於該第二記憶體中時,則由該第二記憶體讀取該資料,且其中該顯示控制器係設成假如該框暫存器資料未儲存於該第二記憶體中時,則從該記憶體讀取該框暫存器資料。
TW095140691A 2005-11-23 2006-11-03 整合顯示控制器至低功率處理器中 TWI418994B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/286,690 US7750912B2 (en) 2005-11-23 2005-11-23 Integrating display controller into low power processor

Publications (2)

Publication Number Publication Date
TW200745875A TW200745875A (en) 2007-12-16
TWI418994B true TWI418994B (zh) 2013-12-11

Family

ID=37909336

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095140691A TWI418994B (zh) 2005-11-23 2006-11-03 整合顯示控制器至低功率處理器中

Country Status (8)

Country Link
US (1) US7750912B2 (zh)
JP (1) JP4819131B2 (zh)
KR (1) KR101353004B1 (zh)
CN (1) CN101313268B (zh)
DE (1) DE112006003194B4 (zh)
GB (1) GB2445905B (zh)
TW (1) TWI418994B (zh)
WO (1) WO2007061597A1 (zh)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8732644B1 (en) 2003-09-15 2014-05-20 Nvidia Corporation Micro electro mechanical switch system and method for testing and configuring semiconductor functional circuits
US8768642B2 (en) 2003-09-15 2014-07-01 Nvidia Corporation System and method for remotely configuring semiconductor functional circuits
US8775997B2 (en) 2003-09-15 2014-07-08 Nvidia Corporation System and method for testing and configuring semiconductor functional circuits
US8711161B1 (en) 2003-12-18 2014-04-29 Nvidia Corporation Functional component compensation reconfiguration system and method
US8723231B1 (en) 2004-09-15 2014-05-13 Nvidia Corporation Semiconductor die micro electro-mechanical switch management system and method
US8711156B1 (en) 2004-09-30 2014-04-29 Nvidia Corporation Method and system for remapping processing elements in a pipeline of a graphics processing unit
US7768507B2 (en) * 2005-11-17 2010-08-03 Ati Technologies Ulc Methods and apparatus for driving a display device
US8417838B2 (en) * 2005-12-12 2013-04-09 Nvidia Corporation System and method for configurable digital communication
US8412872B1 (en) 2005-12-12 2013-04-02 Nvidia Corporation Configurable GPU and method for graphics processing using a configurable GPU
KR20070083312A (ko) * 2006-02-18 2007-08-24 삼성전자주식회사 방송 수신이 가능한 휴대용 기기 및 그 운영 방법
US20070263004A1 (en) * 2006-05-12 2007-11-15 Xgi Technology Inc. Plug-in graphics module architecture
US20080143695A1 (en) * 2006-12-19 2008-06-19 Dale Juenemann Low power static image display self-refresh
US8724483B2 (en) 2007-10-22 2014-05-13 Nvidia Corporation Loopback configuration for bi-directional interfaces
US8525840B2 (en) * 2008-05-15 2013-09-03 Apple Inc. Thermal management of graphics processing units
JP5389907B2 (ja) * 2008-05-28 2014-01-15 コーニンクレッカ フィリップス エヌ ヴェ リストモードフォーマットを維持する幾何学的変換
US20100013839A1 (en) * 2008-07-21 2010-01-21 Rawson Andrew R Integrated GPU, NIC and Compression Hardware for Hosted Graphics
US8566628B2 (en) * 2009-05-06 2013-10-22 Advanced Micro Devices, Inc. North-bridge to south-bridge protocol for placing processor in low power state
US20110112798A1 (en) * 2009-11-06 2011-05-12 Alexander Branover Controlling performance/power by frequency control of the responding node
TWI409642B (zh) * 2009-12-25 2013-09-21 Asustek Comp Inc 具有橋接器之電腦系統
US9331869B2 (en) 2010-03-04 2016-05-03 Nvidia Corporation Input/output request packet handling techniques by a device specific kernel mode driver
CN102906718B (zh) 2010-05-28 2016-05-25 惠普发展公司,有限责任合伙企业 禁用显示刷新过程
US8438416B2 (en) * 2010-10-21 2013-05-07 Advanced Micro Devices, Inc. Function based dynamic power control
US10761582B2 (en) * 2011-08-22 2020-09-01 Nvidia Corporation Method and apparatus to optimize system battery-life for static and semi-static image viewing usage models
US20130083047A1 (en) * 2011-09-29 2013-04-04 Prashant Shamarao System and method for buffering a video signal
US8862909B2 (en) 2011-12-02 2014-10-14 Advanced Micro Devices, Inc. System and method for determining a power estimate for an I/O controller based on monitored activity levels and adjusting power limit of processing units by comparing the power estimate with an assigned power limit for the I/O controller
US10082860B2 (en) * 2011-12-14 2018-09-25 Qualcomm Incorporated Static image power management
US9552094B2 (en) * 2011-12-22 2017-01-24 Optis Circuit Technology, Llc User interface responsiveness in an electronic device having a touch screen display
US8898557B1 (en) 2012-03-21 2014-11-25 Google Inc. Techniques for synchronization of a print menu and document annotation renderings between a computing device and a mobile device logged in to the same account
US9805441B2 (en) 2013-01-07 2017-10-31 Google Technology Holdings LLC Controlling embedded image data in a smart display
CN104536936A (zh) * 2015-01-28 2015-04-22 浪潮电子信息产业股份有限公司 一种拉杆箱式可编程计算器装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6040845A (en) * 1997-12-22 2000-03-21 Compaq Computer Corp. Device and method for reducing power consumption within an accelerated graphics port target
US20030153353A1 (en) * 2001-03-16 2003-08-14 Cupps Bryan T. Novel personal electronics device with simultaneous multi-processor operation
TW200402619A (en) * 2002-02-27 2004-02-16 Intel Corp Method to reduce power in a computer system with bus master devices
TW200528986A (en) * 2003-12-24 2005-09-01 Intel Corp Unified memory organization for power savings

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5390350A (en) * 1991-04-22 1995-02-14 Western Digital Corporation Integrated circuit chip core logic system controller with power saving features for a microcomputer system
US5793996A (en) * 1995-05-03 1998-08-11 Apple Computer, Inc. Bridge for interconnecting a computer system bus, an expansion bus and a video frame buffer
US5640545A (en) * 1995-05-03 1997-06-17 Apple Computer, Inc. Frame buffer interface logic for conversion of pixel data in response to data format and bus endian-ness
US5657055A (en) * 1995-06-07 1997-08-12 Cirrus Logic, Inc. Method and apparatus for reading ahead display data into a display FIFO of a graphics controller
US5786825A (en) * 1995-12-13 1998-07-28 National Semiconductor Virtual display subsystem in a computer
US5801720A (en) * 1996-02-20 1998-09-01 National Semiconductor Corporation Data transfer from a graphics subsystem to system memory
JPH09311739A (ja) * 1996-05-24 1997-12-02 Nec Corp 静止画像表示装置
US5991883A (en) * 1996-06-03 1999-11-23 Compaq Computer Corporation Power conservation method for a portable computer with LCD display
US5949423A (en) * 1997-09-30 1999-09-07 Hewlett Packard Company Z buffer with degree of visibility test
US6065122A (en) * 1998-03-13 2000-05-16 Compaq Computer Corporation Smart battery power management in a computer system
US6226012B1 (en) * 1998-04-02 2001-05-01 Nvidia Corporation Method and apparatus for accelerating the rendering of graphical images
US6239808B1 (en) * 1998-04-03 2001-05-29 Nvidia Corporation Method and apparatus for determining texture values of graphical images
US6266064B1 (en) * 1998-05-29 2001-07-24 Microsoft Corporation Coherent visibility sorting and occlusion cycle detection for dynamic aggregate geometry
US6021506A (en) * 1998-07-31 2000-02-01 Intel Corporation Method and apparatus for stopping a bus clock while there are no activities on a bus
US6801207B1 (en) * 1998-10-09 2004-10-05 Advanced Micro Devices, Inc. Multimedia processor employing a shared CPU-graphics cache
US6483516B1 (en) * 1998-10-09 2002-11-19 National Semiconductor Corporation Hierarchical texture cache
US6378076B1 (en) * 1999-01-27 2002-04-23 Advanced Micro Devices, Inc. Substantially undetectable data processing
US6208273B1 (en) * 1999-01-29 2001-03-27 Interactive Silicon, Inc. System and method for performing scalable embedded parallel data compression
US6282614B1 (en) * 1999-04-15 2001-08-28 National Semiconductor Corporation Apparatus and method for reducing the power consumption of a microprocessor with multiple levels of caches
JP2000305670A (ja) * 1999-04-19 2000-11-02 Toshiba Corp 省電力制御装置、省電力制御方法及び情報処理装置
US6820209B1 (en) * 1999-07-15 2004-11-16 Apple Computer, Inc. Power managed graphics controller
US6684321B1 (en) * 2000-01-04 2004-01-27 Advanced Micro Devices, Inc. Unified memory architecture for use by a main processor and an external processor and method of operation
US6553552B1 (en) * 2000-01-27 2003-04-22 National Semiconductor Corporation Method of designing an integrated circuit memory architecture
US7089391B2 (en) * 2000-04-14 2006-08-08 Quickshift, Inc. Managing a codec engine for memory compression/decompression operations using a data movement engine
US6546472B2 (en) * 2000-12-29 2003-04-08 Hewlett-Packard Development Company, L.P. Fast suspend to disk
US7231531B2 (en) * 2001-03-16 2007-06-12 Dualcor Technologies, Inc. Personal electronics device with a dual core processor
US20020173344A1 (en) * 2001-03-16 2002-11-21 Cupps Bryan T. Novel personal electronics device
US7269750B1 (en) * 2001-06-15 2007-09-11 Silicon Motion, Inc. Method and apparatus for reducing power consumption in a graphics controller
US6938176B1 (en) * 2001-10-05 2005-08-30 Nvidia Corporation Method and apparatus for power management of graphics processors and subsystems that allow the subsystems to respond to accesses when subsystems are idle
US7256788B1 (en) * 2002-06-11 2007-08-14 Nvidia Corporation Graphics power savings system and method
US7281171B2 (en) * 2003-01-14 2007-10-09 Hewlwtt-Packard Development Company, L.P. System and method of checking a computer system for proper operation
US7080271B2 (en) * 2003-02-14 2006-07-18 Intel Corporation Non main CPU/OS based operational environment
US6911985B1 (en) * 2003-12-10 2005-06-28 Lsi Logic Corporation Method and apparatus for reducing frame buffer size in graphics systems
TWI259354B (en) * 2004-06-25 2006-08-01 Via Tech Inc System and method of real-time power management
TWI261202B (en) * 2004-09-07 2006-09-01 Via Tech Inc Apparatus and related method of coordinating north bridge and south bridge for controlling power saving states transition of a central processing unit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6040845A (en) * 1997-12-22 2000-03-21 Compaq Computer Corp. Device and method for reducing power consumption within an accelerated graphics port target
US20030153353A1 (en) * 2001-03-16 2003-08-14 Cupps Bryan T. Novel personal electronics device with simultaneous multi-processor operation
TW200402619A (en) * 2002-02-27 2004-02-16 Intel Corp Method to reduce power in a computer system with bus master devices
TW200528986A (en) * 2003-12-24 2005-09-01 Intel Corp Unified memory organization for power savings

Also Published As

Publication number Publication date
CN101313268B (zh) 2013-02-27
US7750912B2 (en) 2010-07-06
WO2007061597A1 (en) 2007-05-31
JP4819131B2 (ja) 2011-11-24
JP2009517736A (ja) 2009-04-30
US20070115290A1 (en) 2007-05-24
GB2445905A (en) 2008-07-23
TW200745875A (en) 2007-12-16
GB2445905B (en) 2011-01-05
GB0809180D0 (en) 2008-06-25
KR101353004B1 (ko) 2014-01-21
CN101313268A (zh) 2008-11-26
DE112006003194B4 (de) 2012-06-21
DE112006003194T5 (de) 2008-11-06
KR20080078008A (ko) 2008-08-26

Similar Documents

Publication Publication Date Title
TWI418994B (zh) 整合顯示控制器至低功率處理器中
US7058829B2 (en) Method and apparatus for a computing system having an active sleep mode CPU that uses the cache of a normal active mode CPU
US7598959B2 (en) Display controller
US9384009B2 (en) Dynamic core swapping
CN108196809B (zh) 空闲显示情况下的存储器功率节省
US9529646B2 (en) Power-efficient interaction between multiple processors
US7117379B2 (en) Method and apparatus for a computing system having an active sleep mode
TWI418975B (zh) 混合圖形顯示電源管理的裝置與系統及其非暫態機器可讀取媒體
JP2006517315A (ja) プロセッサ電力状態を考慮するメモリコントローラ
US20130033510A1 (en) Techniques for Controlling Power Consumption of a System
US10228750B2 (en) Reducing the power consumption of an information handling system capable of handling both dynamic and static display applications
EP2426660A1 (en) Method and apparatus for optimizing data flow in a graphics co-processor
JP4916156B2 (ja) 半導体集積回路装置
US10755666B2 (en) Content refresh on a display with hybrid refresh mode
US20060239096A1 (en) Memory structure and memory refreshing method