TWI410955B - 顯示器其及移位暫存裝置 - Google Patents

顯示器其及移位暫存裝置 Download PDF

Info

Publication number
TWI410955B
TWI410955B TW98123609A TW98123609A TWI410955B TW I410955 B TWI410955 B TW I410955B TW 98123609 A TW98123609 A TW 98123609A TW 98123609 A TW98123609 A TW 98123609A TW I410955 B TWI410955 B TW I410955B
Authority
TW
Taiwan
Prior art keywords
transistor
gate
signal
coupled
source
Prior art date
Application number
TW98123609A
Other languages
English (en)
Other versions
TW201103006A (en
Inventor
Chun Hao Huang
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW98123609A priority Critical patent/TWI410955B/zh
Publication of TW201103006A publication Critical patent/TW201103006A/zh
Application granted granted Critical
Publication of TWI410955B publication Critical patent/TWI410955B/zh

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Description

顯示器其及移位暫存裝置
本發明是有關於一種平面顯示技術,且特別是有關於一種液晶顯示器及其移位暫存裝置。
近年來,隨著半導體科技蓬勃發展,攜帶型電子產品及平面顯示器產品也隨之興起。而在眾多平面顯示器的類型當中,液晶顯示器(Liquid Crystal Display,LCD)基於其低電壓操作、無輻射線散射、重量輕以及體積小等優點,隨即已成為各顯示器產品之主流。也亦因如此,無不驅使著各家廠商針對液晶顯示器的開發技術要朝向更微型化及低製作成本發展。
為了要降低液晶顯示器的製作成本,已有部份廠商研發出在液晶顯示面板採用非晶矽(amorphous silicon,a-Si)製程的條件下,可將原先配置於液晶顯示面板之掃描側所使用之掃描驅動IC內部的移位暫存器(shift register)轉移直接配置在液晶顯示面板的玻璃基板(glass substrate)上。因此,原先配置於液晶顯示面板之掃描側所使用的掃描驅動IC即可省略,藉以達到降低液晶顯示器之製作成本的目的。
然而,直接配置在液晶顯示面板之玻璃基板上的多級移位暫存器,僅能由上至下的輸出一掃描訊號以由液晶顯示面板之第一列畫素開啟至最後一列畫素,而無法由下至 上的輸出一掃描訊號以由液晶顯示面板之最後一列畫素開啟至第一列畫素。換句話說,現行直接配置在液晶顯示面板之玻璃基板上的多級移位暫存器僅具有順向掃描的功能(forward scan function),而無逆向掃描的功能(reverse scan function)。
有鑒於此,本發明提供一種顯示器,其包括顯示面板以及第一與第二移位暫存裝置。顯示面板具有多個以矩陣排列的畫素,而第一與第二移位暫存裝置兩者皆直接配置在顯示面板的玻璃基板上。其中,第一與第二移位暫存裝置於同一時間僅有一者正常運作,且當第一移位暫存裝置正常運作時,序列輸出一掃描訊號以從第一列畫素逐一開啟至最後一列畫素,並當第二移位暫存裝置正常運作時,序列輸出所述掃描訊號以從最後一列畫素逐一開啟至第一列畫素。
本發明另提供一種移位暫存裝置,其包括多級電路架構實質上相同且彼此串接在一起的移位暫存器。其中,第i級移位暫存器包括第一至第五電晶體、電容,以及下拉單元,i為正整數。第一電晶體的閘極與汲極耦接在一起,以接收一啟動訊號。第二電晶體的閘極耦接第一電晶體的源極,第二電晶體的汲極用以接收第一時脈訊號或閘極關閉訊號,而第二電晶體的源極則用以輸出所述掃描訊號。電容耦接於第二電晶體之閘極與源極之間。
下拉單元耦接第一與第二電晶體的源極,用以分別接收相位差180度的第一與第二時脈訊號或同時接收所述閘極關閉訊號,並於第i級移位暫存器不輸出所述掃描訊號時,將第二電晶體的源極耦接至一參考電壓。第三電晶體的閘極用以接收第(i+1)級移位暫存器的輸出,第三電晶體的汲極耦接第二電晶體的源極,而第三電晶體的源極則耦接至所述參考電壓。
第四電晶體的閘極耦接第三電晶體的閘極,第四電晶體的汲極耦接第二電晶體的閘極,而第四電晶體的源極則耦接至所述參考電壓。第五電晶體的閘極用以接收一閘極開啟訊號或所述閘極關閉訊號,第五電晶體的汲極耦接第二電晶體的閘極,而第五電晶體的源極則耦接至所述參考電壓。
本發明再提供一種移位暫存裝置,其包括多級電路架構實質上相同且彼此串接在一起的移位暫存器。其中,第i級移位暫存器包括第一至第八電晶體、電容,以及下拉單元。第一電晶體的閘極與汲極耦接在一起以接收一啟動訊號。第二電晶體的閘極耦接第一電晶體的源極,第二電晶體的汲極用以接收第一時脈訊號或閘極關閉訊號,而第二電晶體的源極則用以輸出所述掃描訊號。電容耦接於第二電晶體之閘極與源極之間。
下拉單元耦接第一與第二電晶體的源極,用以分別接收相位差180度的第一與第二時脈訊號或同時接收所述閘極關閉訊號,並於第i級移位暫存器不輸出所述掃描訊號 時,將第二電晶體的源極耦接至一參考電壓。第三電晶體的閘極用以接收第(i+1)級移位暫存器的輸出,第三電晶體的汲極耦接第二電晶體的源極,而第三電晶體的源極則耦接至所述參考電壓。第四電晶體的閘極耦接第三電晶體的閘極,第四電晶體的汲極耦接第二電晶體的閘極,而第四電晶體的源極則耦接至所述參考電壓。
第五電晶體的閘極與汲極耦接在一起以接收所述閘極關閉訊號,或者於所述顯示器的每N個畫面期間接收所述閘極開啟訊號與閘極關閉訊號之其一。第六電晶體的閘極耦接第五電晶體的源極,第六電晶體的汲極耦接第二電晶體的閘極,而第六電晶體的源極則耦接至所述參考電壓。第七電晶體的閘極與汲極耦接在一起以接收所述閘極關閉訊號,或者於所述顯示器的每N個畫面期間接收所述閘極開啟訊號與閘極關閉訊號之另一。第八電晶體的閘極耦接第七電晶體的源極,第八電晶體的汲極耦接第二電晶體的閘極,而第八電晶體的源極則耦接至所述參考電壓。i、N為正整數。
應瞭解的是,上述一般描述及以下具體實施方式僅為例示性及闡釋性的,其並不能限制本發明所欲主張之範圍。
現將詳細參考本發明之示範性實施例,在附圖中說明所述示範性實施例之實例。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/符號代表相同或類 似部分。
圖1繪示為本發明一示範性實施例之液晶顯示器100的系統方塊圖。請參照圖1,液晶顯示器100包括顯示面板101、源極驅動器103、時序控制單元105,以及用以提供顯示面板101所需之背光源的背光模組107。顯示面板101之顯示區AA內具有多個以矩陣排列的畫素(圖中以M*N來表示,例如1024*768,且M與N皆為正整數)。另外,顯示面板101之玻璃基板(未繪示)上的左右兩側更分別直接配置有移位暫存裝置SRD1與SRD2,且這兩個移位暫存裝置SRD1與SRD2的運作係受控於時序控制單元105。
於本示範性實施例中,移位暫存裝置SRD1與SRD2於同一時間僅有一者正常運作,且當移位暫存裝置SRD1正常運作時,序列輸出一掃描訊號SS1~SSN以從顯示區AA內之第一列畫素逐一開啟至最後一列畫素,並當移位暫存裝置SRD2正常運作時,序列輸出一掃描訊號SS’1~SS’N以從顯示區AA內之最後一列畫素逐一開啟至第一列畫素。換句話說,移位暫存裝置SRD1具有順向掃描的功能(forward scan function),而移位暫存裝置SRD2具有逆向掃描的功能(reverse scan function)。
更清楚來說,圖2A與圖2B分別繪示為本發明一示範性實施例之移位暫存裝置SRD1與SRD2的方塊圖。請合併參照圖1、圖2A與圖2B,移位暫存裝置SRD1包括N級電路架構實質上相同且彼此串接在一起的移位暫存器 SR1~SRN,而移位暫存裝置SRD2同樣包括N級電路架構實質上相同且彼此串接在一起的移位暫存器SR’1~SR’N。於本示範性實施例中,由於移位暫存器SR1~SRN與SR’1~SR’N的電路架構實質上相同,故在此僅針對第i個移位暫存器SRi/SR’i來做說明如下。
圖3繪示為本發明一示範性實施例之移位暫存器SRi/SR’i的電路圖。請合併參照圖1~圖3,移位暫存器SRi/SR’i包括電晶體T1~T5、電容C,以及下拉單元301。其中,電晶體T1的閘極與汲極耦接在一起,用以接收啟動訊號AS。於本示範性實施例中,除了第1級移位暫存器SR1/SR’1中的電晶體T1之閘極所接收的啟動訊號AS為時序控制單元105所輸出的起始訊號STV外,其餘移位暫存器SRi/SR’i(i=2~N)中的電晶體T1之閘極所接收的啟動訊號AS為上一級移位暫存器SRi-1/SR’i-1所輸出的掃描訊號SSi-1/SS’i-1
舉例來說,移位暫存器SR2/SR’2中的電晶體T1之閘極所接收的啟動訊號AS為移位暫存器SR1/SR’1所輸出的掃描訊號SS1/SS’1,而移位暫存器SR3/SR’3中的電晶體T1之閘極所接收的啟動訊號AS為移位暫存器SR2/SR’2所輸出的掃描訊號SS2/SS’2,請依此類推至移位暫存器SRN/SR’N中的電晶體T1之閘極所接收的啟動訊號AS為移位暫存器SRN-1/SR’N-1所輸出的掃描訊號SSN-1/SS’N-1
請繼續參照圖3,電晶體T2的閘極耦接電晶體T1的源極,電晶體T2的汲極用以接收時序控制單元105所提 供的時脈訊號CK或閘極關閉訊號VGL(例如為-10V,但並不限制於此),而電晶體T2的源極則用以輸出掃描訊號SSi/SS’i。電容C耦接於電晶體T2的閘極與源極之間。下拉單元301耦接電晶體T1與T2的源極,用以分別接收由時序控制單元105所提供之相位差180度的時脈訊號CK與XCK或者同時接收由時序控制單元105所提供的閘極關閉訊號VGL。下拉單元301會於移位暫存器SRi/SR’i不該輸出掃描訊號SSi/SS’i時,將電晶體T2的源極耦接至參考電壓VSS(例如為接地電位,但並不限制於此)。
電晶體T3的閘極用以接收移位暫存器SRi+1/SR’i+1所輸出的掃描訊號SSi+1/SS’i+1,電晶體T3的汲極耦接電晶體T2的源極,而電晶體T3的源極則耦接至參考電壓VSS。電晶體T4的閘極耦接電晶體T3的閘極,電晶體T4的汲極耦接電晶體T2的閘極,而電晶體T4的源極則耦接至參考電壓VSS。電晶體T5的閘極用以接收由時序控制單元105所提供的閘極開啟訊號VGH(例如為25V)或閘極關閉訊號VGL,電晶體T5的汲極耦接電晶體T2的閘極,而電晶體T5的源極則耦接至參考電壓VSS。
於本示範性實施例中,當電晶體T5的閘極接收到由時序控制單元105所提供的閘極關閉訊號VGL時,電晶體T2的汲極會接收時脈訊號CK,而下拉單元301會分別接收相位差180度的時脈訊號CK與XCK。但是,當電晶體T5的閘極接收閘極開啟訊號VGH時,電晶體T2的汲極會接收閘極關閉訊號VGL,而下拉單元301會同時接收閘極 關閉訊號VGL
基於上述,當時序控制單元105提供閘極關閉訊號VGL給移位暫存裝置SRD1內每一級移位暫存器SR1~SRN之電晶體T5的閘極時,表示時序控制單元105欲控制移位暫存裝置SRD1運作。因此,時序控制單元105會提供起始訊號STV給第1級移位暫存器SR1之電晶體T1的閘極與汲極,並提供時脈訊號CK給所有移位暫存器SR1~SRN之電晶體T2的汲極,且同時提供相位差180度的時脈訊號CK與XCK給所有移位暫存器SR1~SRN的下拉單元301。
也亦因如此,移位暫存裝置SRD1內所有移位暫存器SR1~SRN會序列輸出掃描訊號SS1~SSN,以從顯示區AA內的第一列畫素逐一開啟至最後一列畫素,而源極驅動器103會提供對應的顯示資料給被移位暫存裝置SRD1所開啟的列畫素。如此一來,再加上背光模組107所提供的背光源,則顯示面板101即會顯示影像畫面。
然而,由於希望移位暫存裝置SRD1在運作時不受到移位暫存裝置SRD2的影響。因此,時序控制單元105會在控制移位暫存裝置SRD1運作時,提供閘極開啟訊號VGH給移位暫存裝置SRD2內每一級移位暫存器SR’1~SR’N之電晶體T5的閘極,並提供閘極關閉訊號VGL給所有移位暫存器SR’1~SR’N之電晶體T2的汲極,且同時提供閘極關閉訊號VGL給所有移位暫存器SR’1~SR’N的下拉單元301。如此一來,移位暫存裝置SRD2即會停止運作,從而 不會影響到移位暫存裝置SRD1的運作。
另一方面,當時序控制單元105提供閘極關閉訊號VGL給移位暫存裝置SRD2內每一級移位暫存器SR’1~SR’N之電晶體T5的閘極時,表示時序控制單元105欲控制移位暫存裝置SRD2運作。因此,時序控制單元105會提供起始訊號STV給第1級移位暫存器SR’1之電晶體T1的閘極與汲極,並提供時脈訊號CK給所有移位暫存器SR’1~SR’N之電晶體T2的汲極,且同時提供相位差180度的時脈訊號CK與XCK給所有移位暫存器SR’1~SR’N的下拉單元301。
也亦因如此,移位暫存裝置SRD2內所有移位暫存器SR’1~SR’N會序列輸出掃描訊號SS’1~SS’N,以從顯示區AA內的最後一列畫素逐一開啟至第一列畫素,而源極驅動器103亦會提供對應的顯示資料給被移位暫存裝置SRD2所開啟的列畫素。如此一來,再加上背光模組107所提供的背光源,則顯示面板101即會顯示影像畫面。
然而,由於希望移位暫存裝置SRD2在運作時不受到移位暫存裝置SRD1的影響。因此,時序控制單元105會在控制移位暫存裝置SRD2運作時,提供閘極開啟訊號VGH給移位暫存裝置SRD1內每一級移位暫存器SR1~SRN之電晶體T5的閘極,並提供閘極關閉訊號VGL給所有移位暫存器SR1~SRN之電晶體T2的汲極,且同時提供閘極關閉訊號VGL給所有移位暫存器SR1~SRN的下拉單元301。如此一來,移位暫存裝置SRD1即會停止運作,從而不會影 響到移位暫存裝置SRD2的運作。
除此之外,圖4繪示為本發明另一示範性實施例之移位暫存器SRi/SR’i的電路圖。請合併參照圖3與圖4,從圖4可以清楚看出,電晶體T5’~T8’會取代電晶體T5,藉以改善電晶體T5之可靠度不足的問題。電晶體T5’的閘極與汲極會耦接在一起以接收閘極關閉訊號VGL,或者於液晶顯示器100的每N個畫面期間(N為正整數,且例如為每100個畫面期間,但並不限制於此)接收閘極開啟訊號VGH與閘極關閉訊號VGL之其一。電晶體T6’的閘極耦接電晶體T5’的源極,電晶體T6’的汲極耦接電晶體T2的閘極,而電晶體T6’的源極則耦接至參考電壓VSS。
電晶體T7’的閘極與汲極會耦接在一起以接收閘極關閉訊號VGL,或者於液晶顯示器100的每N個畫面期間接收閘極開啟訊號VGH與閘極關閉訊號VGL之另一。電晶體T8’的閘極耦接電晶體T7’的源極,電晶體T8’的汲極耦接電晶體T2的閘極,而電晶體T8’的源極則耦接至參考電壓VSS。
於本實施例中,當電晶體T5’與T7’的閘極同時接收由時序控制單元105所提供的閘極關閉訊號VGL時,電晶體T2的汲極會接收時脈訊號CK,而下拉單元301會分別接收相位差180度的時脈訊號CK與XCK。但是,當電晶體T5’與T7’的閘極於液晶顯示器100的每N個畫面期間交替接收閘極開啟訊號VGH與閘極關閉訊號VGL時,則電晶體T2的汲極會接收閘極關閉訊號VGL,而下拉單元100 會同時接收閘極關閉訊號VGL
基於上述,當時序控制單元105同時提供閘極關閉訊號VGL給移位暫存裝置SRD1內每一級移位暫存器SR1~SRN之電晶體T5’與T7’的閘極時,表示時序控制單元105欲控制移位暫存裝置SRD1運作。因此,時序控制單元105會提供起始訊號STV給第1級移位暫存器SR1之電晶體T1的閘極與汲極,並提供時脈訊號CK給所有移位暫存器SR1~SRN之電晶體T2的汲極,且同時提供相位差180度的時脈訊號CK與XCK給所有移位暫存器SR1~SRN的下拉單元301。
也亦因如此,移位暫存裝置SRD1內所有移位暫存器SR1~SRN會序列輸出掃描訊號SS1~SSN,以從顯示區AA內的第一列畫素逐一開啟至最後一列畫素,而源極驅動器103會提供對應的顯示資料給被移位暫存裝置SRD1所開啟的列畫素。如此一來,再加上背光模組107所提供的背光源,則顯示面板101即會顯示影像畫面。
然而,由於希望移位暫存裝置SRD1在運作時不受到移位暫存裝置SRD2的影響。因此,時序控制單元105會在控制移位暫存裝置SRD1運作,且於液晶顯示器100的每N個畫面期間時,交替提供閘極開啟訊號VGH與閘極關閉訊號VGL給移位暫存裝置SRD2內每一級移位暫存器SR’1~SR’N之電晶體T5’與T7’的閘極,並提供閘極關閉訊號VGL給所有移位暫存器SR’1~SR’N之電晶體T2的汲極,且同時提供閘極關閉訊號VGL給所有移位暫存器 SR’1~SR’N的下拉單元301。如此一來,移位暫存裝置SRD2即會停止運作,從而不會影響到移位暫存裝置SRD1的運作。
另一方面,當時序控制單元105同時提供閘極關閉訊號VGL給移位暫存裝置SRD2內每一級移位暫存器SR’1~SR’N之電晶體T5’與T7’的閘極時,表示時序控制單元105欲控制移位暫存裝置SRD2運作。因此,時序控制單元105會提供起始訊號STV給第1級移位暫存器SR’1之電晶體T1的閘極與汲極,並提供時脈訊號CK給所有移位暫存器SR’1~SR’N之電晶體T2的汲極,且同時提供相位差180度的時脈訊號CK與XCK給所有移位暫存器SR’1~SR’N的下拉單元301。
也亦因如此,移位暫存裝置SRD2內所有移位暫存器SR’1~SR’N會序列輸出掃描訊號SS’1~SS’N,以從顯示區AA內的最後一列畫素逐一開啟至第一列畫素,而源極驅動器103亦會提供對應的顯示資料給被移位暫存裝置SRD2所開啟的列畫素。如此一來,再加上背光模組107所提供的背光源,則顯示面板101即會顯示影像畫面。
然而,由於希望移位暫存裝置SRD2在運作時不受到移位暫存裝置SRD1的影響。因此,時序控制單元105會在控制移位暫存裝置SRD2運作,且於液晶顯示器100的每N個畫面期間時,交替提供閘極開啟訊號VGH給移位暫存裝置SRD1內每一級移位暫存器SR1~SRN之電晶體T5’與T7’的閘極,並提供閘極關閉訊號VGL給所有移位暫存 器SR1~SRN之電晶體T2的汲極,且同時提供閘極關閉訊號VGL給所有移位暫存器SR1~SRN的下拉單元301。如此一來,移位暫存裝置SRD1即會停止運作,從而不會影響到移位暫存裝置SRD2的運作。
綜上所述,本發明主要是將兩個獨立的移位暫存裝置分別直接配置在顯示面板之玻璃基板的左右兩側,並且藉由時序控制單元來控制這兩個移位暫存裝置的運作,以讓這兩個移位暫存裝置於同一時間僅有一者正常運作。另外,由於這兩個移位暫存裝置之其一可以序列輸出一掃描訊號,以從顯示面板之第一列畫素逐一開啟至最後一列畫素,而另一則可以序列輸出一掃描訊號以從顯示面板之最後一列畫素逐一開啟至第一列畫素。因此,這兩個移位暫存裝置可以對顯示面板進行順向掃描或逆向掃描,從而改善現行直接配置在顯示面板之玻璃基板上的多級移位暫存器不具有逆向掃描之功能的窘境。
雖然本發明已以上述示範性實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧液晶顯示器
101‧‧‧顯示面板
103‧‧‧源極驅動器
105‧‧‧時序控制單元
107‧‧‧背光模組
301‧‧‧下拉單元
AA‧‧‧顯示區
SRD1、SRD2‧‧‧移位暫存裝置
T1~T5‧‧‧電晶體
C‧‧‧電容
STV‧‧‧起始訊號
AS‧‧‧起動訊號
CK、XCK‧‧‧時脈訊號
VGH‧‧‧閘極開啟訊號
VGL‧‧‧閘極關閉訊號
SR1~SRN、SR’1~SR’N‧‧‧移位暫存器
SS1~SSN、SS’1~SS’N‧‧‧掃描訊號
圖1繪示為本發明一示範性實施例之液晶顯示器100的系統方塊圖。
圖2A與圖2B分別繪示為本發明一示範性實施例之移位暫存裝置SRD1與SRD2的方塊圖。
圖3繪示為本發明一示範性實施例之移位暫存器SRi/SR’i的電路圖。
圖4繪示為本發明另一示範性實施例之移位暫存器SRi/SR’i的電路圖。
100‧‧‧液晶顯示器
101‧‧‧顯示面板
103‧‧‧源極驅動器
105‧‧‧時序控制單元
107‧‧‧背光模組
AA‧‧‧顯示區
SRD1、SRD2‧‧‧移位暫存裝置
STV‧‧‧起始訊號
CK、XCK‧‧‧時脈訊號
VGH‧‧‧閘極開啟訊號
VGL‧‧‧閘極關閉訊號
SS1~SSN、SS’1~SS’N‧‧‧掃描訊號

Claims (22)

  1. 一種顯示器,包括:一顯示面板,具有多個以矩陣排列的畫素;以及一第一與一第二移位暫存裝置,兩者皆直接配置在該顯示面板之一玻璃基板上,其中,該第一與該第二移位暫存裝置於同一時間僅有一者正常運作,且當該第一移位暫存裝置正常運作時,序列輸出一掃描訊號以從第一列畫素逐一開啟至最後一列畫素,並當該第二移位暫存裝置正常運作時,序列輸出該掃描訊號以從最後一列畫素逐一開啟至第一列畫素;其中,該第一移位暫存裝置包括多級電路架構實質上相同且彼此串接在一起的第一移位暫存器,其中第i級第一移位暫存器包括:一第一電晶體,其閘極與其汲極耦接在一起以接收一啟動訊號;一第二電晶體,其閘極耦接該第一電晶體之源極,其汲極用以接收一第一時脈訊號或一閘極關閉訊號,而其源極則用以輸出該掃描訊號;一第一電容,耦接於該第二電晶體之閘極與源極之間;一第一下拉單元,耦接該第一與該第二電晶體之源極,用以分別接收相位差180度的該第一與一第二時脈訊號或同時接收該閘極關閉訊號,並於第i級第一移位暫存器不輸出該掃描訊號時,將該第二電晶體之源極耦接至一 參考電壓;一第三電晶體,其閘極用以接收第(i+1)級第一移位暫存器的輸出,其汲極耦接該第二電晶體的源極,而其源極則耦接至該參考電壓;以及一第四電晶體,其閘極耦接該第三電晶體之閘極,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓,其中,i為正整數。
  2. 如申請專利範圍第1項所述之顯示器,第i級第一移位暫存器更包括:一第五電晶體,其閘極用以接收一閘極開啟訊號或該閘極關閉訊號,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓。
  3. 如申請專利範圍第2項所述之顯示器,其中當該第五電晶體之閘極接收該閘極關閉訊號時,該第二電晶體之汲極用以接收該第一時脈訊號,而該第一下拉單元則用以分別接收相位差180度的該第一與該第二時脈訊號。
  4. 如申請專利範圍第2項所述之顯示器,其中當該第五電晶體之閘極接收該閘極開啟訊號時,該第二電晶體之汲極用以接收該閘極關閉訊號,而該第一下拉單元則用以同時接收該閘極關閉訊號。
  5. 如申請專利範圍第1項所述之顯示器,其中第i級第一移位暫存器更包括:一第五電晶體,其閘極與其汲極耦接在一起以接收該 閘極關閉訊號,或者於該顯示器的每N個畫面期間接收該閘極開啟訊號與該閘極關閉訊號之其一;一第六電晶體,其閘極耦接該第五電晶體之源極,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓;一第七電晶體,其閘極與其汲極耦接在一起以接收該閘極關閉訊號,或者於該顯示器的每N個畫面期間接收該閘極開啟訊號與該閘極關閉訊號之另一;以及一第八電晶體,其閘極耦接該第七電晶體之源極,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓,其中,N為正整數。
  6. 如申請專利範圍第5項所述之顯示器,其中當該第五電晶體與該第七電晶體之閘極同時接收該閘極關閉訊號時,則該第二電晶體之汲極用以接收該第一時脈訊號,而該第一下拉單元用以分別接收相位差180度的該第一與該第二時脈訊號。
  7. 如申請專利範圍第5項所述之顯示器,其中當該第五電晶體與該第七電晶體之閘極於該顯示器的每N個畫面期間交替接收該閘極開啟訊號與該閘極關閉訊號時,則該第二電晶體之汲極用以接收該閘極關閉訊號,而該第一下拉單元用以同時接收該閘極關閉訊號。
  8. 如申請專利範圍第1項所述之顯示器,其中該第二移位暫存裝置包括多級電路架構實質上相同且彼此串接在 一起的第二移位暫存器,其中第i級第二移位暫存器包括:一第五電晶體,其閘極與其汲極耦接在一起以接收該啟動訊號;一第六電晶體,其閘極耦接該第五電晶體之源極,其汲極用以接收該第一時脈訊號或該閘極關閉訊號,而其源極則用以輸出該掃描訊號;一第二電容,耦接於該第二電晶體之閘極與源極之間;一第二下拉單元,耦接該第五與該第六電晶體之源極,用以分別接收相位差180度的該第一與一第二時脈訊號或同時接收該閘極關閉訊號,並於第i級第二移位暫存器不輸出該掃描訊號時,將該第二電晶體之源極耦接至該參考電壓;一第七電晶體,其閘極用以接收第(i+1)級第二移位暫存器的輸出,其汲極耦接該第六電晶體的源極,而其源極則耦接至該參考電壓;以及一第八電晶體,其閘極耦接該第七電晶體之閘極,其汲極耦接該第六電晶體之閘極,而其源極則耦接至該參考電壓。
  9. 如申請專利範圍第8項所述之顯示器,其中第i級第二移位暫存器更包括:一第九電晶體,其閘極用以接收一閘極開啟訊號或該閘極關閉訊號,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓。
  10. 如申請專利範圍第9項所述之顯示器,其中當該第五電晶體之閘極接收該閘極關閉訊號時,該第六電晶體之汲極用以接收該第一時脈訊號,而該第二下拉單元則用以分別接收相位差180度的該第一與該第二時脈訊號。
  11. 如申請專利範圍第9項所述之顯示器,其中當該第九電晶體之閘極接收該閘極開啟訊號時,該第六電晶體之汲極用以接收該閘極關閉訊號,而該第二下拉單元則用以同時接收該閘極關閉訊號。
  12. 如申請專利範圍第8項所述之顯示器,其中第i級第二移位暫存器更包括:一第九電晶體,其閘極與其汲極耦接在一起以接收該閘極關閉訊號,或者於該顯示器的每N個畫面期間接收該閘極開啟訊號與該閘極關閉訊號之其一;一第十電晶體,其閘極耦接該第九電晶體之源極,其汲極耦接該第六電晶體之閘極,而其源極則耦接至該參考電壓;一第十一電晶體,其閘極與其汲極耦接在一起以接收該閘極關閉訊號,或者於該顯示器的每N個畫面期間接收該閘極開啟訊號與該閘極關閉訊號之另一;以及一第十二電晶體,其閘極耦接該第十一電晶體之源極,其汲極耦接該第六電晶體之閘極,而其源極則耦接至該參考電壓,其中,N為正整數。
  13. 如申請專利範圍第12項所述之顯示器,其中當該 第九電晶體與該第十一電晶體之閘極同時接收該閘極關閉訊號時,則該第六電晶體之汲極用以接收該第一時脈訊號,而該第二下拉單元用以分別接收相位差180度的該第一與該第二時脈訊號。
  14. 如申請專利範圍第12項所述之顯示器,其中當該第九電晶體與該第十一電晶體之閘極於該顯示器的每N個畫面期間交替接收該閘極開啟訊號與該閘極關閉訊號時,則該第二電晶體之汲極用以接收該閘極關閉訊號,而該第二下拉單元用以同時接收該閘極關閉訊號。
  15. 如申請專利範圍第1項所述之顯示器,更包括一時序控制單元,耦接並控制該第一與該第二移位暫存裝置的運作。
  16. 如申請專利範圍第1項所述之顯示器,其中該顯示器為一液晶顯示器。
  17. 一種移位暫存裝置,包括:多級電路架構實質上相同且彼此串接在一起的移位暫存器,其中第i級移位暫存器包括:一第一電晶體,其閘極與其汲極耦接在一起以接收一啟動訊號;一第二電晶體,其閘極耦接該第一電晶體之源極,其汲極用以接收一第一時脈訊號或一閘極關閉訊號,而其源極則用以輸出該掃描訊號;一電容,耦接於該第二電晶體之閘極與源極之間;一下拉單元,耦接該第一與該第二電晶體之源極,用 以分別接收相位差180度的該第一與一第二時脈訊號或同時接收該閘極關閉訊號,並於第i級第一移位暫存器不輸出該掃描訊號時,將該第二電晶體之源極耦接至一參考電壓;一第三電晶體,其閘極用以接收第(i+1)級第一移位暫存器的輸出,其汲極耦接該第二電晶體的源極,而其源極則耦接至該參考電壓;一第四電晶體,其閘極耦接該第三電晶體之閘極,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓;以及一第五電晶體,其閘極用以接收一閘極開啟訊號或該閘極關閉訊號,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓,其中,i為正整數。
  18. 如申請專利範圍第17項所述之移位暫存裝置,其中當該第五電晶體之閘極接收該閘極關閉訊號時,該第二電晶體之汲極用以接收該第一時脈訊號,而該下拉單元則用以分別接收相位差180度的該第一與該第二時脈訊號。
  19. 如申請專利範圍第18項所述之移位暫存裝置,其中當該第五電晶體之閘極接收該閘極開啟訊號時,該第二電晶體之汲極用以接收該閘極關閉訊號,而該下拉單元則用以同時接收該閘極關閉訊號。
  20. 一種移位暫存裝置,包括:多級電路架構實質上相同且彼此串接在一起的移位 暫存器,其中第i級移位暫存器包括:一第一電晶體,其閘極與其汲極耦接在一起以接收一啟動訊號;一第二電晶體,其閘極耦接該第一電晶體之源極,其汲極用以接收一第一時脈訊號或一閘極關閉訊號,而其源極則用以輸出該掃描訊號;一電容,耦接於該第二電晶體之閘極與源極之間;一下拉單元,耦接該第一與該第二電晶體之源極,用以分別接收相位差180度的該第一與一第二時脈訊號或同時接收該閘極關閉訊號,並於第i級第一移位暫存器不輸出該掃描訊號時,將該第二電晶體之源極耦接至一參考電壓;一第三電晶體,其閘極用以接收第(i+1)級第一移位暫存器的輸出,其汲極耦接該第二電晶體的源極,而其源極則耦接至該參考電壓;一第四電晶體,其閘極耦接該第三電晶體之閘極,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓;一第五電晶體,其閘極與其汲極耦接在一起以接收該閘極關閉訊號,或者於該顯示器的每N個畫面期間接收該閘極開啟訊號與該閘極關閉訊號之其一;一第六電晶體,其閘極耦接該第五電晶體之源極,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓; 一第七電晶體,其閘極與其汲極耦接在一起以接收該閘極關閉訊號,或者於該顯示器的每N個畫面期間接收該閘極開啟訊號與該閘極關閉訊號之另一;以及一第八電晶體,其閘極耦接該第七電晶體之源極,其汲極耦接該第二電晶體之閘極,而其源極則耦接至該參考電壓,其中,i、N為正整數。
  21. 如申請專利範圍第20項所述之移位暫存裝置,其中當該第五電晶體與該第七電晶體之閘極同時接收該閘極關閉訊號時,則該第二電晶體之汲極用以接收該第一時脈訊號,而該下拉單元用以分別接收相位差180度的該第一與該第二時脈訊號。
  22. 如申請專利範圍第20項所述之移位暫存裝置,其中當該第五電晶體與該第七電晶體之閘極於該顯示器的每N個畫面期間交替接收該閘極開啟訊號與該閘極關閉訊號時,則該第二電晶體之汲極用以接收該閘極關閉訊號,而該下拉單元用以同時接收該閘極關閉訊號。
TW98123609A 2009-07-13 2009-07-13 顯示器其及移位暫存裝置 TWI410955B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW98123609A TWI410955B (zh) 2009-07-13 2009-07-13 顯示器其及移位暫存裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW98123609A TWI410955B (zh) 2009-07-13 2009-07-13 顯示器其及移位暫存裝置

Publications (2)

Publication Number Publication Date
TW201103006A TW201103006A (en) 2011-01-16
TWI410955B true TWI410955B (zh) 2013-10-01

Family

ID=44837713

Family Applications (1)

Application Number Title Priority Date Filing Date
TW98123609A TWI410955B (zh) 2009-07-13 2009-07-13 顯示器其及移位暫存裝置

Country Status (1)

Country Link
TW (1) TWI410955B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6441763B1 (en) * 2000-07-25 2002-08-27 Sharp Kabushiki Kaisha DA converter and liquid crystal driving device incorporating the same
TW525139B (en) * 2001-02-13 2003-03-21 Samsung Electronics Co Ltd Shift register, liquid crystal display using the same and method for driving gate line and data line blocks thereof
TW200502908A (en) * 2003-03-25 2005-01-16 Samsung Electronics Co Ltd Shift register and display device having the same
TW200802291A (en) * 2006-06-30 2008-01-01 Wintek Corp Shift register
TW200807388A (en) * 2006-07-13 2008-02-01 Mitsubishi Electric Corp Image display device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6441763B1 (en) * 2000-07-25 2002-08-27 Sharp Kabushiki Kaisha DA converter and liquid crystal driving device incorporating the same
TW525139B (en) * 2001-02-13 2003-03-21 Samsung Electronics Co Ltd Shift register, liquid crystal display using the same and method for driving gate line and data line blocks thereof
TW200502908A (en) * 2003-03-25 2005-01-16 Samsung Electronics Co Ltd Shift register and display device having the same
TW200802291A (en) * 2006-06-30 2008-01-01 Wintek Corp Shift register
TW200807388A (en) * 2006-07-13 2008-02-01 Mitsubishi Electric Corp Image display device

Also Published As

Publication number Publication date
TW201103006A (en) 2011-01-16

Similar Documents

Publication Publication Date Title
US10127875B2 (en) Shift register unit, related gate driver and display apparatus, and method for driving the same
US10019949B2 (en) Shift register unit, gate driving circuit, display panel and display device
US8948336B2 (en) Shift register and driving method thereof, gate driving apparatus and display apparatus
US10204582B2 (en) Shift register and driving method thereof, gate electrode driving circuit, and display device
JP4619631B2 (ja) シフトレジスタ
US9508449B2 (en) Liquid crystal display and bidirectional shift register device thereof
US7764761B2 (en) Shift register apparatus and method thereof
US8643584B2 (en) Gate drive circuit and display apparatus having the same
US7289096B2 (en) Shift register and a display device using the same
US8963823B2 (en) Liquid crystal display panel and gate driver circuit of a liquid crystal display panel including shift registers
TWI406503B (zh) 移位暫存器電路
US8289262B2 (en) Liquid crystal display and shift register device thereof
US9286846B2 (en) Liquid crystal display and bidirectional shift register apparatus thereof
TWI397037B (zh) 顯示器源極驅動積體電路及其輸出控制電路
WO2017045346A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置
US20080055225A1 (en) Display device capable of displaying partial picture and driving method of the same
US20140126684A1 (en) Shift register, gate driving circuit and display apparatus
US8305330B2 (en) Gate driving circuit of display panel including shift register sets
US20080001899A1 (en) Flat display structure
WO2020228628A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US8130189B2 (en) Gate driving device for liquid crystal display
WO2020151128A1 (zh) Goa电路及显示装置
WO2018129786A1 (zh) Cmos goa电路
JP2000131670A (ja) 液晶表示装置
KR101456989B1 (ko) 액정표시장치용 게이트구동부