TWI410918B - 源驅動器及操作方法與平面顯示器 - Google Patents
源驅動器及操作方法與平面顯示器 Download PDFInfo
- Publication number
- TWI410918B TWI410918B TW98141222A TW98141222A TWI410918B TW I410918 B TWI410918 B TW I410918B TW 98141222 A TW98141222 A TW 98141222A TW 98141222 A TW98141222 A TW 98141222A TW I410918 B TWI410918 B TW I410918B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- line
- data
- polarity
- gate
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明是有關於一種顯示器,且特別是有關於一種雙閘面板的平面顯示器。
在大部分的應用中,例如薄膜電晶體液晶顯示器(Thin Film Transistor-Liquid Crystal Display,TFT-LCD)等平面顯示器已經替代了傳統陰極射線管(Cathode Ray Tube,CRT)顯示器。與傳統陰極射線管顯示器相比,TFT-LCD裝置有比較低的電壓動作、低耗電、薄小型、和重量輕等優點。在追求顯示畫質的潮流下,平面顯示器的解析度越來越高,這意味著源驅動器的通道數量以及顯示面板的資料線數量也越來越多。為了能減少源驅動器的通道數量以及顯示面板的資料線數量,因此發展出雙閘面板。
圖1說明傳統雙閘面板100的佈局示意圖。請參照圖1,在每一條像素列上,相鄰二個子像素(sub-pixel)共用一條資料線。例如,在像素列SL1上,子像素Pa與子像素Pb共用資料線S1,子像素Pc與子像素Pd共用資料線S2。在像素列SL2上,子像素Pe與子像素Pf共用資料線S1,子像素Pg與子像素Ph共用資料線S2。因此,雙閘面板100可以減少資料線數量以及源驅動器130的通道數量。由於相鄰二個子像素共用一條資料線,所以每一條像素列要配置二條閘控線。圖1說明在像素列SL1上,子像素Pa與子像素Pc受控於閘控線G1,子像素Pb與子像素Pd受控於閘控線G2。在像素列SL2上,子像素Pe與子像素Pg受控於閘控線G3,子像素Pf與子像素Ph受控於閘控線G4。其餘未述及的子像素可依此類推。
圖1中閘驅動器120與源驅動器130皆受控於時序控制器110。由於相鄰二個子像素共用一條資料線,為了符合額定的顯示器規格,例如幀(frame)速率需維持在每秒30幀,因此源驅動器130寫入影像資料的速率必須加倍。比如說,在第一個水平掃描期間的前半段,閘驅動器120會先驅動閘控線G1而開啟(turn on)子像素Pa與Pc,同時傳統源驅動器130透過資料線S1與S2將驅動信號寫入子像素Pa與Pc。接下來閘驅動器120在第一個水平掃描期間的後半段接著驅動閘控線G2而開啟子像素Pb與Pd,同時傳統源驅動器130透過資料線S1與S2將驅動信號寫入子像素Pb與Pd。接下來閘驅動器120在第二個水平掃描期間的前半段驅動閘控線G3而開啟子像素Pe與Pg,同時傳統源驅動器130透過資料線S1與S2將驅動信號寫入子像素Pe與Pg。接下來閘驅動器120在第二個水平掃描期間的後半段驅動閘控線G4而開啟子像素Pf與Ph,同時傳統源驅動器130透過資料線S1與S2將驅動信號寫入子像素Pf與Ph。
如上所述,雙閘面板100可以減少資料線數量,卻會造成子像素的資料寫入時間(或稱charging time)減半。圖2是說明圖1中線閂鎖信號TP1、極性信號POL與資料線S1的信號波形圖。圖中HP表示一個水平掃描期間,HP1表示水平掃描期間HP的前半段,而HP2表示水平掃描期間HP的後半段,其中HP1與HP2具有相同的時間長度。由於charging time減半,往往會發生在同一個水平掃描期間HP的前半段HP1與後半段HP2的驅動不均衡(imbalance)。例如,資料線S1在從負極性轉換為正極性,以便對子像素Pa與Pb寫入正極性的驅動信號。由於charging time減半,因此先寫入驅動信號的子像素Pa因為充電振幅(charging swing)較大而可能無法到達所要的灰階。對於後寫入驅動信號的子像素Pb而言,由於資料線S1已是正極性,因此在對子像素Pb寫入正極性的影像資料時因為充電振幅較小而可以到達所要的灰階。因此在極性轉換後,先寫入驅動信號的子像素(例如Pa)相較於後寫入驅動信號的子像素(例如Pb),會容易發生驅動不均衡,使得雙閘面板100所顯示的畫面發生雲紋(mura)缺陷。
本發明提供一種源驅動器與其操作方法,避免在極性轉換後,先寫入驅動信號的子像素與後寫入驅動信號的子像素二者發生驅動不均衡。
本發明提供一種平面顯示器,使雙閘面板的驅動均衡而避免mura缺陷。
本發明的實施例提出一種源驅動器,包括第一資料通道、第一開關以及開關控制器。第一資料通道依據線閂鎖信號之時序閂鎖第一像素資料,並將已閂鎖的第一像素資料轉換為第一驅動信號以驅動顯示面板,其中該第一資料通道依據極性信號而決定該第一驅動信號的極性。第一開關的第一端耦接至第一資料通道以接收第一驅動信號。開關控制器接收線閂鎖信號,並依據極性信號調整線閂鎖信號的脈衝寬度而獲得控制信號以控制該第一開關。其中,在極性信號轉態後,該控制信號的第一個脈衝的寬度小於第二個脈衝的寬度。
本發明的實施例提出一種平面顯示器,包括雙閘面板、閘驅動器以及源驅動器。雙閘面板具有第一子像素、第二子像素、第一資料線、第一閘控線以及第二閘控線,其中所述第一、第二子像素位於同一像素列上。所述第一、第二子像素的資料端耦接至第一資料線。所述第一、第二子像素的閘控端分別耦接至該第一、第二閘控線。閘驅動器耦接至第一閘控線與第二閘控線。源驅動器包括第一資料通道、第一開關以及開關控制器。第一資料通道依據線閂鎖信號之時序而閂鎖第一像素資料,並將已閂鎖的第一像素資料轉換為第一驅動信號以驅動該第一資料線,其中第一資料通道依據極性信號而決定該第一驅動信號的極性。第一開關耦接於第一資料通道與第一資料線之間。開關控制器接收線閂鎖信號,並依據極性信號調整線閂鎖信號的脈衝寬度而獲得控制信號以控制該第一開關。其中,在該極性信號轉態後,該控制信號的第一個脈衝的寬度小於第二個脈衝的寬度。
本發明的實施例提出一種源驅動器的操作方法。此操作方法包括下述步驟。依據線閂鎖信號之時序將第一像素資料閂鎖於第一資料通道。利用該第一資料通道將已閂鎖的第一像素資料轉換為第一驅動信號以驅動顯示面板,其中該第一資料通道依據極性信號而決定該第一驅動信號的極性。依據該極性信號調整該線閂鎖信號的脈衝寬度而獲得控制信號。其中,在該極性信號轉態後,該控制信號的第一個脈衝的寬度小於第二個脈衝的寬度。依據該控制信號而決定是否截止第一資料通道與顯示面板之間的信號路徑。
基於上述,本發明實施例在極性轉換後,藉由調整寫入驅動信號的時間,可以使先寫入驅動信號的子像素與後寫入驅動信號的子像素二者的驅動均衡,進而避免mura缺陷。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖3是依照本發明實施例說明一種平面顯示器300的電路模塊示意圖。平面顯示器300包括雙閘面板100、閘驅動器320以及源驅動器310。雙閘面板100可以是液晶顯示面板。閘驅動器320與源驅動器310均受時序控制器110所控制。雙閘面板100具有第一子像素Pa、第二子像素Pb、第三子像素Pc、第四子像素Pd等多個子像素。子像素Pa、Pb、Pc、Pd位於同一像素列SL1上,然而各個子像素實際的佈局並不限於此。子像素Pa與Pb的資料端耦接至第一資料線S1。子像素Pc與Pd的資料端耦接至第二資料線S2。子像素Pa與Pc的閘控端耦接至第一閘控線G1。子像素Pb與Pd的閘控端耦接至第二閘控線G2。雙閘面板100的其餘子像素(例如Pe、Pf、Pg與Ph)可以參照上述而類推之。
閘驅動器320耦接至閘控線G1、G2、G3與G4。源驅動器310耦接至資料線S1與S2。於同一個幀期間,閘驅動器320依序驅動閘控線G1、G2、G3與G4等,而源驅動器310對應地輸出驅動信號以驅動資料線S1與S2等。在本實施例中,源驅動器310受控於極性信號POL而決定驅動信號的極性。
於本實施例中,閘驅動器320包括移位暫存器321以及緩衝器322-1、322-2、322-3與322-4。移位暫存器321依據時序控制器110所提供閘極時脈GCLK的觸發時序(trigger timing),而於各通道之間傳遞啟始脈衝(start pulse)STV,以提供多個通道的閘極觸發信號。這些閘極觸發信號會經由輸出緩衝器(output buffer)(圖3中以緩衝器322-1、322-2、322-3與322-4為代表)而輸出給閘控線G1、G2、G3與G4。
所屬技術領域具有通常知識者可以依據上述實施例的教示而以任何方式實現閘驅動器320與源驅動器310。例如,源驅動器310可能包含移位暫存器(shift register)311、線閂鎖器(line latch)312、數位類比轉換器(analog-to-digital converter,ADC)313、輸出緩衝器314與315、第一開關316以及第二開關317。移位暫存器311依據時序控制器110所提供源極時脈SCLK的觸發時序,而於各通道之間傳遞啟始脈衝STH,並提供多個通道的閂鎖觸發信號給線閂鎖器312。多通道的線閂鎖器312依據移位暫存器311所提供閂鎖觸發信號的時序,將數位的像素資料DATA閂鎖在對應的通道中。依據時序控制器110所提供線閂鎖信號TP1的時序,多通道的線閂鎖器312同時的將所有通道中已閂鎖的像素資料輸出至數位類比轉換器313。多通道的數位類比轉換器313將已閂鎖的數位像素資料轉換為類比的驅動信號,並透過輸出緩衝器(例如緩衝器314與315)將類比的驅動信號傳送到雙閘面板100中對應的資料線(例如資料線S1與S2)。因此,源驅動器310可以提供多個資料通道來驅動雙閘面板100中對應的資料線。
圖3中源驅動器310僅繪出第一資料通道與第二資料通道來代表說明。如上所述,第一資料通道依據線閂鎖信號TP1之時序閂鎖像素資料DATA中的第一像素資料,並將已閂鎖的第一像素資料轉換為第一驅動信號。此第一驅動信號可以經由輸出緩衝器314與第一開關316而驅動第一資料線S1。第二資料通道依據線閂鎖信號TP1之時序閂鎖像素資料DATA中的第二像素資料,並將已閂鎖的第二像素資料轉換為第二驅動信號。此第二驅動信號可以經由輸出緩衝器315與第一開關317而驅動第二資料線S2。其中,第一資料通道與第二資料通道依據極性信號POL而決定第一驅動信號與第二驅動信號的極性。
開關控制器400接收線閂鎖信號TP1,並依據極性信號POL調整線閂鎖信號TP1的脈衝寬度而獲得控制信號Hi-Z。其中,在極性信號POL轉態後,比如說極性信號POL為第一邏輯準位(例如高準位)或是第二邏輯準位(例如低準位)的期間,控制信號Hi-Z的第一個脈衝的寬度小於第二個脈衝的寬度。開關控制器400藉由控制信號Hi-Z去控制第一開關316與第二開關317。
第一開關316被配置於第一資料通道與第一資料線S1之間。第二開關317被配置於第二資料通道與第二資料線S2之間。在控制信號Hi-Z出現脈衝時,第一開關316與第二開關317會被截止(turn off),否則第一開關316與第二開關317會被導通(turn on)。因此,在極性轉換後,先寫入驅動信號的子像素具有較多的寫入時間,而後寫入驅動信號的子像素則具有較少的寫入時間,而使此二子像素的驅動可以達到均衡,進而避免mura缺陷。
所屬技術領域具有通常知識者可以依據上述實施例的教示而以任何方式實現開關控制器400。例如,圖4是依照本發明實施例說明一種開關控制器400的電路示意圖。開關控制器400包括判斷單元410、脈寬調整單元420以及多工器430。判斷單元410接收線閂鎖信號TP1與極性信號POL,以判斷在極性信號POL轉態後,比如說極性信號POL為第一邏輯準位(例如高準位)或是第二邏輯準位(例如低準位)的期間中,線閂鎖信號TP1的第一個脈衝的時序(timing)。脈寬調整單元420接收線閂鎖信號TP1,並調整線閂鎖信號TP1的脈衝寬度而獲得寬脈衝信號TP2。多工器430受控於判斷單元410所輸出的判斷結果D3而選擇將線閂鎖信號TP1與寬脈衝信號TP2二者之一輸出至第一開關316與第二開關317。
於本實施例中,脈寬調整單元420包括延遲電路(delay cell)421以及或閘(OR gate)422。延遲電路421的輸入端接收線閂鎖信號TP1,而從其輸出端提供延遲後的線閂鎖信號TP1’。或閘422的第一輸入端耦接至延遲電路421的輸出端,或閘422的第二輸入端接收線閂鎖信號TP1。因此,或閘422可以將線閂鎖信號TP1與延遲線閂鎖信號TP1’二者的脈衝相互疊合,而從或閘422的輸出端提供寬脈衝信號TP2給多工器430。在此,延遲電路421的延遲時間可以被程式設定(programmable),以決定寬脈衝信號TP2的脈衝寬度。
於本實施例中,判斷單元410包括第一正反器(flip-flop)411、第二正反器412以及反互斥或閘(exclusive-NOR gate)413。圖5是依照本發明實施例說明圖4所示各個信號的波形時序圖。請參照圖4與圖5。第一正反器411與第二正反器412的觸發端均接收線閂鎖信號TP1。第一正反器411的輸入端接收極性信號POL,而輸出端則輸出信號D1至第二正反器412的輸入端。反互斥或閘413的第一輸入端耦接至第一正反器411的輸出端以接收信號D1,反互斥或閘413的第二輸入端耦接至第二正反器412的輸出端以接收信號D2,而反互斥或閘413的輸出端提供判斷單元410的判斷結果D3給多工器430。判斷結果D3以波型的下降緣表示在極性信號POL為高準位(或低準位)的期間中線閂鎖信號TP1的第一個脈衝的時序,且以波型的上升緣表示在極性信號POL為高準位(或低準位)的期間中線閂鎖信號TP1的第二個脈衝的時序。因此,多工器430便依據判斷結果D3而切換線閂鎖信號TP1與寬脈衝信號TP2,以輸出控制信號Hi-Z至第一開關316與第二開關317。如此,開關控制器400可以在極性信號POL為高準位(或低準位)的期間,使控制信號Hi-Z的第一個脈衝的寬度小於第二個脈衝的寬度。
圖5中HP表示一個水平掃描期間,HP1表示水平掃描期間HP的前半段,而HP2表示水平掃描期間HP的後半段,其中HP1與HP2具有相同的時間長度。在極性轉換後(也就是在極性信號POL轉態後),先寫入驅動信號的子像素具有較多的寫入時間(即圖5所示Tin1),而後寫入驅動信號的子像素則具有較少的寫入時間(即圖5所示Tin2),而使此二子像素的驅動可以達到均衡,進而避免mura缺陷。
圖6是依照本發明另一實施例說明一種平面顯示器600的電路模塊示意圖。平面顯示器600包括雙閘面板100、閘驅動器320以及源驅動器610。平面顯示器600相似於圖3所示的平面顯示器300,故不再贅述二者相同的部分。平面顯示器600不同於平面顯示器300之處,在於源驅動器610更配置了切換器318。在源驅動器610中,第一資料通道所輸出的驅動信號與第二資料通道所輸出的驅動信號,二者極性不同。若第一資料通道所輸出的驅動信號為正極性,則第二資料通道所輸出的驅動信號便是負極性。
切換器318耦接至第一資料通道、第二資料通道、第一資料線S1與第二資料線S2,以選擇性操作在第一切換模式或第二切換模式。於第一切換模式中,切換器318將第一資料通道電性連接至第一資料線S1,而將第二資料通道電性連接至第二資料線S2。於第二切換模式中,切換器318將第一資料通道電性連接至第二資料線S2,而將第二資料通道電性連接至第一資料線S1。因此,源驅動器610內的第一資料通道與第二資料通道可以不用變換極性,而由切換器318的切換操作使得第一資料線S1與第二資料線S2得以極性反轉。
值得注意的是,圖6所示源驅動器610雖然將第一開關316(第二開關317)配置於輸出緩衝器314(輸出緩衝器315)與切換器318之間,但源驅動器610的實現方式不應因此受限。例如,在其他實施例中,第一開關316也可以配置於數位類比轉換器313與輸出緩衝器314之間,或者配置於切換器318與資料線S1之間。
綜上所述,以下說明源驅動器的操作方法。此操作方法包括下述步驟。在此源驅動器中,第一資料通道依據線閂鎖信號TP1之時序,將第一像素資料閂鎖於其中。利用該第一資料通道,將已閂鎖的該第一像素資料轉換為第一驅動信號,以便驅動顯示面板,其中第一資料通道依據極性信號POL而決定該第一驅動信號的極性。依據極性信號POL調整線閂鎖信號TP1的脈衝寬度而獲得控制信號Hi-Z。其中,在極性信號POL轉態後,比如說極性信號POL為第一邏輯準位或是第二邏輯準位的期間,控制信號Hi-Z的第一個脈衝的寬度小於第二個脈衝的寬度。然後,依據控制信號Hi-Z而決定是否截止該第一資料通道與顯示面板之間的信號路徑。
在一實施例中,前述調整線閂鎖信號TP1的脈衝寬度而獲得控制信號Hi-Z的步驟包括:判斷線閂鎖信號TP1在極性信號POL轉態後(比如說極性信號POL為第一邏輯準位或第二邏輯準位期間)的第一個脈衝的時序,以獲得判斷結果D3;調整線閂鎖信號TP1的脈衝寬度而獲得寬脈衝信號TP2;以及依據該判斷結果D3,選擇線閂鎖信號TP1與寬脈衝信號TP2二者之一輸出做為控制信號Hi-Z。
綜上所述,上述諸實施例在極性轉換後(也就是在極性信號POL轉態後),使控制信號Hi-Z的第一個脈衝的寬度小於第二個脈衝的寬度。也就是說,藉由調整寫入驅動信號的時間Tin1與Tin2,使Tin1>Tin2,可以使先寫入驅動信號的子像素與後寫入驅動信號的子像素二者的驅動均衡,進而避免mura缺陷。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧雙閘面板
110‧‧‧時序控制器
120、320‧‧‧閘驅動器
130、310、610‧‧‧源驅動器
300、600‧‧‧平面顯示器
311、321‧‧‧移位暫存器
312‧‧‧線閂鎖器
313‧‧‧數位類比轉換器
314、315、322-1~322-4‧‧‧輸出緩衝器
316‧‧‧第一開關
317‧‧‧第二開關
318‧‧‧切換器
400‧‧‧開關控制器
410‧‧‧判斷單元
411‧‧‧第一正反器
412‧‧‧第二正反器
413‧‧‧反互斥或閘
420‧‧‧脈寬調整單元
421‧‧‧延遲電路
422‧‧‧或閘
430‧‧‧多工器
D1、D2‧‧‧信號
D3‧‧‧判斷結果
DATA‧‧‧像素資料
G1~G4‧‧‧閘控線
GCLK‧‧‧閘極時脈
Hi-Z‧‧‧控制信號
HP‧‧‧水平掃描期間
HP1‧‧‧水平掃描期間的前半段
HP2‧‧‧水平掃描期間的後半段
Pa~Ph‧‧‧子像素
POL‧‧‧極性信號
S1、S2‧‧‧資料線
SCLK‧‧‧源極時脈
SL1、SL2‧‧‧像素列
STH、STV‧‧‧啟始脈衝
TP1‧‧‧線閂鎖信號
TP1’‧‧‧延遲後的線閂鎖信號
TP2‧‧‧寬脈衝信號
圖1說明傳統雙閘面板100的佈局示意圖。
圖2是說明圖1中線閂鎖信號、極性信號與資料線的信號波形圖。
圖3是依照本發明實施例說明一種平面顯示器的電路模塊示意圖。
圖4是依照本發明實施例說明一種開關控制器的電路示意圖。
圖5是依照本發明實施例說明圖4所示各個信號的波形時序圖。
圖6是依照本發明另一實施例說明一種平面顯示器的電路模塊示意圖。
100‧‧‧雙閘面板
110‧‧‧時序控制器
300‧‧‧平面顯示器
310‧‧‧源驅動器
311、321‧‧‧移位暫存器
312‧‧‧線閂鎖器
313‧‧‧數位類比轉換器
314、315、322-1~322-4‧‧‧
輸出緩衝器
316‧‧‧第一開關
317‧‧‧第二開關
320‧‧‧閘驅動器
400‧‧‧開關控制器
DATA‧‧‧像素資料
G1~G4‧‧‧閘控線
GCLK‧‧‧閘極時脈
Hi-Z‧‧‧控制信號
Pa~Ph‧‧‧子像素
POL‧‧‧極性信號
S1、S2‧‧‧資料線
SCLK‧‧‧源極時脈
STH、STV‧‧‧啟始脈衝
TP1‧‧‧線閂鎖信號
Claims (17)
- 一種源驅動器,包括:一第一資料通道,用以依據一線閂鎖信號之時序閂鎖一第一像素資料,並將已閂鎖的該第一像素資料轉換為一第一驅動信號以驅動一顯示面板,其中該第一資料通道依據一極性信號而決定該第一驅動信號的極性;一第一開關,其第一端耦接至該第一資料通道以接收該第一驅動信號;以及一開關控制器,其接收該線閂鎖信號,並依據該極性信號調整該線閂鎖信號的脈衝寬度而獲得一控制信號以控制該第一開關,其中在該極性信號轉態後,該控制信號的第一個脈衝的寬度小於第二個脈衝的寬度。
- 如申請專利範圍第1項所述之源驅動器,更包括:一第二資料通道,用以依據該線閂鎖信號之時序閂鎖一第二像素資料,並將已閂鎖的該第二像素資料轉換為一第二驅動信號以驅動該顯示面板,其中該第二資料通道依據該極性信號而決定該第二驅動信號的極性;以及一第二開關,其第一端耦接至該第二資料通道以接收該第二驅動信號,其中該第二開關受控於該控制信號。
- 如申請專利範圍第2項所述之源驅動器,其中該第二驅動信號的極性不同於該第一驅動信號。
- 如申請專利範圍第3項所述之源驅動器,更包括:一切換器,耦接至該第一資料通道、該第二資料通道、該顯示面板的一第一資料線與該顯示面板的一第二資料線,以選擇性操作在一第一切換模式或一第二切換模式,其中該切換器於該第一切換模式將該第一資料通道與該第二資料通道分別電性連接至該第一資料線與該第二資料線,以及於該第二切換模式將該第一資料通道與該第二資料通道分別電性連接至該第二資料線與該第一資料線。
- 如申請專利範圍第1項所述之源驅動器,其中該開關控制器包括:一判斷單元,其接收該線閂鎖信號與該極性信號,以判斷在該極性信號轉態後該線閂鎖信號的第一個脈衝的時序;一脈寬調整單元,其接收該線閂鎖信號,並調整該線閂鎖信號的脈衝寬度而獲得一寬脈衝信號;以及一多工器,受控於該判斷單元的判斷結果而選擇將該線閂鎖信號與該寬脈衝信號二者之一輸出至該第一開關。
- 如申請專利範圍第5項所述之源驅動器,其中該判斷單元包括:一第一正反器,其輸入端接收該極性信號,其觸發端接收該線閂鎖信號;一第二正反器,其輸入端耦接至該第一正反器的輸出端,該第二正反器的觸發端接收該線閂鎖信號;以及一反互斥或閘,其第一輸入端與第二輸入端分別耦接至該第一正反器的輸出端與該第二正反器的輸出端,而該反互斥或閘輸出該判斷單元的判斷結果給該多工器。
- 如申請專利範圍第5項所述之源驅動器,其中該脈寬調整單元包括:一延遲電路,其輸入端接收該線閂鎖信號,其輸出端提供延遲後的該線閂鎖信號;以及一或閘,其第一輸入端耦接至該延遲電路的輸出端,該或閘的第二輸入端接收該線閂鎖信號,而該或閘的輸出端提供該寬脈衝信號給該多工器。
- 一種平面顯示器,包括:一雙閘面板,具有一第一子像素、一第二子像素、一第一資料線、一第一閘控線以及一第二閘控線,其中所述第一、第二子像素位於同一像素列上,所述第一、第二子像素的資料端耦接至該第一資料線,所述第一子像素的閘控端耦接至該第一閘控線,所述第二子像素的閘控端耦接至該第二閘控線;一閘驅動器,耦接至該第一閘控線與該第二閘控線;以及一源驅動器,包括:一第一資料通道,用以依據一線閂鎖信號之時序閂鎖一第一像素資料,並將已閂鎖的該第一像素資料轉換為一第一驅動信號以驅動該第一資料線,其中該第一資料通道依據一極性信號而決定該第一驅動信號的極性;一第一開關,耦接於該第一資料通道與該第一資料線之間;以及一開關控制器,其接收該線閂鎖信號,並依據該極性信號調整該線閂鎖信號的脈衝寬度而獲得一控制信號以控制該第一開關,其中在該極性信號轉態後,該控制信號的第一個脈衝的寬度小於第二個脈衝的寬度。
- 如申請專利範圍第8項所述之平面顯示器,其中該雙閘面板更具有一第三子像素、一第四子像素以及一第二資料線,其中所述第一、第二、第三、第四子像素位於同一像素列上,所述第三、第四子像素的資料端耦接至該第二資料線,所述第三子像素的閘控端耦接至該第一閘控線,所述第四子像素的閘控端耦接至該第二閘控線,而該源驅動器更包括:一第二資料通道,用以依據該線閂鎖信號之時序閂鎖一第二像素資料,並將已閂鎖的該第二像素資料轉換為一第二驅動信號以驅動該第二資料線,其中該第二資料通道依據該極性信號而決定該第二驅動信號的極性;以及一第二開關,其耦接於該第二資料通道與該第二資料線之間,其中該第二開關受控於該控制信號。
- 如申請專利範圍第9項所述之平面顯示器,其中該第二驅動信號的極性不同於該第一驅動信號。
- 如申請專利範圍第10項所述之平面顯示器,其中該源驅動器更包括:一切換器,耦接至該第一資料通道、該第二資料通道、該第一資料線與該第二資料線,以選擇性操作在一第一切換模式或一第二切換模式,其中該切換器於該第一切換模式將該第一資料通道與該第二資料通道分別電性連接至該第一資料線與該第二資料線,以及於該第二切換模式將該第一資料通道與該第二資料通道分別電性連接至該第二資料線與該第一資料線。
- 如申請專利範圍第8項所述之平面顯示器,其中該開關控制器包括:一判斷單元,其接收該線閂鎖信號與該極性信號,以判斷在該極性信號轉態後該線閂鎖信號的第一個脈衝的時序;一脈寬調整單元,其接收該線閂鎖信號,並調整該線閂鎖信號的脈衝寬度而獲得一寬脈衝信號;以及一多工器,受控於該判斷單元的判斷結果而選擇將該線閂鎖信號與該寬脈衝信號二者之一輸出至該第一開關。
- 如申請專利範圍第12項所述之平面顯示器,其中該判斷單元包括:一第一正反器,其輸入端接收該極性信號,其觸發端接收該線閂鎖信號;一第二正反器,其輸入端耦接至該第一正反器的輸出端,該第二正反器的觸發端接收該線閂鎖信號;以及一反互斥或閘,其第一輸入端與第二輸入端分別耦接至該第一正反器的輸出端與該第二正反器的輸出端,而該反互斥或閘輸出該判斷單元的判斷結果給該多工器。
- 如申請專利範圍第12項所述之平面顯示器,其中該脈寬調整單元包括:一延遲電路,其輸入端接收該線閂鎖信號,其輸出端提供延遲後的該線閂鎖信號;以及一或閘,其第一輸入端耦接至該延遲電路的輸出端,該或閘的第二輸入端接收該線閂鎖信號,而該或閘的輸出端提供該寬脈衝信號給該多工器。
- 如申請專利範圍第8項所述之平面顯示器,其中該雙閘面板為液晶顯示面板。
- 一種源驅動器的操作方法,包括:依據一線閂鎖信號之時序將一第一像素資料閂鎖於一第一資料通道;利用該第一資料通道將已閂鎖的該第一像素資料轉換為一第一驅動信號以驅動一顯示面板,其中該第一資料通道依據一極性信號而決定該第一驅動信號的極性;依據該極性信號調整該線閂鎖信號的脈衝寬度而獲得一控制信號,其中在該極性信號轉態後,該控制信號的第一個脈衝的寬度小於第二個脈衝的寬度;以及依據該控制信號而決定是否截止該第一資料通道與該顯示面板之間的信號路徑。
- 如申請專利範圍第16項所述源驅動器的操作方法,其中所述調整該線閂鎖信號的脈衝寬度而獲得該控制信號的步驟包括:判斷在該極性信號轉態後該線閂鎖信號的第一個脈衝的時序,以獲得一判斷結果;調整該線閂鎖信號的脈衝寬度而獲得一寬脈衝信號;以及依據該判斷結果,選擇該線閂鎖信號與該寬脈衝信號二者之一輸出做為該控制信號。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW98141222A TWI410918B (zh) | 2009-12-02 | 2009-12-02 | 源驅動器及操作方法與平面顯示器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW98141222A TWI410918B (zh) | 2009-12-02 | 2009-12-02 | 源驅動器及操作方法與平面顯示器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201120843A TW201120843A (en) | 2011-06-16 |
TWI410918B true TWI410918B (zh) | 2013-10-01 |
Family
ID=45045340
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW98141222A TWI410918B (zh) | 2009-12-02 | 2009-12-02 | 源驅動器及操作方法與平面顯示器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI410918B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI483230B (zh) * | 2013-01-14 | 2015-05-01 | Novatek Microelectronics Corp | 閘極驅動器及顯示面板的閘極線驅動方法 |
TWI486932B (zh) * | 2013-04-03 | 2015-06-01 | Himax Tech Inc | 面板驅動電路 |
TWI508049B (zh) * | 2013-07-29 | 2015-11-11 | Himax Tech Ltd | 源極驅動器 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060038764A1 (en) * | 2004-08-17 | 2006-02-23 | Masami Takahashi | Source driver, electro-optic device, and driving method |
TWI284884B (en) * | 2005-07-26 | 2007-08-01 | Cheertek Inc | Source driver and source driving method |
TWI310926B (en) * | 2005-01-24 | 2009-06-11 | Himax Tech Inc | Source driver and source driving method |
US20090262146A1 (en) * | 2008-02-08 | 2009-10-22 | Rohm Co., Ltd. | Source driver |
-
2009
- 2009-12-02 TW TW98141222A patent/TWI410918B/zh not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060038764A1 (en) * | 2004-08-17 | 2006-02-23 | Masami Takahashi | Source driver, electro-optic device, and driving method |
TWI310926B (en) * | 2005-01-24 | 2009-06-11 | Himax Tech Inc | Source driver and source driving method |
TWI284884B (en) * | 2005-07-26 | 2007-08-01 | Cheertek Inc | Source driver and source driving method |
US20090262146A1 (en) * | 2008-02-08 | 2009-10-22 | Rohm Co., Ltd. | Source driver |
Also Published As
Publication number | Publication date |
---|---|
TW201120843A (en) | 2011-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI397882B (zh) | 用於顯示器的驅動裝置及其相關方法 | |
KR101782818B1 (ko) | 데이터 처리 방법, 데이터 구동 회로 및 이를 포함하는 표시 장치 | |
US20070262941A1 (en) | Display driving apparatus and multi-line inversion driving method thereof | |
US8390612B2 (en) | Source driver and operation method thereof and flat panel display | |
KR101258900B1 (ko) | 액정표시장치 및 데이터 구동회로 | |
TWI235987B (en) | Display device and driving method thereof | |
KR100531417B1 (ko) | 액정패널의 구동장치 및 그 구동방법 | |
JP2004334171A (ja) | 液晶表示パネルおよび液晶表示装置並びに駆動方法 | |
US20060255994A1 (en) | Source driving device and timing control method thereof | |
TWI281138B (en) | A display driver | |
JP2008046485A (ja) | 表示装置、表示パネルの駆動装置、及び表示装置の駆動方法 | |
WO2016084735A1 (ja) | データ信号線駆動回路、それを備えた表示装置、およびその駆動方法 | |
WO2015007084A1 (zh) | 一种调灰电压产生方法及其装置和面板驱动电路 | |
WO2013047363A1 (ja) | 走査信号線駆動回路およびそれを備える表示装置 | |
US7961170B2 (en) | Drive circuit of display device and method for driving the display device | |
JP2009075551A (ja) | 画素階調の拡張方法、画素キャパシタ充電時間駆動方法及び装置 | |
TW200540757A (en) | Driver circuit for display device and display device | |
TWI410918B (zh) | 源驅動器及操作方法與平面顯示器 | |
US7589705B2 (en) | Circuit and method for driving display panel | |
KR101205769B1 (ko) | 액정표시장치와 그 게이트구동회로 | |
JP2000162577A (ja) | 平面表示装置、アレイ基板、および平面表示装置の駆動方法 | |
KR101264697B1 (ko) | 액정표시장치의 구동장치 및 구동방법 | |
TWI395196B (zh) | 伽瑪電壓驅動電路及產生伽瑪電壓之方法 | |
KR101343496B1 (ko) | 액정표시장치 | |
JP2007192867A (ja) | 液晶表示装置およびその駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |