TWI407298B - 網路接入設備的復位電路 - Google Patents
網路接入設備的復位電路 Download PDFInfo
- Publication number
- TWI407298B TWI407298B TW99109731A TW99109731A TWI407298B TW I407298 B TWI407298 B TW I407298B TW 99109731 A TW99109731 A TW 99109731A TW 99109731 A TW99109731 A TW 99109731A TW I407298 B TWI407298 B TW I407298B
- Authority
- TW
- Taiwan
- Prior art keywords
- reset
- reference signal
- circuit
- signal
- network access
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
本發明涉及網路接入設備,尤其涉及一種網路接入設備的復位電路。
圖1所示為目前常見的網路接入設備(如數據機)的復位電路。數據機包括開關電路12與處理器14。使用者在需要將數據機進行復位的時候,就會按下開關電路12中的復位按鈕SW1,從而產生一個復位訊號,這個復位訊號一般會藉由電阻R21或R22直接輸入到處理器14。處理器14就根據這個復位訊號進行復位。
一般情況下,處理器14的復位包括硬啟動模式與軟啟動模式兩種。然而,數據機的復位按鈕SW1要不就只支援硬啟動,要不就只支援軟啟動,會讓使用者覺得不方便。舉例來說,在僅支援硬啟動的數據機中,處理器14就會直接將數據機硬啟動,在僅支援軟啟動的數據機中,處理器14就會直接將數據機軟啟動。
有鑒於此,需提供一種網路接入設備的復位電路,用於同時支援網路接入設備的硬啟動與軟啟動。
本發明實施方式中的網路接入設備的復位電路,連接於網路接入設備的開關電路與處理器之間,用於根據開關電路產生的復位訊號來控制處理器實現復位。網路接入設備的復位電路包括參考訊號產生電路、第一反相電路、第二反相電路、第一通道及第二通道。參考訊號產生電路在偵測到復位訊號時輸出固定時長的參考訊號。第一反相電路將參考訊號進行反相處理以輸出反相參考訊號。第二反相電路將復位訊號進行反相處理以輸出反相復位訊號。第一通道接收反相參考訊號與復位訊號以判斷兩者的延續時長,並在反相參考訊號比復位訊號延續更長時間時,輸出訊號控制處理器硬啟動復位。第二通道接收反相復位訊號與參考訊號以判斷兩者的延續時長,並在反相復位訊號比參考訊號延續更長時間時,輸出訊號控制處理器軟啟動復位。
藉由以下對具體實施方式詳細的描述並結合附圖,將可輕易的瞭解上述內容及此項發明之技術效果。
請參閱圖2,所示為本發明一實施方式的網路接入設備的復位電路16的應用環境與模組圖。在本實施方式中,網路接入設備以數據機為例進行說明。在其他實施方式中,網路接入設備並不限於數據機,而包括所有需要復位電路進行復位的網路接入設備,如交換機、路由器等。
為了讓數據機能夠同時支持硬啟動與軟啟動,數據機在開關電路12與處理器14之間增加了復位電路16。在本實施方式中,復位電路16包括參考訊號產生電路160、第一反相電路162、第二反相電路164及控制訊號產生電路165。控制訊號產生電路165包括第一通道166與第二通道168。
參考訊號產生電路160在偵測到開關電路12輸出的復位訊號時輸出固定時長的參考訊號。第一反相電路162將參考訊號進行反相處理以輸出反相參考訊號。第二反相電路164將復位訊號進行反相處理以輸出反相復位訊號。第一通道166接收反相參考訊號與復位訊號以判斷兩者的延續時長,並在反相參考訊號比復位訊號延續更長時間時,輸出訊號控制處理器14硬啟動復位。第二通道168接收反相復位訊號與參考訊號以判斷兩者的延續時長,並在反相復位訊號比參考訊號延續更長時間時,輸出訊號控制處理器14軟啟動復位。
圖3為圖2中網路接入設備的復位電路16的具體電路圖。下面詳細說明網路接入設備的復位電路16的具體設計的一個實施方式。需要注意的是,本發明並非僅限於圖3所給出的實施方式,還應包括本領域技術人員根據本發明的精神實質能簡單得出的變換設計。
在本實施方式中,參考訊號產生電路160包括雙穩態觸發器U1、電阻R3與電容C2。雙穩態觸發器U1包括四個引腳,其中,第一引腳連接於開關電路12,第二引腳連接於第一反相電路162與第二通道168,第三引腳連接於工作電壓,第四引腳連接於電阻R3與電容C2。電阻R3連接於雙穩態觸發器U1的第三引腳與第四引腳之間。電容C2連接於雙穩態觸發器U1的第四引腳與地之間。雙穩態觸發器U1,如型號為TLC555C的雙穩態觸發器,在第一引腳接收到復位訊號a時,就在第二引腳輸出一個預定時長的參考訊號b,其中這一預定時長可根據需要預先設置,且決定於電阻R3與電容C2。
第一反相電路162包括第一NPN晶體管Q1。第一NPN晶體管Q1的基極藉由電阻R4連接到參考訊號產生電路160的輸出端,集極藉由電阻R5連接到工作電壓Vcc並輸出反相參考訊號-b,射極接地。
第二反相電路164包括PNP晶體管Q2與第二NPN晶體管Q3。PNP晶體管Q2的基極藉由電阻R6連接到參考訊號產生電路160的輸入端,集極藉由電阻R7連接到工作電壓Vcc,射極接地。第二NPN晶體管Q3的基極藉由電阻R8連接到PNP晶體管Q2的集極,集極藉由電阻R9連接到工作電壓Vcc並輸出反相復位訊號-a,射極接地。
在本實施方式中,控制訊號產生電路165可以採用一個晶片來實現其功能,如型號為74LV123的晶片。
第一通道166包括第一反閘N1、第一及閘A1及第一脈衝產生器M1。第一反閘N1連接於第一NPN晶體管Q1的集極以接收反相參考訊號-b。第一及閘A1的一輸入端連接於第一反閘N1的輸出端,另一輸入端藉由電阻R10連接於參考訊號產生電路160的輸入端以接收復位訊號a。第一脈衝產生器M1連接於第一及閘A1的輸出端,並輸出訊號控制處理器14硬啟動復位。
第二通道168包括第二反閘N2、第二及閘A2及第二脈衝產生器M2。第二反閘N2藉由電阻R11連接於參考訊號產生電路160的輸出端以接收參考訊號b。第二及閘A2的一輸入端連接於第二反閘N2的輸出端,另一輸入端連接到第二NPN晶體管Q3的集極以接收反相復位訊號-a。第二脈衝產生器M2連接於第二及閘A2的輸出端,並輸出訊號控制處理器14軟啟動復位。
圖4為圖3中網路接入設備的復位電路16的原理示意圖。其中,圖4(a)表示使用者短按復位按鈕SW1時復位電路16中的訊號示意圖,圖4(b)表示使用者長按復位按鈕SW1時復位電路16中的訊號示意圖。需要注明的是,圖4中的橫坐標表示時間,縱坐標表示訊號的來源。其中,每一訊號線a、b、-a、-b、c、d都對應於圖3中相應位置的訊號變化,如訊號線a表示圖3中a點處的訊號變化,訊號b表示圖3中b點處的訊號變化,以此類推。
請參閱圖4(a),在使用者未按復位按鈕SW1時,開關電路12輸入高電位訊號到參考訊號產生電路160。當使用者短按復位按鈕SW1時,如按下的時長為0.5秒,輸入參考訊號產生電路160的電訊號會被拉低到接近0,即開關電路12輸入了一個0.5秒的低電位到參考訊號產生電路160。參考訊號產生電路160在偵測到這個低電位時產生一個正脈衝訊號,即參考訊號b,且產生該正脈衝訊號的延續時長為預定時長,如2秒。
接下來,第一反相電路162將參考訊號產生電路160產生的正脈衝訊號反相為負脈衝訊號,即將參考訊號b反相為反相參考訊號-b,其延續時長與該正脈衝訊號的延續時長一致,即2秒。第一通道166在同時接收了經第一反相電路162反相後的反相參考訊號-b與開關電路12產生的低電位的復位訊號a後,對這兩個訊號進行比較,判斷哪一訊號延續時間更長。即,第一通道166判斷在反相參考訊號-b存在負脈衝時,是否檢測到復位訊號a的上升沿,若檢測到,則說明開關電路12產生的復位訊號a比反相參考訊號-b要短,這樣就說明此時使用者是短按下復位按鈕SW1,從而,第一通道166輸出硬啟動訊號c到處理器14,在本實施方式中即為在c中產生一個負脈衝。此時,d的訊號無變化。
請參閱圖4(b),當使用者長按復位按鈕SW1時,如按下的時長為4秒,輸入參考訊號產生電路160的電訊號會被拉低到接近0,即開關電路12輸入了一個4秒的低電位到參考訊號產生電路160。參考訊號產生電路160在偵測到這個低電位時產生一個正脈衝訊號,即參考訊號b,且產生該正脈衝訊號的延續時長仍然為預定時長,如2秒。
接下來,第二反相電路164將開關電路12輸出的復位訊號a反相為反相復位訊號-a,其延續時長與復位訊號a一致,即4秒。第二通道168在同時接收了經第二反相電路164反相後的反相復位訊號-a與參考訊號產生電路160產生的參考訊號b後,對這兩個訊號進行比較,判斷哪一訊號延續時間更長。即,第二通道168判斷在反相復位訊號-a存在正脈衝訊號時,是否檢測到參考訊號b的下降沿。若檢測到參考訊號b的下降沿,則說明反相復位訊號-a比參考訊號b要長,這樣就說明此時使用者是長按下復位按鈕SW1,從而,第二通道168輸出軟啟動訊號d到處理器14,在本實施方式中即為在d中產生一個負脈衝。此時,c的訊號無變化。
本發明實施方式所提供的網路接入設備的復位電路16藉由增加參考訊號產生電路160、第一反相電路162、第二反相電路164及控制訊號產生電路165,能在使用者短按復位按鈕SW1的情況下實現網路接入設備的硬啟動,在使用者長按復位按鈕SW1的情況下實現網路接入設備的軟啟動,從而使得網路接入設備能同時支援兩種啟動模式,方便用戶使用。
綜上所述,本發明符合發明專利要件,爰依法提出專利申請。惟,以上所述者僅為本發明之較佳實施例,舉凡熟悉本案技藝之人士,在爰依本案發明精神所作之等效修飾或變化,皆應包含於以下之申請專利範圍內。
12‧‧‧開關電路
14‧‧‧處理器
16‧‧‧復位電路
160‧‧‧參考訊號產生電路
162‧‧‧第一反相電路
164‧‧‧第二反相電路
165‧‧‧控制訊號產生電路
166‧‧‧第一通道
168‧‧‧第二通道
SW1‧‧‧復位按鈕
U1‧‧‧雙穩態觸發器
Q1‧‧‧第一NPN晶體管
Q2‧‧‧PNP晶體管
Q3‧‧‧第二NPN晶體管
N1‧‧‧第一反閘
A1‧‧‧第一及閘
M1‧‧‧第一脈衝產生器
N2‧‧‧第二反閘
A2‧‧‧第二及閘
M2‧‧‧第二脈衝產生器
R1、R2、R3、R4、R5、R6、R7、R8、R9、R10、R11、R21、R22‧‧‧電阻
C1、C2‧‧‧電容
圖1為習知的網路接入設備的復位電路的電路圖。
圖2為本發明一實施方式網路接入設備的復位電路的應用環境與模組圖。
圖3為圖2中網路接入設備的復位電路的具體電路圖。
圖4為圖3中網路接入設備的復位電路的原理示意圖。
12‧‧‧開關電路
14‧‧‧處理器
16‧‧‧復位電路
160‧‧‧參考訊號產生電路
162‧‧‧第一反相電路
164‧‧‧第二反相電路
165‧‧‧控制訊號產生電路
166‧‧‧第一通道
168‧‧‧第二通道
Claims (11)
- 一種網路接入設備的復位電路,連接於該網路接入設備的開關電路與處理器之間,用於根據該開關電路產生的復位訊號來控制該處理器實現復位,該網路接入設備的復位電路包括:
參考訊號產生電路,用於在偵測到該復位訊號時輸出固定時長的參考訊號;
第一反相電路,用於將該參考訊號進行反相處理以輸出反相參考訊號;
第二反相電路,用於將該復位訊號進行反相處理以輸出反相復位訊號;
第一通道,用於接收該反相參考訊號與該復位訊號以判斷兩者的延續時長,並在該反相參考訊號比該復位訊號延續更長時間時,輸出訊號控制該處理器硬啟動復位;及
第二通道,用於接收該反相復位訊號與該參考訊號以判斷兩者的延續時長,並在該反相復位訊號比該參考訊號延續更長時間時,輸出訊號控制該處理器軟啟動復位。 - 如申請專利範圍第1項所述之網路接入設備的復位電路,其中,該第一反相電路包括第一NPN晶體管,其中,該第一NPN晶體管的基極連接到該參考訊號產生電路的輸出端,集極連接到工作電壓並輸出該反相參考訊號,射極接地。
- 如申請專利範圍第2項所述之網路接入設備的復位電路,其中,該第一通道包括:
第一反閘,連接於該第一NPN晶體管的集極以接收該反相參考訊號;
第一及閘,一輸入端連接於該第一反閘的輸出端,另一輸入端連接於該參考訊號產生電路的輸入端;及
第一脈衝產生器,連接於該第一及閘的輸出端,並輸出訊號控制該處理器硬啟動復位。 - 如申請專利範圍第1或2或3項所述之網路接入設備的復位電路,其中,該第二反相電路包括:
PNP晶體管,其中,該PNP晶體管的基極連接到該參考訊號產生電路的輸入端,集極連接到工作電壓,射極接地;及
第二NPN晶體管,其中,該第二NPN晶體管的基極連接到該PNP晶體管的集極,集極連接到工作電壓並輸出該反相復位訊號,射極接地。 - 如申請專利範圍第4項所述之網路接入設備的復位電路,其中,該第二通道包括:
第二反閘,連接於該參考訊號產生電路的輸出端以接收該參考訊號;
第二及閘,一輸入端連接於該第二反閘的輸出端,另一輸入端連接到該第二NPN晶體管的集極以接收該反相復位訊號;及
第二脈衝產生器,連接於該第二及閘的輸出端,並輸出訊號控制該處理器軟啟動復位。 - 如申請專利範圍第1項所述之網路接入設備的復位電路,其中,該開關電路包括復位按鈕,其中該復位按鈕被按下時產生該復位訊號。
- 如申請專利範圍第6項所述之網路接入設備的復位電路,在該復位按鈕被按下的時間短於所述參考訊號的延續時間時控制該處理器硬啟動復位。
- 如申請專利範圍第6項所述之網路接入設備的復位電路,在該復位按鈕被按下的時間長於所述參考訊號的延續時間時控制該處理器軟啟動復位。
- 如申請專利範圍第7或8項所述之網路接入設備的復位電路,其中,該參考訊號產生電路包括:
雙穩態觸發器,包括四個引腳,其中,第一引腳連接於該開關電路,第二引腳連接於該第一反相電路與第二通道,第三引腳連接於工作電壓;
電阻,連接於該雙穩態觸發器的第三引腳與第四引腳之間;及
電容,連接於該雙穩態觸發器的第四引腳與地之間。 - 如申請專利範圍第9項所述之網路接入設備的復位電路,其中,該參考訊號的延續時間決定於該電阻與該電容。
- 如申請專利範圍第1項所述之網路接入設備的復位電路,其中,該網路接入設備為數據機。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99109731A TWI407298B (zh) | 2010-03-30 | 2010-03-30 | 網路接入設備的復位電路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99109731A TWI407298B (zh) | 2010-03-30 | 2010-03-30 | 網路接入設備的復位電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201133213A TW201133213A (en) | 2011-10-01 |
TWI407298B true TWI407298B (zh) | 2013-09-01 |
Family
ID=46751105
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW99109731A TWI407298B (zh) | 2010-03-30 | 2010-03-30 | 網路接入設備的復位電路 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI407298B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW542963B (en) * | 2000-10-06 | 2003-07-21 | Intel Corp | Resetting a programmable processor |
CN1540503A (zh) * | 2003-04-23 | 2004-10-27 | 华为技术有限公司 | 能识别冷热启动的系统及加快系统启动速度的方法 |
US7433978B2 (en) * | 2004-09-02 | 2008-10-07 | Kabushiki Kaisha Toshiba | Semiconductor device for transferring first data to a setting/resetting circuit block |
TW200842562A (en) * | 2007-04-30 | 2008-11-01 | Wistron Corp | Method for judging a rebooting action of a computer system and related computer system |
-
2010
- 2010-03-30 TW TW99109731A patent/TWI407298B/zh not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW542963B (en) * | 2000-10-06 | 2003-07-21 | Intel Corp | Resetting a programmable processor |
CN1540503A (zh) * | 2003-04-23 | 2004-10-27 | 华为技术有限公司 | 能识别冷热启动的系统及加快系统启动速度的方法 |
US7433978B2 (en) * | 2004-09-02 | 2008-10-07 | Kabushiki Kaisha Toshiba | Semiconductor device for transferring first data to a setting/resetting circuit block |
TW200842562A (en) * | 2007-04-30 | 2008-11-01 | Wistron Corp | Method for judging a rebooting action of a computer system and related computer system |
Also Published As
Publication number | Publication date |
---|---|
TW201133213A (en) | 2011-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8095714B2 (en) | Electronic device capable of automatically switching between a master mode and a slave mode | |
EP3267437B1 (en) | Interactive peripheral device for television karaoke. | |
TW201430551A (zh) | 電源控制電路及具有該電源控制電路的電子裝置 | |
US10719106B2 (en) | Factory reset apparatus and method | |
WO2013033948A1 (zh) | 移动终端开机控制方法及移动终端 | |
TW201405300A (zh) | 開關機控制電路 | |
TW201345168A (zh) | 調諧器防干擾電路 | |
TWI407298B (zh) | 網路接入設備的復位電路 | |
TW201344409A (zh) | 電子設備 | |
CN105630080B (zh) | 电脑系统及其开机电路 | |
WO2021212718A1 (zh) | 无线耳机复位电路、无线耳机及复位方法 | |
JP2016024810A (ja) | 乱数発生器およびその乱数発生方法 | |
TWI466444B (zh) | 開關電路 | |
KR102342388B1 (ko) | 빔 프로젝터 일체형 도킹 스피커 | |
CN102142964B (zh) | 网络接入设备的复位电路 | |
TWI547031B (zh) | 電子式接觸偵測電路及其應用之可攜式電子系統 | |
CN212909770U (zh) | 静音控制电路、电视主板及电视 | |
JP2004047720A (ja) | 半導体装置 | |
CN205545881U (zh) | 一种音频设备的掉电噪声消除电路和播放器 | |
JP4522125B2 (ja) | 基準電圧発生回路 | |
JP4903579B2 (ja) | 携帯機器のためのオプション選択回路とその検知方法 | |
JP3116706B2 (ja) | トリガ入力回路 | |
JPH0550598U (ja) | アドレス信号増幅回路 | |
KR20040033719A (ko) | 센스 앰프 제어 회로 | |
KR101555780B1 (ko) | 사용자 단말용 도킹 스테이션 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |