TWI383494B - 成像裝置,方法以及具有減低的暗電流之系統 - Google Patents

成像裝置,方法以及具有減低的暗電流之系統 Download PDF

Info

Publication number
TWI383494B
TWI383494B TW097108231A TW97108231A TWI383494B TW I383494 B TWI383494 B TW I383494B TW 097108231 A TW097108231 A TW 097108231A TW 97108231 A TW97108231 A TW 97108231A TW I383494 B TWI383494 B TW I383494B
Authority
TW
Taiwan
Prior art keywords
epitaxial layer
pixel
substrate
type
region
Prior art date
Application number
TW097108231A
Other languages
English (en)
Other versions
TW200901455A (en
Inventor
Richard A Mauritzson
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of TW200901455A publication Critical patent/TW200901455A/zh
Application granted granted Critical
Publication of TWI383494B publication Critical patent/TWI383494B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14698Post-treatment for the devices, e.g. annealing, impurity-gettering, shor-circuit elimination, recrystallisation

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Description

成像裝置,方法以及具有減低的暗電流之系統
本發明之實施例係關於具有減低之暗電流及減低之電串擾之成像裝置。
一種CMOS成像裝置電路包含一像素之焦面陣列,每一像素包含一光感測器,舉例而言,覆蓋一基板之一光閘、光電導體或一光電二極體,用於在該基板之下伏部分中累積光生電荷。每一像素具有一讀出電路,該讀出電路包含:至少一輸出場效應電晶體,其形成於該基板內;及一電荷儲存區域,其形成於該基板上以連接至一輸出電晶體之閘極。該電荷儲存區域可被建構為一浮動擴散區域。每一像素可包含:至少一電子裝置,諸如用於將電荷從該光感測器轉移至該儲存區域的一電晶體;及一用於在電荷轉移前重設該儲存區域至一預定電荷位準的裝置(其亦通常係一電晶體)。
在一CMOS成像裝置中,一像素之主動元件執行必要功能:(l)光子到電荷之轉換;(2)影像電荷之累積;(3)在電荷轉移至該儲存區域之前,重設該儲存區域至一已知狀態;(4)伴隨電荷放大之至該儲存區域之電荷轉移;(5)用於讀出之一像素之選擇;及(6)表示像素電荷之一信號之輸出及放大。當光電荷從初始的電荷累積區域移動至該儲存區域時,其可被放大。通常藉由一源極隨耦器輸出電晶體轉換該儲存區域處的電荷為一像素輸出電壓。
圖1顯示一CMOS影像感測器100(圖2)之一習知單獨的4個電晶體(4T)像素10之俯視圖。像素10大體上包括一轉移閘50,該轉移閘50用於轉移在一光感測器21內產生的光電電荷至一充當一感測節點之浮動擴散區域FD,該光感測器21可以係一針紮光電二極體(pinned photodiode)21,繼而該浮動擴散區域被電連接至一輸出源極隨耦器電晶體之閘極60。一重設閘40被提供用於重設該浮動擴散區域FD至一預定電壓,且一列選擇閘80被提供用於回應列選擇閘80上之一像素列選擇信號,從該源極隨耦器電晶體輸出一信號至一輸出終端。該源極電晶體隨耦器及該列選擇電晶體經由其共同源極/汲極區域22被相互耦合,且該像素10經由接觸件32被耦合至該成像裝置之其他元件。
上述類型之CMOS成像裝置大體上已為人所知,舉例而言,諸如讓與給Micron Technology,Inc.之美國專利第6,140,630號、第6,376,868號、第6,310,366號、第6,326,652號及第6,204,524號中所論述,該等案之全文以引用的方式被併入本文中。
除入射光照射在一像素之各自的光感測器21外之處理程序在一成像裝置中產生的信號通常被稱為暗電流。暗電流係不希望出現的,因為其改變一影像之正確捕獲且可使表示來自一單獨像素之像素電荷之信號增大,這可導致輸出影像內之一飽和點或亮點,甚至當入射光可能不以其它方式使一像素飽和時。暗電流可由矽表面狀態、矽位錯或金屬污染物予以產生,且由更高溫度予以惡化。
另一暗電流源係從位於相同於像素陣列之基板上的周邊電路洩漏到該像素陣列之像素內的電荷。因此,需要將該等周邊電路相互隔離且與該像素陣列隔離。可負面影響影像品質之另一現象係電串擾。當電流從一光感測器之一電荷收集區域洩漏到另一像素時,電串擾發生。如果在一整合時期期間被一光感測器捕獲並轉換成電荷的入射光大於該光感測器之容量,則額外的電荷可溢出且被轉移至鄰近的像素。這種電串擾名為光暈。
習知CMOS成像裝置已嘗試利用各種隔離區域隔離像素以減低暗電流與串擾。圖2顯示一大體上由參考數位100表示之一CMOS影像感測器之俯視圖。影像感測器100包括一周邊基板區域180及一像素陣列基板區域170。場氧化物區域190被用於隔離單獨的像素10,亦使周邊基板區域180內之電路隔離於該像素陣列基板區域170。一n型側壁或保護環140亦可被用於形成一n型區域隔離結構,該結構將該像素陣列區域170與該周邊電路區域180分開,如讓與給Micron Technology,Inc.之美國專利申請公開案第2005/0133825號中之所述,該案之全文以引用的方式被併入本文中。
圖3顯示該CMOS影像感測器100之一橫截面圖。該影像感測器100包含一n-或n+型基板130、一配置在該基板130上之可選n-磊晶層120、及一配置在該n-磊晶層120上之p-磊晶層110。該n-磊晶層120與n型基板130幫助阻止該周邊基板區域180上之電路的電子洩漏,及阻止由於該p-磊晶 層110內之光暈或雜散光生電子而產生的鄰近像素之串擾。
如上所述,在製造期間變成被俘獲在該成像裝置且可在基板130、p-層110及n-隔離層120之間自由移動的金屬及其它污染物可導致暗電流。如果該金屬原子或其他污染物變成被俘獲在該p-層內,其可產生暗電流,該暗電流干擾像素光感測器21之電荷收集。
因此,需要一種能夠減低由這些各種來源產生的串擾、光暈及暗電流之成像裝置。
在以下之詳細說明中,參考形成說明書一部分之附圖,且其中以圖解本發明之特定實施例的方式進行說明。這些實施例被說明得足夠詳細以使熟習此項技術者能夠實行本發明,且將瞭解其他實施例可被利用,及在無違本發明之精神與範圍下,可作結構、邏輯及電之改變。
術語"基板"被理解為包含矽、絕緣層上覆矽(SOI)、或藍寶石上覆矽(SOS)技術、摻雜及未摻雜半導體、由一基底半導體基座支撐之矽的磊晶層、及其它半導體結構。此外,當以下說明引用一"基板"時,先前處理程序步驟可已經被用於形成該基底半導體結構或基座內之區域或接面。另外,該半導體不需要係以矽為基礎,而是可以其他半導體其他為基礎,包含矽鍺、鍺、或砷化鎵。術語"像素"意指一包含一光感測器之圖像元件單元格。
一實施例提供一形成於一p+基板上之成像裝置。一p+基 板之作用係吸集或俘獲在製造期間進入一成像裝置之金屬原子或其他污染物。當金屬原子或污染物移動穿過該成像裝置之層時,其可變成被俘獲(即,吸集)在p+基板中,在p+基板中金屬原子或污染物將產生小的暗電流或不產生暗電流。這提供一優於利用一n型基板之一習知成像裝置之好處,因為n型基板不像p型基板那樣有效地吸集金屬或其他污染物。且因此金屬及污染物可在該整個成像裝置中移動且變成在其可產生暗電流的上層內堆積。
圖4顯示一CMOS影像感測器200之一橫截面圖之實施例。該影像感測器200包含一p+基板230。該p+基板230之作用係吸集在製造期間可進入該影像感測器之金屬及其它污染物。在一實施例中,該p+基板230可被摻雜至一為約0.00l Ω-cm至約0.05 Ω-cm的電阻率。在另一實施例中,該p+基板可被摻雜至一約為0.01 Ω-cm的電阻率。
一n-磊晶層220可被配置在該p+基板230上。該n-磊晶層220有助於防止周邊基板區域280上的電路及像素陣列內之鄰近的或近處的像素21之電荷干擾,且經由在過度曝光條件期間收集來自陣列中之像素的額外電子,亦減低光暈。該n-磊晶層220可以係約2 μm至6 μm厚且可被摻雜至一約10 Ω-cm至25 Ω-cm的電阻率。
一p-磊晶層210可被配置在n-磊晶層220上。該p-磊晶層210可以係約2 μm至約8 μm厚且可被摻雜至一約10 Ω-cm至約25 Ω-cm的電阻率。形成像素10之光電二極體21之n型摻 雜區域可被配置在該p-磊晶層210內。
一多晶矽底襯(polysilicon backing)250可選用地配置在該p+型基板230下。該多晶矽底襯250亦可吸集金屬及污染物。
一n型側壁、保護環或一系列接觸件240可選用地被配置在該p-磊晶層210內以形成一n型區域隔離結構,該結構將該像素陣列區域270與該周邊電路區域280分開以截止電流。該n型側壁240可完全圍繞該像素陣列區域270,或可被配置於僅沿該像素陣列區域270之一側或多側。該n型側壁提供一機構以施加電壓至該n-磊晶層220。在如圖5顯示之CMOS影像感測器300中,該n型側壁240以一n型井區域340代替。可用任意n型連接作該n型井區域340與該n-磊晶層220之間的電連接且該電連接並非必須位於該像素陣列區域270內。
圖6係以正電壓施加至該側壁240的的圖4之CMOS影像感測器200之一橫截面圖。該側壁240可被實體連接至該n-磊晶層。或者,如果側壁240不被實體連接至該n-磊晶層220,則其可用一正電壓加偏壓於側壁240使得其空乏層膨脹至電連接於該n-磊晶層220,以自該隔離層220及基板230汲取由暗電流、光暈或串擾產生的電子。一p+隔離植入區域260可被形成於在該像素陣列基板區域270之該p-磊晶層210與n-磊晶層220之n-/p-界面附近的p-磊晶層210內,以減小n-磊晶層220之向上的空乏區域並阻止其從像素10內之電荷儲存區域汲取電子。
藉由摻雜一基板至適當濃度以形成該p+型基板230,可形成影像感測器200。接著,該n-磊晶層220可被生長於該p+型基板230上,且該p-磊晶層210可被生長於該n-磊晶層220上。生長該n-磊晶層220係有利的,因為其允許該n-磊晶層220到該p-磊晶層210之表面之距離遠於其經由植入一n-層可達到之距離。可在p-磊晶層210內製造該n型側壁240、p+型隔離植入區域260及光感測器21。
圖7顯示一可合併所揭示之實施例的CMOS成像器300。該顯示的成像器300包含一影像感測器200,該影像感測器200包括配置成預定數目的列與行之複數個像素10。為該影像感測器200提供複數條列線與行線。回應一被應用的列位址,經由列解碼器330及驅動電路332選擇性啟動列線,例如SEL(0)。回應一被應用的行位址,經由包含行解碼器354之行電路選擇性啟動行選擇線(未顯示)。這樣,為每一像素21提供列位址與行位址。藉由一感測器控制與影像處理電路350操作該CMOS成像器300,該感測器控制與影像處理電路350控制該列與行電路選擇適當列線與行線以用於像素讀出。
每一行被連接至取樣與保持電路336內的取樣電容器及開關中。經由該取樣與保持電路336取樣及保持用於所選像素之一像素重設信號Vrst(其在該浮動擴散區域FD被該重設電晶體重設後獲得)及一像素影像信號Vsig(其在電荷被轉移閘50轉移至該浮動擴散區域FD後獲得)。藉由差動放大器338(AMP)為每一讀出像素產生一差動信號(Vrst- Vsig),該差動放大器338(AMP)施加一増益至從該取樣與保持電路336接收到的信號。藉由一類比數位轉換器340(ADC)數位化該差動信號。該類比數位轉換器340提供該等經數位化像素信號給該感測器控制與影像處理電路350,該感測器控制與影像處理電路350亦形成一數位影像輸出。該成像器亦包含加偏壓/電壓參考電路344。
圖8顯示一處理器系統600,舉例而言,一數位攝影機系統,其包含一被建構成包含一根據在此所述之具體實施例配置及操作之影像感測器200之成像裝置300。該處理器系統600係一具有可包含成像裝置之數位電路之系統之一實例,在不受限制下,除一數位攝影機系統之外,此一系統可包含一電腦系統、掃描器、機器視覺系統、車輛導航系統、視訊電話、監控系統、自動對焦系統、星體跟蹤系統、運動檢測系統、影像穩定系統、及其它採用一成像裝置300之處理系統。
系統600(舉例而言,一攝影機系統)通常包括經由匯流排660與一輸入/輸出(I/O)裝置640通信之一中央處理器(CPU)610,諸如一微處理器。成像裝置200亦經由匯流排660與CPU 610通信。系統600亦包含隨機存取記憶體(RAM)620,且可包含可卸除式記憶體650,例如,亦經由匯流排660與CPU 610通信的快閃記憶體。成像裝置200可與一諸如一單獨積體電路內之CPU 610、數位信號處理器、或微處理器之類的處理器組合。在一攝影機應用中,一快門釋放鈕670被用於操作一機械或電子快門,以允許 穿過一透鏡675之影像光線被該成像裝置300捕獲。
上述說明之處理程序及裝置闡釋許多可被使用及生產的較佳的方法及典型裝置。上述說明內容及圖式闡釋實現在此所述之目標、特徵及優點之實施例。但是,其不意指該實施例嚴格受限於所說明及顯示之實施例。舉例而言,儘管在此所述之實施例係以具體引用具有一光電二極體之CMOS成像電路之加以說明,但本發明具有更寬泛之適用性且可被用於其他的成像裝置中以減低暗電流。舉例而言,本發明亦可應用於電荷耦合裝置(CCD)及其它成像技術。
10‧‧‧4個電晶體像素
21‧‧‧像素之光感測器
22‧‧‧源極/汲極區域
32‧‧‧接觸件
40‧‧‧重設閘
50‧‧‧轉移閘
60‧‧‧閘極
80‧‧‧列選擇閘
100‧‧‧CMOS影像感測器
110‧‧‧p-磊晶層
120‧‧‧n-隔離層/磊晶層
130‧‧‧n-或n+基板
140‧‧‧保護環
170‧‧‧像素陣列基板區域
180‧‧‧周邊基板區域
190‧‧‧場氧化物區域
200‧‧‧影像感測器
210‧‧‧p-磊晶層
220‧‧‧n-磊晶層
230‧‧‧p+型基板
240‧‧‧n型側壁
250‧‧‧多晶矽底襯
260‧‧‧p+隔離植入區域
270‧‧‧像素陣列基板區域
280‧‧‧周邊基板區域
300‧‧‧CMOS影像感測器
330‧‧‧列解碼器
332‧‧‧驅動電路
336‧‧‧取樣與保持電路
338‧‧‧差動放大器
340‧‧‧n型井區域/類比數位轉換器
344‧‧‧加偏壓/電壓參考電路
350‧‧‧感測器控制與影像處理電路
354‧‧‧行解碼器
600‧‧‧處理器系統
610‧‧‧中央處理器
620‧‧‧隨機存取記憶體
640‧‧‧輸入/輸出(I/O)裝置
650‧‧‧可卸除式記憶體
660‧‧‧匯流排
670‧‧‧快門釋放鈕
675‧‧‧透鏡
圖1係一CMOS影像感測器之一習知像素之一俯視圖;圖2係一習知CMOS影像感測器之一俯視圖;圖3係圖2之CMOS影像感測器之一截面之一片段截面圖;圖4係根據一所述實施例中之CMOS影像感測器之一片段截面圖;圖5係根據一所述實施例中之一CMOS影像感測器之一俯視圖;圖6係根據圖4之操作的CMOS影像感測器之一片段截面圖;圖7顯示適合連同在此說明之任意實施例一起使用之一像素陣列;及圖8顯示適合連同在此說明之任意實施例一起使用之一 系統。

Claims (1)

  1. 一種成像裝置,其包括:一p型基板,其摻雜至一約0.001 Ω-cm至約0.05 Ω-cm的電阻率;一n型磊晶層,其摻雜至一約10 Ω-cm至約25 Ω-cm的電阻率且配置在大體整個p型基板上;一p型磊晶層,其摻雜至一約10 Ω-cm至約25 Ω-cm的電阻率且配置在該n-磊晶層上;複數個像素電路,其配置在該p型磊晶層之一像素陣列區域內;一n型摻雜區域,其配置在該p型磊晶層內及圍繞該像素陣列區域且耦合至一正電壓源終端,該正電壓源終端係用於從該n-磊晶層汲取若干電子;及一p型隔離植入區域,其配置在該p型磊晶層內及在該像素陣列區域下。
TW097108231A 2007-03-09 2008-03-07 成像裝置,方法以及具有減低的暗電流之系統 TWI383494B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/715,885 US20080217716A1 (en) 2007-03-09 2007-03-09 Imaging apparatus, method, and system having reduced dark current

Publications (2)

Publication Number Publication Date
TW200901455A TW200901455A (en) 2009-01-01
TWI383494B true TWI383494B (zh) 2013-01-21

Family

ID=39529371

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097108231A TWI383494B (zh) 2007-03-09 2008-03-07 成像裝置,方法以及具有減低的暗電流之系統

Country Status (3)

Country Link
US (1) US20080217716A1 (zh)
TW (1) TWI383494B (zh)
WO (1) WO2008112489A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7728277B2 (en) * 2005-11-16 2010-06-01 Eastman Kodak Company PMOS pixel structure with low cross talk for active pixel image sensors
KR100976886B1 (ko) * 2006-12-22 2010-08-18 크로스텍 캐피탈, 엘엘씨 부동 베이스 판독 개념을 갖는 cmos 이미지 센서

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4962051A (en) * 1988-11-18 1990-10-09 Motorola, Inc. Method of forming a defect-free semiconductor layer on insulator
US5283201A (en) * 1988-05-17 1994-02-01 Advanced Power Technology, Inc. High density power device fabrication process
US5404039A (en) * 1992-06-03 1995-04-04 Sharp Kabushiki Kaisha Solid state imaging device and method of manufacture therefor
US5614744A (en) * 1995-08-04 1997-03-25 National Semiconductor Corporation CMOS-based, low leakage active pixel array with anti-blooming isolation
US5652450A (en) * 1995-08-11 1997-07-29 Sharp Kabushiki Kaisha Nonvolatile semiconductor storage device
US6046444A (en) * 1997-12-08 2000-04-04 Intel Corporation High sensitivity active pixel with electronic shutter
US20060192250A1 (en) * 2005-02-28 2006-08-31 Ju-Il Lee Complementary metal-oxide-semiconductor image sensor and method for fabricating the same

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5889315A (en) * 1994-08-18 1999-03-30 National Semiconductor Corporation Semiconductor structure having two levels of buried regions
JPH1041488A (ja) * 1996-07-19 1998-02-13 Nec Corp 回路内蔵受光素子
US5859462A (en) * 1997-04-11 1999-01-12 Eastman Kodak Company Photogenerated carrier collection of a solid state image sensor array
US6043969A (en) * 1998-01-16 2000-03-28 Vantis Corporation Ballast resistors with parallel stacked NMOS transistors used to prevent secondary breakdown during ESD with 2.5 volt process transistors
JP3457551B2 (ja) * 1998-11-09 2003-10-20 株式会社東芝 固体撮像装置
EP1017105B1 (en) * 1998-12-28 2003-04-16 Sharp Kabushiki Kaisha Circuit-integrated light-receiving device
JP2002043557A (ja) * 2000-07-21 2002-02-08 Mitsubishi Electric Corp 固体撮像素子を有する半導体装置およびその製造方法
US6448596B1 (en) * 2000-08-15 2002-09-10 Innotech Corporation Solid-state imaging device
US6713796B1 (en) * 2001-01-19 2004-03-30 Dalsa, Inc. Isolated photodiode
US7053458B2 (en) * 2002-04-30 2006-05-30 Ess Technology, Inc. Suppressing radiation charges from reaching dark signal sensor
JP4219755B2 (ja) * 2003-07-16 2009-02-04 ローム株式会社 イメージセンサの製造方法およびイメージセンサ
US7205584B2 (en) * 2003-12-22 2007-04-17 Micron Technology, Inc. Image sensor for reduced dark current
JP4004484B2 (ja) * 2004-03-31 2007-11-07 シャープ株式会社 固体撮像素子の製造方法
JP2006310835A (ja) * 2005-04-28 2006-11-09 Samsung Electronics Co Ltd Cmosイメージセンサー及びその製造方法
EP1722422A3 (fr) * 2005-05-13 2007-04-18 Stmicroelectronics Sa Circuit intégré comprenant une photodiode de type à substrat flottant et procédé de fabrication correspondant
US20070045668A1 (en) * 2005-08-26 2007-03-01 Micron Technology, Inc. Vertical anti-blooming control and cross-talk reduction for imagers

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5283201A (en) * 1988-05-17 1994-02-01 Advanced Power Technology, Inc. High density power device fabrication process
US4962051A (en) * 1988-11-18 1990-10-09 Motorola, Inc. Method of forming a defect-free semiconductor layer on insulator
US5404039A (en) * 1992-06-03 1995-04-04 Sharp Kabushiki Kaisha Solid state imaging device and method of manufacture therefor
US5614744A (en) * 1995-08-04 1997-03-25 National Semiconductor Corporation CMOS-based, low leakage active pixel array with anti-blooming isolation
US5652450A (en) * 1995-08-11 1997-07-29 Sharp Kabushiki Kaisha Nonvolatile semiconductor storage device
US6046444A (en) * 1997-12-08 2000-04-04 Intel Corporation High sensitivity active pixel with electronic shutter
US20060192250A1 (en) * 2005-02-28 2006-08-31 Ju-Il Lee Complementary metal-oxide-semiconductor image sensor and method for fabricating the same

Also Published As

Publication number Publication date
US20080217716A1 (en) 2008-09-11
WO2008112489A1 (en) 2008-09-18
TW200901455A (en) 2009-01-01

Similar Documents

Publication Publication Date Title
US8021908B2 (en) Method and apparatus for dark current and blooming suppression in 4T CMOS imager pixel
EP2590220B1 (en) Method, apparatus and system for providing improved full well capacity in an image sensor pixel
US7696597B2 (en) Split transfer gate for dark current suppression in an imager pixel
US7800675B2 (en) Method of operating a storage gate pixel
KR100874554B1 (ko) 매설 고갈층을 가진 활성 감광 구조
EP2768024B1 (en) A pixel structure
US20070235827A1 (en) Method and apparatus providing isolation well for increasing shutter efficiency in global storage pixels
US8411174B2 (en) Shielding black reference pixels in image sensors
US20080210986A1 (en) Global shutter pixel with charge storage region
KR20080037108A (ko) 이미저에 대해 수직 안티-블루밍 제어 및 크로스토크감소를 위한 매설된 도핑 영역
JP2009505437A (ja) イメージャにおける偽電荷から補正ピクセルを保護する方法及び装置
US20140077062A1 (en) Back side illuminated image sensors with back side charge storage
US20050266597A1 (en) Charge sweep operation for reducing image lag
TW201628176A (zh) 固體攝像裝置及固體攝像裝置之製造方法
JP2007134639A (ja) 光電変換装置及びそれを用いた撮像素子
TWI383494B (zh) 成像裝置,方法以及具有減低的暗電流之系統
WO2022158236A1 (ja) 光検出装置及び電子機器
US8093673B2 (en) Columnated backside illumination structure
JP2011003737A (ja) 固体撮像素子、撮像装置