TWI354262B - Gate driving circuit and driving circuit unit ther - Google Patents

Gate driving circuit and driving circuit unit ther Download PDF

Info

Publication number
TWI354262B
TWI354262B TW095146930A TW95146930A TWI354262B TW I354262 B TWI354262 B TW I354262B TW 095146930 A TW095146930 A TW 095146930A TW 95146930 A TW95146930 A TW 95146930A TW I354262 B TWI354262 B TW I354262B
Authority
TW
Taiwan
Prior art keywords
timing signal
transistor
input node
unit
source
Prior art date
Application number
TW095146930A
Other languages
English (en)
Other versions
TW200826051A (en
Inventor
Chih Yuan Chien
Yu Ju Kuo
Wan Jung Chen
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW095146930A priority Critical patent/TWI354262B/zh
Priority to US11/774,812 priority patent/US7898558B2/en
Publication of TW200826051A publication Critical patent/TW200826051A/zh
Application granted granted Critical
Publication of TWI354262B publication Critical patent/TWI354262B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01707Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
    • H03K19/01721Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal (AREA)

Description

1354262 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種閘極驅動電路及其驅動電路單 元且特別疋有關於一種液晶顯示裝置中的閘極驅動電路 及其驅動電路單元。 【先前技術】 在一般的液晶顯示裝置中,通常是藉由閘極驅動器來 輸出閘極驅動信號,以驅動液晶顯示裝置中的掃瞄線。然 而由於使用閘極驅動器的成本過於昂貴,因此如何降低 閘極驅動器的成本便顯得非常重要。 習知的作法係在玻璃基板上製作一閘極驅動電路,並 利用此閘極驅動電路輸出閘極驅動信號至掃瞄線中,藉以 取代原先使用的閘極驅動器,而降低製作成本。請參照第i 圖,係繪示一般閘極驅動電路的示意圖。閘極驅動電路100 包含複數個驅動電路單元1〇2,並受到一電壓源vss以及 互為反相之時序信號CK和XCK的控制,以依序輸出驅動 信號SN,,…,SNn至相對應的掃瞄線中。然而,在製作大尺 寸的液晶顯示裝置時,掃瞄線上的負載會隨之增加所以 驅動信號會因為負載增加的原因,而使得信號無法如原先 的正確。此外,閘極驅動電路中的電晶體也必須相對地變 大’藉以輸出足夠的驅動電流以驅動掃瞄線,但如此一來 也導致電路中熱效應的問題愈加嚴重。 因此,需要一種閘極驅動電路,可改善輸出的驅動信 並避免電路中熱效應的問題。 【發明内容】 路卯本發=之目的是在提供_種間極驅動電略及其驅動電 的:藉以改善輸㈣驅動信號,並避免電路中熱效應 動電月一實施例’提出一種驅動電路單元。此驅 〜路早兀係用以輸出一驅動信號,並包含—輪入單元、 2助=元以及一輸出單元。輸入單元•接於:二 屮1 _接^^啟始信號使得輸人節點具1位。辅助輸 出:兀接收一第一時序信號以增加輸入節點之電位,而輸 早兀則是接收一第二時序信號以再增加輸入節點之電 位’並輸出驅動信號。 依照本發明另一實施例,提出一種閘極驅動電路。此 =驅動電路係用以驅動__液晶顯示器之複數條掃晦線, 一匕含複數個第-電路單元以及複數個第二電路單元。第 電路早兀係用以輸出複數個第一驅動信號至奇數條掃瞄 線,其中每-個第一電路單元包括一第一輸入單元、一第 -辅:輸出單元以及一第一輪出單元。第一輸入單元耗接 2 -輸入節點,並接收—第一啟始信號使得第一輸入 節點具-第一電位。第一輔助輸出單元接收一第一時序信 號以增加第一電位,而第一輪出單元則接收一第二時序信 號=再增加第-電位,並輸出第—驅動錢,且將第一驅 動信號傳送至下'級第-電路單元作為下—級之啟始信 1354262 號。另一方面,第二電路單元係用以輸出複數個第二驅動 h號至偶數條掃猫線,其中每一個第二電路單元包括一第 二輸入單元、一第二辅助輸出單元以及一第二輸出單元。 第二輸入單元耦接於一第二輸入節點,並接收一第二啟始 信號使得第二輸入節點具一第二電位。第二辅助輪出單元 接收一第三時序信號以增加第二電位,而第二輸出單元則 接收一第四時序信號以再增加第二電位,並輸出第二驅動 仏號,且將第二驅動信號傳送至下—級第二電路單元作為 下一級之啟始信號。 藉由本發明之實施例可知,應用本發明之閘極驅動電 路及其驅動電路單元可改善輸出的驅動信號,並輸出足夠 的驅動電流’解決電路中熱效應的問題。 【實施方式】 請參照第2圖,係繪示依照本發明一實施例之一種液 晶顯示面板的示意圖。此液晶顯示面板2〇〇包含複數條資 料線Dr..Dn、複數條掃瞄線仏…匕、一資料線驅動器2〇2 以及一閘極驅動電路21〇,其尹閘極驅動電路21〇係用以驅 動液晶顯示器的複數條掃瞄線閘極驅動電路21〇 分為第一閘極驅動電路210a以及第二閘極驅動電路 210b,其中第一閘極驅動電路21〇a包含複數個第—電路單 兀212,而第二閘極驅動電路21〇b包含複數個第二電路單 元214第一電路單元212分別耦接奇數條掃瞄線 〇1,03,”’,〇211-丨,並輸出複數個第一驅動信號8]^〇丨...§1^(^ 7 至奇數條掃瞄線G^G3,... 中。第二電路單元214則是 分別耗接偶數條掃瞄線G2,G4,.··,G2n ’並輸出複數個第二驅 動信號SNE^.SNEn至偶數條掃晦線G2,G4,…,^中。 在第一閘極驅動電路210a中,每一個第一電路單元 212的結構均相同。以一第n級的第一電路單元212為例, 此第Ν級的第一電路單元212耦接一電壓源vss,並接收 一第一時序信號cki以及一第二時序信號CK2,以輸出本 級’即第N級,的第一驅動信號SN〇n至掃瞄線中。其中, 第一時序信號CK1更包括一第一正相時序信號cK01以及 一第一反相時序信號xckoi,而第二時序信號CK2更包括 一第二正相時序信號CK02以及一第二反相時序信號 XCK02。另外,輸出的第一驅動信號sn〇n亦傳送至下一 級,即第(N+1)級,的第一電路單元212,以驅動下一級的 第一電路單元212,並傳送至上一級,即第(N-1)級,的第 一電路單元212,藉以釋放上一級第一電路單元212中的累 積電荷。 在第二閘極驅動電路210b中’每一個第二電路單元 214的結構亦均相同。以一第N級的第二電路單元214為 例,此第N級的第二電路單元214耦接電壓源vss,並接 收一第二時序信號CK3以及一第四時序信號CK4 ,以輸出 本級,即第N級,的第二驅動信號SNEn至掃瞄線中。其 中,第三時序信號CK3更包括一第三正相時序信號CKE3 以及一第三反相時序信號XCKE3,而第四時序信號CK4更 包括一第四正相時序信號CKE4以及一第四反相時序信號 1354262 XCKE4。另外,輸出的第二驅動信號SNEn亦傳送至下一 級,即第(N+1)級,的第二電路單元214,以驅動下一級的 第二電路單元214,並傳送至上一級,即第(N-1)級,的第 二電路單元214,藉以釋放上一級第二電路單元214中的累 積電荷。 請參照第3圖,係繪示依照本發明一實施例之一種閘 極驅動電路操作之時序圖。對第一時序信號CK1而言,第 一正相時序信號CK01及第一反相時序信號XCK01之相位 相反,而對第二時序信號CK2而言,第二正相時序信號 CK02及第二反相時序信號XCK02之相位相反。此外,第 一時序信號CK1的工作週期(duty cycle)並不同於第二時序 信號CK2的工作週期,且二倍於第二時序信號CK2的工作 週期。另一方面,對第三時序信號CK3而言,第三正相時 序信號CKE3及第三反相時序信號XCKE3之相位相反,而 對第四時序信號CK4而言,第四正相時序信號CKE4及第 四反相時序信號XCKE4之相位相反。此外,第三時序信號 CK3的工作週期並不同於第四時序信號CK4的工作週期, 且二倍於第四時序信號CK4的工作週期。其中,第一時序 信號CK1與第三時序信號CK3的工作週期相同,但兩者間 具相位差,而第二時序信號CK2與第四時序信號CK4的工 作週期相同,但兩者間具相位差。 第4圖係繪示依照本發明一實施例之一種第一電路單 元的示意圖。請參照第4圖,並以第N級的第一電路單元 為例。此第一電路單元212包含一第一輸入單元402、一第
9 一輔助輸出單元4〇4以及—筮 402搞接於-輸入節點Q1 單元4G6°輸入單元 得輸入節點Q1具一第—電位接甘收-啟始信號〜,使 級的第-電路單无詩山 中信號SN〇n-係為上一 級的第f路早兀所輸出的驅動信號。第一 404係周以接收第一時戽俨 輸出早το 示吟斤1舌號CKi, 的第-電位。另外,第—輪出星_猎則入節點Q1 Μ ,出早兀406係用以接收第二時 序仏號CK2,藉以再增加節點 “ 的第一電位,並輸出第一
驅動信號SNOn。如此—來,άm ^ 來,由於輸入節點Q1的第一電 增加,可使第一輸出單元4〇6犋以輅山^ 乐冤伹 6仔以輸出較大的驅動電流, 藉以驅動較多的負載。 此外,對於兩相鄰的第一電路單元212而言,盆中之 一第一電路單元212的第-辅助輸出單S 404接收第一正 相時序信號CK〇1,其第_輸出單元儀接收第二正相時序 ί吕號CK02’而另一第一雷敗g $,,1 & 乐電路早兀212的第一辅助輸出單元
4〇4則純第一反相時序信號取01,其第一輸出單元4〇6 則接收第二反相時序信號XCK〇2。根據一實施例,若第n 級第-電路單元212中的第—輔助輸出單元4()4接收第一 正相時序信號CKoi,其第一輸出單元4〇6接收第二正相時 序仏號CK02,第(N-1)級和第(N+i)級第一電路單元212中 的第一輔助輸出單元4〇4則接收第一反相時序信號 XCKO1,其第一輸出單元406則接收第二反相時序信號 XCK02。 另一方面,第一電路單元212更可包含一第一控制單 元408以及一第一輔助拉降單元41〇。第一控制單元4〇8 1354262 係耦接於輸入節點Q1以及一電壓源vss,並接收由下一 、級’即第(N+1)級’第-電路單元所輸出的第一驅動信號 - SNOn+丨’以釋放輸入節點Q1的累積電荷。而第一輔助拉降 單元410則係耦接於第一辅助輸出單元4〇4以及電壓源 vss並接收第一叶斤仏號cki以釋放輸八節點⑴的累積 電荷。同樣地,對於兩相鄰的第—電路單元212而言,其 中之-第-電路單元212的第一辅助拉降單元41〇接收第 φ 一反相時序信號XCKO卜而另一第一電路單元212的第一 輔助拉降單元410則接收第一正相時序信號CK〇l<>根據一 實施例,若第N級第-電路單元212中的第一輔助拉降單 元410接收第一反相時序信號又(^〇1,第(nm)級和第(n+i) 級第一電路單元212中的第一辅助拉降單元41〇則接收第 一正相時序信號CK01。 _在以第N級第一電路單元為例的本實施例中,輸入單 兀402包含一電晶體M卜其中電晶體M1的閘極端盥第一 馨源祕端接收動叫以作為本級的啟始信號,而電晶體 Ml的第二源汲極端則耦接於輸入節點Q1。第一輔助輸出 單元4〇4包含一電晶體M2,其中電晶體M2的間極端輕接 於輸入節點Q1 ’電晶體M2的第一源汲極端接收第一正相 時序信號CK(M,而電晶體奶的第二源汲極端則輕接於第 一辅助拉降單元410。第一輸出單元406包含一電晶體 M3 ’其中電晶體M3的閘極端耦接於輸入節點w,電晶體 M3的第-賴極端接收第二正相時序信號ckq2,而電晶 體M3的第二源汲極端則輸出本級,即第n級,的第一驅 11 1354262 動信號SNOn。 另外,第一控制單元408包含一電晶體M4,其中電晶 體M4的閘極端接收下一級,即第(N+1)級,第一電路單元 所輸出的第一驅動信號SN〇N+i,電晶體M4的第一源汲極 端輕接於輸人節點(5卜面電晶體M4的第二祕極端則輕 接於電壓源VSS»第一輔助拉降單元41〇包含一電晶體 M5,其中電晶體M5的閘極端接收第一反相時序信號 XCKO卜電晶體M5的第一源沒極端耦接於電晶體M2的 第二源汲極端’而電晶冑M5的第二源没極端則麵接於電 壓源VSS。 以下將以一實施例來舉例說明第一電路單元操作之情 形。請參照第3圖及第4圖,首先在時間u時,由上一級, P第(N 1)”及’第一電路單元所輸出的驅動信號為 高位準狀態,並傳送至電晶冑M1的閘極端及第—源沒極 ^藉以開啟電晶體M1 ’且透過電晶體M1由第—源没極 知傳送至第二源汲極端,使得輸人節點qi具第—電位。 接著在時間t2時,第一正相時序信號ck〇i由低位 狀態切換成高位準狀熊,#接 ㈣。^ 送電晶體M2㈣一源汲 之門H電晶體M2的第一源沒極端與輸入節點 ^ I有一儲存電容(未繪示),所以當第-正相時序信 ,CK〇1輸入時’第-正相時序信號CK01會暫存於儲存 電容中,使得輸人節點Q1的第—電位會因此增加 接著在時間㈣,第二正相時序信號⑽ 狀態切換成高位準狀態,並傳送至電晶體M3:= 12 丄妁4262 極端°此時’由於第-正相時序信號CK〇1及第二正相時 .序㈣CK02均為高位準狀態,且電晶體M3的第一源汲 2端與輸入節點Q1之間亦具有一儲存電容(未緣示),所以 田第一正相時序彳s號CK02輸入時,第二正相時序信號 CK02亦會暫存於儲存電容中,而因此再增加輸人節點^ 的第一電位。如此一來,電晶帛M3會被開啟而輸出較大 的驅動電流,並由電晶體M3輸出第二正相時序信號 • CK02 ’作為本級,即第N級的第一驅動信號sn〇n,以驅 動液晶顯示裝置中的掃晦線。此外,第一驅動信號sn〇n 亦傳送至下-級,即第(N+1)級,第__電路單元,以作為下 —級第一電路單元的驅動信號。 接著在時間t4時,第一反相時序信號XCKOl由低位 準狀態切換成高位準狀態,並傳送至電晶冑M5 #間極端, 藉以開啟電晶體M5。此時,由於電晶體M5的第一源沒極 端與輸入節點Q1之間亦具有一儲存電容(未繪示),因此可 鲁藉由電晶體M5释放存在於輸入節點Q1的累積電荷。 然後在時間t5時,由下一級,即第(N+1)級,第一電路 單凡所輸出的驅動信號sn〇n+i為高位準狀態,並傳送至電 晶體M4的間極端,使得電晶體M4被開啟,藉以釋放於輸 入節點Q1的累積電荷。 第5圓係繪示依照本發明一實施例之一種第二電路單 元的示意圖。請參照第5圖,並以第N級的第二電路單元 為例。此第二電路單元214包含一第二輸入單元5〇2、一第 二輔助輸出單元504以及-第二輪出單元506。第二輸入單 13 1354262 元502搞接於一輪入節點 使得輸入節點Q2 I—[雷 啟始仏號SNEn·,, ^第一電位’其中信號sne 一級的第二電路單元所蛤 N-|係為上 元5。4係_收=:;=號广輔助輪” W出早70 :)〇6係用以接收筮 時序信號CK4’藉以再增加節點Q2的第二電位,並輪出第 一驅純#υ_Ν。如此—來,由於輸人節點Q2的第二電
位增加’可使第二輸出單元5〇6得以輸出較大的驅動電流, 藉以驅動較多的負載。
此外,對於兩相鄰的第二電路單元214 *言’其中之 一第二電路單元214的第二辅助輸出單元5〇4接收第三正 相時序信號CKE3,其第二輪出單元5()6接收第四正相時序 信號CKE4’而另一第二電路單元214的第二辅助輸出單元 504則接收第三反相時序信號XCKE3,其第二輸出單元5〇6 則接收第四反相時序信號XCKE4。根據一實施例,若第n 級第二電路單元214中的第二輔助輸出單元5〇4接收第三 正相時序信號CKE3,其第二輸出單元5〇6接收第四正相時 序仏號CKE4 ’第(N-1)級和第(N+1)級第二電路單元214中 的第二辅助輸出單元504則接收第三反相時序信號 XCKE3,其第二輸出單元506則接收第四反相時序信號 XCKE4。 另一方面,第二電路單元214更可包含一第二控制單 元508以及一第二辅助拉降單元510。第二控制單元508 係耦接於輸入節點Q2以及電壓源VSS,並接收由下一級, 1354262
即第(Ν+l)級’第二電路單元所輸出的第二驅動信號 SNEn+1,以釋放輸入節點Q2的累積電荷。而第二辅助拉降 單元510則係耦接於第二輔助輸出單元504以及電壓源 vss,並接收第三時序信號CK3以釋放輸入節點Q2的累積 電荷。同樣地,對於兩相鄰的第二電路單元214而言,其 中之一第二電路單元214的第二輔助拉降單元51〇接收第 二反相時序信號XCKE3,而另一第二電路單元214的第二 輔助拉降單元510則接收第三正相時序信號CKEh根據一 實施例,若第N級第二電路單元214中的第二輔助拉降單 元510接收第三反相時序信號XCKE3,第(N—丨)級和第 級第二電路單元214中的第二辅助拉降單元51()則接收第 三正相時序信號CKE3。 在以第N級第二電路單元為例的本實施例中,輸入單 元5 0 2包含-電晶體M 6,其中電晶體M 6的閘極端與第一 源沒極端接"ΝΕν.ι以作為本級的啟㈣號,而電晶體 Μ6的第二源沒極端則輕接於輸入節點Q2,輸出單元 包含-電晶請,其中電晶體M7的閉極端麵接於輸 入節點Q2,電晶體M7的第—祕極端接收第三正相時序 信號⑽3,而電晶體奶的第二㈣極端則辆接於第 :拉降單元51〇。第二輪出單元5〇6包含一電晶體MU =晶體於輸人節點以’電晶體⑽的 =源:極端接=四正相時序信號cke4,而電晶體⑽ 的第-源祕&職出本級,即第 SNEn。 W弟一¾動㈣ 15 1354262 另外,第二控制單元508包含一電晶體M9,其中電晶 體M9的閘極端接收下一級,即第(N+1)級第二電路單元 所輸出的第二驅動信號SNEn+i,電晶體M9的第一源汲極 端輕接於輸入節點Q2,而電晶體奶的第二源汲極端_ 接於電壓源、VSS»第二辅助拉降單& 51()包含—電晶體
Ml〇,其中電晶體M1G㈣極端接收第三反相時序信號 XCKE3 ’電3曰體M10的第一源汲極端耦接於電晶體μ?的
第二源汲極端,而電晶體M1〇的第二源汲極端則耦接於電 壓源V s S。 ,X下將以-實施例來舉例說明第二電路單元操作之情 形。請參照第3圖及第5圖’首先在時間,由上一級, 第(1)、.及,第一電路單疋所輸出的驅動信號snEni為高 :準狀態,並傳送至電晶體M6的閘極端及第一源汲極端, 二啟電晶體M6 ’且透過電晶體M6由第一源汲極端傳 :源及極端,使得輸入節點Q2具第二電位。 接著在時間t2時,第三正相時序信號cKE3由低位準 極:高位準狀態’並傳送至電晶體M7的第-源汲 。此時’由於電晶體M7的第一源没極端與輸入節點 號上存電容(未繪示),所以當第三正相時序信 電容中,使::入f三正相時序信號™會暫存於儲存 輸入即點Q2的第二電位會因此增加。 狀態切: = 二時’第四正相時序信號—由低位準 極端。此時,送至電a日體M8㈣—源沒 , ;第二正相時序信號CKE3及第四正相時 16 1354262 序信號CKE4均為高位準狀態,且電晶體M8的第一源汲極 端與輪入節點Q2之間亦具有一儲存電容(未繪示),所以當 第四正相時序信號CKE4輸入時,第四正相時序信號CKE4 亦會暫存於儲存電容中,而因此再增加輸入節點Q2的第二 電位。如此一來,電晶體M8會被開啟而輸出較大的驅動 電流,並由電晶體M8輸出第四正相時序信號CKE4,作為 本級,即第N級的第二驅動信號SNEN,以驅動液晶顯示裝 置t的掃瞄線。此外,第二驅動信號SNEn亦傳送至下一 級,即第(N+1)級,第二電路單元,以作為下一級第二電路 早元的驅動信號。 接著在時間t4時,第三反相時序信號XCKE3由低位 準狀態切換成高位準狀態,並傳送至電晶體M1 〇的閘極 k,藉以開啟電晶體Μ10 »此時,由於電晶體μ 1 〇的第一 源汲極端與輸入節點Q2之間亦具有一儲存電容(未繪示), 因此可藉由電晶體Μ10釋放存在於輸入節點q2的累積電 荷。 然後在時間t5時,由下一級,即第(Ν+1)級,第二電路 單元所輸出的驅動信號SNEn+1為高位準狀態,並傳送至電 晶體M9的閘極端,使得電晶體M9被開啟,藉以釋放於輸 入節點Q2的累積電荷。 此外’為了降低製造成本’上述依照本發明實施例之 開極驅動電路亦可製作於一玻璃基板上,如此一來可以節 省外加閘極驅動電路的成本,以降低整個面板的製造成本。 由上述本發明之實施例可知,應用本發明之閘極驅動 17 1354262 電路及其㈣電路單元可改善輪出的驅 夠的驅動電流,解決電路中熱效應的問題。並輸出足 雖然本發明已以實施例揭露如上然1 本發明,任何所屬技術領域中具有通常知識者,2限疋 =S:之精神和範圍内,當可作各種之更動與潤飾,:: =發明之保護範圍當視後附之中請專利範圍所界定者^ 【圖式簡單說明】 it發明之上述和其他目的、特徵、優點與實施例 月匕更明顯易懂,所附圖式之詳細說明如下: 第1圖係繪示一般閘極驅動電路的示意圖。 第2圖係繪不依照本發明一實施例之一種液晶顯示面 板的示意圖。 第3圖係繪示依照本發明一實施例之一種閘極驅動電 路操作之時序圖。 第4圖係繪示依照本發明一實施例之一種第一電路單 元的示意圖。 第5圖係繪示依照本發明一實施例之一種第二電路單 元的示意圖。 402 :第一輸入單元 t要元件符號說明】 1QQ :閘極驅動電路 1354262
102 :驅動電路單元 200 :液晶顯示面板 202 :資料線驅動器 210 :閘極驅動電路 210 a .第* 間極驅動電路 21 Ob :第二閘極驅動電路 212 :第一電路單元 214 :第二電路單元 510 :第二輔助拉降單元 Ml〜M10 :電晶體 404:第一輔助輸出單元 406 :第一輸出單元 408 :第一控制單元 410:第一辅助拉降單元 502: 第二輸入早兀 504 :第二輔助輸出單元 506 :第二輸出單元 508 :第二控制單元 19

Claims (1)

1354262 ' 100年8月16日修正替換頁 十、申請專利範圍: L一種駆動電路單元,包含: 一輸入單元’耦接於一輸入節點,並用以接收一啟始 信號使該輸入節點具一電位; 一輔助輸出單元’耦接於該輸入節點,並用以接收一 第一時序“號,使得該輸入節點之該電位依據該第一時序 信號增加;以及 輸出單元’耗接於該輸入節點,並用以接收一第二 時序k號,使得在該輸入節點之該電位增加之後,該輸入 節點之該電位依據該第二時序信號再增加,該輸出單元並 用以輸出一驅動信號。 2’如申凊專利範圍第1項所述之驅動電路單元,其中該 第一時序信號更包括一第一正相時序信號以及一第一反相 時序信號。 3.如申請專利範圍第1項所述之驅動電路單元,其中該 第一時序仏號更包括-第二正相時序信號以及一第二反相 時序信號。 . 4.如申請專利範圍第1項所述之驅動電路單元,其中該 - 帛—時序信號之工作週期不同於該第二時序信號之:作^ 期。 20 1354262 100年8月16日修正替換頁 如申明專利範圍第4項所述之驅動電路單元,其中該 第一時序信號之X作週期係二倍於該第二時序信號^工^ 週期。 6. 如申叫專利範圍第!項所述之驅動電路單元,其中該 輸入單元包含:一第—電晶體,#中該第-電晶體之閘極 端與第-源/及極端接收該啟始信號,該第_電晶體之第二 源/汲極端耦接於該輸入節點。 7. 如申明專利範圍第1項所述之驅動電路單元,其中該 辅助輸出單元包含:-第二電晶體,纟中該第二電晶體之 閘極端純於該輸人節點,該第二電晶體之第__源/没極端 接收該第一時序信號。 8. 如申請專利範圍第丨項所述之驅動電路單元,其中該 輸出單元包含:-第三電晶體,纟中該第三電晶體之間極 端麵接於該輸人節點,該第三電晶體之第—源/汲極端接收 該第二時序信號’該第三電晶體之第二源/汲極端輸出該驅 動信號。 9. 如申請專利範圍第1項所述之驅動電路單元,更包含 -輔助拉降單元,該輔助拉降電路單元純該輔助輸出單 元及-電壓源’並接收該第-時序信號以釋放該輸入節點 21 1354262 之累積電荷》
⑽年8月16日修正替換頁
10·如申請專利範圍第9項所述之驅動電路單元 該辅助拉降單元包含:一第四電晶體,其中該第四電晶體 之閑極端接收該第-時序信號,該第四電晶體之第一源^ 接該輔助輸出單元’該第四電晶體之第二源/汲極端 耦接於該電壓源。 11·-種閘極驅動電路,用以驅動一液晶顯示器之複數 條掃瞄線,包含: 複數個第一電路單元,用以輸出複數個第一驅動信號 至該些奇數條掃瞄線,其中每一該些第一電路單元包含 一第一輸入單元,耦接於一第一輸入節點,並用 以接收一第一啟始信號使該第一輸入節點具一第一電 位; 一第一輔助輸出單元,耦接於該第一輸入節點, 並用以接收一第一時序信號,使得該第一輸入節點之 該第一電位依據該第—時序信號增加;以及 一第一輸出單元’耦接於該第一輸入節點,並用 以接收一第二時序信號,使得在該第一輸入節點之該 第一電位增加之後,該第一輸入節點之該第一電位依 據該第二時序信號再增加,該第一輸出單元並用以輸 出該第一驅動信號,且將該第一驅動信號傳送至下一 級第一電路單元作為下一級之啟始信號; 22 1354262 100年8月16日修正替換頁 以及; ^ ^ 7 〜叩从爾出複數個第二驅動信號 至該二偶數條掃瞄線,其中备 升γ母該些第二電路單元包含: 第—輸入早元,叙垃μ . ,、,1 祸接於一第二輸入節點,並用 以接收-第二啟始信號使該第二輸入節 位; 、-第-辅助輸出單元,耦接於該第二輸入節點, 並用以接收—第三時序信號,使得該第二輸人節點之 該第一電位依據該第三時序信號增加;以及 、—第二輸出以,耦接於該第二輸入節點,並用 M接收—第四時序信號’使得在該第二輸人節點之該 第二電位增加之後,該第二輸入節點之該第二電位依 據該第四時序信號再增加,該第二輸出單s並用以輸 出該第二驅動信號,且將該第二驅動信號傳送至下一 皱第一電路單元作為下一級之啟始信號。 診第12.如申請專利範圍第u項所述之閘極驅動電路其中 相 時序彳5號更包括一第一正相時序信號以及一第一反 、序彳》號’且該第二時序信號更包括一第二正相時序信 5¾ J.V η 久一第二反相時序信號。 該第 反, 13.如申請專利範圍第12項所述之閘極驅動電路,其中 正相時序信號以及該第一反相時序信號之相位相 該第二正相時序信號以及該第二反相時序信號之相位 23 1354262 100年8月16日修正替換頁 相反。 如申專利範圍第12項所述之閘極驅動電路,其中 兩相鄰之第-電路單元其巾之—之該第—輔助輸出單元接 收該第「正相時序信號且該第—輸出單元接收該第二正相 時序㈣’而其中之另—之該第-辅助輸出單it接收該第 一反相時序信號且該第一輸出單元接收該第二反相時序信 號。 15.如申請專利範圍第丨丨項所述之閘極驅動電路,其中 該第一時序信號之工作週期不同於該第二時序信號之工作 週期。 16. 如申請專利範圍第15項所述之閘極驅動電路,其中 該第一時序信號之工作週期係二倍於該第二時序信號之工 作週期。 17. 如申請專利範圍第η項所述之閘極驅動電路,其中 該第三時序信號更包括一第三正相時序信號以及一第三反 相時序信號,且該第四時序信號更包括一第四正相時序信 號以及一第四反相時序信號。 18. 如申請專利範圍第17項所述之閘極驅動電路,其中 該第三正相時序信號以及該第三反相時序信號之相位相 24 1354262 100年8月16日修正替換頁 … —. 反,該第四正相時序信號以及該第四反相時序信號之相位 相反。 19.如申請專利範圍第17項所述之閘極驅動電路其中 兩相鄰之第二電路單元其中之—之該第二輔助輸出單元接 收該第三正相時序信號且該第二輪出單元接收該第四正相 時序仏號,而其中之另一之該第二輔助輸出單元接收該第 三反相時序信號且該第二輸出單元接收該第四反相時序信 號。 20.如申請專利範圍第11項所述之閘極驅動電路,其中 °亥第一時序乜號之工作週期不同於該第四時序信號之工作 週期。 21. 如申請專利範圍第20項所述之閘極驅動電路,其中 該第一時序化號之工作週期係二倍於該第四時序信號之工 作週期。 > 22. 如申請專利範圍第U項所述之閘極驅動電路其中 該第一時序信號以及該第三時序信號之工作週期相同,且 兩者間具相位差。 23. 如申請專利範圍第u項所述之閘極驅動電路,其中 該第二時序信號以及該第四時序信號之工作週期相同,且 25 1354262
100年Μ 16日修正替換頁
兩者間具相位差。 …咕寻利範圍第u項所述之閉極 該第一輸入單元包含:-第-電晶體,其中該第-電晶: =閘極端與第―源沒極端接收該第—啟始信號,該第一電 晶體之第二源沒極端㈣於該第-輸入節點。 T第-輔助輸出單元包含:一第二電晶體,其中該第二電 晶體之閘極端純於該第—輸人節點,該第二電晶體之第 一源汲極端接收該第一時序信號。 6·如申π專利範圍第11項所述之閘極驅動電路,其中 該第-輸出單元包含:__第三電晶體’其中該第三電晶體 之閘極端耦接於該第一輸入節點,該第三電晶體之第一源/ 汲極端接收該第二時序信號,該第三電晶體之第二源/汲極 端輸出該第一驅動信號。 2人如申請專利範圍第丨丨項所述之閘極驅動電路,其中 每該些第一電路單元更包含:一第一控制單元,耗接於 該第—輸入節點及一電壓源,並接收下一級第一電路單元 輸出之該第一驅動信號以釋放該第一輸入節點之累積電 荷。 26 1354262 100年8月16日修正替換頁 28. 如申請專利範圍第27項所述之閘極驅動電路,其中 該第控制罕·元包含.一第四電晶體,其中該第四電晶體 之閘極端接收下一级第一電路單元輸出之該第—驅動信 號,該第四電晶體之第一源/汲極端耦接於該第一輸入節 點’該第四電晶體之第二源/汲極端耦接於該電壓源。 29. 如申請專利範圍第11項所述之閘極驅動電路,其中 每一該些第一電路單元更包含:一第一輔助拉降單元,耦 接於該第一辅助輸出單元及一電壓源,並接收該第一時序 信號以釋放該第一輸入節點之累積電荷。 30. 如申清專利範圍第29項所述之閘極驅動電路,其中 該第一輔助拉降單元包含:一第五電晶體,其中該第五電 晶體之閘極端接收該第一時序信號,該第五電晶體之第一 源/汲極端耦接該第一輔助輸出單元,該第五電晶體之第二 源/汲極端耦接於該電壓源。 31. 如申請專利範圍第u項所述之閘極驅動電路其中 該第二輸入單元包含:一第六電晶體,其中該第六電晶體 之閘極端與第一源/汲極端接收該第二啟始信號,該第六電 晶體之第二源/汲極端耦接於該第二輸入節點。 32. 如申請專利範圍第11項所述之閘極驅動電路,其中 該第二輔助輸出單元包含:一第七電晶體,其中該第七電 27 1354262 100年8月16日修正替換頁 晶體之閘極端耦接於該第二輸入節點,該第七電晶體之第 • 一源/沒極端接收該第三時序信號。 33. 如申請專利範圍第丨丨項所述之閘極驅動電路,其中 該第二輸出單元包含:一第八電晶體,其中該第八電晶體 之間極端耦接於該第二輸入節點,該第八電晶體之第一源/ 沒極端接收該第四時序信號,該第八電晶體之第二源/汲極 端輸出該第二驅動信號。 34. 如申請專利範圍第丨丨項所述之閘極驅動電路,其中 每—該些第二電路單元更包含:一第二控制單元,耦接於 該第二輸入節點及一電壓源,並接收下一級第二電路單元 輸出之該第二驅動信號以釋放該第二輸入節點之累積電 荷。 ^ 35.如申請專利範圍第Μ項所述之閘極驅動電路其中 該第二控制單元包含:一第九電晶體,其中該第九電晶體 之閘極端接收下-級第二電路單元輸出之該第二驅動作 號,該第九電晶體之第-源/没極端輕接於該第二輸入節 點’該第九電晶體之第二助及極端㈣於該電壓源。 36.如申請專利範圍第U項所述之間極驅動電路 該些第二電路單元更包含:―第二輔助拉降單元,、輕 於該第二輔助輸出單元及一電屋源’並接收該第三時序 28 1354262 ___ 100年8月16日修正替換頁 信號以釋放該第二輸入節點之累積電荷。 37·如申請專利範圍第36項所述之閘極驅動電路,其中 该第二輔助拉降單元包含:一第十電晶體,其_該第十電 晶體之閘極端接收該第三時序信號,該第十電晶體之第_ 源/汲極端耦接該第二辅助輸出單元,該第十電晶體之第二 源/汲極端耦接於該電壓源。 3 8.如申請專利範圍第11項所述之閘極驅動電路,其中 該間極驅動電路係製作於一玻璃基板上。 29 1354262 100年8月16日修正替換頁 :---1 年月日修(更)正替換頁丨 VSS CK XCK ST
SN, -►SN, SN N-1 N
1354262 100年8月16日修正替換 胍 8·. 16 ---------- j牛月日修(更)正替換頁j 1 qolcsl
(N姝 OTZ 1354262 撇 曰 月 年 I' In-M Co; ssx zsu I0X3X I§3 Ϊ.Ν rHMo T3 ONS ONS σ z τ+Ν I-N ONS
T3 I 函ux SMU ά ΐ+Ν i i 1354262 年月曰修(更)正替換頁i
SSA 1354262 M-a-.-te----- i年月㈣更)正替換'
88Λ 寸 τ<Ν HLO贼
TW095146930A 2006-12-14 2006-12-14 Gate driving circuit and driving circuit unit ther TWI354262B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW095146930A TWI354262B (en) 2006-12-14 2006-12-14 Gate driving circuit and driving circuit unit ther
US11/774,812 US7898558B2 (en) 2006-12-14 2007-07-09 Gate driving circuit and driving circuit unit thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095146930A TWI354262B (en) 2006-12-14 2006-12-14 Gate driving circuit and driving circuit unit ther

Publications (2)

Publication Number Publication Date
TW200826051A TW200826051A (en) 2008-06-16
TWI354262B true TWI354262B (en) 2011-12-11

Family

ID=39526596

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095146930A TWI354262B (en) 2006-12-14 2006-12-14 Gate driving circuit and driving circuit unit ther

Country Status (2)

Country Link
US (1) US7898558B2 (zh)
TW (1) TWI354262B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009104306A1 (ja) * 2008-02-19 2009-08-27 シャープ株式会社 表示装置および表示装置の駆動方法
US7872506B2 (en) * 2008-11-04 2011-01-18 Au Optronics Corporation Gate driver and method for making same
JP5839896B2 (ja) 2010-09-09 2016-01-06 株式会社半導体エネルギー研究所 表示装置
TWI415099B (zh) * 2010-11-10 2013-11-11 Au Optronics Corp 液晶顯示器驅動電路及相關驅動方法
CN103474040B (zh) * 2013-09-06 2015-06-24 合肥京东方光电科技有限公司 栅极驱动单元、栅极驱动电路和显示装置
CN106898319B (zh) * 2017-02-20 2019-02-26 武汉华星光电技术有限公司 一种goa电路及液晶显示面板
CN107315291B (zh) * 2017-07-19 2020-06-16 深圳市华星光电半导体显示技术有限公司 一种goa显示面板及goa显示装置
US10565935B2 (en) * 2017-09-04 2020-02-18 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd Scan driving circuit for OLED and display panel

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5222082A (en) 1991-02-28 1993-06-22 Thomson Consumer Electronics, S.A. Shift register useful as a select line scanner for liquid crystal display
US5517542A (en) * 1995-03-06 1996-05-14 Thomson Consumer Electronics, S.A. Shift register with a transistor operating in a low duty cycle
US5972017A (en) * 1997-04-23 1999-10-26 Vascular Science Inc. Method of installing tubular medical graft connectors
US5976181A (en) * 1997-09-22 1999-11-02 Ave Connaught Balloon mounted stent and method therefor
US6468301B1 (en) * 2000-03-27 2002-10-22 Aga Medical Corporation Repositionable and recapturable vascular stent/graft
US7050036B2 (en) 2001-12-12 2006-05-23 Lg.Philips Lcd Co., Ltd. Shift register with a built in level shifter
US7023410B2 (en) * 2002-04-08 2006-04-04 Samsung Electronics Co., Ltd. Liquid crystal display device
US7369111B2 (en) * 2003-04-29 2008-05-06 Samsung Electronics Co., Ltd. Gate driving circuit and display apparatus having the same
AU2005206193B2 (en) * 2004-01-20 2010-04-22 Cook Medical Technologies Llc Endoluminal stent graft with sutured attachment
KR101023726B1 (ko) 2004-03-31 2011-03-25 엘지디스플레이 주식회사 쉬프트 레지스터
US20060079956A1 (en) * 2004-09-15 2006-04-13 Conor Medsystems, Inc. Bifurcation stent with crushable end and method for delivery of a stent to a bifurcation
KR100731267B1 (ko) 2004-11-10 2007-06-21 삼성에스디아이 주식회사 액정 표시 장치 및 그 구동방법
US8382818B2 (en) * 2009-07-02 2013-02-26 Tryton Medical, Inc. Ostium support for treating vascular bifurcations

Also Published As

Publication number Publication date
TW200826051A (en) 2008-06-16
US20080143759A1 (en) 2008-06-19
US7898558B2 (en) 2011-03-01

Similar Documents

Publication Publication Date Title
TWI354262B (en) Gate driving circuit and driving circuit unit ther
TWI376098B (en) A shift register
TWI292137B (en) Gate driving apparatus and method for liquid crystal display
US7978809B2 (en) Shift register of a display device
JP5188382B2 (ja) シフトレジスタ回路
TWI289310B (en) Shift register and image display apparatus containing the same
TWI433459B (zh) 雙向移位暫存器
TWI386904B (zh) 平面顯示器
TWI220051B (en) Shift register circuit
TW201044359A (en) Shift register
WO2018040768A1 (zh) 移位寄存器单元、栅极扫描电路
TWI223271B (en) Shift register and display device
TWI282081B (en) Shift register circuit
TW201112202A (en) Pull-down control circuit and shift register of using the same
WO2014054517A1 (ja) シフトレジスタ、それを備える表示装置、およびシフトレジスタの駆動方法
TW200951937A (en) Shift register and shift register unit for diminishing clock coupling effect
US7907104B2 (en) Luminescent display device and method that drives the same
TW201134097A (en) Shift register with low power consumption
TW201227655A (en) Gate driving circuit on array applied to chareg sharing pixel
TW200818089A (en) Gate driver and driving method of liquid crystal display device
TW201214450A (en) Bidirectional shift register and image display device using the same
WO2015058553A1 (zh) 移位寄存器单元、goa电路、阵列基板以及显示装置
TW200923967A (en) Shift register
WO2014153814A1 (zh) 移位寄存单元、栅极驱动装置及显示装置
TW200805243A (en) Shift register