TWI333747B - Meta-viterbi algorithm for use in communication systems - Google Patents
Meta-viterbi algorithm for use in communication systems Download PDFInfo
- Publication number
- TWI333747B TWI333747B TW095102834A TW95102834A TWI333747B TW I333747 B TWI333747 B TW I333747B TW 095102834 A TW095102834 A TW 095102834A TW 95102834 A TW95102834 A TW 95102834A TW I333747 B TWI333747 B TW I333747B
- Authority
- TW
- Taiwan
- Prior art keywords
- event
- error
- parity
- codewords
- codeword
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
- H03M13/6343—Error control coding in combination with techniques for partial response channels, e.g. recording
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
- H03M13/4107—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors implementing add, compare, select [ACS] operations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6502—Reduction of hardware complexity or efficient processing
Description
1333747 -九、發明說明: •【發明所屬之技術領域】 ‘本發$ #及貝料傳輸的系統及方法,更具體地說,涉及一種檢測 和糾正經雜通道傳輪的碼字裏㈣料位元錯·方法和系統。 【先前技術】 衆所周知,維特比(Viterbi)演算法可以用於資料的最大似然檢 測。在沒有採用奇偶校驗編碼時,資料的部分回應最大似鱗訊預測 #^健(PRML/NPML)的制可以由具々錄態的vfebi檢測 斋完成。當在Viterbi演算法中使用t位元的奇偶校驗時,部分回應系 义的最t健解碼需要具有2個狀態的%滅檢湘。不幸的是, 後處理器方案只可使用奇偶校驗進行部分_系統的次優化檢測。這 些方案將Viterbi檢測器和後處理器相結合。術bi檢測器利用2個狀 態把資料從部分回應信號中解卷積出來,而不考慮奇偶校驗位元;後 處理器利用t個奇偶校驗位元定位·加輸出中的錯誤事件。對於一 0ί立元奇偶校驗碼,傳_後處㈣方絲赌好,但是對於多位元奇 偶校驗方案’例如當使用t位元奇偶校驗方案時,在誤碼率特別是^ 錯瑪失效率方面的性能將受到2㈣狀態Viterbi檢測器的影響。 對於本領域内的普通技術人員來說,通過比較這些系統日與本發明 結合附圖介紹的特徵,現有方法的局限性和缺點會變得彳艮明顯。 【發明内容】 >本發_各财啸供了—麵泰^征触魏騎間干擾的 通信通道傳輸的-個或多個資料位元錯誤的系統和 次在一個具體 5 .實施财,聰觀包括—娜❺ 在一個具體實施例中,提出了飞者更娜機。 的-個或多個接收到的碼字的資檢測和糾正通過通信通道傳輸 有21 態的Viterbi檢測写處理^立;0錯誤的方法,包括首先使用具 檢,產生-個輪出:具—二^^ 出’其中該通信通道呈現爲碼間干擾。lterbl檢烏處理該輸 收到通道裏的第咖 接收·碼子㈣—個或者多個錯誤事件,其卜 用於糾正-_靖做攝。物括雜= ==多個錯誤事件的一個或多個奇偶校驗特徵。該方:: :2叙與-個或多個奇偶校驗特徵相__個或多個優選錯誤事 步的’該方法包括使用一個或多_選錯誤事件構造一個格 二夕,該方法還包括選擇格圖中具有最小累計事側重的路徑; 其中該通信通道呈現爲碼間干擾。 個八體實關巾’提$ 了-種檢測和取通騎信通道傳輪 的在一個或多個接㈣的碼字中的#料位元錯誤的纽,包括處理_ 或者夕個接收到的碼字的Vlterbi檢測器和處理通過Vkerbi檢測器處 的接收到的碼字的Meta-Viterbi檢測H,其中該Meta_Viter>bi檢測器 用於計算事件奇偶校驗特徵、相_事件權重和累計權重。該 eta Viterbi檢測器還用於進行加法、比較和選擇操作。 根據本發日料―個方面,提供—種檢測和纟征通過通信通道傳輸 6 1333747 •的-個或多個接收到的碼字裏的資料位元錯誤的方法包括: 第步’使用具有f狀態的Viterbi檢測器處理所述—個 收到的碼字; 或多個接 從所述Viterbi檢測器產生一個輪出; 檢測器處理所述輪出, 第二步’使用具有2,狀態的Meta-Viterbi 所述通信通道呈現爲碼間干擾。 /選地’所述使用所述具有續‘態的他加檢測器和所述使用所 述具有1大態的Meta-Viterbi檢測器處理提供了與具有π狀 Viterbi檢測器相當的性能。 ^ 事件檢測_從預定的最似_生錯誤 優選地,所述Meta-Viterbi檢測器使用一個錯誤事件集, h’KhEeG (v) ’對於所述_個或者多健收刺碼?裏的每個 接收到的碼字’所述輸出提供所述—個或者多健收_碼字,所述 輪屮*八斗、v = aigmax 翰出由△式 定義,其中^代表所述一個或者多個接收 優選地,線性運算器,Φ刚W—{W,計算每個所述接收到的 碼子的奇偶校驗特徵值,例如φ[幻⑹:=φ[幻⑷〜锨, 其中由所述錯誤事件集表示的事件權重的總和具有—個最小值。 優選地,如以下公式所示,爲每個所述接收到的碼字確定一個或 多個優選錯誤事件: Φ[^](β) = π- ^ Ο, Φ[>](β) =: ovy φ k 並且 e = argn^w〇c), 叫747 • Ώ = {x e (7 * (v),哪]⑶=l ⑶=(^叫。 優選地,上述第二步處理包括: 夕使用來— 自-個或多個事件集選擇步驟地較的分支爲所述一個或 夕個碼字的每個接收到的碼字構造格圖; 結合最小累計事件權重確定所述格圖的一個路經;並且 糾正所述每個接收到的碼字。 優選地’所述最小累計事件權重滿足等式:^輸。 財法進—步包括由町公式定義的碼字之間邊界限制: 優選地’每個所述-個或多個碼字包含〖位元奇偶校驗檢驗位。 優選地’所骑信猶包括硬_機的讀/寫通道。 根據=個發明的一個方面,提供了一種糾正通信通道的第k個接 文到_字中的—個或多個#料位元錯誤的方法,所述方法包括: 確疋一個或多個錯誤事件’所述第k個接收到的碼字的 ®={e„e2,...,ee},!EcG*(v) v = aiBinax logi>(^|x) 到的包含雜訊的碼字,使= ’並且?表示一系列接收 使用線性運异器汁鼻所述一個或多個錯誤事件 的個或多個奇偶校驗特徵,所述一個或多個錯誤事件用於糾正所 個或/夕個貝料位凡錯誤,所述線性運算器對所述一個或者多個錯誤 事件進仃操作’例如φ_:=φ刚,⑷㊉㊉獅^,於; 件 圖,並且 確疋結合所述—個或多個奇偶校驗特徵的一個或多個優選錯誤事 使用所述—個或多個優選錯誤事件構造格 1333747 •結合最小累計事件權重 呈現爲碼間干擾。 “。圖的—個路徑,所述通信通道 優選地,所述最小累計事件權重 優選地,該方法進-步包括由以下望4 ·。 制: 等式定義的碼字之間的邊界限 優選地,所述最小累計事 L , 爭件推重等於所述格圖的所诚跋;月 |事件權重的總和L 的所这知相關的 Η®):=Σ^> 爭件權重由以下等式定義. 减 ο Λ 優選地,每俯猶⑽顯料對縣 的奇偶校驗特徵。 /、有取小值 字。優親,繼蝴梅4綱蝴帛k倾收到的瑪 優選地’上舰信通道合併與資料依_翻加性高斯白雜訊。 丨根據本發明I個方面’提供了—種制和糾正通過通信通道傳 輸的-個或多個接收到的鮮裏的資料位元錯誤㈣統,該系統包括: 處理所述一個或多個接收到的碼字的viterbi檢測器,和 處理經所述Viterbi檢測器處理的所述一個或多個接收到的碼字的 Meta-Viterbi檢測器,所述Meta-Viterbi檢測器用於計算事件奇偶 特徵、關聯事件權重和累計事件權重,並用於執行相加、比較和選擇 操作。 優選地,所述Meta-Viterbi檢測器包括: 9 1333747 .· 事件權重處理器; _ 計算電路; 奇偶校驗特徵計算器;以及 酬=個或者多個所述在—個或多個接收到的碼字裏的一個 戒多個所述資料位元錯誤的錯誤糾正電路。 優選地,所述事件權重處理器、計算電路、奇偶校驗 和錯誤糾正電路使用數位元邏輯電路實現。 】井。 籲本發明的各種優點、各個方面和創新特徵,以及其中所示的實施 例的細即,將在以下的說明和附圖中進行詳細介紹。 【實施方式】 本發明的各财喊供了—錄測和取#資料 道愤輸時産生的資料位元錯誤的系統和方法。資料位=誤^^ 祕^序列的方法被檢測和糾正。碼字可以並入或者把一個或^ 端碼入傳輪謝。碼字被用於檢測和糾正過程中修 傳輸。㈣槐的方法稱爲馬特'维特比⑽遷邮演算法。 =。田述的執行檢測和糾正的系統稱爲馬特維特比(編&麻 個’物喻,磁侧键道。在另- 通道可叫括各種通轉輸通道。本發日各個方面 方法。發日騎^包含麵軒擾(ISI)巾㈣餘元錯誤的系統和 然而,本了使用麻演算法的最適宜的解決方案。 物其财導了崎肖細__碼字明顯 1 減小的實現複雜度的解 碼字的奇偶校驗特徵相_八。的各個方面實現了確定與傳輸 方法和一個系統。每個 集的至>、-個 關。錯誤事件集可知錯誤事件喊優集相 的路徑計算的最小事件=:優集與通過格圖的確定分支組成 件集的數目雜顯=相關的錯誤事 累計,,·3、集可以㈣字奇偶校驗特徵和 厂可&疋。確定樹或者格圖經由一個或多個媒定分支接管路 =或路由。分支根據狀的錯誤料衫麵字中發生轉。—個或 夕=路L中的母個與事件權重相關。累計權重可以通過累加用於構二 =予的路㈣分支權重取得。最小騎權重的路徑被選取作爲糾正碼 予的最優解。因此’與該路徑相關的錯誤事件集被用來糾正碼字。在 路仏最後-步的累計奇偶校驗和減刺碼字的奇偶校驗特徵—致。 、圖1是根據本發明的實施例利用Meta-Viterbi演算法的系統的功能 框圖。這個系統包括具有均衡通道回應的部分回I魏。雜訊可以是 資料依賴(data-dependent)的。在一個實施例中,雜訊可以定義爲加 J·生白咼斯雜訊(additive white Gaussian noise’AWGN) 〇 在一個實施例 中該糸統可以包括硬磁碟機系統,該系統通過Meta-Viterbi演算法 糾正一個或多個碼字的一個或多個資料位元錯誤。當然,該系統可以 包括各種類型的通信通道。如圖所示,該系統包括通道1〇4、蜂音源 108、Viterbi檢測器112和Meta-Viterbi檢測器116。在一個實施例中, 通道104類比一個均衡通道回應,由函數h(D)表示;噪音源log類比 11 丄:>:):> /斗 / …一個資料依額聯的純高射音源(顧ive G麵ian noise ·_>資料的初始檢測(例如接收到的竭字)由使.個狀態的 Vlt_檢測器112完成。本發明裏的特定方面當通道中引入履N 時提供卜deg·,或者多項次的次數,)等於變數卜在其他的情 况,可此有,咐)。本發明的一些方面提供了圖i所示的通過給每個 碼字增加t位元的冗餘更加有效地處理石馬字的系統,並且允許 • r_Viterbi檢測器116使用,狀態處理石馬字。線性塊編碼Oinear # 〇如_可用於發送器,例如,產生有t位元奇偶校驗的碼字。 與其他後處理方案相比,圖!中的他㈣祕檢測器ιΐ6可能每個 碼字利用任意數目的錯誤事件和兩個碼字之間跨越碼字邊界的錯誤事 件的任意結合。這允許使用長塊長的編碼,例如删96六位元奇偶 校驗碼,這樣多個錯誤事件頻繁地發生在同—個碼字裏。這種處理方 法避免了在傳統後處理方案中存在的碼率懲罰(她咖哪卿)。愈 限制每個碼字的錯誤事件數目的後處理方案比較,它同時也提高了後_ ’改錯碼(afler-ECC)性能。 在個實施例中,線性碼被用於在資料通過通道傳輸前進行編 碼。同樣的’通過Meta_Viterbi檢測器116執行的脉V祕;演算法 應用於任何線性編碼的資料。 當Viterbi演算法單獨地用於最大似然(pRML/NpML)檢測過程, 檢測過程需要陳態數目爲Π於執行次優檢_其他方法可能結 合使用後處理器的Viterbi檢測器112。然而,這些使用多位元的奇偶 校驗檢驗⑽綠目聽如增加輸轉(_峨絲受到影塑。 12 1333747 如圖1所示,含有χ位元的寫資料被寫入到磁碟機媒體。雜訊的序 列专接收採樣被送到?個狀態的PRMLViterbi檢測器112。^個狀態的 Viterbi檢測器112找到資料位元序列取下面的似然函數最大對數: v = argmax logP(i\x) χφ,Ψ / 固狀態的Viterbi檢測器112在所有的{〇W中,無需考慮奇偶校 驗找到最好的序列。 本發明的各個方面用一個最可能是y個狀態的Viterbi檢測器ιΐ2 輸出的預定的原子錯誤事件的“黃金集合(g〇ldenset)” , G-^2,.“’W。在—個範赠況下,當演算法於磁記錄(例如硬 磁碟機),並且當碼字採用一位元奇偶校驗校驗碼,集合〇由 使付,’其中“+”代表傳統的加法運算。由G表示的原子#誤 事件有幾個位元組成的長度,而一般的錯誤事件包含的長度盘Vite曰rbi 檢測器出輸出的長度相等十加上一個錯誤事件 進制值“0”七“! ” m 1
^ 。因此,錯誤事件包含—個運算元,使得當它和V 杨=果值包括“〇’S”或者“1、”。所有運算元的集合可以由確 0 L3在碼予範圍内變換—個或者多個G的原始 到。所有這些變換的集合可以由下列的等式描述·· 仔 G>)=齡⑼=/),雜_為邮…} 例如,如果Vr^OJ^OJO,丨並 含下列錯誤事件: 娜婚m ’那麼州^ 13 1333747 [-τ,ο,ο,ο,ο,Ο,Ο...............〇], [-1.+1,-1,0,0,0,0,............0] [0,+1,0,0,0,0.................0],[0,+1,-1,+1,0,0,0,〇,........〇]等等。 給出Viterbi檢測器112的輸出ν,Meta-Viterbi檢測器U6計算出 錯誤事件集,使得錯誤事件集通過以下等式糾正v 裏每個碼字的奇偶校驗特徵, Φ[Αγ](!Ε) Φ[幻⑷㊉咐]⑷φ φφ师〇 = 说 亚且具有等式 峨給出的最小權重。 在大多數實例裏,Meta-Viterbi檢測器116產生與使用2…個狀態的 Viterbi檢測态的輸出對應的輸出。Meta_Viterbi檢測器116的輸出可以 由以下等式表示:vw=v+2^ 圖2是根據本發明的一個實施例的用於確定錯誤事件的優選集的 魔a-Vi祕檢測器綱(例如圖丨中的116)的部件的功能框圖。 Meta-Viterbi檢測器綱包括一個事件權重處理器綱和一個計算電路 φ212。事件權重處理器·計算事件權重,賴於每個事件㈣ 算電路212確定錯誤事件61,62,63”等等,例如: = φ[/Ι(β) = 〇ν7·4 並且 e = argminww Ω 事件權重處理:心 祖鳩遣批提供輸碼字_時處理接__㈣_ 序列,ί。PRMLViterbi檢測器解碼2,個狀離。 ’、5 4有2狀恶。然後,計算電路 1333747 •2i2記錄可㈣跨越_碼字之咖任意或麵有錯 中,計算電㈣還可以記錄與—個或多 、牛=2 值。圖2所示的實施例闡明了各 關的奇偶校驗特徵 時’麻舰娜心响於每—媽字 :例中,有-個與碼字裏的15個可能特徵的每個 件。因爲它們的侧事件使相關奇偶校驗特徵的最小,所以S優Γ 事件被認爲“局部最小(loc卿minimized),,。優選錯誤事 k 包括在Meta-Viterbi格圖中的—個_事 、母個 事件步。總的說來,本發_ 各個方面仰於包括-個衫個奇減驗位的碼Π ^ =個優選實闕來·顧料料4㈣奇触錄料字的 Meta-Viterbi演算法的使用。 的 對於第k個碼字的錯誤事件優選集可以由以下. ^=f,f〇rv,6{〇,ir>^0|^^^Q=(xeG^ ,類似的,變數I可以用於表示跨越第Μ固和第㈣個碼字」 的錯誤事件優·。'纟怔每個和所有的碼字的錯誤事件最優 以下的運算式描述: 、 w ® c^ u/T2 u^2J u/r3 u...u^ uHa
Hk裏的事件可以根據他們産生的奇偶校驗特徵在序列中排序,並 且可以由以下的等式描述: 、 = {«!,e2,e3,·..., e2,M }, 其中’ Φ[啊=(0…001) e规Φ师2) = (〇 _,晴參 與每個優選錯誤事件相關的事件權重可以表示成如下: 15 • 0^),>v(e2),....,w(e~)}。 如果,—個錯誤事件確定是 設成無限,因此-個利用了這· I ;;相應的事件權重可以被 結果是這個路徑不被選擇。例如;巧:爾計權重爲無限。 以産生特徵.(〇..._,巧(V)中沒有錯誤事件e5,則可 吩5)=你。&Λλ/Γ . /、^應的事件權重應該被設成無限: M etaVlterbl檢测器204執行的Meta-Viterbi演算法用
Meta-Vrterh格圖爲每個錯 去用 以用麻編格_化=優鱗製各個子集的圖表。如可 格圖的-條路徑。 A母個子麟應通過Meta-Viterbi 一 ^禮縣㈣的-個實補,_科相校輯算和盘4 =偶校驗校驗碼字相關的錯誤事件子集以的子集)的累計權重 的表格。錯誤事件的子章句紅k 庫-個Μ重Μ °,6小圖从所示的示例路徑對 應-個錯無事件步驟的序列—“沒有二“沒有^,,、,,, 丨又有4,/又有&,等等。提取的胸_嘯路徑對應於在序列 的每一步確定的一系列錯誤事件。表格的第^提供了與提取的錯誤 事件相關的奇偶校驗事件。第三行提供了與提取的錯誤事件相關的事 件權重。第四行提供了根據提取的錯誤事件在格圖的每一步的累計奇 偶校驗檢驗。第五行提供在16個狀態的胞禮咖格圖每一步的累 計事件權重。編a_v如bi格圖包括,祕,並且在魏實例裏中4。 每個事件的奇偶校驗檢驗對應—侧聯事件權重。通過使用 麻秦bi格圖,路徑提供了用於選定碼字給出碼字奇偶校驗檢驗特 徵和-個或多個邊界錯誤事件的最小累計事件權重。這個路徑對應於 16 1333747 糾正Viterbi檢測器輸出的錯誤事件最優集,v。 圖3B是根據本發明的一個實_,閣明根據與目3八描述的 趴e7’ ei。’ eis丨—朗錯誤事件得觸16個狀態的嫩a_v祕丨格圖路徑 的框圖。或者,構成通過格圖的—條路徑的選擇步獅事件序列可以 表不成如下:“無^,無,2,&,無&,無&,無I &,無&,無〜, 無h,無〜,無〜,無〜,〜”。這個路徑與圖3A第四行說明的累計 奇偶校驗概舰。顯福雜健綠過16個狀_廳禮_ 格圖的提取路徑的一個具體實施例。如圖所示,路徑以一個等於 〇〇1的累°十可偶校驗檢驗結束。通過Meta-Viterbi格圖的路徑綠 定那些錯誤事件要翻於纟征Vitert)i檢職產生的接收刺碼字。在 /又有碼子邊界錯誤時,提取的路徑包括一個與碼字的特徵對應的累計 奇偶校驗檢驗。 圖4疋根據本發明的一個實施例,闡明Meta_Viterbi格圖的框圖。 如圖所示,步驟-〇疋4位元奇偶校驗檢驗碼字的所有路徑的起點。圖 鲁4所示的三個步驟示出了錢狀態(或者累計奇偶校驗檢驗)和關聯 事件權重(或者路徑距離)被羅列出來。以下三個步驟羅列了用於16 個狀態的Meta-Viterbi檢測器的、和接收到的碼字序列的第一個示例 碼字的每步相關的狀態,路徑存儲和路徑距離: 步驟 0 (stepO),字=1 (work=l ); 狀態(0000):路徑存儲={},路徑距離=〇 其他15個從(0001)到(1111)的狀態不可用 步驟1,字=1 ; 17 1333747 狀態(0000):路經存儲={},路徑距離=〇 狀態(0001):路徑存儲={〇,路徑距離=>^) 其他14個狀態不可用 步驟2 5字=1 ; 狀態(0000):路徑存儲={},路徑距離=〇 狀態(0001):路徑存儲={心,路徑距離=ιφι) 狀態(0010):路徑存儲,路徑距離=_2) 狀態(0011):路徑存儲={βι,,路徑距離 其他12個狀態不可用 顺者步驟進行,16個狀態都變有效並且和用viterbi演算法進行操 作同樣的方式開始進行Acs操作。ACS操作在確定哪個路徑有最小 權重時允許/肖除無現存者(non-survivor),,路徑。 圖5是根據本發明的一個實施例,闡明當兩條路徑在Meta-Viterbi 格圖合併時,尋找有最低累計事件職的路徑的框圖。可以看到,兩 1 細蝴目_計奇偶校驗(_。然而,它們的_計權重可 能不-樣。對於第-條路徑,累計等於w(e⑽7)+咖。);而對 一條路梭’累計權重等於w(e6)+w(e8) 徑經歷了〜併點,母個單獨的路 件^⑽件。在—觸況下,該路徑包括錯誤事 而在另一個情況下,路禋包括錯誤事 在路把的尾部’兩條路徑以㈣的累計奇騎^如何’
Meta-Viterbi檢測器執行和·加演算法執^ 匯合。 較和選擇(ACS)操作。h ___加法、比 作在確疋具有取小路徑距離或最低累計事件權 18 1333747 •重的路徑時,這個過程允許消除“無現存者”路徑。當構建一個碼字 内的格圖時,Meta·Viterbi檢測器可以採用以下的用來實現執行 Meta-Viterbi 演算法的步驟的僞語言序列(pseudo-language sequence of steps):
Meta Viterbi algorithm applied within the kth codeword: State=r(Step=i. Word=k): The predecessor states are:
State=/·; (Step=j-1, Word=k) State=/^ (Step=j-1, Word=k) where η =r㊉Φ[Λ](勺),r2 = r,
If neither predecessor is valid, the State=r(Step =j, Word=k) is declared not valid
If only one predecessor State=r; (Step=j-1, Word=k) is valid, set
PathMemory(State=r, Step=j. Word=k) = {ey} U PathMemory(State=r/,
Step=j-1, Word=k) (2)
PathMetric(State=r, Step=j, Word=k) = ^)+ PathMetric(State=o, Step=j-l, Word=k) (3)
If only one predecessor State=r^(Step=j-l, Word=k) is valid, set
PathMemory(State=r, Step=j, Word=k) = PathMemory(State=rJ?, Step=j-1, Word=k) ⑷ ,
PathMetric(State=r, Step=j, Word=k) = PathMetric(State=AA Step=j-l, Word=k) (5)
If both predecessors are valid perform, compare: w(ey)+PathMetric(State=r/, Step=j-1, Word=k) vs. PathMetric(State=/j, Step=j-i t Word=k)
If the left-hand-side is smaller, perform (2) and (3), otherwise perform (4) and (5). 如上面的僞語言所示,Meta-Viterbi演算法使用PathMemory變數 確定錯誤事件序列。Meta-Viterbi演算法使用PatchMetric變數確定路 杈距離和累計事件權重。當路徑合併時,Meta-Viterbi演算法執行與兩 條路徑相關的兩個路徑距離之間的比較。確定有著較小值的路徑距 19 丄/^/ 丄/^/ 當應用於兩個料之間的邊界時, # ’ 峨娜路徑距離。 ’ Meta_viterbi演算法用於提供一
源於-個狀錯鮮件制齡支使得,Θ =〜。 圖6是根據本發明的一個實施例,闡明使用μ他為rW演算法應 用於兩個碼子騎邊界的圖。MetaV滅制器可崎肋下的步驟 的僞語言相實卿定·_碼字之_邊界的編_議格圖 的分支的Meta-Vtobi演算法狀態機。 boundatv betw仲n kth (k+”St codeword· — Given ^w+1 = ft,with =Φ[λ](ν) and nk^ =Φ[Λ+1](ν). Introduce the following /+1 branches connecting (Step=2t-1, Word=k) and (Step=0, Word=k+l) State=^ (Step=2t-l,word=k) State=0 (Step=0, Word=k+l) Branch Metric=0, Path Memory for the Branch={} 5ί3ΐβ=〜ΘΦ[Α:](4)(5(βρ=2Μ,νν〇Γ(Ι=Ι〇·>5ΐ3ΐβ=Φ[Α:+1](4)(5ΐβρ=0, Word=k+l)
Branch Metric= w(6,), Path Memory for the Branch= {^}
StatesAeopKi^StepsSt-l.WordslO + StaterOl^+lKi^StepsO.Wordsk+l) _Branch Metricg^), Path Memory for the Branch={6,} 如上面應用於兩個碼字之間的邊界的僞語言代碼,相關的錯誤事 件和事件權重使用變數保存。 20 1333747 旦-個或者多個分支在Meta_Viterbi袼圖中計算出來就可以像 在一個碼字中-樣地執行ACS操作。在—個具體實施例中,對於一個 使用㈣或者位元的奇偶校驗檢驗的制的執行,需要在碼字之 間的邊界執行的ACS操作的總數目小於在碼字㈣定步驟中執行的 ACS操作的總數目。 如圖6所示,對於在第一個碼字和第二個碼字之間的碼字邊界有 兩種可能:“無邊界事件(恥b〇un_ event),,和 '事件u 籲event) ”。因爲必須匹配第—個碼字的累計奇偶校驗,第—個碼字的 奇偶校驗特徵爲^鲁咖]。(例如第一個碼字的累計奇偶校驗和必 須匹配PRML V滅的輸出奇偶校驗)。因此“無邊界事件,,對應的 分支只能來源於狀態“刪”,從而保證任何通過·格圖 Wtrems)的路徑能修復序列n的奇偶校驗錯誤。#考慮邊界錯誤 事件時,與%,事件”相關的分支按如下確定。對於第一個和第二個 碼字的^錯誤事件相應的奇偶校驗特徵如下:φ赚㈣叫和 •雜刚。。】。因爲其保證第一碼字的奇偶校驗等於扣,因而相應的分 支應該從狀態[0100]開始。再增加錯誤事件前,該分支應該在狀態⑽〇] 結束,因爲該狀態對應於第2個碼字的勒始狀態。結果,通過 Meta-Viterbi格圖的路徑就如圖6所示。 圖7是根據本發明的一個實施例,闡明在4位元奇偶校驗碼的 Meta-Vtobi格圖中的存活路徑的圖表。存活路徑表示經過去棄格圖裏 非最小路徑距離的路徑之後保留的路徑。在_狀態娜咖檢測器在 檢測過程中沒有任何錯誤的情況下,Meta_Viterbi演算法將産生路徑内 21 1333747 又有錯誤事件被轉的全零路徑㈤辦地)。在-個具體實施例令, •檢測過程的平均功率消耗通過關閉對於碼字呈現零奇偶校驗特徵的 _^_檢測器的電源來降低。 ® 8疋根據本發明的一個實施例的Meta_Viterbi檢測器綱的功能 框圖。Meta-Viterbi檢測器8〇4包括事件權重處理器_、計算電路 812可偶校驗特徵計算器816和錯誤糾正電路_。事件權重處理器 8〇8可以產生—個或多個格_權重w⑹。計算電路812可以計算— ⑩或夕個/、Meta-Viterbi格圖相關的參數。事件權重處理器8〇8處理 接收到的碼字的—系列含雜訊卜並輸出由PRML Vtobi檢測器提供 的碼字》十算電路812確定對於特定接收到的碼字的每個奇偶校驗特 徵-有最小事件權重的錯誤事件。進一步,計算電路M2記錄任何和 所有的可以跨越碼字之間應_錯誤事件。奇偶校驗特徵計算器816 計算與-個或多個碼字相關的奇偶校驗特徵。奇偶校驗特徵計算器 < & PRML Viterbi檢測器提供的輸出,並輸出奇偶校驗特徵值 到計算電路812。如圖所示,計算電路812接收由事件權重處理器_ 計算出來的事件權重和奇偶校驗校驗特徵值計算器816計算的值。計 算電路幻2確定對應於格圖的一條或多條路徑的最小累計事件權重的 取優路仅。算電路8〗2可以計算錯誤事件序觸累計奇偶校驗。計 算電路812在確定格圖裏的一個或多個路徑的一個或多個累計事件權 重時可以執行一個或多個ACS操作。計算電賴2可以計算與碼字的 -個或多個錯誤事件相關的一個或多個事件權重。此外計算電路812 可以計算與-個或多個碼字相關的累計事件權重。錯誤糾正電路82〇 22 1333747 λ· 糾正由PRML Viterbi檢測器輸出的碼字。事件權重處理器·、計算 '電路812、奇偶校驗特徵計算器816和錯誤糾正電路820可以由任何 類型的用於實現適當狀態機(appropriate state-machine)的數位元邏輯 電路組成。 在個實她例甲,-個64-狀態的Meta-Viterbi檢測器的實現是使 用Η數’該Η數是接近傳、统16_狀態Viterbi的門數的三分之二。用於 跟蹤Meta-Vtobi格圖分支的狀態機相當簡單。格圖在碼字内部是固 鲁疋的’並且僅僅在碼字之間的邊界上的根據哪個錯誤事件的分支屬於 I而變化。錯誤事件距離或事件權重計算的複雜度依賴於使用哪個 類型的檢測器。對於資料獨立的雜訊預測(也就是大家所知的經典線 性Viterbi),-個合適的實現採用匹配瀘波器和常數加法器。對於資料 依賴的雜訊預測,實現變得比較複雜。 據估计對於使用-個6位元奇偶校驗校驗碼來實現資料依賴的 雜訊預測’碼字檢測過程(包括Meta_Viterbi檢測過程)大約比Μ•狀 釀態的Viterbi檢測器複雜麗。在資料獨立的雜訊預測情況下,碼字 檢測過程(包括Meta-Viterbi檢測過程)和i卜狀態的檢測過程 相類似。 本發明是通過-些實關進行描述的,本賴技術人員知悉,在 不脫離本發明的精神和範圍的情況下,可以對這些特徵和實施例進行 各種改變或等效鶴。另外’在本發_教導下,可輯這些特徵和 實施例進行修改以適應具體的情況及材料而不會脫離本發明的精神和 範圍。因此,本發明不受此處所公開的具體實施例的限制,所有落入 23 1333747 .·本中制侧要求範圍_實施靖屬於本發_保護範圍。 【圖式簡單說明】 圖1是根據本發明-個實施例利用Meta_Viterbi演算法的系統的功能 . 框圖; 圖2是根據本發明一個實施例的用於確定錯誤事件的優選集的 Meta-Viterbi檢測器的部件的功能框圖。 鲁圖Μ是根據本發明一個實施例,累計奇偶校驗計算和與*位元奇偶校 驗碼字相關的錯誤事件子集U的子集)的累計權重的表格。 圖3B是根據本發明的一個實施例,闡明根據與圖从描述的 h α μ W—致的錯誤事件得到的16個狀態的鼢乜_viterbi格 圖路徑的框圖。 圖4根據本發明的實例,_ Meta_ViterM格_—部分的框圖。 圖5是根據本發明的一個實施例,闡明當兩條路徑在 φ 格圖合併時,尋找有最低累計事件權重的路徑的框圖。 圖6是根據本發明的一個實施例,闡明使用Meta_ViterM演算法應用 於兩個碼字間的邊界的圖。 圖7是根據本發明的一個實施例,闡明在4位元奇偶校驗碼的 Meta-Viterbi格圖中的存活路徑的圖表。 圖8是根據本發明的一個實施例的Meta_Viterbi檢測器的功能框圖。 【主要元件符號說明】 108噪音源 116 Meta-Vi terbi 檢測器 104通道 112 Viterbi 檢測器 24 1333747 204 Meta-Vi terbi 檢測器 208 212 計算電路 804 808 事件權重處理器 812 816 奇偶校驗特徵計算器 820 事件權重處理器 Meta-Viterbi 檢測器 計算電路 錯誤糾正電路
25
Claims (1)
1333747 十、申請專利範圍: • 種制和取通财信通道傳輸的_個或乡健㈣的瑪字裏 的貝料位7L錯誤的方法’其特徵在於,包括: 第步,使用具有復態的術扮檢測器處理所述一個或多個接 • 收到的碼字; 從所述Viterbi檢測器産生一個輸出;以及 第二步’使用具有2,狀態的Meta_Viterbi檢測器處理所述輸出,所 φ 述通信通道呈現爲碼間干擾; 所述第二步包括: 根據所述Viterbi檢測器輸出的碼字產生一個錯誤事件集; 處理經所述Vi祕檢測n輸出碼字關時處理接收_碼字的雜 訊序列以產生一個或多個格圖的權重; 確疋對於特定接收到的碼字的每個奇偶校驗特徵具有最小事件權 重的錯誤事件; 鲁糾正-個或者多個所述在一個或多個接收到的碼字裏的一個或多 個所述資料位元錯誤。 2、 如申請專利範圍第i項所述之方法,其中,所述使用所述具有y狀 態的術bi檢測器和所述使用所述具有2ί狀態的檢測 器處理提供了與具有2 '狀態的Viterbi檢測器相同的性能。 3、 如申請專利範圍第2項所述之方法,其中,所述檢測 器使用從預定的最似然發生錯誤事件集中選取的錯誤事件。 4、 如申請專利範圍第3項所述之方法,其中,所述廳_減檢測 26 1333747 =:個ΓΓ件集’ £=一£,、一為多個 曰、、Μ ‘、、、原子錯誤事件的黄金集合,V代表输出,G*⑺代 表所有運算蝴合,所有元賴合確定—個包含在 碼字範圍内變換-個或者多個G的原始事件的竭字而得到,對於 所=個或者多個接收到的碼字裏的每個接收到的碼字,所述輸 出提供所述—個或者多個接收到的碼字,所述輸出由公式 v = aigmax logP(^|x) 田么式 I6(W 定義,其中《代表所述一個或者多個 碼字,X代表所述一個或多個碼字。 彳個^雜訊的 5、一_正通信通道的第k個接㈣的碼字中的—個❹個資料位 几錯誤的方法,所述方法包括: 、 確定所述第k個接收到的碼字的一個或多個錯誤事件 E = {e„e2,...,eB},!EcG*(v) , ^ ^ v = ai:gmax logP(4\x) ,到的包含雜訊的碼;,二述一個或多==” =崎誤事件,G為原子錯誤事件的黃金集合V代表輸出… 2代表财運算元㈣合,财縣元賴合抑由確定— 03在竭字範圍内變換—麵 到,使用線性運糞料置^事件的碼字而得 、運 ^所述一個或多個錯誤事件的-個或多個 :偶校驗特徵,所述-個或多個錯誤事件祕糾正所述—個或多 貝科位猶誤’所述雜運算器對所述—個或者多個錯誤事件 進:操作,例如Φ_)··=φ[%)φφ[_㊉獅上⑽; ^定所述-個或多個奇偶校驗特徵相關的一個或多個優選錯誤事 27 1333747 • 使用所述一個或多個優選錯誤事件構造格圖;並且 選擇與最小累計事件權重相關的所述格圖的一個路徑,所述通信 通道呈現爲碼間干擾。 6、 如申請專利範圍第5項所述之方法,其中,所述最小累計事件權 重滿足以下等式:〜=φ[*](ν)。 7、 一種檢測和糾正通過通信通道傳輸的一個或多個接收到的碼字裏 的資料位元錯誤的系統,其特徵在於,該系統包括: 處理所述一個或多個接收到的碼字的Viterbi檢測器,和 處理經所述Viterbi檢測器處理的所述一個或多個接收到的碼字的 Meta-Viterbi檢測器;所述Meta-Viterbi檢測器用於計算事件奇偶 校驗特徵、關聯事件權重和累計事件權重,並用於執行相加、比 較和選擇操作;,所述Meta-Viterbi檢測器包括: 用於處理經所述Viterbi檢測器輸出碼字的同時處理接收到的碼字 的雜訊序列以產生一個或多個格圖的權重的事件權重處理器; 用於計算與一個或多個碼字相關的奇偶校驗特徵計算器; 用於確定對於特定接收到的碼字的每個奇偶校驗特徵具有最小事 件權重的錯誤事件的計算電路; 以及 用於糾正-個或者多個所述在_個或多個接收到的碼字裏的一個 或多個所述資料位元錯誤的錯誤糾正電路。 8、 如申請專利細第7項所述之祕,其巾,所述事件權重處理器、 计算電路、奇偶校驗特徵計算器和錯誤糾正電路使用數位邏輯電 28 1333747 身 .響 路實現。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/049,769 US7490284B2 (en) | 2005-02-03 | 2005-02-03 | Meta-Viterbi algorithm for use in communication systems |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200707920A TW200707920A (en) | 2007-02-16 |
TWI333747B true TWI333747B (en) | 2010-11-21 |
Family
ID=35884908
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW095102834A TWI333747B (en) | 2005-02-03 | 2006-01-25 | Meta-viterbi algorithm for use in communication systems |
Country Status (4)
Country | Link |
---|---|
US (2) | US7490284B2 (zh) |
EP (1) | EP1689084A1 (zh) |
CN (1) | CN1815940B (zh) |
TW (1) | TWI333747B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7469373B2 (en) * | 2005-02-17 | 2008-12-23 | Broadcom Corporation | Application of a Meta-Viterbi algorithm for communication systems without intersymbol interference |
US7512870B2 (en) * | 2006-08-30 | 2009-03-31 | Cisco Technology, Inc. | Method and system for improving the performance of a trellis-based decoder |
WO2008030081A1 (en) * | 2006-09-05 | 2008-03-13 | Telefonaktiebolaget Lm Ericsson (Publ) | Adaptive choice for context source request |
US8077764B2 (en) * | 2009-01-27 | 2011-12-13 | International Business Machines Corporation | 16-state adaptive noise predictive maximum-likelihood detection system |
US9059737B2 (en) * | 2013-01-11 | 2015-06-16 | HGST Netherlands B.V. | Disk drive with distributed codeword blocks |
US9747161B2 (en) * | 2014-10-30 | 2017-08-29 | Fujifilm Corporation | Signal processing device, magnetic information playback device, and signal processing method |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03195129A (ja) * | 1989-12-22 | 1991-08-26 | Mitsubishi Electric Corp | 最尤系列推定装置 |
US5440570A (en) * | 1990-03-27 | 1995-08-08 | National Science Council | Real-time binary BCH decoder |
US5430739A (en) * | 1990-03-27 | 1995-07-04 | National Science Council | Real-time Reed-Solomon decoder |
US5291499A (en) * | 1992-03-16 | 1994-03-01 | Cirrus Logic, Inc. | Method and apparatus for reduced-complexity viterbi-type sequence detectors |
ES2144000T3 (es) * | 1992-05-19 | 2000-06-01 | Koninkl Philips Electronics Nv | Sistema expandido de comunicacion con proteccion de error. |
US5457704A (en) * | 1993-05-21 | 1995-10-10 | At&T Ipm Corp. | Post processing method and apparatus for symbol reliability generation |
JP3328093B2 (ja) * | 1994-07-12 | 2002-09-24 | 三菱電機株式会社 | エラー訂正装置 |
US6029264A (en) * | 1997-04-28 | 2000-02-22 | The Trustees Of Princeton University | System and method for error correcting a received data stream in a concatenated system |
US5926490A (en) * | 1997-05-23 | 1999-07-20 | Cirrus Logic, Inc. | Sampled amplitude read channel employing a remod/demod sequence detector guided by an error syndrome |
US5961658A (en) * | 1997-05-23 | 1999-10-05 | Cirrus Logic, Inc. | PR4 equalization and an EPR4 remod/demod sequence detector in a sampled amplitude read channel |
US6009552A (en) * | 1997-06-18 | 1999-12-28 | Motorola, Inc. | Soft-decision syndrome-based decoder for convolutional codes |
US6052248A (en) * | 1998-01-30 | 2000-04-18 | Cirrus Logic, Inc. | Parity channel code for enhancing the operation of a remod/demod sequence detector in a d=1 sampled amplitude read channel |
US6101626A (en) * | 1998-02-04 | 2000-08-08 | Lsi Logic Corporation | Method for choosing coding schemes, mappings, and puncturing rates for modulations/encoding systems |
US6185175B1 (en) * | 1998-12-02 | 2001-02-06 | Cirrus Logic, Inc. | Sampled amplitude read channel employing noise whitening in a remod/demod sequence detector |
US6981197B2 (en) * | 2001-01-23 | 2005-12-27 | Seagate Technology Llc | Enhanced interleave type error correction method and apparatus |
US6513141B1 (en) * | 1999-05-07 | 2003-01-28 | Cirrus Logic Inc. | Sampled amplitude read channel employing a trellis sequence detector and a post processor for generating error metrics used to correct errors made by the trellis sequence detector |
US6732328B1 (en) * | 1999-07-12 | 2004-05-04 | Maxtor Corporation | Two stage detector having viterbi detector matched to a channel and post processor matched to a channel code |
US6427220B1 (en) | 1999-11-04 | 2002-07-30 | Marvell International, Ltd. | Method and apparatus for prml detection incorporating a cyclic code |
US6829305B2 (en) * | 1999-12-08 | 2004-12-07 | Lg Electronics Inc. | Concatenated convolutional encoder and decoder of mobile communication system |
US6516443B1 (en) * | 2000-02-08 | 2003-02-04 | Cirrus Logic, Incorporated | Error detection convolution code and post processor for correcting dominant error events of a trellis sequence detector in a sampled amplitude read channel for disk storage systems |
US6530060B1 (en) * | 2000-02-08 | 2003-03-04 | Cirrus Logic, Inc. | Sampled amplitude read channel employing a post processor with a boundary error compensator which compensates for boundary error events in a split-field data sector |
JP2001285375A (ja) * | 2000-03-30 | 2001-10-12 | Sony Corp | 符号化装置、符号化方法及び符号化プログラムが記録された記録媒体、並びに、復号装置、復号方法及び復号プログラムが記録された記録媒体 |
US6307901B1 (en) * | 2000-04-24 | 2001-10-23 | Motorola, Inc. | Turbo decoder with decision feedback equalization |
US6671852B1 (en) * | 2000-09-06 | 2003-12-30 | Motorola, Inc. | Syndrome assisted iterative decoder for turbo codes |
US6694477B1 (en) * | 2000-09-28 | 2004-02-17 | Western Digital Technologies, Inc. | Communication channel employing an ECC decoder enhanced by likely error events of a trellis sequence detector |
US6543023B2 (en) * | 2001-02-05 | 2003-04-01 | Agere Systems Inc. | Parity-check coding for efficient processing of decoder error events in data storage, communication and other systems |
US6785861B2 (en) * | 2001-02-09 | 2004-08-31 | Stmicroelectronics S.R.L. | Versatile serial concatenated convolutional codes |
EP1271509A1 (en) * | 2001-06-22 | 2003-01-02 | STMicroelectronics S.r.l. | Method and apparatus for detecting and correcting errors in a magnetic recording channel of a mass storage system |
US20030014716A1 (en) * | 2001-07-16 | 2003-01-16 | Cute Ltd. | Universal lossless data compression |
EP1300955A1 (en) * | 2001-10-03 | 2003-04-09 | STMicroelectronics S.r.l. | A process for decoding signals, system and computer program product therefor |
US6823487B1 (en) * | 2001-11-15 | 2004-11-23 | Lsi Logic Corporation | Method and apparatus for enhancing correction power of reverse order error correction codes |
US6986098B2 (en) * | 2001-11-20 | 2006-01-10 | Lsi Logic Corporation | Method of reducing miscorrections in a post-processor using column parity checks |
JP3823315B2 (ja) * | 2002-05-07 | 2006-09-20 | ソニー株式会社 | 符号化装置及び符号化方法、並びに復号装置及び復号方法 |
US7137056B2 (en) * | 2002-09-25 | 2006-11-14 | Infineon Technologies North America Corp. | Low error propagation rate 32/34 trellis code |
US7328395B1 (en) * | 2004-04-13 | 2008-02-05 | Marvell International Ltd. | Iterative Reed-Solomon error-correction decoding |
US7444582B1 (en) * | 2004-10-27 | 2008-10-28 | Marvell International Ltd. | Architecture and control of reed-solomon error-correction decoding |
US7469373B2 (en) * | 2005-02-17 | 2008-12-23 | Broadcom Corporation | Application of a Meta-Viterbi algorithm for communication systems without intersymbol interference |
US7694205B2 (en) * | 2005-02-28 | 2010-04-06 | Hitachi Global Storage Technologies Netherlands B.V. | Method and apparatus for providing a read channel having combined parity and non-parity post processing |
US7571372B1 (en) * | 2005-06-23 | 2009-08-04 | Marvell International Ltd. | Methods and algorithms for joint channel-code decoding of linear block codes |
US7644338B2 (en) * | 2005-09-13 | 2010-01-05 | Samsung Electronics Co., Ltd. | Method of detecting and correcting a prescribed set of error events based on error detecting code |
US7620879B2 (en) * | 2005-09-13 | 2009-11-17 | Samsung Electronics Co., Ltd. | Method of detecting occurrence of error event in data and apparatus for the same |
-
2005
- 2005-02-03 US US11/049,769 patent/US7490284B2/en not_active Expired - Fee Related
- 2005-09-23 EP EP05020802A patent/EP1689084A1/en not_active Ceased
-
2006
- 2006-01-25 CN CN200610006884.7A patent/CN1815940B/zh not_active Expired - Fee Related
- 2006-01-25 TW TW095102834A patent/TWI333747B/zh not_active IP Right Cessation
-
2009
- 2009-02-05 US US12/366,189 patent/US7836385B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20060174180A1 (en) | 2006-08-03 |
US7490284B2 (en) | 2009-02-10 |
US7836385B2 (en) | 2010-11-16 |
CN1815940A (zh) | 2006-08-09 |
CN1815940B (zh) | 2012-12-12 |
TW200707920A (en) | 2007-02-16 |
US20090228769A1 (en) | 2009-09-10 |
EP1689084A1 (en) | 2006-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7447970B2 (en) | Soft-decision decoding using selective bit flipping | |
CN102077173B (zh) | 利用写入验证减轻代码的误码平层 | |
TWI333747B (en) | Meta-viterbi algorithm for use in communication systems | |
US8321771B1 (en) | Modified trace-back using soft output viterbi algorithm (SOVA) | |
US8407563B2 (en) | Low-complexity soft-decision decoding of error-correction codes | |
CN109347487B (zh) | 基于比特冻结辅助的极化码scl译码方法 | |
US8040953B2 (en) | Reliability metric generation for trellis-based detection and/or decoding | |
US7793201B1 (en) | Bit error detector for iterative ECC decoder | |
US7590927B1 (en) | Soft output viterbi detector with error event output | |
US20090132897A1 (en) | Reduced State Soft Output Processing | |
WO1994020961A1 (en) | Apparatus for reproducing information | |
US8433975B2 (en) | Bitwise reliability indicators from survivor bits in Viterbi decoders | |
US5781569A (en) | Differential trellis decoding for convolutional codes | |
US7765458B1 (en) | Error pattern generation for trellis-based detection and/or decoding | |
US7487432B2 (en) | Method and apparatus for multiple step Viterbi detection with local feedback | |
US7099411B1 (en) | Soft-output decoding method and apparatus for controlled intersymbol interference channels | |
US20060168501A1 (en) | Viterbi decoder for executing trace-back work in parallel and decoding method | |
US8046670B1 (en) | Method and apparatus for detecting viterbi decoder errors due to quasi-catastrophic sequences | |
JP2008118327A (ja) | ビタビ復号方法 | |
CN112165337A (zh) | 基于线性约束的卷积码随机交织序列交织关系估计方法 | |
US20140173381A1 (en) | Bit error detection and correction with error detection code and list-npmld | |
EP1463207A1 (en) | Viterbi decoding for convolutional encoded signals with scattering of known bits | |
US8156412B2 (en) | Tree decoding method for decoding linear block codes | |
TW200820638A (en) | Sequential decoding method and apparatus thereof | |
US8181098B2 (en) | Error correcting Viterbi decoder |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |