TWI330318B - Hardware-assisted device configuration detection - Google Patents

Hardware-assisted device configuration detection Download PDF

Info

Publication number
TWI330318B
TWI330318B TW095134854A TW95134854A TWI330318B TW I330318 B TWI330318 B TW I330318B TW 095134854 A TW095134854 A TW 095134854A TW 95134854 A TW95134854 A TW 95134854A TW I330318 B TWI330318 B TW I330318B
Authority
TW
Taiwan
Prior art keywords
memory device
volatile memory
page
command
execution
Prior art date
Application number
TW095134854A
Other languages
English (en)
Other versions
TW200731074A (en
Inventor
Srinivas Maddali
Steven J Doerfler
Elisha John Ulmer
Xinghui Niu
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW200731074A publication Critical patent/TW200731074A/zh
Application granted granted Critical
Publication of TWI330318B publication Critical patent/TWI330318B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/40Transformation of program code
    • G06F8/54Link editing before load time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1694Configuration of memory controller to different memory types
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Debugging And Monitoring (AREA)
  • Storage Device Security (AREA)
  • Investigating Or Analyzing Materials By The Use Of Electric Means (AREA)
  • Stored Programmes (AREA)

Description

1330318 九、發明說明: 【發明所屬之技術領域】 本發明大體係關於處理系統,且更具體言之,係關於一 種用於偵測處理系統中之裝置的組態之方法及設備。 【先前技術】 作為計算裝置(諸如,行動通信裝置)中之啟動及起始程 序的。p刀,處理益存取一或多個記憶體裝置(諸如,非揮 發性或快閃記憶體裝置),及下載儲存於記憶體裝置中之 應用程式瑪或資料。若干類型的記憶體裝置通常可用於實 把於该等計算裝置中,且因此處理器需要準確且有效地確 定每一記憶體裝置之組態。基於利測的組態,處理器可 進一步產生命令以下載所要的應用程式碼。 已提議若干實施來確定連接至處理器之記憶體裝置的组 實施中,將記憶體裝置資訊在製造期間健存於處 益中。然而,此方法顯得限制了所支援記憶體裝置之數 目且使得更難以在處理器之壽命期間對該等記 入升級。 衣直5丨 岸ί:::施二將記憶體裝置資訊經由多個外部針聊供 應至處理盗。然而’此方法需要專用額外針腳,因此增加 了糸統之成本’且亦顯得限制了所支援記憶曰π 目。 衣1之數 技ΐ(諸如已知貫施中’可指導處理器經由已知的嘗試錯誤 技術(诸如,一兀搜尋)來偵測記憶體裝置之組熊缺、 此方法顯得增加了分配於啟動及起始程 然而, π砰間,因此影 114774.doc 1330318 響系統之效能。 因此,所需為一種用於準確且有效偵測耦接至一計算裝 置中之一處理器之多個記憶體裝置之組態的方法及設備。 【發明内容】 一種用於偵測處理系統中之一裝置的組態之方法及設備 得以描述。在一實施例中,識別一與一記憶體裝置相關聯 之頁面大小參數。另外,亦識別與該記憶體裝置相關聯之 一或多個組態參數’該頁面大小參數及該等組態參數使得 能夠存取該記憶體裝置。最後,將一基於該頁面大小參數 及該一或多個組態參數而自該記憶體裝置下載應用程式資 料之請求傳輸至該記憶體裝置。 【實施方式】 圖1說明一根據本發明之一實施例之用於债測處理系統 中的裝置之組態的設備。如圖j中所說明,設備丨0 (諸如行 動通信裝置)包括一耦接至一或多個記憶體裝置3〇之處理 裝置20 (諸如微處理器)。 在一實施例中,處理裝置20進一步包括一耦接至一處理 器模組24之控制器模組22。控制器模組22及處理器模組24 為經組態以執行偵測設備1〇内之記憶體裝置3〇之組態之操 作的硬體及/或軟體模組,其如下文之進一步之詳細描 述。在一替代實施例中,控制器模組22及處理器模組24可 形成單一處理器以執行偵測設備丨〇内之記憶體裝置別之組 態的操作。 在貫施例中,5己憶體裝置3 0為諸如串列快閃記憶體裝 114774.doc 1330318 置(例如,NAND/0RAND/SuperAND記憶體裝置)之非揮發 性記憶體裝置’其儲存待自處理裝置2G接收—命令時而進 灯下載的應用程式資料。或者,其他非揮發性記憶體裝置 可連接至設備10内之處理裝置2〇。 當系統關閉時,非揮發性記憶體組件及模組不丟失資 料。快閃記憶體裝置作為非揮發性半導體積體電路之架構 係基於以下㈣:記憶體模組报少加以寫A,但經常被讀 取。應用程式資料常駐於快閃記憶體裝置%中由相應位址 定義之特定位置處。 每—記憶體裝置3〇中之真實及虛擬記憶體模組分割為相 等大小的稱為頁面的塊。—記憶體頁面表示可自立址 存取的位元之數目。每一纪愔轳 尤隐體頁面具有一頁面大小,里 視行位址之數目而定。舉例 一 /、 ° 具·有10個仃位址針腳 之記憶體裝置具有1024個位置。 除頁面大小參數外,每一今,陰g*抽
母圯憶體裝置30特徵在於—介 匯流排寬度參數,其指示可同時輸入或存取的資料位元之 數目。基於頁面大小參數及匯流排寬度參數,處理器在啟 動及起始程序期間能夠可靠妯 罪地4別每—記憶體裝置30之類 型,其如下文之進一步之詳細描述。 在一實施例中,如圖1中所+ ^ 固1〒所不,控制器模組22維持 取一儲存模組26 (諸如,眘钮庙、、,μ上 于 資科庫)以儲存記憶體裝置30之% 態參數,諸如,與每一記情#拉 匕隐體裝置30相關聯的頁面大 數及/或介面匯流排寬度來齡。 " 扯 > 數或者,控制器模組22可在 設備10内之一遠端位置中儲存盥 在 ”己隐體裝置30相關聯的頁 114774.doc 山 U318 面大小參數及/或介面匯流排寬度參數。 圖2為一說明一根據本發明之一實施例之用於偵測處理 系統中的裝置的組態之程序的互動圖。如圖2中所說明, 肩%序開始於塊1 〇5處,在此處理裝置2〇内之控制器模組 22傳輪—重設命令至記憶體裝置30。在一實施例中,在設 備1 〇之電力開啟序列及隨後的啟用期間,記憶體裝置3〇需 要在存取記憶體前接收及執行重設命令◊或者,當設備⑺ 處於待機模式時,記憶體裝置30可不支援重設命令且可忽 略°玄叩令,例如在記憶體裝置30為一 SuperAND串列快閃 記憶體裝置之情況下。 在塊110處,έ己憶體裝置3 〇指示該重設命令之執行及完 成。在—實施例中,記憶體裝置30傳輸一指示命令執行之 狀態的位元信號。控帝J器模組22監視命令執行之狀態並债 測重叹命令執行之完成,其如下文結合圖4之進一步之詳 細描述。 隨後,在塊115處,控制器模組22傳輸一自動偵測命令 序列至§己憶體裝置30,該命令序列指示讀取及偵測記憶體 、 之頁面大小所需要之資料的預定數量。在一實施例 °又命々及自動偵測命令接連發送至該記憶體裝置 3〇。自動偵測命令序列為用以偵測與記憶體裝置30相關之 頁面大小及其他參數之—流。該自動谓測序列使用 256/512位元組頁面快閃記憶體裝置與具有更高值頁面大 J之’、他快閃記憶體裝置相對照之行為的差異,其如下文 結合圖5之進一步之詳細描述。 ll4774.doc ―在塊m處,’記憶體裝置30接收自動價測命令序列且指 P _之執H在—實施例巾,記憶體裝置3〇傳輸 :指示自編序列内之每-命令之執行的狀態之位元信 號。,制β模組22監視命令執行之狀態且偵測自動债測序 列之兀成其如下文結合圖5之進一步之詳細描述。基於 自圯憶體裝置30傳輸之位元信號(其指示對自動偵測序列 。應)控制器模組22接著識別記憶體裝置為— 2位元、,且調頁裝置或為一更大大小之調頁裝置(諸 如,2Κ位元組調頁裝置),其如結合圖5之進一步之詳細描 述。一旦命令之執行完成’記憶體裝置30使(例如)常駐於 記憶體裝置30上之内部緩衝器中的—頁面f料可用於控制 器模組22。 在塊125處,控制器模組22存取可用的頁面資料且再次 識別記憶體裝置30之頁面大小參數,其如結合圖6之進一 步之詳細描述。 在塊130處,控制器模組22將與記憶體裝置川相關聯之 頁面大小參數儲存於儲存模組26中。 在塊135處,控制器模組22自可用的頁面資料讀取預定 量之資料。在塊140處,控制器模組22基於所讀取的資料 偵測與記憶體裝置3〇相關聯之一或多個組態參數。在一實 施例中,控制器模組22自頁面資料擷取並解碣多個預定資 料序列以識別組態參數,諸如記憶體裝置3〇之介面匯流排 寬度參數。在一替代實施例中’為了安全原因,可將使得 可用於控制器模組22之頁面資料加密’且因此控制器模組 114774.doc 1330318 22或處理器模組24在解碼及識別該等組態參數(諸如,介 面匯流排寬度參數或其他需要的組態參數)之前進一步解 密資料。 在一實施例中,所儲存的頁面大小參數及經識別的組態 參數,使處理裝置20能夠確定記憶體裝置3〇之組態。在一 替代實施财,頁面資料可併人與記憶體裝置%相關之其 他資訊,諸如連接至記憶體裝置3〇的其他組件。
在塊145處,控制器模組22傳輸或以其他方式使得頁面 資料及組態參數(包括儲存於儲存模組26内之頁面大小參 數)可用於處理器模組24。在塊150處,處理器模組Μ指導 控制器模組22自記憶體裝置30下載應用程式碼。最後,在 塊155處’基於頁面大小參數及介面匯流排寬度參數,處 理裝置20内之㈣器模組22傳輸—自該記憶體裝置%下載 應用程式碼的請求。
園3為一說明一根據本發 —,.ί Ί只况J _工王 系統中的裝置的組態之方法的流程圖。如圓3之實施例中 所說明,在處理塊21〇處,—重設命令經發出且傳輸至記 憶體裝置30。在處理塊22G處,—自動_命令序列經發 出且傳輸至記憶體裝置30。 在處理塊23G處,在記憶體裝置3G處存取含有預定量的 資料之頁面資料。在處理塊24〇處’自可用的頁面資料識 別與該記憶體裝置3 0相關聯之一頁面大小參數。 ° 在處理塊250處’與該錢體裝置3()相關聯之頁面大小 參數儲存於儲存模組26中。在處理&26〇處,自胃面資料 114774.doc 擷取且解碼多個預s f料序列,以識別與記憶體裝置%相 關聯之-d㈣參數,諸如該記憶體裝置3G之一介面 匯流排寬度參數。 在處理塊270處,偵測與記憶體裝置3〇相關聯之組態參 數。最後,在處理塊28〇處,基於經識別之頁面大小:數 及、且〜、參數,將下載應用程式蹲之—請求傳輸至該記憶體 裝置30。 /圖4為一說明在根據本發明之一實施例之用於偵測處理 系統中的I置的乡且態的$法内之重設命令之執行的流程 圖。如圖4中所說明,在處理塊31〇處,接收重設命令之選 擇。在一實施例中’控制器模組22自處理器模組24接收重 »又〒令之選擇,用於進一步傳輸至記憶體裝置^ 在處理塊320處,接收傳輸該重設命令之指令。在一實 施例中,處理器模組24提示控制器模組22發出重設命令且 傳輸該重設命令至記憶體裝置30。 在處理塊330處’將該重設命令傳輸至記憶體裝置3〇且 孤視„亥重设命令之執行的狀態。在一實施例中,控制器模 組22傳輪該重設命令至記憶體裝置30且藉由監視一由該記 隐體震置30傳輸的位元信號之確證或解除確證而進一步檢 查在^憶體裝置30處的執行之狀態,該位元信號指示重設 命令執行之完成。 在處理塊340處’做出重設命令之執行是否完成的決 策。右重設命令之執行未完成,則重複處理塊330及340。 ’若重設命令之執行完成,則在處理塊350處,做 II4774.doc ]2 1330318 出是否存在任何執行錯誤的隨後決策。若存在執行錯誤, . 則在處理塊360處,控制器模組22發出一錯誤命令且指導 . 具有執行錯誤之處理器模組24。反之,若重設命令之^ 無錯誤,則程序跳至結合圖3詳細論述的塊22〇。 丁 圖5為-說明在根據本發明之—實施例之用於偵測處理 系統中的裝置的組態的方法内之自動偵測命令序列之執行 的流程圖。如圖5中所說明’在結合圖3詳細論述的處理: • 21°隨後,在處理塊4〇5處,接收一自tM貞測命令之選擇。 在一實施例中,控制器模組22自處理器模組24接收命令之 選擇,用於進一步傳輸至記憶體裝置3〇。 • 在處理塊410處,接收傳輸一自動偵測命令序列之指 令。在一實施例中,處理器模組24提示控制器模組22發出 自動偵測命令序列並傳輸相關的命令至記憶體裝置3 〇。 在處理塊415處,將一頁面讀取命令傳輸至記憶體裝置 30且隨後監視該頁面讀取命令之執行的狀態。在一實施例 • 中,控制器模組22傳輸頁面讀取命令至記憶體裝置3〇。 在處理塊420處,將頁面位址座標傳輸至記憶體裝置 30。在一實施例中,控制器模組22傳輸頁面位址座標,諸 如’記憶體頁面之開始的開始行位址及開始列位址。 在處理塊425處,在一預定時段内監視該頁面讀取命令 之執行狀態。在一實施例中,控制器模組22藉由在一預定 時段内監視由該記憶體裝置3 0傳輸的一位元信號之確證或 解除確證而進一步檢查該頁面讀取命令在記憶體裝置3〇處 之執行之狀態,該位元信號指示該頁面讀取命令執行之開 114774.doc 1330318 始。在-實施例中,該預定時段為3〇〇奈秒、或者 器模組22可經程式設計以在其他不同的時段 二 執行狀態。 "視 的 , <〜机仃疋否已開始 決策。若控制器模組22偵測到頁面讀取命令之執行 始’則在處理塊權)處’控制器模組22將記憶體裝置3〇: 別為具有256位元組/512位元組頁面大小。 °
在-實施例中’若控制器模組22偵測到頁面讀取命令之 執行尚未開始’則在處理塊435處,控 讀取開始命令至該記憶體裝置3〇。 在處理塊440處’在-預定時段内監視該讀取開始命令 之執行狀態。在一實施例中,控制器模組22藉由在一第二 預定時段内監視由該記憶體裝置3〇傳輸的一位元信號之: 證或解除確證而進-步檢查該讀取開始命令在記憶m
3〇處之執行之狀態,該位元信號指示該讀取開始命令之執 ^在-實施例中,該預定時段為300奈秒。或者控制 益模組22可經程式設計以在其他不同時段内監視該讀取開 始命令之執行。 在處理塊445處,做出頁面讀取命令之執行是否已開始 的決策。若#頁面讀取命令之執行尚未開#,則在處理塊 處,控制器模組22發出一錯誤命令且指導具有執行錯 =之處理器模組24。反之,在—實施例中,若該頁面讀取 命令之執行已開始,則在處理塊45S處,控制器模組22將 記憶體裝置30識別為具有一更高值位元組頁面大小,諸 114774.doc 14 1330318 如,2K位元組頁面大小。 在已確定記憶體裝置3〇之頁面大小參數後,程序在處理 塊465處繼續進行’在此,纟-實施例中,做出自動偵測 °Ρ 7序列執仃是否完成的決策。在-替代實施例中,對於 、-串歹】快閃°己憶體袭置(諸如,SuperAND快閃記憶體裝 置)必須發出—讀取停止命令以停止頁面讀取並完成該 自動偵測命令序列。 在一實施例中,當自動偵測命令序列之執行完成時,程 序跳至結合圖3詳細論述的塊230。 圖6為一說明在根據本發明之一實施例之用於偵測處理 糸統中的裝置的組態的方法内之頁面大小參數之識別的流 私圖如圖6中所s兒明,在結合圖3詳細論述的處理塊2 3 〇 隨後,在處理塊510處,自可用頁面資料擷取頁面大小資 訊。在一實施例中’控制器模組22存取使得在記憶體裝置 3〇處可用的頁面資料、對記憶體裝置3〇之頁面大小執行額 外檢查並偵測與各記憶體裝置30相關聯之頁面大小參數。 在一實施例中,在處理塊520處,做出頁面大小是否等 於一預定值(諸如,512位元組)的決策。若控制器模組22獲 知記憶體裝置30之頁面大小等於該預定值(在此狀況下為 512位元組),則在處理塊53〇處,控制器模組以經進一步 組態以用於512位元組頁面記憶體裝置30。反之,若與記 憶體裝置30相關聯之頁面大小具有一不同值(諸如,2〖位 元組),則在處理塊540處,控制器模組22經進一步組態以 用於使得可由記憶體裝置30利用的頁面之適當位元組值。 114774.doc 15 1330318 最後’程序跳至結合圖3詳細論述的塊250。 圖7展不一其中可執行一組指令之 '一電腦系統6〇〇之一 例不性形式下的機器之圖示,該組指令用於使該機器執行 上述方法論中之任一者。在替代實施例中,該機器可包含 網路路由器、網路開關、個人數位助理(pDA)、蜂巢式電 話、網路工具(web appiiance)或能夠執行一序列指定待由 忒機器採取的行動之指令之任何機器或計算裝置。
電腦系統600包括一處理器6〇2、一主記憶體6〇4及—靜 _記憶體606,其經由一匯流排6〇8相互通信。電腦系統 600可進一步包括一視訊顯示器單元610,例如,液晶顯示 器(LCD)或陰極射線管(CRT) ^電腦系統6〇〇亦包括一文數 予輸入裝置612(例如,鍵盤)、一游標控制裝置614(例如, 滑鼠)、一磁碟驅動器單元616、一信號產生裝置62〇(例 如’揚聲器)及一網路介面裝置622。
磁碟驅動器單元61 6包括一機器可讀媒體624,其上儲存 體現上述方法論中之任一者或全部之一組指令(意即,軟 體)626。軟體626亦展示為完全或至少部分常駐於主記憶 體604内及/或處理器6〇2内。軟體㈣可進一步經由網料 面裝置622傳輪或接收。 熟習此項技術者將瞭解,資 術及技藝中之任一者來表示。 通篇加以引用的資料、指令、 符號及晶片可由電壓、電流、 或粒子或者其任何組合來表示 訊及信號可使用多種不同技 舉例而言,可在上文描述中 命令、資訊、信號、位元' 電磁波、磁場或粒子、光場 114774.doc 1330318
熟習此項技術者將進一步瞭解,結合本文中所揭示之實 施例加以描述的各種說明性邏輯塊、模組、電路及演算法 步驟可實施為電子硬體、電腦軟體或者兩者之組合。為清 晰地說明硬體與軟體之此互換性’各種說明性組件、塊、 模組、電路以及步驟已在上文大體根據其功能性進行了描 述。將該功能性實施為硬體或軟體視特定應用及外加於整 個系統上的設計限制而定。對於每一特定應用,熟習此項 技術者可以不同的方式實施所描述的功能性,但不應將該 等實施決策解釋為引起對本發明之範疇之偏離。
結合本文中所揭示之實施例加以描述的各種說明性邏輯 塊、模組及電路可使用經設計以執行本文中所描述之功能 之一通用處理器、一數位信號處理器(DSp)、一特殊應用 積體電路(ASIC)、-場可程式化_列(FpGA)或其他可程 式化邏輯裝置、離散閘或電晶體邏輯、離散硬體組件或其 之任何組合來實施或執行。通用處理器可為一微處理器, 但或者’處理器可為任何習知的處理器、控制器、微控制 器或狀態機。處理器亦可實施為計算裝置之組合,例如, 一 DSP與一微處理器之組合、複數個微處理器之組合、盘 核相連之-或多個微處理器之組合或任何其他該組 態0 結合本文中所揭示之實施例加以描 步驟可直接體現於硬體中、由一 U —法之 去夕4“ 執行之軟體中或兩 者組合中。應瞭解,此等實施例可 以支援軟體程式,1 組粒式次用 、在某些形式的處理器或處理核(諸 114774.doc 1330318 電腦之CPU)上執行,或以其他方式在機器或電腦可讀 媒體之上或之内實施或實現。機器可讀媒體包括用於儲存 或傳輸機器(例如,電腦)可讀形式之資訊之任何機構。舉 例而言,機器可讀媒體包括RAM記憶體、快閃記憶體、 R〇M記憶體、EPR0M記憶體、EEpR〇M記憶體、暫存器、 硬碟、可移磁碟、CD_R0M或此項技術中已知之任何其他 形式的儲存媒體。將一例示性儲存媒體耦接至處理器,使 得該處理器可自該儲存媒體讀取資訊及將資訊寫入至該儲 存媒體。或者,儲存媒體可整合至處理器。處理器及儲存 媒體可常駐於-ASIC中。ASIq常駐於—使用者終端 中。或者,處理器及儲存媒體可作為離散組件常駐於一使 用者終端中。 所揭示實施例之先前描述經提供以使得任何熟習此項技 術者能夠製造或使用本發明。熟習此項技術者將易瞭解對 該等實施例之多種修改,且在不偏離本發明之精神或範疇 之情況下,可將本文中定義之一般原理應用於其他實: 例。因此,本發明並不意欲限制於本文中所展示之實施 例,而係符合與本文中所揭示的原理及新穎特徵一致之最 廣泛的範疇。 【圖式簡單說明】 圖1說明一根據本發明之一實施例之用於偵測處理系統 中的裝置之組態的設備; 圖2為一說明一根據本發明之一實施例之用於偵測處理 系統中的裝置的組態之程序的互動圖; 114774.doc •18- 圖3為—說明—摘祕丄 根據本發明之一實施例之用於偵測處理 糸統中的^的組態之方法的流程圖; ^ 為說明在根據本發明之一實施例之用於偵測處理 二中的裝置的組態的方法内之重設命令之執行的流程 園, 為說明在根據本發明之一實施例之用於偵測處理 系先中的裝置的組態的方法内之自動偵測命令序列之執行 的流程圖; /圖6為|明在根據本發明之一實施例之用力债測處理 糸統中的裝置的組態的方法内之頁面大小參數之識別的流 程圖; 圖7為其中可執行一組指令之、一電腦系統之一例示性 形式下的機器之圖示。 【主要元件符號說明】 10 設備 20 處理裝置 22 控制器模組 24 處理器模組 26 儲存模組 30 記憶體裝置 600 電腦系統 602 處理器 604 主記憶體 606 靜態記憶體 114774.doc •19- 1330318
608 610 612 614 616 620 622 626 匯流排 視訊顯示器單元 文數字輸入裝置 游標控制裝置 磁碟驅動器單元 信號產生裝置 網路介面裝置 機器可讀媒體 指令/軟體 114774.doc • 20

Claims (1)

1330318 99.5 19 年 H曰修正本 第095134854號專利申請案 - 中文申請專利範圍替換本(99年5月) • 十、申請專利範圍: 一種用於組態偵測之方法,其包含·· 傳送重°又命令至—非揮發性記憶體裝置; 猎由監視一從該非揮發性記憶體裝置接收之位元信號 以監視該重設命令之執行的狀態,該位元信號指示該重 設命令之執行的完成; 識別-與該非揮發性記憶體裝置相關聯之頁面大小參 數’其根據—介於傳送—讀取命令至該非揮發性記憶體 裝置與該非揮發性記憶體裝置執行該讀取命令之時間間 隔; 識別與該非揮發性記憶體裝置相關聯之至少一組態參 數’該頁面大小參數及該至少—組態參數使得能夠偵測 該非揮發性記憶體裝置;及 基於該頁面大小參數及該至少—組態參數,傳輸—自 該非揮發性記憶體裝置下載應用程式資料的請求。 2.如請求項1之方法,其中識別該頁面大小參數進一步包 含: 傳輸一自動偵測命令序列至該非揮發性記憶體裝置, 該自動偵測命令序列指示偵測該頁面大小參數所需要之 預定量的資料;及 自s玄非揮發性記憶體裝置存取可用的頁面資料該頁 面育料含有該預定量的資料。 3·如請求項2之方法,其中該頁面資料進一步包含該非揮 發性記憶體裝置之一第一資料頁面。 H4774-990519.doc 4‘ :請求項2之方法’其中識別該頁面大小參數進一步包 含將該頁面大小參數儲存於-儲存模組中。 5.如請求項3之方法,丨中傳輸該自動偵測命令序列進-步包含: 傳輸一頁面讀取命令至該非揮發性記憶體裝置; 傳輸該第一資料頁面之頁面位址座標至該非揮發性記 憶體裝置;及 在一預定時段内監視該頁面讀取命令之執行的狀態。 6·如凊求項5之方法,其中該預定時段為3〇〇奈秒。 7.如請求項5之方法,其進一步包含: 若▲該非揮發性記憶體裝置在該預定時段内開始執行該 頁面讀取命令,則識別該頁面大小參數之一 256/512位元 組值,並將該非揮發性記憶體裝置識別為一 256/512位元 組頁面大小非揮發性記憶體裝置。 8·如請求項5之方法,其中該監視進一步包含: 監視一自該非揮發性記憶體裝置接收的位元信號,該 位元信號指示該頁面讀取命令之執行的開始。 9. 如請求項5之方法,其進一步包含: 若該非揮發性記憶體裝置在該預定時段内未能開始執 行歧頁面讀取命令,則傳輸一讀取開始命令至該非 性記憶體裝置;及 x 在一第二預定時段内監視該讀取開始命令之執一 熊。 订的狀 10. 如請求項9之方法,其進一步包含: 114774-990519.doc 1330318 若該非揮發性記憶體裝置在該第二預定時段内開始執 仃該讀取開始命令,則識別該頁面大小參數之一預定 值,其高於一5 12位元組值。 11. 如請求項1〇之方法,其中該預定值為一2K位元組值。 12. 如請求項9之方法,其中監視該讀取開始命令之執行的 狀態進一步包含: 監視一自該非揮發性記憶體裝置接收的位元信號,該 位疋信號指示該讀取開始命令之執行的開始。 13·如請求項2之方法,其中識別該至少一組態參數進一步 包含: 自該頁面資料擷取複數個預定資料序列;及
對每一資料序列進行解碼,以識別與該非揮發性記憶 體裝置相關聯之該至少—組態參數。 如明求項1之方法,其中該至少一組態參數進一步包含 一與該非揮發性記憶體裝置相關聯之介面匯流排寬度參 數。 1 5 ·如请求項2之方法,其中識別該頁面大小參數進一步包 含: 判定該頁面大小參數是否具有一 512位元組值。 16·如請求項15之方法,進一步包含: 載入一與該頁面大小參數之該512位元組值相關聯之 預定組態。 17.如請求項15之方法,其進一步包含: 方該頁面大小參數不具有一 5 12位元組值,則載入一 114774-990519.doc 1330318 與該頁面大小參數 18.如請求項1之方法 求進—步包含: 之一所偵測值相關聯之預定組態。 ,其中傳輸該下載應用程式資料的請 自-處理器模組接收一下載應用程式資料的指令。 .種用於組態偵測之設備,其包含: —控制器模組,其用於傳送一重 ^ 一 菫叹〒令至一非揮發性 置及猎由監視一從該非揮發性記憶體裝置接枚 几信號以監視該重設命令之執行的狀態,該位元信 4 τ該重&命令之執行的完成、識別—與該非揮發性 =體裝置相關聯之頁面大小參數,其根據—介於傳送 項取命令至該非揮發性記憶體裝置與該非揮發性記 體袭置執行該讀取命令之時間間隔、及用於識別與該: 揮發性記憶體裝置相關聯之至少一組態參數,該頁面大 h數及Θ至少-組態參數致能該非揮發性記憶體裝置 之偵測;及 一地理器模組,其_接至該控制器模組,用於指導該 控制器模組基於該頁面大小參數及該至少—組態參數自 .玄非揮發性記憶體裝置下載應用程式資料,該控制器模 、錢-步傳輸-下載該應用程式f料之請求至該非揮發 性記憶體裝置。 2〇.如請求項19之設備,其中該控制器模組進一步:傳輸一 自動偵測命令序列至該非揮發性記憶體裝置,該自動偵 測命令序列指示债測該頁面大小參數所需要之預定量的 資料;及自該非揮發性記憶體裝置存取可用的頁面資 114774-990519.doc 1330318 料,該頁面資料含有該預定量的資料。 如。月求項2G之設備,其中該頁面資料進-步包含該非揮 發性記憶體裝置之一第一資料頁面。 22. 如請求項2〇之設備,該控制器模組進一步將該頁面大小 參數儲存於一儲存模組中。 23. 如^求項21之設備,其中該控制器模組進一步傳輸一頁 面項取命令至該非揮發性記憶體裝置、傳輸該第一資料 • 頁面之頁面位址座標至該非揮發性記憶體裝置及在一預 定時段内監視該頁面讀取命令之執行的狀態。 24. 如印求項23之設備,其中該預定時段為遍奈秒。 胃東項23之ax傷’其中若該非揮發性記憶體裝置在該 預定時段㈣始執行該頁面讀取命令,則該控制器模植 冑—步識別該頁面大小參數之—256/512位元組值,並將 該非揮發性記憶體裝置識別為一 256/512位元組頁面大小 非揮發性記憶體裝置。 • 26·如請求項23之設備,其中該控制器模組進-步監視-自 該非揮發性記憶體裝置接收的位元信號,該位元信號指 不該頁面讀取命令之執行的開始。 s 月求項23之。又備’其中若該非揮發性記憶體裝置在該 預定時段内未能開始執行該頁面讀取命令,則該控制器 模組進-步傳輸1取開始命令至該非揮發性記憶體裝 置,且在一第二預定時段内監視該讀取開始命令 : 的狀態。 丁 认如請求項27之設備’其中若該非揮發性記憶體裝置在該 114774-990519.doc 1330318 29. 30. 31. 32. 33. 34. 35. 36. T預定時段内開始執行該讀取開始命♦,則該控制器 模組進-步識別該頁面大小參數之—預定值,其高於一 5 12位元組值β. "月求項28之没備,其中該預定值為一 2Κ位元組值。 如明求項27之設備中該控制器模組進一步監視一自亥非揮發性憶體裝置接收的位元信號,該位元信號指 示s亥讀取開始命令之執行的開始。 如4求項20之設備,其中該控制器模組進一步自該頁面 資料擷取複數個預定資料序列,且對每一資料序列進行 解碼,以識別與該非揮發性記憶體裝置相關聯之該至少 一組態參數。 如凊求項19之設備,其中該至少一組態參數進一步包含 與及非揮發性記憶體裝置相關聯之介面匯流排寬度參 數。 如請求項20之設備,其中該控制器模組進一步判定該頁 面大小參數是否具有一 5 1 2位元組值。 如請求項33之設備,其中該控制器模組進一步載入一與 該頁面大小參數之該5 12位元組值相關聯的預定組態。 如請求項33之設備,其中若該頁面大小參數不具有一 512位元組值,則該控制器模組進—步載入一與該頁面 大小參數之一所偵測值相關聯之預定組態。 一種用於組態偵測之設備,其包含:用於傳送一重設命令至一非揮發性記憶體裝置之構 件; 114774-990519.doc •6· 用於藉由監視-從該非揮發性記憶體裝置接收之位元 W以監視該重設命令之執行的狀態之構件,該位元信 號指不該重設命令之執行的完成; 用於識別一與該非揮發性記憶體裝置相關聯之頁面大 小參數之構件’其㈣-介於料—讀取命令至該非揮 發性記憶體裝置與該非揮發性記憶體裝置執行該讀取命 令之時間間隔; 用於識別與該非揮發性記憶體裝置相關聯之至少一組 態參數之構件,該頁面大小參數及該至少-組態參數致 能該非揮發性記憶體裝置之偵測;及 用於基於該頁面大小參數及該至少-組態參數傳輸- 自該非揮發性記憶體裝置下載應用程式資料的請求之構 件。 37. 38. 39. 40. 如請求項36之設備,其進一步包含: 用於傳輸一自動偵測命令序列至該非揮發性記憶體裝 置之構件,該自動偵測命令序列指示偵測該頁面大小參 數所需要之預定量的資料;及 用於自該非揮發性記憶體裝置存取可用的頁面資料之 構件,該頁面資料含有該預定量的資料。 如喷求項37之設備,其中該頁面資料進一步包含該非揮 發性記憶體裝置之一第一資料頁面。 如清求項37之設備’其進一步包含用於將該頁面大小參 數儲存於一儲存模組中之構件。 如請求項38之設備,進一步包含: 114774-990519.doc 1330318 用於傳輸一頁面讀取命令至該非揮發性記憶體裴置之 構件; ~ 用於傳輸該第一資料頁面之頁面位址座標至該非揮發 性記憶體裝置之構件;及 用於在一預定時段内監視該頁面讀取命令之執行之狀 態的構件。 41. 如請求項40之設備,其中該預定時段為3〇〇奈秒。 42. 如請求項40之設備,其進一步包含: 用於在該非揮發性記憶體裝置在該預定時段内開始執 行該頁面讀取命令之情況下,識別該頁面大小參數之一 256/5 12位元組值並將該非揮發性記憶體裝置識別為— 256/5 12位元組頁面大小非揮發性記憶體裝置之構件。 43·如請求項40之設備,其進一步包含: 用於監視一自該非揮發性記憶體裝置接收之位元信號 之構件,該位元信號指示該頁面讀取命令之執行的開 始。 44. 如請求項4〇之設備,進一步包含: 用於在該非揮發性記憶體裝置在該預定時段内未能開 始執行該頁面讀取命令之情況下,傳輸一讀取開始命令 至該非揮發性記憶體裝置之構件;及 用於在一第二預定時段内監視該讀取開始命令之執行 的狀態之構件。 45. 如請求項44之設備,其進一步包含: 用於在該非揮發性記憶體裝置在該第二預定時段内開 114774-9905I9.doc 46. 47. 48. 49. 50. 51. 52. 始執行該讀取開始命令之情況下,識別該頁面大小參數 之預定值之構件,該預定值高於一 512位元組值。 如請求項45之設備,其中該預定值為一2K位元組值。 如請求項44之設備,其進一步包含: 用於監視一自該非揮發性記憶體裝置接收之位元信號 之構件,該位元信號指示該讀取開始命令之執行的開 始。 如請求項37之設備,其進一步包含: 用於自該頁面資料擷取複數個預定資料序列之構件;及 用於對每一資料序列進行解碼以識別與該非揮發性記 憶體裝置相關聯之該至少一組態參數之構件。 如請求項36之設備,其中該至少—組態參數進一步包含 一與該非揮發性記憶體裝置相關聯之介面匯流排寬度參 數。 如請求項37之設備,其進—步包含: 用於判定該頁面大小參數是否具有一 512位元組值之 構件。 如請求項50之設備,其進一步包含: 用於载入一與該頁面大小參數之該5 12位元組值相關 聯之預定組態之構件。 如請求項50之設備,其進一步包含: 用於在該頁面大小參數不具有一 512位元組值之情況 下載入一與该頁面大小參數之一所偵測值相關聯之預 定組態之構件。 114774-990519.doc •9· 丄幻0318 53. 如請求項36之設備’其進一步包含: 用於自一處理器槿相垃队 之播料 、、'接枚—下載應用程式資料的指令 t構件。 54. —種以電腦可執行指今 ^ aK< 7編碼之電腦可讀媒體,其中該等 電細可執行指令之執行係用於: 傳送—重設命令 — — 非揮發性記憶體裝置; 藉由監視一從該非揮發性 ,、,&、 丨。己隐體裝置接收之位元信號 成視i玄重設命令之執杆的扯 ^ ^ 執仃的狀態,該位元信號指示該重 °又叩$之執行的完成; 識別-與該非揮發性記憶料置相關聯之頁面大小參 F晋=根冑;1於傳送—讀取命令至該非揮發性記憶體 展置與該非揮發性記憶體梦 褒置執订該璜取命令之時間間 隔; 識別與該非揮發性記憶體裝置相關聯之至少—组離參 該1面大小參數及該至少—㈣參數使得能_測 5亥非揮發性記憶體裝置;及 、、 55. 基於該頁面大小參數及該至少一組態參數,傳輸一自 該非揮發性記㈣裝置下载應用程式資料的請求。 如請求項54之電腦可讀媒體,其中用於識別該頁面大小 參數的該等電腦可執行指令之執行係進一步用於: 傳輸-自動價測命令序列至該非揮發性記憶體裝置, 該自動偵測命令序列指示㈣該頁面大小參數、 預定量的資料;及 自該非揮發性記憶體裝置存取可用的頁面資料,該頁 114774-990519.doc 1330318 面資料含有該預定量的資料。 56. 如請求項55之電腦可讀媒體, 八T忒頁面資料進一步包 含該非揮發性記憶體裝置之—第一資料頁面。 57. 如請求項55之電腦可讀媒體, 八Τ識別該頁面大小參數 進-步包含將該頁面大小參數儲存於一儲存模组中。 58. 如請求項56之電腦可讀媒體’其中用於傳輸該自動偵測 命令序列的該等電腦可執行指令之執行係進一步用於: 傳輸一頁面讀取命令至該非揮發性記憶體裝置;、 傳輸該第一資料頁面之頁面位址座 止!琛至該非揮發性記 憶體裝置;及 在一預定時段内監視該頁面讀取命令之執行的狀離。 认如請求項58之電腦可讀媒體,其中該預定時段為则奈 秒。 6〇.如請求項58之電腦可讀媒體,其中該等電腦可執行指令 之執行係進一步用於: • #該非揮發性記憶體裝置在該預定時段内開始執行該 頁面讀取命令,則識別該頁面大小參數之- 256/512位元 組值,並將該非揮發性記憶體裝置識別為一 256/5丨2位元 組頁面大小非揮發性記憶體裝置。 6Κ如請求項58之電腦可讀媒體,其_用於監視的該等電腦 可執行指令之執行係進一步用於: 監視一自該非揮發性記憶體裝置接收的位元信號,該 位元信號指示該頁面讀取命令之執行的開始。 62.如請求項58之電腦可讀媒體,其中該等電腦可執行指令 114774-990519.doc 之執行係進一步用於: 若該非揮發性記憶體裝置在該預定時段内未能開始執 订該頁面讀取命令,則傳輸一讀取開始命令至該非揮發 性記憶體裝置;及 在一第二預定時段内監視該讀取開始命令之執行的狀 態。 63.如請求項62之電腦可讀媒體,其中該等電腦可執行指令 之執行係進一步用於: 若該非揮發性記憶體裝置在該第二預定時段内開始執 行該讀取開始命令,則識別該頁面大小參數之一預定 值,其高於一 512位元組值。 64·如請求項63之電腦可讀媒體’其中該預定值為—2K位元 紐值。 65. 如請求項62之電腦可讀媒體,其中用於監視該讀取開始 命令之執行的狀態的該等電腦可執行指令之執行係進一 步用於: 監視一自該非揮發性記憶體裝置接收的位元信號,該 位元彳§號指示該讀取開始命令之執行的開始。 66. 如請求項55之電腦可讀媒體,其中用於識別該至少一組 態參數的該等電腦可執行指令之執行係進一步用於: 自該頁面資料擷取複數個預定資料序列;及 對每一資料序列進行解碼’以識別與該非揮發性記憶 體裝置相關聯之該至少一組態參數。 67. 如請求項54之電腦可讀媒體,其中該至少一組態參數進 114774-990519.doc 12 68, 69. 步包含一與該非揮發性記憶體裝置相關聯 棑寬度參數。 之介面匯流 如請求項55之電腦可讀媒體 參數的該等電腦可執行指令 判定該頁面大小參數是否 如3月求項6 8之電腦可讀媒體 之執行係進一步用於: ,其中用於識別該頁面大小 之執行係進一步用於: 具有一 5 12位元組值。 ’其中該等電腦可執行指令 載入一與該頁面大小參數之該512位元組值相關聯之 預定組態。 7〇.如請求項68之電腦可讀媒體,其"亥等電腦可執行指令 之執行係進一步用於: 若亥頁面大小參數不具有__ 5 12位元組值 > 則載人— 與該頁面大小參數之一所谓測值相關聯之預定組態。 如,月求項54之電腦可讀媒體,其中用於傳輸該下載應用 Kt#㈣^該等電腦可執行指令之執行係進一步 用於: 處理H模組接收—下载應用程式資料的指令 114774-990519.doc
TW095134854A 2005-09-20 2006-09-20 Hardware-assisted device configuration detection TWI330318B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/231,389 US8171192B2 (en) 2005-09-20 2005-09-20 Hardware-assisted device configuration detection

Publications (2)

Publication Number Publication Date
TW200731074A TW200731074A (en) 2007-08-16
TWI330318B true TWI330318B (en) 2010-09-11

Family

ID=37560907

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095134854A TWI330318B (en) 2005-09-20 2006-09-20 Hardware-assisted device configuration detection

Country Status (7)

Country Link
US (1) US8171192B2 (zh)
EP (1) EP1952232A1 (zh)
JP (1) JP4960364B2 (zh)
KR (1) KR100988157B1 (zh)
CN (1) CN101310255B (zh)
TW (1) TWI330318B (zh)
WO (1) WO2007035811A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7873779B2 (en) * 2007-05-14 2011-01-18 Qualcomm Incorporated Memory page size auto detection
US8549209B2 (en) * 2008-11-04 2013-10-01 Mosaid Technologies Incorporated Bridging device having a configurable virtual page size
CN102279757B (zh) * 2010-06-11 2016-08-17 无锡中感微电子股份有限公司 一种系统程序启动的方法及装置
US8417880B2 (en) 2010-11-01 2013-04-09 Hong Kong Applied Science and Technology Research Institute Company Limited System for NAND flash parameter auto-detection
KR20130134918A (ko) * 2012-05-31 2013-12-10 삼성전자주식회사 불휘발성 메모리를 포함하는 컴퓨터 시스템 및 컴퓨터 시스템의 동작방법
EP3028151A1 (en) * 2013-07-31 2016-06-08 Hewlett Packard Enterprise Development LP Versioned memory implementation
US10539989B1 (en) * 2016-03-15 2020-01-21 Adesto Technologies Corporation Memory device alert of completion of internally self-timed power-up and reset operations
CN106648807B (zh) * 2017-01-10 2020-12-01 北京电子工程总体研究所 一种基于flash存储器的dsp软件上传更新方法
US11210019B2 (en) 2017-08-23 2021-12-28 Micron Technology, Inc. Memory with virtual page size
US10394456B2 (en) 2017-08-23 2019-08-27 Micron Technology, Inc. On demand memory page size
US10990319B2 (en) * 2018-06-18 2021-04-27 Micron Technology, Inc. Adaptive watchdog in a memory device
US11137932B2 (en) 2019-12-02 2021-10-05 Western Digital Technologies, Inc. Pad indication for device capability
TWI779610B (zh) * 2021-05-17 2022-10-01 瑞昱半導體股份有限公司 偵測快閃記憶體模組的方法及相關的系統晶片

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5519843A (en) * 1993-03-15 1996-05-21 M-Systems Flash memory system providing both BIOS and user storage capability
US5991849A (en) * 1996-04-10 1999-11-23 Sanyo Electric Co., Ltd Rewriting protection of a size varying first region of a reprogrammable non-volatile memory
US5668760A (en) * 1996-04-23 1997-09-16 Intel Corporation Nonvolatile memory with a write protection circuit
FR2752992B1 (fr) * 1996-08-27 1998-10-30 Sgs Thomson Microelectronics Dispositif de protection de donnees memorisees
US6279069B1 (en) * 1996-12-26 2001-08-21 Intel Corporation Interface for flash EEPROM memory arrays
US6173382B1 (en) * 1998-04-28 2001-01-09 International Business Machines Corporation Dynamic configuration of memory module using modified presence detect data
US6857058B1 (en) * 1999-10-04 2005-02-15 Intel Corporation Apparatus to map pages of disparate sizes and associated methods
US6687815B1 (en) * 2000-02-01 2004-02-03 Sun Microsystems, Inc. Method and apparatus for storing non-volatile configuration information
US6647482B1 (en) * 2000-04-07 2003-11-11 Intel Corporation Method for optimized representation of page table entries
US6580659B1 (en) * 2000-08-25 2003-06-17 Micron Technology, Inc. Burst read addressing in a non-volatile memory device
US6779099B2 (en) 2001-07-20 2004-08-17 Chien-Tzu Hou Operation method for controlling access attributes of a memorized page of a memory unit and its structure
US6976073B2 (en) * 2001-11-29 2005-12-13 Hewlett-Packard Development Company, L.P. Transparent remote data storage device and method
TW561353B (en) * 2002-02-05 2003-11-11 Via Tech Inc Automatic reset signal generator integrated into chipset and chipset with reset completion indication function
US7085879B2 (en) * 2002-02-27 2006-08-01 Microsoft Corporation Dynamic data structures for tracking data stored in a flash memory device
US7234052B2 (en) * 2002-03-08 2007-06-19 Samsung Electronics Co., Ltd System boot using NAND flash memory and method thereof
EP1345236B1 (en) * 2002-03-14 2011-05-11 STMicroelectronics Srl A non-volatile memory device
US7039796B2 (en) 2002-06-04 2006-05-02 Hewlett-Packard Development Company, L.P. Method and system of locating a position in memory at which to store incoming firmware image
KR100479170B1 (ko) * 2002-06-14 2005-03-28 주식회사 포인칩스 메모리 억세스 제어장치 및 방법
KR100448905B1 (ko) * 2002-07-29 2004-09-16 삼성전자주식회사 낸드플래쉬메모리를 시스템구동 및 저장용으로 사용하는장치
US20040024941A1 (en) * 2002-07-31 2004-02-05 Compaq Information Technologies Group, L.P. Method and apparatus for supporting hot-plug cache memory
US7155579B1 (en) * 2002-12-27 2006-12-26 Unisys Corporation Memory controller having programmable initialization sequence
US7257703B2 (en) * 2003-11-18 2007-08-14 Toshiba America Electronic Components, Inc. Bootable NAND flash memory architecture
JP2005301591A (ja) * 2004-04-09 2005-10-27 Toshiba Corp 不揮発性メモリを備えた装置及びメモリコントロ−ラ
US7296143B2 (en) * 2004-06-22 2007-11-13 Lenovo (Singapore) Pte. Ltd. Method and system for loading processor boot code from serial flash memory
US7427027B2 (en) * 2004-07-28 2008-09-23 Sandisk Corporation Optimized non-volatile storage systems
WO2006074793A1 (en) 2005-01-14 2006-07-20 Telefonaktiebolaget Lm Ericsson (Publ) Method and device for initializing a booting procedure of a mobile device
US7971046B2 (en) 2005-01-14 2011-06-28 Telefonaktiebolaget L M Ericsson (Publ) Method and device for initializing a booting procedure of a mobile device
US7657696B2 (en) * 2005-02-25 2010-02-02 Lsi Corporation Method to detect NAND-flash parameters by hardware automatically
KR100673027B1 (ko) * 2006-01-31 2007-01-24 삼성전자주식회사 고온 스트레스로 인해 감소된 읽기 마진을 보상할 수 있는불 휘발성 메모리 장치

Also Published As

Publication number Publication date
JP2009509269A (ja) 2009-03-05
CN101310255B (zh) 2012-11-07
EP1952232A1 (en) 2008-08-06
TW200731074A (en) 2007-08-16
US8171192B2 (en) 2012-05-01
JP4960364B2 (ja) 2012-06-27
WO2007035811A1 (en) 2007-03-29
KR20080048545A (ko) 2008-06-02
CN101310255A (zh) 2008-11-19
KR100988157B1 (ko) 2010-10-18
US20070067520A1 (en) 2007-03-22

Similar Documents

Publication Publication Date Title
TWI330318B (en) Hardware-assisted device configuration detection
KR101343714B1 (ko) 공유된 비휘발성 메모리 아키텍쳐
US7500095B2 (en) Chipset-independent method for locally and remotely updating and configuring system BIOS
CN103930878B (zh) 用于存储器验证的方法、装置及系统
US7007203B2 (en) Error checking in a reconfigurable logic signal processor (RLSP)
US9563439B2 (en) Caching unified extensible firmware interface (UEFI) and/or other firmware instructions in a non-volatile memory of an information handling system (IHS)
US20090119092A1 (en) Ensuring product correctness in a multilingual environment
US9516094B2 (en) Event-responsive download of portions of streamed applications
JP2008047116A (ja) 入力/出力装置とメモリ間のデータ転送の融通性のある制御
TW201416853A (zh) 用以雲端測試及遠端監視積體電路裝置於電腦化系統之驗證的方法及其系統
TW201643710A (zh) 在啟動期間的配對藍芽狀態資訊之韌體顯示
WO2008138258A1 (fr) Procédé d'exploitation de dispositif périphérique, dispositif périphérique et hôte
CN111868684A (zh) 为芯片打补丁的方法及芯片
US8495349B2 (en) Generating a primary BIOS code memory address and a recovery BIOS code memory address, where the recovery BIOS service code is loaded when the primary BIOS code fails to execute
KR20170013882A (ko) 플래시 메모리 기반 저장 디바이스의 멀티 호스트 전력 제어기(mhpc)
US20130198339A1 (en) Apparatus and method for determining duplication of content in portable terminal
WO2006136881A1 (en) Device and method for securing software
JP2010217945A (ja) アプリケーション動作調整システム
US20180196602A1 (en) Data storage device and data processing system including the same
US9348825B2 (en) Server and method for causing terminal to display screen
US11188333B2 (en) Display device and control method thereof
US20200301715A1 (en) Adjustable performance boot system
CN107977294B (zh) 监控电子元件温度的方法及装置
KR100673999B1 (ko) 이동통신 단말기의 부팅방법
US20180336039A1 (en) Method of providing remote desktop service and method of operating remote desktop

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees